CN111430408A - 在显示装置的显示区域内包括连接布线的显示装置 - Google Patents

在显示装置的显示区域内包括连接布线的显示装置 Download PDF

Info

Publication number
CN111430408A
CN111430408A CN201910874103.3A CN201910874103A CN111430408A CN 111430408 A CN111430408 A CN 111430408A CN 201910874103 A CN201910874103 A CN 201910874103A CN 111430408 A CN111430408 A CN 111430408A
Authority
CN
China
Prior art keywords
region
connection wirings
display device
branches
display
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201910874103.3A
Other languages
English (en)
Inventor
李民圣
李承珉
李政奎
赵承奂
朴京淳
李慈恩
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of CN111430408A publication Critical patent/CN111430408A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78651Silicon transistors
    • H01L29/7866Non-monocrystalline silicon transistors
    • H01L29/78672Polycrystalline or microcrystalline silicon transistor
    • H01L29/78675Polycrystalline or microcrystalline silicon transistor with normal-type structure, e.g. with top gate
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • H01L27/1244Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits for preventing breakage, peeling or short circuiting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1255Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs integrated with passive devices, e.g. auxiliary capacitors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/88Dummy elements, i.e. elements having non-functional features

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Nonlinear Science (AREA)
  • Ceramic Engineering (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

公开了一种在显示装置的显示区域内包括连接布线的显示装置。所述显示装置包括:基底,具有显示区域、***区域和垫区域,***区域至少部分地围绕显示区域,垫区域在***区域内。多条数据线设置在显示区域内。多条连接布线设置在显示区域内,连接到多条数据线,并配置为将数据信号从垫区域传输到多条数据线。多条连接布线中的每条包括在与连接布线主要延伸所沿的方向垂直的方向上从连接布线突出的多个分支。

Description

在显示装置的显示区域内包括连接布线的显示装置
本申请要求于2019年1月10日提交到韩国知识产权局的第10-2019-0003283号韩国专利申请的权益,所述韩国专利申请的公开内容通过引用全部包含于此。
技术领域
本公开涉及一种显示装置,更具体地,涉及一种在显示装置的显示区域内包括连接布线的显示装置。
背景技术
随着显示装置已经变得较大,围绕显示区域的非显示区域的尺寸已经减小。虽然这产生了具有现代外观的显示装置,但是存在用于设置用于驱动显示装置的像素的驱动电路和布线的较小的可用空间,驱动电路和布线在传统上沿着非显示区域设置。
发明内容
一种显示装置包括:基底,具有显示区域、***区域和垫区域,***区域至少部分地围绕显示区域,垫区域在***区域内。多条数据线设置在显示区域内。多条连接布线设置在显示区域内,连接到多条数据线,并配置为将数据信号从垫区域传输到多条数据线。多条连接布线中的每条包括在与连接布线主要延伸所沿的方向垂直的方向上从连接布线突出的多个分支。
一种显示装置包括:基底,具有显示区域、***区域和垫区域,***区域至少部分地围绕显示区域,垫区域在***区域内。多条数据线设置在显示区域内。多条连接布线设置在显示区域内,连接到多条数据线,并配置为将从垫区域供应的数据信号传输到多条数据线。显示区域包括第一区域和第二区域,在第一区域中多条连接布线在第一方向上延伸,在第二区域中多条连接布线在与第一方向垂直的第二方向上延伸。
附图说明
通过结合附图对实施例的以下描述,本公开及其许多附带方面的更完整的理解将变得清楚并且更容易理解,在附图中:
图1是示出根据本公开的示例性实施例的显示装置的平面图;
图2是示出图1的部分A的第一示例的平面图;
图3是示出图1的部分B的第一示例的平面图;
图4是示出图1的部分A的第二示例的平面图;
图5是示出图1的部分B的第二示例的平面图;
图6是示出图1的部分A的第三示例的平面图;
图7是示出部分B的第三示例的平面图;
图8是示出根据本公开的示例性实施例的图1的显示装置的一个像素的等效电路图;
图9是示出根据本公开的示例性实施例的包括在图1的显示装置中的像素中的薄膜晶体管(TFT)和电容器的位置的布局图;
图10至图14是示出根据层示出的元件(诸如,图9的多个TFT和电容器)的布局图;以及
图15是示出根据本公开的示例性实施例的图1的显示装置的一部分的剖视图。
具体实施方式
现将对实施例进行详细参照,实施例的示例在附图中示出,其中,在整个说明书和附图中,同样的附图标号可表示同样的元件。在这方面,本实施例可具有与在此阐述的形式不同的形式。
将理解,虽然术语“第一”、“第二”等可在此用于描述各种组件,但是这些组件不应被这些术语限制。这些术语仅用于将一个组件与另一组件区分开来。
还将理解,在此使用的术语“包括”和/或“包含”表明存在所陈述的特征或组件,但不排除存在或增加一个或更多个其他特征或组件。相反,短语“由……组成”排除增加未列出的特征或组件。
将理解,当层、区域或组件被称为“形成在”另一层、区域或组件“上”时,所述层、区域或组件可直接或间接地形成在所述另一层、区域或组件上。例如,可存在例如中间层、区域或组件。
为了便于说明,可夸大附图中的元件的尺寸。
在下文中,将参照附图在下面更详细地描述本公开的实施例。不管图号如何,相同或相应的那些组件都被赋予相同的附图标号。
图1是示出根据本公开的示例性实施例的显示装置的平面图。
参照图1,根据本公开的示例性实施例的显示装置10可包括其中显示图像的显示区域AA以及在显示区域AA的外部并至少部分地围绕显示区域AA的***区域PA。因此,基底100具有显示区域AA和***区域PA。
多个像素PX和用于将电信号施加到多个像素PX的布线可设置在显示区域AA中。
多个像素PX中的每个可包括发光器件和用于驱动发光器件的电路部分。根据本公开的示例性实施例,发光器件可以是有机发光器件,并且除了各种其他支持元件之外,电路部分还可包括多个晶体管和电容器。
用于将电信号施加到多个像素PX的布线可包括多条扫描线SL和多条数据线DL。根据本公开的示例性实施例,多条扫描线SL可布置成多个行并且可将扫描信号传输到像素PX,多条数据线DL可布置成多个列,并且可将数据信号传输到像素PX。多个像素PX可设置在多条扫描线SL和多条数据线DL彼此交叉的部分中。
用于将从垫(pad,也被称为焊盘或焊垫)区域PADA供应的电信号传输到与像素PX连接的布线的连接布线200可设置在显示区域AA中。例如,连接布线200可连接到数据线DL,并且可将从垫区域PADA供应的数据信号传输到数据线DL。
另外,因为显示区域AA的与垫区域PADA相邻的一侧(例如,显示区域AA的如所示的水平侧(即,沿第二方向Y的侧))的长度大于垫区域PADA(例如,垫区域PADA的如所示的底侧)的长度,所以连接布线200必须宽地扩展以对应于显示区域AA的在与垫区域PADA对应的位置处的一侧。为此,如图1中所示,连接布线200可在第一方向X上延伸,可沿平行于与第一方向X垂直的第二方向Y的方向弯曲,可朝向显示区域AA的边缘延伸,然后可沿平行于第一方向X的方向弯曲并且可在第一方向X上延伸。因此,从显示区域AA的一侧的中心供应的数据信号可从显示区域AA的一侧的端部传输到数据线DL。因此,与根据现有技术的***区域PA中的扇出布线相比,***区域PA的面积可减小,使得可减小显示装置10的无效空间。
另外,显示区域AA可根据连接布线200的延伸方向被划分为多个区域。例如,显示区域AA可包括其中连接布线200在平行于第一方向X的方向上延伸的第一区域S1、其中连接布线200在平行于第二方向Y的方向上延伸的第二区域S2以及作为显示区域AA的除了第一区域S1和第二区域S2之外的剩余区域的第三区域S3。第三区域S3可以是其中未设置连接布线200的区域。
可存在多个第一区域S1和多个第二区域S2,并且多个第一区域S1和多个第二区域S2中的每个可具有基本上三角形形状。例如,为了防止连接布线200之间的短路,来自中心(第一区域S1)的中间部分并且在第一方向X上延伸的连接布线200的延伸长度可大于来自第一区域S1的边缘并且在第一方向X上延伸的连接布线200的延伸长度。因此,第一区域S1的整个形状可以是三角形形状。此外,因为连接布线200可在平行于第二方向Y的方向上弯曲并且可从中心(第一区域S1)延伸,所以在中心(第一区域S1)的两侧处的第二区域S2的形状可以是倒三角形形状,连接布线200可在X方向上弯曲并且可从第二区域S2延伸。因此,第二区域S2外部的第一区域S1可具有三角形形状。
在第一区域S1和第二区域S2中,连接布线200的延伸方向彼此不同。由于连接布线200可反射光,所以第一区域S1和第二区域S2中的反射特性可彼此不同,并且这种差异对于正在观看显示装置10的用户会是明显的。结果,在显示区域AA内的第一区域S1和第二区域S2相接处的划分可被用户识别。为了减小或防止这种现象,连接布线200可包括在与连接布线200的延伸方向垂直的方向上突出的多个分支。因此,第一区域S1和第二区域S2可包括相同或相似的图案。因此,可减小第一区域S1与第二区域S2之间的反射特性的差异。稍后将参照图2至图7对此进行描述。
***区域PA可至少部分地围绕显示区域AA。作为其中未设置像素PX的区域的***区域PA可包括各种电子装置或印刷电路板(PCB)电附接到的垫区域PADA。用于供应用于驱动发光器件的电力的电压线也可设置在***区域PA中。
图1可被理解为示出在显示装置10的制造工艺期间的基底100的平面图。在电子装置(诸如,成品显示装置10或包括显示装置10的智能电话)中,基底100的一部分可向后弯曲或在电子装置的显示区域AA后面,以便使***区域PA的可感知面积最小化。
例如,如图1中所示,***区域PA可包括弯曲区域BA,并且弯曲区域BA可限定在垫区域PADA与显示区域AA之间。在这种情况下,基底100可在弯曲区域BA中弯曲,使得垫区域PADA的至少一部分可与显示区域AA至少部分地叠置。在这种情况下,垫区域PADA的弯曲方向被设定为使得垫区域PADA可在显示区域AA后面。因此,对于用户而言,显示区域AA可看起来构成显示装置10的大部分。为此,基底100可包括各种柔性的/可弯曲的材料。
图2是示出图1的部分A的示例的平面图,图3是示出图1的部分B的示例的平面图。在下文中,将参照图1至图3描述本公开的示例性实施例。
参照图1至图3,每条连接布线200可包括在与连接布线200的长度方向垂直的方向上突出的多个分支211(例如,图2)和221(例如,图3)。在下文中,为了便于描述,显示区域将被划分为第一区域S1和第二区域S2。
如图2中所示,在第一区域S1中,连接布线200可在平行于第一方向X的方向上延伸,并且第一区域S1可包括在第二方向Y上突出的第一分支211。
第一分支211从连接布线200对称地突出。例如,第一分支211在与连接布线200的长度方向垂直的两侧方向上从在第一方向X上延伸的连接布线200突出。此外,从在第一区域S1中平行地布置的连接布线200之中的两条相邻的连接布线200朝向彼此突出的一对第一分支211可设置在同一条线中。因此,如图2中所示,在第一区域S1中,两条相邻的连接布线200和朝向彼此突出的第一分支211可划分第一单元图案A1。然而,为了防止连接布线200之间的短路,从两条相邻的连接布线200朝向彼此延伸的第一分支211的端部彼此间隔开。
此外,如图3中所示,在第二区域S2中,连接布线200可在平行于第二方向Y的方向上延伸,并且第二区域S2可包括在第一方向X上突出的第二分支221。
第二分支221从在第二方向Y上延伸的连接布线200突出为彼此对称。此外,在第二区域S2中的从两条相邻的连接布线200朝向彼此突出的一对第二分支221可设置在同一条线中。因此,如图3中所示,在第二区域S2中,两条相邻的连接布线200和从两条相邻的连接布线200朝向彼此突出的第二分支221可划分第二单元图案A2。然而,为了防止连接布线200之间的短路,从两条相邻的连接布线200朝向彼此延伸的第二分支221的端部彼此间隔开。
因此,第一区域S1中的一个第一单元图案A1和第二区域S2中的一个第二单元图案A2可具有相似的形状。例如,仅存在这样的差异:在第一单元图案A1中,间隙形成在朝向彼此延伸的第一分支211之间,在第二单元图案A2中,间隙形成在朝向彼此延伸的第二分支221之间,第一单元图案A1和第二单元图案A2可具有相同的面积,并且围绕第一单元图案A1的连接布线200和第一分支211的总长度可与围绕第二单元图案A2的连接布线200和第二分支221的总长度相同。
因此,第一区域S1和第二区域S2中的光的反射特性彼此相似。因此,可防止或最小化其中显示区域根据光的入射角被划分为第一区域S1和第二区域S2并被识别的现象。
第三区域S3可包括第一单元图案A1或/和第二单元图案A2。因此,可防止其中观看者可能能够将第三区域S3与第一区域S1和第二区域S2区分开的现象。例如,因为第三区域S3与具有倒三角形形状的第二区域S2接触并且与第二区域S2连续,所以当第三区域S3包括第二单元图案A2时,可更有效地防止其中观看者可能能够将第三区域S3与第一区域S1和/或第二区域S2区分开的现象。
当第三区域S3包括第一单元图案A1或/和第二单元图案A2时,包括在第三区域S3中的第一单元图案A1和/或第二单元图案A2可处于浮置状态。
还可在第一单元图案A1和第二单元图案A2内设置第一虚设图案230和第二虚设图案240。第一虚设图案230和第二虚设图案240可设置在两条相邻的连接布线200之间,并且设置在与其中设置有连接布线200的层相同的层中。在图2和图3中,第一虚设图案230和第二虚设图案240分别设置在第一单元图案A1和第二单元图案A2内。然而,本发明不限于此,可使用具有各种数量和形状的虚设图案。虚设图案230和240可防止电路部分与连接布线200之间发生信号干扰,并且可确保图案密度,使得可更容易地制造装置。
图4是示出图1的部分A的另一示例的平面图,图5是示出图1的部分B的另一示例的平面图。在下文中,将参照图1、图4和图5对此进行描述。
参照图1、图4和图5,每条连接布线200可包括在与连接布线200的长度方向垂直的方向上突出的多个分支211和221。如图4中所示,来自第一区域S1在第一方向X上延伸的连接布线200可包括在第二方向Y上突出的第一分支211,并且如图5中所示,来自第二区域S2在第二方向Y上延伸的连接布线200可包括在第一方向X上突出的第二分支221,使得第一区域S1和第二区域S2中的光的反射特性可彼此相似,并且可防止或最小化其中显示区域被可见地划分为第一区域S1和第二区域S2的现象。因此,将仅描述与以上描述相比在图4和图5中示出的内容的不同之处,并且要理解的是,就针对某些元件已省略细节来说,那些元件可至少类似于已经描述的相应的元件。此外,为了便于描述,显示区域将被划分为第一区域S1和第二区域S2。
参照图4和图5,在第一区域S1中,间隙可形成在从两条相邻的连接布线200朝向彼此延伸的第一分支211之间。在第二区域S2中,间隙可形成在从两条相邻的连接布线200朝向彼此延伸的第二分支221之间。在这种情况下,还可在第一区域S1中设置覆盖第一分支211之间的间隙的第一覆盖图案213,还可在第二区域S2中设置覆盖第二分支221之间的间隙的第二覆盖图案223。
例如,第一覆盖图案213可在第一方向X上(即,在与连接布线200的延伸方向相同的方向上)与彼此面对的第一分支211的端部至少部分地叠置,并且可与彼此面对的第一分支211的端部分隔开,以便防止两条相邻的连接布线200的短路。此外,第一覆盖图案213可连接到第一虚设图案230或第二虚设图案240,以便使第一覆盖图案213的位置固定。在图4中,基于附图,第一覆盖图案213可设置在比第一分支211的位置低的位置处,并且可连接到第一虚设图案230。然而,本发明不限于此,基于附图,第一覆盖图案213可设置在比第一分支211的位置高的位置处,并且可连接到第二虚设图案240。
类似地,如图5中所示,第二覆盖图案223可在第二方向Y上(即,在与连接布线200的延伸方向相同的方向上)与第二分支221的端部至少部分地叠置,并且可与第二分支221的端部分隔开,以便防止两条相邻的连接布线200的短路。此外,第二覆盖图案223可连接到第一虚设图案230或第二虚设图案240,以便使第二覆盖图案223的位置固定。
以这种方式,当还在第一区域S1中设置与第一分支211的端部叠置的第一覆盖图案213并且还在第二区域S2中设置与第二分支221的端部叠置的第二覆盖图案223时,包括在第一区域S1和第二区域S2中的图案的形状可彼此更相似。因此,可防止这样的现象:当第一区域S1中的第一分支211之间的间隙的位置与第二区域S2中的第二分支221之间的间隙的位置彼此不同时,特定角度的入射光的反射率可能彼此不同。因此,可更有效地防止其中显示区域可能被划分为第一区域S1和第二区域S2并被识别的现象。第一覆盖图案213和第二覆盖图案223可设置在与其中设置有连接布线200的层相同的层中。
图6是示出图1的部分A的另一示例的平面图,图7是示出部分B的另一示例的平面图。在下文中,将参照图1、图6和图7对此进行描述。
参照图1、图6和图7,每条连接布线200可包括在与连接布线200的长度方向垂直的方向上突出的多个第一分支211和第二分支221。此外,每条连接布线200可包括多个第一段(slice)201和第二段202以及多个桥接件250和252,多个第一段201和第二段202在与连接布线200的延伸方向平行的方向上彼此分隔开,多个桥接件250和252将多个段201和202彼此电连接(例如,桥接件250将段201连接到段201,并且桥接件252将段202连接到段202)。在这种情况下,多个第一分支211和第二分支221可分别从多个段201和202突出。在下文中,为了便于描述,显示区域将被划分为第一区域S1和第二区域S2。
首先,如图6中所示,在第一区域S1中在第一方向X上延伸的每条连接布线200可包括在第一方向X上彼此分隔开的多个第一段201以及电连接多个第一段201的多个第一桥接件250。多个第一桥接件250可设置在与其中设置有多个第一段201的层不同的层中,并且可经由接触孔C电连接到第一段201。
此外,如图7中所示,在第二方向Y上延伸的每条连接布线200可包括第二区域S2中的多个第二段202,并且多个第二段202可使用多个第二桥接件252经由接触孔C彼此电连接。
如图6中所示,一对第一分支211可从多个第一段201中的每个在相反的方向上突出,并且虚设桥接件可与朝向彼此延伸的一对第一分支211的端部至少部分地叠置。第一区域S1中的虚设桥接件可与第二桥接件252相同。然而,第一桥接件250可经由接触孔C电连接到第一段201,而作为虚设桥接件的第二桥接件252不会连接到第一分支211并且可处于绝缘状态。为此,绝缘层可设置在第二桥接件252的端部与一对第一分支211的端部之间。因此,可防止在第一区域S1中在第一方向X上延伸的连接布线200经由第一分支211彼此短路。
此外,多个第二段202中的每个可包括在垂直于第二方向Y的方向上从第二段202突出的第二分支221,并且虚设桥接件可设置在虚设桥接件与朝向彼此延伸的一对第二分支221的端部叠置的位置处。第一桥接件250可以是第二区域S2中的虚设桥接件。作为虚设桥接件的第一桥接件250不会连接到第二分支221并且可处于绝缘状态。因此,可防止在第二方向Y上延伸的连接布线200经由第二分支221彼此短路。
例如,第一桥接件250在第一区域S1和第二区域S2中设置在相同的位置处并且第二桥接件252在第一区域S1和第二区域S2中设置在相同的位置处。然而,在第一区域S1中,仅第一桥接件250可经由接触孔C电连接到第一段201,第二桥接件252是虚设桥接件。另一方面,在第二区域S2中,仅第二桥接件252可经由接触孔C电连接到第二段202,第一桥接件250是虚设桥接件。因此,第一区域S1和第二区域S2包括具有相同形状的图案。因此,第一区域S1和第二区域S2中的反射特性可相同,因此可防止其中显示区域被可见地划分为第一区域S1和第二区域S2的现象。
第一桥接件250和第二桥接件252可设置在连接布线200上。第一桥接件250和第二桥接件252可由透明材料(诸如,氧化铟锡(ITO))或不透明材料形成。根据本公开的示例性实施例,第一桥接件250和第二桥接件252也可设置在连接布线200的下方。根据本公开的示例性实施例,第一桥接件250和第二桥接件252可设置在其中设置有稍后将描述的薄膜晶体管(TFT)的源电极和漏电极的同一层中,或者设置在其中设置有TFT的栅电极的同一层中。
包括与第一区域S1或第二区域S2的图案相同的图案的第三区域S3的描述与以上描述相同。
图8是图1的显示装置的一个像素的等效电路图。如图8中所示,一个像素PX可包括多个TFT T1、T2、T3、T4、T5、T6和T7、电容器Cst以及有机发光器件OLED。多个TFT T1、T2、T3、T4、T5、T6和T7或电容器Cst可包括在像素PX的电路部分中。电路部分电连接到多条信号线121、122、123、124和171以及电源线172。
TFT可包括驱动TFT T1、开关TFT T2、补偿TFT T3、初始化TFT T4、操作控制TFTT5、发射控制TFT T6和旁路TFT T7。
多条信号线可包括用于传输扫描信号Sn的扫描线121、用于将前一扫描信号Sn-1传输到初始化TFT T4和旁路TFT T7的前一扫描线122、用于将发射控制信号En传输到操作控制TFT T5和发射控制TFT T6的发射控制线123、与扫描线121交叉并传输数据信号Dm的数据线171以及传输用于使驱动TFT T1初始化的初始化电压Vint的初始化电压线124。
驱动TFT T1根据开关TFT T2的开关操作接收数据信号Dm,并将驱动电流IOLED供应给有机发光器件OLED。驱动TFT T1的栅电极G1可连接到电容器Cst的电容器下电极Cst1。驱动TFT T1的源电极S1可经过操作控制TFT T5并且可连接到电源线172。驱动TFT T1的漏电极D1可经过发射控制TFT T6并且可电连接到有机发光器件OLED的像素电极。
开关TFT T2的栅电极G2可连接到扫描线121。开关TFT T2的源电极S2可连接到数据线171。开关TFT T2的漏电极D2可连接到驱动TFT T1的源电极S1,可经过操作控制TFTT5,并且可连接到电源线172。开关TFT T2可根据经由扫描线121传输的扫描信号Sn而导通,并且可执行将传输到数据线171的数据信号Dm传输到驱动TFT T1的源电极S1的开关操作。
补偿TFT T3的栅电极G3可连接到扫描线121。补偿TFT T3的源电极S3可连接到驱动TFT T1的漏电极D1,可经过发射控制TFT T6,并且可连接到有机发光器件OLED的像素电极。补偿TFT T3的漏电极D3可连接到电容器Cst的电容器下电极Cst1、初始化TFT T4的漏电极D4和驱动TFT T1的栅电极G1。补偿TFT T3可根据经由扫描线121传输的扫描信号Sn而导通,并且可将驱动TFT T1的栅电极G1电连接到漏电极D1,从而二极管连接驱动TFT T1。
初始化TFT T4的栅电极G4可连接到前一扫描线122。初始化TFT T4的源电极S4可连接到旁路TFT T7的漏电极D7和初始化电压线124。初始化TFT T4的漏电极D4可连接到电容器Cst的电容器下电极Cst1、补偿TFT T3的漏电极D3和驱动TFT T1的栅电极G1。初始化TFT T4可根据经由前一扫描线122传输的前一扫描信号Sn-1而导通,并且可执行将初始化电压Vint传输到驱动TFT T1的栅电极G1并使驱动TFT T1的栅电极G1的电压初始化的初始化操作。
操作控制TFT T5的栅电极G5可连接到发射控制线123。操作控制TFT T5的源电极S5可连接到电源线172。操作控制TFT T5的漏电极D5可连接到驱动TFT T1的源电极S1和开关TFT T2的漏电极D2。
发射控制TFT T6的栅电极G6可连接到发射控制线123。发射控制TFT T6的源电极S6可连接到驱动TFT T1的漏电极D1和补偿TFT T3的源电极S3。发射控制TFT T6的漏电极D6可电连接到旁路TFT T7的源电极S7和有机发光器件OLED的像素电极。操作控制TFT T5和发射控制TFT T6可根据经由发射控制线123传输的发射控制信号En同时导通,并且可允许驱动电压ELVDD传输到有机发光器件OLED,使得驱动电流IOLED可流过有机发光器件OLED。
旁路TFT T7的栅电极G7可连接到前一扫描线122。旁路TFT T7的源电极S7可连接到发射控制TFT T6的漏电极D6和有机发光器件OLED的像素电极。旁路TFT T7的漏电极D7可连接到初始化TFT T4的源电极S4和初始化电压线124。旁路TFT T7从栅电极G7接收经由前一扫描线122传输的前一扫描信号Sn-1。当从前一扫描信号Sn-1施加处于特定电平的电压的电信号时,旁路TFT T7可处于截止状态,使得电流Id中的一些可经由旁路TFT T7作为旁路电流Ibp放电,其中,旁路TFT T7在所述特定电平处会截止。
即使当驱动TFT T1的显示黑色图像的最小电流作为驱动电流流动并且有机发光器件OLED发光时,也可能无法正确显示黑色图像。这里,驱动TFT T1的最小电流表示具有这样的条件的电流:在所述条件下,驱动TFT T1的栅极-源极电压VGS小于阈值电压Vth并且驱动TFT T1截止。因此,即使当最小电流作为驱动电流流动时,为了防止有机发光器件OLED发光,旁路TFT T7也可将从驱动TFT T1流出的电流Id中的一些分散为沿着其他电流路径而不是朝向有机发光器件OLED的电流路径的旁路电流Ibp。在驱动TFT T1截止的条件下,比最小驱动电流小的电流(例如,等于或小于10pA的电流)可被传输到有机发光器件OLED,使得有机发光器件OLED可不发光或者可使发射的程度最小化,从而可实现黑色图像。
在图8中,初始化TFT T4和旁路TFT T7连接到前一扫描线122。然而,本发明不限于此。根据本公开的示例性实施例,初始化TFT T4可连接到前一扫描线122,并可根据前一扫描信号Sn-1来驱动,旁路TFT T7可连接到附加布线,并可根据传输到该布线的信号来驱动。
电容器Cst的电容器上电极Cst2可连接到电源线172,有机发光器件OLED的对电极可连接到公共电压ELVSS。因此,有机发光器件OLED可从驱动TFT T1接收驱动电流IOLED并且可发光。
在图8中,补偿TFT T3和初始化TFT T4具有双栅电极。然而,本发明不限于此。例如,补偿TFT T3和初始化TFT T4可具有一个栅电极。此外,可对剩余的TFT T1、T2、T5、T6和T7中的至少一个进行各种其他修改。
图9是示出包括在图1的显示装置中的像素中的薄膜晶体管(TFT)和电容器的位置的布局图,图10至图14是示出元件(诸如,图9的多个TFT和电容器)的根据层的布局图,图15是示出图1的显示装置的一部分的剖视图。
在下文中,将参照图9至图15描述图1的显示装置的详细结构。
图9示出第一区域(见图1的S1)中的第一像素PX1和第二区域(见图1的S2)中的第二像素PX2中的每个的TFT和电容器的位置,图10至图14根据层示出各种元件,诸如,第一像素PX1和第二像素PX2中的每个的TFT和电容器。此外,为了方便起见,作为示出图1的显示装置的一部分的剖视图的图15示出沿线I-I’截取的剖视图,线I-I’经过仅在图14的第一像素PX1中指示的开口OP。
如图15中所示,显示装置包括基底100。
基底100可包括各种柔性的或可弯曲的材料。例如,基底100可包括聚合物树脂,诸如,聚醚砜(PES)、聚丙烯酸酯(PA)、聚醚酰亚胺(PEI)、聚萘二甲酸乙二醇酯(PEN)、聚对苯二甲酸乙二醇酯(PET)、聚苯硫醚(PPS)、聚芳酯(PAR)、聚酰亚胺(PI)、聚碳酸酯(PC)和/或乙酸丙酸纤维素(CAP)。要理解的是,基底100可以以各种方式进行修改,如修改为具有包括两层和在所述两层之间的阻挡层的多层结构,该两层包括这样的聚合物树脂,阻挡层包括无机材料(氧化硅(SiOx)、氮化硅(SiNx)和/或氮氧化硅(SiON))。
包括第一像素PX1和第二像素PX2的多个像素可设置在基底100上。缓冲层101可设置在基底100上。缓冲层101可使基底100的表面平坦化并且/或者可防止杂质渗透到其上的半导体层中。缓冲层101可具有包括无机绝缘材料(诸如,SiOx、SiNx和/或SiON)的单层结构或多层结构。
半导体层可设置在缓冲层101上。半导体层可具有各种弯曲形状,如图10中所示,第一像素PX1和第二像素PX2可具有有着相同的形状的半导体层。在下文中,除非另有说明,否则可假设第一像素PX1和第二像素PX2中的每个的层具有相同的形状。
半导体层可包括与驱动TFT T1对应的驱动沟道区131a、与开关TFT T2对应的开关沟道区131b、与补偿TFT T3对应的补偿沟道区131c1、131c2和131c3、与初始化TFT T4对应的初始化沟道区131d1、131d2和131d3、与操作控制TFT T5对应的操作控制沟道区131e、与发射控制TFT T6对应的发射控制沟道区131f以及与旁路TFT T7对应的旁路沟道区131g。例如,驱动沟道区131a、开关沟道区131b、补偿沟道区131c1、131c2和131c3、初始化沟道区131d1、131d2和131d3、操作控制沟道区131e、发射控制沟道区131f和旁路沟道区131g可以是图10中示出的半导体层的区域中的一些。
半导体层可包括多晶硅。半导体层可包括通过在沟道区的两侧处掺杂杂质而形成的源区和漏区。这里,杂质可根据TFT的类型而改变,并且可包括N型杂质或P型杂质。沟道区、在沟道区一侧处的源区和在沟道区的另一侧处的漏区可被共同称为有源层。例如,TFT可具有有源层,有源层可包括沟道区、源区和漏区。
通过掺杂形成的源区或漏区可被解释为TFT的源电极或漏电极。例如,驱动源电极可对应于在图10中示出的半导体层中的驱动沟道区131a附近的其中掺杂有杂质的驱动源区176a,驱动漏电极可对应于在图10中示出的半导体层中的驱动沟道区131a附近的其中掺杂有杂质的驱动漏区177a。除了驱动源区176a和驱动漏区177a之外,图9和图10还示出了TFT T2至T7的源区176b、176c、176d、176e、176f和176g以及漏区177b、177c、177d、177e、177f和177g。
由无机绝缘材料(诸如,SiOx、SiNx或SiON)形成的栅极绝缘层320可设置在半导体层上。
诸如栅电极125a的导电层设置在栅极绝缘层320上。各种其他导电层可设置在栅极绝缘层320上。以这种方式,设置在栅极绝缘层320上的各种导电层可被称为栅极布线。如图11中所示,栅极布线可包括扫描线121、前一扫描线122、发射控制线123和电容器下电极。
电容器Cst可与驱动TFT T1至少部分地叠置。在这种情况下,电容器下电极可以是驱动TFT T1的栅电极125a。因此,可增大电容器Cst和驱动TFT T1的面积,并且可提供高质量的图像。然而,本发明不限于此。根据本公开的示例性实施例,电容器Cst可不与驱动TFTT1叠置,并且电容器下电极可以是与驱动TFT T1的栅电极125a分开的独立元件。
如图11中所示,开关栅电极125b和补偿栅电极125c1和125c2(可统称为补偿栅电极125c)可以是扫描线121的与半导体层交叉的部分或从扫描线121突出的部分,初始化栅电极125d1和125d2(可统称为初始化栅电极125d)和旁路栅电极125g可以是前一扫描线122的与半导体层交叉的部分或从前一扫描线122突出的部分,操作控制栅电极125e和发射控制栅电极125f可以是发射控制线123的与半导体层交叉的部分或从发射控制线123突出的部分。
第一层间绝缘层331可覆盖栅极布线。第一层间绝缘层331可由无机绝缘材料(诸如,SiNx、SiOx和/或SiON)形成。
电容器上电极127可设置在第一层间绝缘层331上。然而,初始化电压线124可设置在与其中设置有电容器上电极127的层相同的层中。
如图12中所示,开口27可形成在电容器上电极127中。因此,电容器下电极和补偿TFT T3的补偿漏区177c可使用稍后将描述的连接构件174彼此电连接。
第二层间绝缘层332设置在电容器上电极127上。第二层间绝缘层332可由无机绝缘材料(诸如,SiNx、SiOx和/或SiON)形成。
电源线172可设置在第二层间绝缘层332上。电源线172可经由形成在第二层间绝缘层332中的接触孔168连接到电容器上电极127,并且可经由形成在栅极绝缘层320、第一层间绝缘层331和第二层间绝缘层332中的接触孔165和169连接到其下的半导体层。
除了电源线172之外的各种导电层可设置在第二层间绝缘层332上。例如,如图13中所示,数据线171、初始化连接线173、连接构件174和漏电极175可形成在第二层间绝缘层332上。
数据线171可经由形成在栅极绝缘层320、第一层间绝缘层331和第二层间绝缘层332中的接触孔164连接到开关源区176b。
初始化连接线173的一端部可经由形成在第二层间绝缘层332中的接触孔161连接到初始化电压线124。初始化连接线173的另一端部可经由形成在栅极绝缘层320、第一层间绝缘层331和第二层间绝缘层332中的接触孔162连接到初始化源区176d。初始化漏区177d可以是半导体层的基于初始化沟道区131d1、131d2和131d3在初始化源区176d的相对侧处向其中掺杂杂质的部分。
连接构件174的一端部可经由形成在栅极绝缘层320、第一层间绝缘层331和第二层间绝缘层332中的接触孔166连接到补偿漏区177c和初始化漏区177d,连接构件174的另一端部可经由形成在第一层间绝缘层331和第二层间绝缘层332中的接触孔167连接到电容器下电极。在这种情况下,连接构件174的所述另一端部可经由形成在电容器上电极127中的开口27连接到电容器下电极。
漏电极175可经由形成在栅极绝缘层320、第一层间绝缘层331和第二层间绝缘层332中的接触孔163连接到发射控制漏区177f。漏电极175可电连接到像素电极410。除了漏电极175之外的源电极可设置在第二层间绝缘层332上。
第一有机绝缘层341可设置在电源线172和漏电极175上,如图14中所示,连接布线200以及虚设图案230和240可形成在第一有机绝缘层341上。此外,第二有机绝缘层342可设置在连接布线200以及虚设图案230和240上。
第一有机绝缘层341和第二有机绝缘层342中的每个可包括酰亚胺类聚合物、通用聚合物(诸如,聚甲基丙烯酸甲酯(PMMA)或聚苯乙烯(PS))、具有苯酚基团的聚合物衍生物、丙烯酸类聚合物、芳醚类聚合物、酰胺类聚合物、氟(F)基聚合物、对二甲苯类聚合物、乙烯醇类聚合物以及它们的混合物。
连接布线200以及虚设图案230和240可具有包括铝(Al)、铜(Cu)、钛(Ti)和/或其合金的单层结构或多层结构。
在第一像素PX1中,连接布线200在平行于第一方向X的方向上延伸。例如,连接布线200可与电源线172至少部分地叠置。在一个示例中,在与连接布线200的长度方向垂直的方向上从连接布线200突出的第一分支211可与初始化电压线124至少部分地叠置。
在第二像素PX2中,连接布线200可在平行于第二方向Y的方向上延伸,并且第二分支221可从连接布线200突出。例如,在第二像素PX2中,连接布线200可与初始化电压线124至少部分地叠置,并且第二分支221可与电源线172至少部分地叠置。
因此,第一像素PX1中的由连接布线200和第一分支211形成的图案以及第二像素PX2中的由连接布线200和第二分支221形成的图案彼此相似。因此,可防止或最小化其中显示区域可能根据光的入射角被划分为第一区域S1和第二区域S2并被识别的现象。
如上所述,第一虚设图案230和第二虚设图案240可防止电路部分与连接布线200之间的信号干扰,并且可确保图案密度,从而提供简化的制造工艺。
在图14中,使用参照图2和图3描述的连接布线200和相关结构。然而,显示装置可包括参照图4至图7描述的连接布线200和相关结构。
发光器件400可设置在第二有机绝缘层342上,其中,发光器件400可包括像素电极410、公共电极430以及介于像素电极410与公共电极430之间并且包括发射层的中间层420。例如,发光器件400可以是有机发光器件。
像素电极410可以是(半)透明电极(即,透明电极或半透明电极)或反射电极。例如,当像素电极410是(半)透明电极时,像素电极410可包括氧化铟锡(ITO)、氧化铟锌(IZO)、氧化锌(ZnO)、氧化铟(In2O3)、氧化铟镓(IGO)和/或AZO。当像素电极410是反射电极时,像素电极410可包括反射层以及由ITO、IZO、ZnO、In2O3、IGO或AZO形成的层,该反射层包括银(Ag)、镁(Mg)、铝(Al)、铂(Pt)、钯(Pd)、金(Au)、镍(Ni)、钕(Nd)、铱(Ir)、铬(Cr)和/或其化合物。本发明不限于此,像素电极410可包括各种材料,并且像素电极410可被不同地修改,如修改为具有单层结构或多层结构。
用于覆盖像素电极410的边缘的像素限定层350可设置在第二有机绝缘层342上。像素限定层350可具有与每个像素对应的开口OP(即,通过其至少暴露像素电极410的中心的开口OP),从而限定像素。此外,像素限定层350增大像素电极410的边缘与公共电极430之间的距离,从而防止在它们之间发生电弧。像素限定层350可由有机材料(诸如,聚酰亚胺或六甲基二硅氧烷(HMDSO))形成。
中间层420可形成在通过像素限定层350的开口OP暴露的像素电极410上。中间层420可包括小分子量材料或聚合物材料。当中间层420包括小分子量材料时,中间层420可具有这样的结构:空穴注入层(HIL)、空穴传输层(HTL)、发射层(EML)、电子传输层(ETL)和电子注入层(EIL)以单一或复合结构堆叠。中间层420可包括包含酞菁铜(CuPc)、N,N’-二(萘-1-基)-N,N’-二苯基-联苯胺(NPB)和三-8-羟基喹啉铝(Alq3)的各种有机材料。这些层可通过诸如真空沉积的方法形成。
当中间层420包括聚合物材料时,中间层420可具有主要包括HTL和EML的结构。在这种情况下,HTL可包括聚(3,4-乙撑二氧噻吩)(PEDOT),EML可包括聚苯撑乙烯撑(PPV)类聚合物材料和聚芴类聚合物材料。中间层420的结构不限于以上描述,而中间层420可具有各种不同的结构。例如,中间层420可包括整体形成在多个像素电极410中的层,或者可包括与多个像素电极410中的每个对应的图案化层。
公共电极430可覆盖显示区域(见图1的AA)。例如,公共电极430可形成为一个整体以便覆盖多个发光器件400。公共电极430可以是(半)透明电极或反射电极。当公共电极430是(半)透明电极时,公共电极430可具有由具有小功函数的金属(例如,Li、Ca、LiF/Ca、LiF/Al、Al、Ag、Mg)(或具有在由上述材料建立的范围内的功函数的另一材料)和/或其化合物形成的层以及(半)透明导电层(诸如,ITO、IZO、ZnO或In2O3)。当公共电极430是反射电极时,公共电极430可具有由Li、Ca、LiF/Ca、LiF/Al、Al、Ag、Mg和/或其化合物形成的层。公共电极430的构造和材料不限于此,并且可以进行各种修改。
如上所述,由于用于将数据信号传输到数据线的连接布线设置在显示区域内,因此可减小显示装置的无效空间。此外,在整个显示区域中光的反射特性相同或相似。因此,可防止其中设置有连接布线的区域变得可见的现象。
虽然在此已经参照附图描述了本公开的各种示例性实施例,但是本领域普通技术人员将理解,在不脱离本公开的精神和范围的情况下,可在其中做出形式上和细节上的各种改变。

Claims (20)

1.一种显示装置,所述显示装置包括:
基底,包括显示区域、***区域和垫区域,所述***区域至少部分地围绕所述显示区域,所述垫区域在所述***区域内;
多条数据线,设置在所述显示区域内;以及
多条连接布线,设置在所述显示区域内,连接到所述多条数据线,并配置为将数据信号从所述垫区域传输到所述多条数据线,
其中,所述多条连接布线中的每条包括在与所述多条连接布线主要延伸所沿的方向垂直的方向上从所述多条连接布线突出的多个分支。
2.根据权利要求1所述的显示装置,其中,所述多条连接布线相对于彼此平行地布置,从所述多条连接布线之中的两条相邻的连接布线突出的一对分支朝向彼此突出并位于同一条线中,并且所述一对分支的端部彼此分隔开。
3.根据权利要求2所述的显示装置,所述显示装置还包括覆盖图案,所述覆盖图案在与所述多条连接布线的主要延伸的所述方向相同的方向上与所述一对分支的所述端部至少部分地叠置,其中,所述覆盖图案在与所述多条连接布线的主要延伸的所述方向相同的所述方向上与所述一对分支的所述端部分隔开,并且位于与其中设置有所述多条连接布线的层相同的层中。
4.根据权利要求3所述的显示装置,所述显示装置还包括虚设图案,所述虚设图案在与其中设置有所述多条连接布线的层相同的层中设置在所述多条连接布线中的所述两条相邻的连接布线之间。
5.根据权利要求4所述的显示装置,其中,所述覆盖图案连接到所述虚设图案。
6.根据权利要求2所述的显示装置,其中,所述多条连接布线中的每条包括多个段和多个桥接件,所述多个段在所述多条连接布线的主要延伸的所述方向上彼此分隔开,所述多个桥接件将所述多个段中的每个彼此电连接。
7.根据权利要求6所述的显示装置,其中,所述多个分支从所述多个段突出,所述显示装置还包括虚设桥接件,所述虚设桥接件在与所述一对分支的所述端部的主要延伸的方向垂直的方向上与所述一对分支的所述端部至少部分地叠置。
8.根据权利要求7所述的显示装置,其中,绝缘层设置在所述虚设桥接件与所述一对分支的所述端部之间。
9.根据权利要求1所述的显示装置,其中,所述显示区域包括第一区域、第二区域和第三区域,在所述第一区域中所述多条连接布线在第一方向上延伸,在所述第二区域中所述多条连接布线在与所述第一方向垂直的第二方向上延伸,所述第三区域是所述显示区域的除了所述第一区域和所述第二区域之外的剩余区域。
10.根据权利要求9所述的显示装置,其中,所述多条连接布线之中的两条相邻的连接布线和从所述两条相邻的连接布线朝向彼此延伸的所述多个分支在所述第一区域中限定第一单元图案,所述多条连接布线之中的两条相邻的连接布线和从所述两条相邻的连接布线朝向彼此延伸的所述多个分支在所述第二区域中限定第二单元图案,所述第二单元图案与所述第一单元图案具有相同的面积,所述第三区域包括所述第一单元图案或所述第二单元图案,包括在所述第三区域中的所述第一单元图案或所述第二单元图案处于浮置状态。
11.一种显示装置,所述显示装置包括:
基底,包括显示区域、***区域和垫区域,所述***区域至少部分地围绕所述显示区域,所述垫区域在所述***区域内;
多条数据线,设置在所述显示区域内;以及
多条连接布线,设置在所述显示区域内,连接到所述多条数据线,并配置为将从所述垫区域供应的数据信号传输到所述多条数据线,
其中,所述显示区域包括第一区域和第二区域,在所述第一区域中所述多条连接布线在第一方向上延伸,在所述第二区域中所述多条连接布线在与所述第一方向垂直的第二方向上延伸。
12.根据权利要求11所述的显示装置,其中,在所述第一区域中,所述多条连接布线中的每条包括在所述第二方向上从所述多条连接布线延伸的多个第一分支,在所述第二区域中,所述多条连接布线中的每条包括在所述第一方向上从所述多条连接布线延伸的多个第二分支。
13.根据权利要求12所述的显示装置,其中,从所述多条连接布线之中的两条相邻的连接布线朝向彼此延伸的所述多个第一分支在所述第一区域中设置在同一条线中,从所述多条连接布线之中的两条相邻的连接布线朝向彼此延伸的所述多个第二分支在所述第二区域中设置在同一条线中。
14.根据权利要求13所述的显示装置,其中,所述两条相邻的连接布线和从所述两条相邻的连接布线朝向彼此延伸的所述多个第一分支在所述第一区域中限定第一单元图案,所述两条相邻的连接布线和从所述两条相邻的连接布线朝向彼此延伸的所述多个第二分支在所述第二区域中限定第二单元图案,并且所述第一单元图案中的每个和所述第二单元图案中的每个具有相等的面积。
15.根据权利要求14所述的显示装置,其中,所述显示区域还包括第三区域,所述第三区域是所述显示区域的除了所述第一区域和所述第二区域之外的剩余区域,其中,所述第三区域包括所述第一单元图案或所述第二单元图案,并且包括在所述第三区域中的所述第一单元图案或所述第二单元图案处于浮置状态。
16.根据权利要求13所述的显示装置,其中,所述第一区域还包括第一覆盖图案,所述第一覆盖图案在所述第一方向上与朝向彼此延伸的所述多个第一分支的端部至少部分地叠置,所述第二区域还包括第二覆盖图案,所述第二覆盖图案在所述第二方向上与朝向彼此突出的所述多个第二分支的端部叠置。
17.根据权利要求13所述的显示装置,其中,在所述第一区域中,所述多条连接布线中的每条包括多个第一段和多个桥接件,所述多个第一段在所述第一方向上彼此分隔开,所述多个桥接件将所述多个第一段彼此电连接。
18.根据权利要求17所述的显示装置,其中,所述多个第一分支从所述多个第一段突出,所述显示装置还包括虚设桥接件,所述虚设桥接件在与所述多个第一分支的端部的主要延伸的方向垂直的方向上与所述多个第一分支的所述端部至少部分地叠置。
19.根据权利要求13所述的显示装置,其中,在所述第二区域中,所述多条连接布线中的每条包括多个第二段和多个桥接件,所述多个第二段在所述第二方向上彼此分隔开,所述多个桥接件将所述多个第二段彼此电连接。
20.根据权利要求19所述的显示装置,其中,所述多个第二分支从所述多个第二段突出,所述显示装置还包括虚设桥接件,所述虚设桥接件在与所述多个第二分支的端部的主要延伸的方向垂直的方向上与所述多个第二分支的所述端部叠置。
CN201910874103.3A 2019-01-10 2019-09-17 在显示装置的显示区域内包括连接布线的显示装置 Pending CN111430408A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2019-0003283 2019-01-10
KR1020190003283A KR20200087370A (ko) 2019-01-10 2019-01-10 디스플레이 장치

Publications (1)

Publication Number Publication Date
CN111430408A true CN111430408A (zh) 2020-07-17

Family

ID=67303404

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910874103.3A Pending CN111430408A (zh) 2019-01-10 2019-09-17 在显示装置的显示区域内包括连接布线的显示装置

Country Status (4)

Country Link
US (2) US10896947B2 (zh)
EP (1) EP3680710A1 (zh)
KR (1) KR20200087370A (zh)
CN (1) CN111430408A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11800759B2 (en) 2020-10-19 2023-10-24 Cheagdu BOE Optoelectronics Technology Co., Ltd. Array substrate and display apparatus

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20200087370A (ko) 2019-01-10 2020-07-21 삼성디스플레이 주식회사 디스플레이 장치
KR20210086044A (ko) 2019-12-31 2021-07-08 엘지디스플레이 주식회사 표시 장치
KR20210108542A (ko) * 2020-02-25 2021-09-03 삼성디스플레이 주식회사 표시장치
KR20230016764A (ko) * 2021-07-26 2023-02-03 삼성디스플레이 주식회사 표시장치

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0359534A (ja) * 1989-07-28 1991-03-14 Hitachi Ltd 液晶表示装置
CN104020604A (zh) * 2014-06-18 2014-09-03 南京中电熊猫液晶显示科技有限公司 一种双面透明显示装置
KR20150078593A (ko) * 2013-12-31 2015-07-08 엘지디스플레이 주식회사 박막 트랜지스터 기판 및 그를 이용한 액정표시장치
US20170047036A1 (en) * 2015-08-11 2017-02-16 Boe Technology Group Co., Ltd. Driving circuit for array substrate, array substrate, display panel, and display device
CN108172594A (zh) * 2016-12-07 2018-06-15 三星显示有限公司 显示装置

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101166620B1 (ko) 2004-12-31 2012-07-18 엘지디스플레이 주식회사 더미 패턴이 포함된 마스크를 이용하여 제조되는액정표시소자 및 이를 이용한 액정표시소자 제조방법
KR20070077245A (ko) 2006-01-23 2007-07-26 삼성전자주식회사 액정 표시 장치 및 그 제조 방법
KR102215881B1 (ko) * 2014-02-17 2021-02-17 삼성디스플레이 주식회사 테이프 패키지 및 이를 포함하는 표시 장치
CN107111971B (zh) * 2014-12-24 2020-01-17 堺显示器制品株式会社 显示装置和显示装置的制造方法
KR102332255B1 (ko) 2015-04-29 2021-11-29 삼성디스플레이 주식회사 표시 장치
KR102643154B1 (ko) 2016-12-08 2024-03-05 삼성디스플레이 주식회사 표시 장치
KR20200087370A (ko) 2019-01-10 2020-07-21 삼성디스플레이 주식회사 디스플레이 장치

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0359534A (ja) * 1989-07-28 1991-03-14 Hitachi Ltd 液晶表示装置
KR20150078593A (ko) * 2013-12-31 2015-07-08 엘지디스플레이 주식회사 박막 트랜지스터 기판 및 그를 이용한 액정표시장치
CN104020604A (zh) * 2014-06-18 2014-09-03 南京中电熊猫液晶显示科技有限公司 一种双面透明显示装置
US20170047036A1 (en) * 2015-08-11 2017-02-16 Boe Technology Group Co., Ltd. Driving circuit for array substrate, array substrate, display panel, and display device
CN108172594A (zh) * 2016-12-07 2018-06-15 三星显示有限公司 显示装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11800759B2 (en) 2020-10-19 2023-10-24 Cheagdu BOE Optoelectronics Technology Co., Ltd. Array substrate and display apparatus
US12022709B2 (en) 2020-10-19 2024-06-25 Chengdu Boe Optoelectronics Technology Co., Ltd. Array substrate and display apparatus

Also Published As

Publication number Publication date
US11398543B2 (en) 2022-07-26
US20210143246A1 (en) 2021-05-13
EP3680710A1 (en) 2020-07-15
US20200227503A1 (en) 2020-07-16
KR20200087370A (ko) 2020-07-21
US10896947B2 (en) 2021-01-19

Similar Documents

Publication Publication Date Title
US11968867B2 (en) Display device having a data connection line in the display area
US10868096B2 (en) Display device
KR102675575B1 (ko) 표시 장치
KR102668184B1 (ko) 표시 장치
US11816277B2 (en) Touch display panel and touch display device
CN111430408A (zh) 在显示装置的显示区域内包括连接布线的显示装置
KR20180044491A (ko) 표시 장치
TW201801062A (zh) 像素及包含其之有機發光顯示設備
US11950460B2 (en) Display device
US20230263009A1 (en) Display device
KR20210099706A (ko) 화소 및 표시장치
EP3761111B1 (en) Display device
US11404523B2 (en) Display device
CN113764464A (zh) 显示设备
KR20210018646A (ko) 디스플레이 장치 및 그 제조방법
KR20210131508A (ko) 디스플레이 장치
US20230377518A1 (en) Display apparatus
EP4071745A1 (en) Display apparatus
KR20240049739A (ko) 표시 장치
KR20230174803A (ko) 표시 장치
KR20230161297A (ko) 표시 장치

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination