CN111261802B - 掩模支撑模板、掩模金属膜支撑模板、掩模支撑模板制造方法及框架一体型掩模制造方法 - Google Patents

掩模支撑模板、掩模金属膜支撑模板、掩模支撑模板制造方法及框架一体型掩模制造方法 Download PDF

Info

Publication number
CN111261802B
CN111261802B CN201911213854.7A CN201911213854A CN111261802B CN 111261802 B CN111261802 B CN 111261802B CN 201911213854 A CN201911213854 A CN 201911213854A CN 111261802 B CN111261802 B CN 111261802B
Authority
CN
China
Prior art keywords
mask
template
frame
metal film
manufacturing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201911213854.7A
Other languages
English (en)
Other versions
CN111261802A (zh
Inventor
李炳一
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tgo Tech Corp
Original Assignee
Tgo Tech Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tgo Tech Corp filed Critical Tgo Tech Corp
Publication of CN111261802A publication Critical patent/CN111261802A/zh
Application granted granted Critical
Publication of CN111261802B publication Critical patent/CN111261802B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K71/00Manufacture or treatment specially adapted for the organic devices covered by this subclass
    • H10K71/10Deposition of organic active material
    • H10K71/16Deposition of organic active material using physical vapour deposition [PVD], e.g. vacuum deposition or sputtering
    • H10K71/166Deposition of organic active material using physical vapour deposition [PVD], e.g. vacuum deposition or sputtering using selective deposition, e.g. using a mask
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K71/00Manufacture or treatment specially adapted for the organic devices covered by this subclass
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/04Coating on selected surface areas, e.g. using masks
    • C23C14/042Coating on selected surface areas, e.g. using masks using masks
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/22Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the process of coating
    • C23C14/24Vacuum evaporation
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/70Microphotolithographic exposure; Apparatus therefor
    • G03F7/70691Handling of masks or workpieces
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/70Microphotolithographic exposure; Apparatus therefor
    • G03F7/708Construction of apparatus, e.g. environment aspects, hygiene aspects or materials
    • G03F7/70808Construction details, e.g. housing, load-lock, seals or windows for passing light in or out of apparatus
    • G03F7/70825Mounting of individual elements, e.g. mounts, holders or supports
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67092Apparatus for mechanical treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67098Apparatus for thermal treatment
    • H01L21/67103Apparatus for thermal treatment mainly by conduction
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K71/00Manufacture or treatment specially adapted for the organic devices covered by this subclass
    • H10K71/20Changing the shape of the active layer in the devices, e.g. patterning
    • H10K71/231Changing the shape of the active layer in the devices, e.g. patterning by etching of existing layers
    • H10K71/233Changing the shape of the active layer in the devices, e.g. patterning by etching of existing layers by photolithographic etching

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Materials Engineering (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Mechanical Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Health & Medical Sciences (AREA)
  • Environmental & Geological Engineering (AREA)
  • Epidemiology (AREA)
  • Public Health (AREA)
  • Electroluminescent Light Sources (AREA)
  • Physical Vapour Deposition (AREA)

Abstract

本发明涉及掩模支撑模板、掩模金属膜支撑模板、掩模支撑模板的制造方法及框架一体型掩模的制造方法。本发明涉及的掩模支撑模板作为用于支撑OLED像素形成用掩模并将该掩模对应至框架上的模板,其特征在于包括:模板(50);临时粘合部(55),其形成于模板(50)上;以及掩模(100),其夹设有临时粘合部(55)地粘合在模板(50)上且形成有掩模图案(P),掩模(100)以被施以侧面方向的拉伸力的状态粘合在模板(50)上。

Description

掩模支撑模板、掩模金属膜支撑模板、掩模支撑模板制造方法及框架一体型掩模制造方法
技术领域
本发明涉及掩模支撑模板、掩模金属膜支撑模板、掩模支撑模板的制造方法及框架一体型掩模的制造方法。更具体地,涉及一种使掩模不发生变形且可稳定地得到支撑并移动,且能够准确地对准(align)各掩模的掩模支撑模板、掩模金属膜支撑模板、掩模支撑模板的制造方法及框架一体型掩模的制造方法。
背景技术
作为OLED(有机发光二极管)制造工艺中形成像素的技术,主要使用FMM(FineMetal Mask,精细金属掩模)方法,该方法将薄膜形式的金属掩模(Shadow Mask,阴影掩模)紧贴于基板并且在所需位置上沉积有机物。
在现有的OLED制造工艺中,将掩模制造成条状、板状等后,将掩模焊接固定到OLED像素沉积框架并使用。一个掩模上可以具备与一个显示器对应的多个单元。另外,为了制造大面积OLED,可将多个掩模固定于OLED像素沉积框架,在固定于框架的过程中,拉伸各个掩模,以使其变得平坦。调节拉伸力以使掩模的整体部分变得平坦是非常困难的作业。特别是,为了使各个单元全部变得平坦,同时对准尺寸仅为数μm至数十μm的掩模图案,需要微调施加到掩模各侧的拉伸力并且实时确认对准状态的高度作业要求。
尽管如此,在将多个掩模固定于一个框架过程中,仍然存在掩模之间以及掩模单元之间对准不好的问题。另外,在将掩模焊接固定于框架的过程中,掩模膜的厚度过薄且面积大,因此存在掩模因荷重而下垂或者扭曲的问题;由于焊接过程中在焊接部分产生的皱纹、毛刺(burr)等,导致掩模单元的对准不准的问题等。
在超高清的OLED中,现有的QHD画质为500-600PPI(pixel per inch,每英寸像素),像素的尺寸达到约30-50μm,而4KUHD、8KUHD高清具有比之更高的~860PPI,~1600PPI等的分辨率。如此,考虑到超高清的OLED的像素尺寸,需要将各单元之间的对准误差缩减为数μm左右,超出这一误差将导致产品的不良,所以收率可能极低。因此,需要开发能够防止掩模的下垂或者扭曲等变形并且使对准精确的技术,以及将掩模固定于框架的技术等。
发明内容
技术问题
因此,本发明为了解决如上所述的现有技术的各种问题而提出的,其目的在于,提供一种可使掩模不发生变形且稳定地得到支撑并移动,而且可防止掩模发生下垂或者扭曲等变形,并可准确地对准的掩模支撑模板、掩模金属膜支撑模板、掩模支撑模板的制造方法及框架一体型掩模的制造方法。
此外,本发明的目的在于,提供一种可显著地减少制造时间,并显著地提升收率的框架一体型掩模的制造方法。
技术方案
本发明的所述的目的通过以下掩模支撑模板来实现,该模板用于支撑OLED像素形成用掩模并将该掩模对应至框架上,该掩模支撑模板包括模板;临时粘合部,其形成于模板上;以及掩模,其以夹设有临时粘合部的形式粘合在模板上且形成有掩模图案,掩模以被施以侧面方向的拉伸力的状态粘合在模板上。
此外,本发明的所述的目的通过以下掩模支撑模板来实现,该模板用于支撑OLED像素形成用掩模并将该掩模对应至框架上,该掩模支撑模板包括模板;临时粘合部,其形成于模板上;以及掩模,其以夹设有临时粘合部的形式粘合在模板上且形成有掩模图案,而且对应掩模的焊接部的模板的部分形成有使焊接能量通过的贯穿孔,掩模以被施以侧面方向的拉伸力的状态粘合在模板上。
临时粘合部可以为基于加热可分离的粘合剂或者粘合片材,基于照射UV可分离的粘合剂或者粘合片材。
模板的材料可包括晶圆、玻璃(glass)、硅胶(silica)、耐热玻璃、石英(quartz)、氧化铝(Al2O3)、硼硅酸盐玻璃(borosilicate glass)、氧化锆(zirconia)、钠钙玻璃(soda-lime glass)、低铁玻璃(low-iron glass)中任意一个。
此外,本发明的所述目的通过以下掩模金属膜支撑模板来实现,该掩模金属膜支撑模板包括模板;临时粘合部,其形成于模板上;以及掩模金属膜,其通过以夹设有临时粘合部的形式粘合在模板上并用于制造OLED像素形成用掩模,而且掩模金属膜以被施以侧面方向的拉伸力的状态粘合在模板上。
此外,本发明的所述目的通过以下掩模金属膜支撑模板来实现,该掩模金属膜支撑模板包括模板;临时粘合部,其形成于模板上;以及掩模金属膜,其通过以夹设有临时粘合部的形式粘合在模板上并用于制造OLED像素形成用掩模,而且对应掩模的焊接部的模板的部分上形成有使焊接能量通过的贯穿孔,掩模以被施以侧面方向的拉伸力的状态粘合在模板上。
可通过执行以下步骤将掩模金属膜制成OLED像素形成用掩模:(a)在掩模金属膜上形成经图案化的绝缘部的步骤;(b)通过蚀刻绝缘部之间露出的掩模金属膜部分来形成掩模图案的步骤;以及(c)去除绝缘部的步骤。
此外,本发明的所述目的是通过以下掩模支撑模板的制造方法来实现,该模板(template)用于支撑OLED像素形成用掩模并将该掩模对应至框架上,该方法包括:(a)将掩模金属膜以被施以侧面方向的拉伸力的状态粘合在一面形成有临时粘合部的模板上的步骤;以及(b)通过在掩模金属膜上形成掩模图案来制造掩模的步骤。
在步骤(a)与步骤(b)之间,还可包括缩减粘合在模板上的掩模金属膜厚度的步骤。
步骤(a)可包括:(a1)将一面形成有临时粘合部的模板固定在上部块上的步骤;(a2)将掩模金属膜的至少一侧以拉伸的状态固定在下部块的步骤;以及(a3)通过挤压上部块和下部块来粘合掩模金属膜和模板的步骤。
步骤(a)可在真空气氛下执行。
在步骤(a3)之后,可切割向模板的外侧突出的掩模金属膜的部分。
步骤(b)可包括:(b1)在掩模金属膜上形成经图案化的绝缘部的步骤;(b2)通过蚀刻绝缘部之间露出的掩模金属膜部分来形成掩模图案的步骤;以及(b3)去除绝缘部的步骤。
此外,本发明所述的目的通过以下框架一体型掩模的制造方法来实现,该框架一体型掩模由多个掩模和用于支撑掩模的框架一体形成,该方法包括:(a)准备模板上粘合有掩模的掩模支撑模板的步骤,所述掩模上形成有多个掩模图案;(b)将模板装载到具有多个掩模单元区域的框架上,并将掩模对应至框架的掩模单元区域的步骤;以及(c)将掩模附着在框架上的步骤,掩模以被施以侧面方向的拉伸力的状态粘合在模板上。
还可包括:(d)通过反复执行步骤(b)至步骤(c)将掩模附着至框架的所有掩模单元区域的步骤。
步骤(a)可包括:(a1)提供由基于压延(rolling)工艺制造的金属片材(sheet)构成的掩模金属模的步骤;(a2)将掩模金属膜以被施以侧面方向的拉伸力的状态粘合在一面形成有临时粘合部的模板上的步骤;以及(a3)通过在掩模金属膜上形成掩模图案来制造掩模,从而提供模板上粘合有掩模的掩模支撑模板的步骤,所述掩模上形成有多个掩模图案。
在步骤(c)中,在模板上部照射的激光可通过激光贯穿孔照射到掩模的焊接部上。
还可包括在步骤(c)之后,对临时粘合部进行加热、化学处理、施加超声波、施加UV中至少任意一个处理,从而使掩模与模板分离的步骤。
如果模板从掩模分离,则施加在掩模上的拉伸力将施加在框架上。
框架可包括:边缘框架部,其包括中空区域;以及掩模单元片材部,其连接在边缘框架部上,且具有多个掩模单元区域,掩模单元片材部包括:边缘片材部;至少一个第一栅格片材部,其向第一方向延伸形成且两端与边缘片材部连接;以及第二栅格片材部,其向垂直于第一方向的第二方向延伸形成且与第一栅格片材部交叉,且两端与边缘片材部连接。
发明效果
根据上述结构的本发明,具有可使掩模不发生变形且稳定地得到支撑并移动,而且可防止掩模发生下垂或者扭曲等变形,并可准确地对准的效果。
另外,本发明具有能够显著地缩短制造时间并显著地提升收率的效果。
附图说明
图1是现有的OLED像素沉积用掩模的示意图。
图2是现有的将掩模附着至框架的过程的示意图。
图3是在现有的拉伸掩模的过程中发生单元之间的对准误差的示意图。
图4是本发明的一实施例涉及的框架一体型掩模的主视图以及侧剖视图。
图5是本发明的一实施例涉及的框架的主视图以及侧剖视图。
图6是本发明的一实施例涉及的框架制造过程的示意图。
图7是本发明的另一实施例涉及的框架的制造过程的示意图。
图8是用于形成现有的高分辨率OLED的掩模的示意图。
图9是本发明的一实施例涉及的掩模的示意图。
图10是本发明一实施例涉及的以压延方式制造掩模金属膜的过程的示意图。
图11是本发明另一实施例涉及的以电铸方式制造掩模金属膜的过程的示意图。
图12是基于掩模的热膨胀系数的差异的框架的附着过程的概略侧向截面图。
图13至图14是本发明一实施例涉及的将掩模金属膜粘合在模板上的过程的示意图。
图15至图16是本发明一实施例涉及的通过在模板上粘合掩模金属膜来形成掩模,从而制造掩模支撑模板的过程的示意图。
图17是本发明的一实施例涉及的临时粘合部的放大截面的示意图。
图18是本发明一实施例涉及的将掩模支撑模板装载到框架上的过程的示意图。
图19是本发明的一实施例涉及的将模板装载在框架上并将掩模对应至框架的单元区域的状态的示意图。
图20是本发明的一实施例涉及的将掩模附着到框架上之后将掩模与模板进行分离的过程的示意图。
图21是本发明一实施例涉及的将掩模附着到框架的单元区域的状态的示意图。
图22是本发明一实施例涉及的利用框架一体型掩模的OLED像素沉积装置的示意图。
附图标记:
40:掩模金属膜支撑模板的制造装置   41:本体
42:上部块                         45:下部块
46:拉伸手段                       50:模板(template)
51:激光贯穿孔                     55:临时粘合部
70:下部支撑体                     100:掩模
110掩模膜、掩模金属膜              200:框架
210:边缘框架部                    220:掩模单元片材部
221:边缘片材部                    223:第一栅格片材部
225:第二栅格片材部                1000:OLED像素沉积装置
C:单元、掩模单元                   CM:化学处理
CR:掩模单元区域                   DM:虚拟部、掩模虚拟部
EP:加热                           L:激光
R:边缘框架部的中空区域            P:掩模图案
US:施加超声波                     UV:施加紫外线
W:焊接                            WB:焊珠
WP:焊接部
具体实施方式
后述的对于本发明的详细说明将参照附图,该附图将能够实施本发明的特定实施例作为示例示出。充分详细地说明这些实施例,以使本领域技术人员能够实施本发明。应当理解,本发明的多种实施例虽然彼此不同,但是不必相互排斥。例如,在此记载的特定形状、结构及特性与一实施例有关,在不脱离本发明的精神及范围的情况下,能够实现为其他实施例。另外,应当理解,各个公开的实施例中的个别构成要素的位置或配置,在不脱离本发明的精神及范围的情况下,能够进行变更。因此,后述的详细说明不应被视为具有限制意义,只要适当地说明,则本发明的范围仅由所附的权利要求书及与其等同的所有范围限定。图中相似的附图标记从多方面表示相同或相似的功能,为了方便起见,长度、面积、厚度及其形状可以夸大表示。
以下,将参照附图对本发明的优选实施例进行详细说明,以便本领域技术人员能够容易地实施本发明。
图1是现有的OLED像素沉积用掩模10的示意图。
参照图1,现有的掩模10可以以条式(Stick-Type)或者板式(Plate-Type)制造。图1的(a)中示出的掩模10作为条式掩模,可以将条的两侧焊接固定于OLED像素沉积框架并使用。图1的(b)中示出的掩模100作为板式掩模,可以使用于大面积的像素形成工艺。
在掩模10的主体(Body,或者掩模膜11)中,具备多个显示单元C。一个单元C与智能手机等的一个显示器(display)对应。单元C中形成有像素图案P,以便与显示器的各个像素对应。放大单元C时,显示与R、G、B对应的多个像素图案P。作为一例,在单元C中形成有像素图案P,以便具有70×140分辨率。即,大量的像素图案P形成集合,以构成一个单元C,并且多个单元C可以形成于掩模10。
图2是现有的将掩模10附着至框架20的过程的示意图。图3是在现有的拉伸F1~F2掩模10的过程中发生单元之间的对准误差的示意图。下面,以图1的(a)示出的具备6个单元C(C1~C6)的条式掩模10为例进行说明。
参照图2的(a),首先,应将条式掩模10平坦地展开。沿着条式掩模10的长轴方向施加拉伸力F1~F2,随着拉伸,展开条式掩模10。在该状态下,将条式掩模10装载在方框形状的框架20上。条式掩模10的单元C1~C6将位于框架20的框内部空白区域部分。框架20的尺寸可以足以使一个条式掩模10的单元C1~C6位于框内部空白区域,也可以足以使多个条式掩模10的单元C1~C6位于框内部空白区域。
参照图2的(b),微调施加到条式掩模10各侧的拉伸力F1~F2,同时对准后,随着焊接W条式掩模10侧面的局部,将条式掩模10和框架20彼此连接。图2的(c)示出彼此连接的条式掩模10和框架的侧截面。
参照图3,尽管微调施加到条式掩模10各侧的拉伸力F1~F2,但是显示出掩模单元C1~C3彼此之间对准不好的问题。例如,单元C1~C3的图案P之间的距离D1~D1”、D2~D2”彼此不同,或者图案P歪斜。由于条式掩模10具有包括多个(作为一例,为6个)单元C1~C6的大面积,并且具有数十μm的非常薄的厚度,所以容易因荷重而下垂或者扭曲。另外,调节拉伸力F1~F2,以使各个单元C1~C6全部变得平坦,同时通过显微镜实时确认各个单元C1~C6之间的对准状态是非常困难的作业。
因此,拉伸力F1~F2的微小误差可能引起条式掩模10各单元C1~C3的拉伸或者展开程度的误差,由此,导致掩模图案P之间的距离D1~D1”、D2~D2”不同。虽然完美地对准以使误差为0是非常困难的,但是为了避免尺寸为数μm至数十μm的掩模图案P对超高清OLED的像素工艺造成坏影响,优选对准误差不大于3μm。将如此相邻的单元之间的对准误差称为像素定位精度(pixel position accuracy,PPA)。
另外,将大概6-20个条式掩模10分别连接在一个框架20,同时使多个条式掩模10之间,以及条式掩模10的多个单元C-C6之间的对准状态精确是非常困难的作业,并且只能增加基于对准的工艺时间,这成为降低生产性的重要理由。
另一方面,将条式掩模10连接固定到框架20后,施加到条式掩模10的拉伸力F1~F2会反向地作用于框架20。即,由于拉伸力F1~F2而绷紧拉伸的条式掩模10连接在框架20后,能够将张力(tension)作用于框架20。通常,该张力不大,不会对框架20产生大的影响,但是在框架20的尺寸实现小型化且强度变低的情况下,这种张力可能使框架20细微变形。如此,可能发生破坏多个单元C~C6间的对准状态的问题。
鉴于此,本发明提出能够使掩模100与框架200形成一体式结构的框架200以及框架一体型掩模。与框架200形成一体的掩模100能够防止下垂或者扭曲等变形,并且精确地对准于框架200。当掩模100连接到框架200上时,不对掩模100施加任何拉伸力,因此掩模100连接到框架200后,不会对掩模200施加引起变形的张力。并且,能够显著地缩短将掩模100一体地连接到框架200的制造时间,并且显著提升收率。
图4是本发明的一实施例涉及的框架一体型掩模的主视图(图4的(a))以及侧剖视图(图4的(b)),图5是本发明的一实施例涉及的框架的主视图(图5的(a))以及侧剖视图(图5的b)。
参照图4以及图5,框架一体型掩模可以包括多个掩模100以及一个框架200。换而言之,将多个掩模100分别附着至框架200的形态。以下,为了便于说明,以四角形状的掩模100为例进行说明,但是掩模100在附着至框架200之前,可以是两侧具备用于夹持的突出部的条式掩模形状,附着至框架200后,可以去除突出部。
各个掩模100上形成有多个掩模图案P,一个掩模100上可以形成有一个单元C。一个掩模单元C可以与智能手机等的一个显示器对应
掩模100可为热膨胀系数约为1.0X10-6/℃的因瓦合金(invar),膨胀系数约为1.0X10-7/℃的超因瓦合金(super invar)材料。该材料的掩模100由于热膨胀系数十分低,因此很少存在因热能导致掩模的图案变形的忧虑,进而在高分辨率OLED制造中可作为FMM(Fine Metal Mask)、阴影掩模(Shadow Mask)使用。除此之外,考虑到最近开发的在温度变化值不大的范围内执行像素沉积工艺的技术,掩模100也可以是热膨胀系数略大于此的镍(Ni)、镍-钴(Ni-Co)等材料。掩模100可使用由压延(rolling)工艺或者电铸(electroforming)生成的金属片材(sheet)。稍后将通过图9和图10进行详细说明。
框架200以附着多个掩模100的形式形成。框架200包括最***边缘在内,可以包括沿着第一方向(例如,横向)、第二方向(例如,竖向)形成的多个棱角。这种多个棱角可以在框架200上划分用于附着掩模100的区域。
框架200可以包括大概呈四角形状、方框形状的边缘框架部210。边缘框架部210的内部可以是中空形状。即,边缘框架部210可以包括中空区域R。框架200可以由因瓦合金、超级因瓦合金、铝、钛等金属材料形成,考虑到热变形,优选由与掩模具有相同热膨胀系数的因瓦合金、超级因瓦合金、镍、镍-钴等材料形成,这些材料均可应用于所有作为框架200的构成要素的边缘框架部210、掩模单元片材部220。
另外,框架200具备多个掩模单元区域CR,并且可以包括连接到边缘框架部210的掩模单元片材部220。掩模单元片材部220可以与掩模100相同地通过压延形成,或者也可以通过使用如电铸的其他成膜工艺形成。另外,掩模单元片材部220可以通过激光划线、蚀刻等在平面状片材(sheet)上形成多个掩模单元区域CR后,连接到边缘框架部210。或者,掩模单元片材部220可以将平面状的片材连接到边缘框架部210后,通过激光划线、蚀刻等形成多个掩模单元区域CR。本说明书中主要对首先在掩模单元片材部220形成多个掩模单元区域CR后,连接到边缘框架部210的情况进行说明。
掩模单元片材部220可以包括边缘片材部221以及第一栅格片材部223、第二栅格片材部225中的至少一种。边缘片材部221以及第一栅格片材部223、第二栅格片材部225是指在同一片材上划分的各个部分,它们彼此之间形成一体。
边缘片材部221可以实质上连接到边缘框架部210。因此,边缘片材部221可以具有与边缘框架部210对应的大致四角形状、方框形状。
另外,第一栅格片材部223可以沿着第一方向(横向)延伸形成。第一栅格片材部223以直线形态形成,其两端可以连接到边缘片材部221。当掩模单元片材部220包括多个第一栅格片材部223时,各个第一栅格片材部223优选具有相同的间距。
另外,进一步地,第二栅格片材部225可以沿着第二方向(竖向)延伸形成。第二栅格片材部225以直线形态形成,其两端可以连接到边缘片材部221。第一栅格片材部223和第二栅格片材部225可以彼此垂直交叉。当掩模单元片材部220包括多个第二栅格片材部225时,各个第二栅格片材部225优选具有相同的间距。
另一方面,第一栅格片材部223之间的间距和第二栅格片材部225之间的间距,可以根据掩模单元C的尺寸而相同或不同。
第一栅格片材部223以及第二栅格片材部225虽然具有薄膜形态的薄的厚度,但是垂直于长度方向的截面的形状可以是诸如矩形、如梯形的四边形形状、三角形形状等,边、角的局部可以形成圆形。截面形状可以在激光划线、蚀刻等过程中进行调节。
边缘框架部210的厚度可以大于掩模单元片材部220的厚度。由于边缘框架部210负责框架200的整体刚性,可以以数mm至数十cm的厚度形成。
就掩模单元片材部220而言,实际上制造厚片材的工艺困难,过厚,则有可能在OLED像素沉积工艺中有机物源600(参照图22)堵塞通过掩模100的路径。相反,过薄,则有可能难以确保足以支撑掩模100的刚性。由此,掩模单元片材部220优选比边缘框架部210的厚度薄,但是比掩模100更厚。掩模单元片材部220的厚度可以约为0.1mm至1mm。并且,第一栅格片材部223、第二栅格片材部225的宽度可以约为1~5mm。
在平面状片材中,除了边缘片材部221、第一栅格片材部223、第二栅格片材部225占据的区域以外,可以提供多个掩模单元区域CR(CR11~CR56)。从另一个角度来说,掩模单元区域CR可以是指在边缘框架部210的中空区域R中,除了边缘片材部221、第一栅格片材部223、第二栅格片材部225占据的区域以外的空白区域。
随着掩模100的单元C与该掩模单元区域CR对应,实际上可以用作通过掩模图案P沉积OLED的像素的通道。如前所述,一个掩模单元C与智能手机等的一个显示器对应。一个掩模100中可以形成有用于构成一个单元C的掩模图案P。或者,一个掩模100具备多个单元C且各个单元C可以与框架200的各个单元区域CR对应,但是为了精确地对准掩模100,需要避免大面积掩模100,优选为具备一个单元C的小面积掩模100。或者,也可以是具有多个单元C的一个掩模100与掩模200的一个单元区域CR对应。此时,为了精确地对准,可以考虑具有2-3个单元C的掩模100与掩模200的一个单元区域CR对应。
掩模200具备多个掩模单元区域CR,可以将各个掩模100以各个掩模单元C与各个掩模单元区域CR分别对应的方式附着。各个掩模100可以包括形成有多个掩模图案P的掩模单元C以及掩模单元C周边的虚拟部(相当于除了单元C以外的掩模膜110部分)。虚拟部可以只包括掩模膜110,或者包括形成有与掩模图案P类似形态的规定的虚拟图案的掩模膜110。掩模单元C与框架200的掩模单元区域CR对应,虚拟部的局部或者全部可以附着至框架200(掩模单元片材部220)。由此,掩模100和框架200可以形成一体式结构。
另一方面,根据另一实施例,框架不是以将掩模单元片材部220附着至边缘框架部210的方式制造,而是可以使用在边缘框架部210的中空区域R部分直接形成与边缘框架部210成为一体的栅格框架(相当于栅格片材部223、225)的框架。这种形态的框架也包括至少一个掩模单元区域CR,可以使掩模100与掩模单元区域CR对应,以制造框架一体型掩模。
以下,对框架一体型掩模的制造过程进行说明。
首先,可以提供图4以及图5中所述的框架200。图6是本发明的一实施例涉及的框架200的制造过程的示意图。
参照图6的(a),提供边缘框架部210。边缘框架部210可以是包括中空区域R的方框形状。
其次,参照图6的(b),制造掩模单元片材部220。掩模单元片材部220使用压延、电铸或者其他的成膜工艺,制造平面状的片材后,通过激光划线、蚀刻等,去除掩模单元区域CR部分,从而可以制造。本说明书中,以形成6×5的掩模单元区域CR(CR11~CR56)为例进行说明。可以存在5个第一栅格片材部223以及4个第二栅格片材部225。
然后,可以将掩模单元片材部220与边缘框架部210对应。在对应的过程中,可以在拉伸F1~F4掩模单元片材部220的所有侧部以使掩模单元片材部220平坦伸展的状态下,使边缘片材部221与边缘框架部210对应。在一侧部也能以多个点(作为图6的(b)的例,1~3点)夹持掩模单元片材部220并进行拉伸。另一方面,也可以不是所有侧部,而是沿着部分侧部方向,拉伸F1、F2掩模单元片材部220。
然后,使掩模单元片材部220与边缘框架部210对应时,可以将掩模单元片材部220的边缘片材部221以焊接W方式附着。优选地,焊接W所有侧部,以便掩模单元片材部220牢固地附着至边缘框架部210,但不限于此。应当最大限度地接近框架部210的棱角侧进行焊接W,才能最大限度地减少边缘框架部210和掩模单元片材部220之间的翘起空间,并提升粘合性。焊接W部分可以以线(line)或者点(spot)形状生成,具有与掩模单元片材部220相同的材料,并可以成为将边缘框架部210和掩模单元片材部220连接成一体的媒介。
图7是本发明的另一实施例涉及的框架的制造过程的示意图。图6的实施例首先制造具备掩模单元区域CR的掩模单元片材部220后,附着至边缘框架部210,而图7的实施例将平面状的片材附着至边缘框架部210后,形成掩模单元区域CR部分。
首先,与图6的(a)相同地提供包括中空区域R的边缘框架部210。
然后,参照图7的(a),可以使平面状的片材(平面状的掩模单元片材部220')与边缘框架部210对应。掩模单元片材部220'是还未形成掩模单元区域CR的平面状态。在对应的过程中,可以在拉伸F1~F4掩模单元片材部220'的所有侧部以使掩模单元片材部220'平坦伸展状态下,使其与边缘框架部210对应。在一侧部也能以多个点(作为图7的(a)的例,1~3点)夹持单元片材部220'并进行拉伸。另一方面,也可以不是所有侧部,而是沿着部分侧部方向,拉伸F1、F2掩模单元片材部220'。
然后,使掩模单元片材部220'与边缘框架部210对应时,可以将掩模单元片材部220'的边缘部分以焊接W方式进行附着。优选地,焊接W所有侧部,以便掩模单元片材部220'牢固地附着至边缘框架部220,但不限于此。应当最大限度地接近边缘框架部210的棱角侧进行焊接W,才能最大限度地减少边缘框架部210和掩模单元片材部220'之间的翘起空间,并提升粘合性。焊接W部分可以以线(line)或者点(spot)形状生成,与掩模单元片材部220'具有相同材料,并可以成为将边缘框架部210和掩模单元片材部220'连接成一体的媒介。
参照图7的(b),在平面状的片材(平面状的掩模单元片材部220')上形成掩模单元区域CR。通过激光划线、蚀刻等,去除掩模单元区域CR部分的片材,从而形成掩模单元区域CR。本说明书中,以形成6×5的掩模单元区域CR(CR11~CR56)为例进行说明。当形成掩模单元区域CR时,可以构成掩模单元片材部220,其中,与边缘框架部210焊接W的部分成为边缘片材部221,并且具备5个第一栅格片材部223以及4个第二栅格片材部225。
图8是用于形成现有的高分辨率OLED的掩模的示意图。
为了实现高分辨率的OLED,图案的尺寸逐渐变小,其使用的掩模金属膜的厚度也有必要变薄。如图8的(a)所示,如果想要实现高分辨率的OLED像素6,则在掩模10'中需要缩减像素间隔及像素尺寸等(PD->PD')。此外,为了防止因阴影效应导致OLED像素6不均匀地沉积,有必要将掩模10'的图案倾斜地形成14。然而,在具有约30~50μm的厚度T1的较厚的掩模10'中将图案倾斜地形成14的过程中,由于在细微的像素间隔PD'和像素尺寸上很难形成与其匹配的图案13,因此成为加工工艺中导致收率降低的因素。换而言之,为了具有细微的像素间隔PD'且将图案倾斜地形成14,有必要使用较薄厚度的掩模10'。
特别是,为了实现UHD级别的高分辨率,如图8的(b)所示,只有使用具有20μm以下厚度T2的薄的掩模10',才能进行细微的图案化。此外,为了实现UHD以上的超高分辨率,可考虑使用具有10μm厚度T2的薄掩模10'。
图9是本发明的一实施例涉及的掩模100的示意图。
掩模100可包括形成有多个掩模图案P的掩模单元C及掩模单元C周围的虚拟部DM。如上所述,利用压延工艺,电铸等生成的金属片材可制造掩模100,掩模100中形成有一个单元C。虚拟部DM与除单元C以外的掩模膜110[掩模金属膜110]部分对应,且可以只包括掩模膜110,或者包括形成有类似于掩模图案P形态的预定的虚拟部图案的掩模膜110。虚拟部DM对应掩模100的边缘且虚拟部DM的局部或者全部可附着在框架200[掩模单元片材部220]。
掩模图案P的宽度可小于40μm,而且掩模100的厚度可约为5~20μm。由于框架200具有多个掩模单元区域CR(CR11~CR56),因此也可具有多个掩模100,所述掩模100具有对应每个掩模单元区域CR(CR11~CR56)的掩模单元C(C11~C56)。
由于掩模100的一面101是接触并附着在框架200上的一面,因此优选为平坦面。利用稍后叙述的平坦化工艺可使一面101平坦并镜面化。掩模100的另一面102可与稍后叙述的模板50的一面相面对。
以下将对制造掩模金属膜110'并将其支撑在模板50上来制造掩模100,通过将支撑有掩模100的模板50装载在框架200上并将掩模100附着在框架200来制造框架一体型掩模的一系列工艺进行说明。
图10是本发明一实施例涉及的以压延(rolling)方式制造掩模金属膜的过程的示意图。图11是本发明另一实施例涉及的以电铸(electroforming)方式制造掩模金属膜的过程的示意图。
首先,可准备掩模金属膜110。作为一实施例,可通过压延方式准备掩模金属膜110。
参照图10的(a),由压延工艺生成的金属片材可作为掩模金属膜110'使用。由压延工艺制造的金属片材基于制造工艺可具有数十至数百μm的厚度。如图8中所述,为了得到UHD级别的高分辨率只有使用具有20μm以下厚度的薄掩模金属膜110才能进行细微的图案化,为了获得UHD以上的超高分辨率,需要使用具有10μm厚度的薄掩模金属膜110。然而,由压延(rolling)工艺生成的掩模金属膜110'具有约为25~500μm的厚度,因此有必要将厚度缩小。
因此,可进一步执行平坦化PS掩模金属膜110'的一面的工艺。其中,平坦化PS是指对掩模金属膜110'的一面(上面)进行镜面化的同时,通过部分地去除掩模金属膜110'的上部,使厚度变薄。平坦化PS可利用CMP(Chemical Mechanical Polishing)方法执行,而且,可不受限制地使用公知的CMP方法。此外,利用化学湿式蚀刻(chemical wet etching)或者干式蚀刻(dry etching)方法可使掩模金属膜110'的厚度变薄。除此之外,可不受限制地使用使掩模金属膜110'的厚度变薄的平坦化的工艺。
在执行平坦化PS的过程中,作为一例,在CMP过程中,可控制掩模金属膜110'上部面的表面粗糙度Ra。优选地,可执行用于进一步减小表面粗糙度的镜面化。或者,作为另一例子,还可以通过化学湿式蚀刻或者干式蚀刻过程进行平坦化PS之后,再进行额外的CMP工艺等抛光工艺以减小表面粗糙度Ra。
如此,可将掩模金属膜110'制成约50μm以下较薄的厚度。因此,掩模金属膜110的厚度优选为2μm至50μm左右,厚度更优选为5μm至20μm左右。但并非一定受限于此。
参照图10的(b),如同图10的(a),可通过缩减由压延工艺制造的掩模金属膜110'的厚度来制造掩模金属膜110。只是,掩模金属膜110'以中间夹设有临时粘合部55的状态粘合在稍后叙述的模板50上,并在这种状态下执行平坦化PS工艺,从而可缩减厚度。
作为另一实施例,可由电铸方式准备掩模金属膜110。
参照图11的(a),准备导电性基材21。为了能够执行电铸(electroforming),母板的基材21可为导电性材料。在电铸中母板可作为阴极(cathode)电极使用。
作为导电性材料,对于金属,表面可能生成有金属氧化物,金属制造过程中可能会掺入杂质,对于多晶硅基材,可能存在夹杂物或者晶界(Grain Boundary),对于导电性高分子基材,可能存在很高的含杂质的可能性,强度,耐酸性等比较脆弱。如金属氧化物、杂质、夹杂物、晶界等妨碍在母板(或者阴极)的表面上均匀地形成电磁场的要素被称之为“缺陷”(Defect)。由于缺陷(Defect)上述材料的阴极上不能引入均匀的电磁场,从而可使镀膜110[或者掩模金属膜110]的局部不均匀地形成。
在实现UHD级别以上的超高画质像素的过程中,镀膜及镀膜图案[掩模图案P]的不均匀会对像素的形成造成不良的影响。例如,目前的QHD画质为500~600PPI(pixel perinch),像素的尺寸达到约30~50μm,而4KUHD、8KUHD高清晰具有比之更高的~860PPI,~1600PPI等分辨率。直接应用在VR机器的微显示器或***VR机器中并使用的微显示器以大约2000PPI以上级的超高画质作为目标,且像素尺寸达到约5~10μm左右。在此使用的FMM、阴影掩模的图案宽度可为数μm~数十μm,优选小于30μm,因此即便是数μm的缺陷,也在掩模的图案尺寸中占据大幅比重。此外,为了去除上述材料的阴极中的缺陷,可进行用于去除金属氧化物、杂质等的附加工艺,在该工艺中还会引发阴极材料被蚀刻等的其他缺陷。
因此,本发明可使用单晶材料的母板(或者阴极)。特别是,优选为单晶硅材料。为了具有导电性,单晶硅材料的母板可执行1019/cm3以上的高浓度掺杂。掺杂可对母板的全部进行,也可仅对母板表面部分进行。
另外,作为单晶材料可使用Ti、Cu、Ag等金属,GaN、SiC、GaAs、GaP、AlN、InN、InP、Ge等半导体,石墨(graphite)、石墨烯(graphene)等碳系材料,包括CH3NH3PbCl3、CH3NH3PbBr3、CH3NH3PbI3、SrTiO3等的钙钛矿(perovskite)结构等的超导体用单晶陶瓷,航空器部件用单晶超耐热合金等。对于金属、碳系材料,基本上为导电性材料。对于半导体材料,为了具有导电性可进行1019/cm3以上高浓度的掺杂。对于其他材料,可通过进行掺杂或者形成氧空位(oxygen vacancy)等来形成导电性。掺杂可对母板的全部进行,也可仅对母板表面部分进行。
对于单晶材料,由于其不存在缺陷,因此具有电铸时由于在整个表面均匀地形成电磁场,从而可均匀地形成镀膜110的优点。通过均匀镀膜制造的框架一体型掩模100、200能够进一步改善OLED像素的画质水平。此外,由于无需执行去除、解除缺陷的额外的工艺,因此具有降低工艺成本、提高生产效率的优点。
重新参照图11的(a),然后,通过将导电性基材21作为母板[阴极(Cathode Body)]使用,并将阳极(未图示)相隔地布置,从而利用电铸在导电性基材21上可形成镀膜110[或者掩模金属膜110]。镀膜110可形成于与阳极相面对且电磁场可作用的导电性基材21的露出的上部面和侧面上。除了导电性基材21的侧面以外还可在导电性基材21的下部面的局部生成镀膜110。
然后,利用激光将镀膜110的边缘部分切除D,或者仅在镀膜110上部形成光刻胶层后对露出的镀膜110的部分进行蚀刻并去除D。由此,如图11的(b)所示,可将镀膜110从导电性基材21分离。
另外,将镀膜110从导电性基材21分离之前,可执行热处理H。本发明的特征在于,为了降低掩模100的热膨胀系数的同时为了防止因热导致的掩模100及掩模图案P的变形,将镀膜110从导电性基材21[或者母板或者阴极]分离之前执行热处理H。热处理可以以300℃至800℃温度进行。
通常由电铸生成的因瓦合金薄板的热膨胀系数高于由压延生成的因瓦合金薄板的热膨胀系数。因此,可通过对因瓦合金薄板进行热处理来降低热膨胀系数,但是在该热处理过程中因瓦合金薄板可发生剥离、变形等。这是由于只对因瓦合金薄板进行热处理,或者只对临时粘合在导电性基材21的上部面的因瓦合金薄板进行热处理而造成的。然而,本发明不仅在导电性基材21的上部面而且在侧面和下部面的局部上也形成镀膜110,因此即便进行热处理H,也不会发生剥离、变形等。换而言之,由于导电性基材21与镀膜110以紧密粘合的状态进行热处理,因此具有可防止因热处理导致的剥离、变形等,并能够稳定地进行热处理的优点。
相比于压延工艺,由电铸工艺生成的掩模金属膜110的厚度可能会薄一些。由此,虽然还可以省略用于缩减厚度的平坦化PS工艺,但基于掩模金属膜110’的表面层的组成、结晶结构/细微结构,可具有不同蚀刻特征,因此有必要通过平坦化PS控制表面特性、厚度。
图12是基于掩模的热膨胀系数的差异的框架的附着过程的概略侧向截面图。图12的(a1)至(a3)图示将由电铸工艺生成的因瓦合金掩模100'附着在掩模单元片材部220[框架200]上的过程,图12的(b1)至(b3)图示将由压延工艺生成的因瓦合金掩模100”附着在掩模单元片材部220[框架200]上的过程。图12中说明了利用热膨胀系数的差异使掩模向框架施加张力地附着在框架上的过程。
“工艺区域”可指用于放置掩模100、框架200等构成要素,而且用于执行掩模100的附着工艺等的空间。工艺区域也可以是密封腔室内的空间,也可以是开放空间。另外,“第一温度”可指,将框架一体型掩模用于OLED像素沉积工艺中时,等于或者高于像素沉积工艺温度的温度。此外,“第二温度”可指低于第一温度的温度。
参照图12的(a1),将由电铸工艺生成的因瓦合金掩模100'置于掩模单元片材部220上。由电铸工艺生成的因瓦合金掩模100'的热膨胀系数约大于3.0X10-6/℃。此外,由压延工艺生成的因瓦合金片材构成的掩模单元片材部220的热膨胀系数约为1.0X10-6/℃左右。
然后,参照图12的(a2),可将工艺区域的温度上升至第一温度ET。掩模单元片材部220由于热膨胀系数小于因瓦合金掩模100',因此延伸/膨胀之后发生L1左右的位移,相反因瓦合金掩模100'可发生约3倍于L1的L2的位移(L1<L2)。在这种状态下,通过将因瓦合金掩模100'焊接至掩模单元片材部220并形成焊珠WB,从而可一体连接。
然后,参照图12的(a3),可将工艺区域的温度下降至第二温度LT。掩模单元片材部220由于热膨胀系数小于因瓦合金掩模100',因此收缩/压缩之后发生L1左右的位移并回到原来的尺寸,相反因瓦合金掩模100'可发生约3倍于L1的L2的位移并可回到原来的尺寸。此时,因瓦合金掩模100'在通过焊接附着在掩模单元片材部220的状态以较大的位移发生收缩/压缩,因此向周围的掩模单元片材部220施加张力TS。基于因瓦合金掩模100'本身施加的张力TS,可以以更加绷紧的状态附着在掩模单元片材部220上。
为了与由电铸工艺生成的因瓦合金掩模100'相比,对由压延工艺生成的因瓦合金掩模100"的情况进行说明。
参照图12的(b1),将由压延工艺生成的因瓦合金掩模100"置于掩模单元片材部220上。由压延工艺生成的因瓦合金掩模100"的热膨胀系数约为1.0X10-6/℃。此外,由压延工艺生成的因瓦合金片材构成的掩模单元片材部220与因瓦合金掩模100"相同,其热膨胀系数约为1.0X10-6/℃。
然后,参照图12的(b2),可将工艺区域的温度上升至第一温度ET。掩模单元片材部220在延伸/膨胀之后,发生约L1的位移,而且由于因瓦合金掩模100"与掩模单元片材部220具有相同的热膨胀系数,因此可发生与L1相同的L2的位移(L1=L2)。这种状态下,通过将因瓦合金掩模100"焊接至掩模单元片材部220并形成焊珠WB,从而可一体连接。
然后,参照图12的(b3),可将工艺区域的温度下降至第二温度LT。掩模单元片材部220与因瓦合金掩模100"具有相同的热膨胀系数,因此收缩/压缩之后可分别以相同的尺寸L1、L2发生位移,并回到原来的尺寸。由于掩模单元片材部220与因瓦合金掩模100"以相同的位移发生收缩/压缩,因此因瓦合金掩模100"不向周围的掩模单元片材部220施加张力。因此,对于由压延工艺生成的因瓦合金掩模100",由于不向掩模单元片材部220施加张力,因此,因荷重发生下垂导致发生掩模图案P的张力误差的问题。因此,需要将掩模100"以绷紧的状态附着在掩模单元片材部220上的方案。
此外,如图12所示,为了能够利用热膨胀系数差异,需要具备用以使工艺区域上升至第一温度ET,下降至第二温度LT的、可加热或者冷却的加热装置/制冷装置。为了将这些装置增设在框架一体型掩模的制造装置上,需要考虑与其他设备间的干涉,并会产生因增加设备而引起的成本上升的问题。此外,在对工艺区域进行加热/制冷的过程中,存在可能发生对其他装置产生热冲击的不良影响的问题。
基于此,本发明提供一种不对工艺区域进行加热或者冷却,同时在将掩模100附着在框架200上的过程中不直接向掩模100施加拉伸力,且可将掩模100绷紧地附着在框架(200)上的方案。
图13至图14是本发明一实施例涉及的将掩模金属膜110、100’粘合在模板50上的过程的示意图。
本发明一实施例涉及的掩模支撑模板的特征在于,掩模100以被施以侧面方面的拉伸力F的状态粘合在模板50上。此外,本发明一实施例涉及的掩模金属膜支撑模板的特征在于,掩模金属膜110、100’以被施以侧面方向的拉伸力F的状态粘合在模板50上。如果在掩模金属膜支撑模板上结束掩模图案P形成工艺,则可形成掩模支撑模板。
参照图13,制造掩模金属膜支撑模板的装置40可包括本体41、上部块42、下部块45及拉伸手段46。
本体41可提供用于粘合掩模金属膜110、100'与模板50的腔体空间。本体41与气泵等真空形成手段(未图示)连接,从而可使腔体空间成为真空(VAC)环境。
上部块42可布置在腔体空间的上部。上部块42与可上下移动的升降手段(未图示)连接,当位于下限时可与下部块45接触。模板50可固定在上部块42的下部。
下面对模板(template)50进行详细说明。模板50是一种媒介,其一面上附着有掩模100并以支撑掩模100的状态使掩模100移动。模板50的一面优选为平坦面以支撑并搬运平坦的掩模100。中心部50a[参照图15]可对应掩模金属膜110的掩模单元C,边缘部50b可对应掩模金属膜110的虚拟部DM。为了能够整体上支撑掩模金属膜110,模板50的面积等于或者大于掩模金属膜110的面积,且可为平坦形状。
模板50优选为透明材料以便于在将掩模100与框架200对准并附着的过程中进行视觉(vision)观察等。此外,采用透明材料时,也可使激光穿过。作为透明的材料可使用玻璃(glass)、硅胶(silica)、耐热玻璃、石英(quartz)、氧化铝(Al2O3)、硼硅酸盐玻璃(borosilicate glass)、氧化锆(zirconia)、钠钙玻璃(soda-lime glass)、低铁玻璃(low-iron glass)等材料。作为一例,考虑到与掩模100间的热膨胀系数,模板50可使用硼硅酸盐玻璃中具有优秀的耐热性、耐化学性、机械强度、透明性等的
Figure GDA0002419197720000201
33材料。
另外,为了防止与掩模金属膜110[或者掩模100]的分界之间产生气隙(air gap),模板50与掩模金属膜110接触的一面可为镜面。考虑到这一点,模板50的一面的表面粗糙度Ra可为100nm以下。为了实现表面粗糙度Ra为100nm以下的模板50,模板50可使用晶圆(wafer)。晶圆(wafer)其表面粗糙度Ra约为10nm左右,市面上具有很多产品,表面处理工艺广为所知,因此可作为模板50使用。由于模板50的表面粗糙度Ra为nm级别,因此可为没有气隙或者几乎没有气隙的水准,从而基于激光焊接容易生成焊珠WB,对掩模图案P的对准误差不产生影响。
为了使从模板50的上部照射的激光L能够到达掩模100的焊接部WP(执行焊接的区域),模板50上可形成有激光贯穿孔51。激光贯穿孔51能够以与焊接部WP的位置和数量对应的方式在模板50上形成。由于在掩模100的边缘或者虚拟部DM部分上以预定的间隔布置多个焊接部WP,因此与之对应地也可以以预定间隔形成多个激光贯穿孔51。作为一例,由于在掩模100的两侧(左侧/右侧)虚拟部DM部分上以预定间隔布置多个焊接部WP,因此激光贯穿孔51也可以在模板50的两侧(左侧/右侧)以预定间隔可形成多个。
激光贯穿孔51的位置和数量不必一定与焊接部WP的位置和数量对应。例如,也可以仅对部分激光贯穿孔51进行激光L照射,并进行焊接。此外,不与焊接部WP对应的部分激光贯穿孔51在对准掩模100与模板50时也可替代对准标记而使用。如果模板50的材料能够透过激光L,则也可以不形成激光贯穿孔51。
另外,不仅可使用激光L,而且可使用其他形态的能量(称之为“焊接能量”),只要符合从模板50的上部施加并到达掩模100的焊接部WP并进行焊接的范围。这种情况下,激光贯穿孔51可称之为贯穿孔51。
模板50的一面可形成临时粘合部55。掩模100附着在框架200之前,临时粘合部55可使掩模100[或者掩模金属膜110]临时附着在模板50的一面并支撑在模板50上。
临时粘合部55可使用基于加热可分离的粘合剂或者粘合片材(thermal releasetype),基于照射UV可分离的粘合剂或者粘合片材(UV release type)。
作为一例,临时粘合部55可使用液蜡(liquid wax)。液蜡可使用与半导体晶圆的抛光步骤等中使用的相同的蜡,其类型不做特别限制。作为主要用于控制与维持力有关的粘合力、耐冲击性等的树脂成分,液蜡可包括如丙烯酸、醋酸乙烯酯,尼龙及各种聚合物的物质及溶剂。作为一例,临时粘合部55可使用包括作为树脂成分的丁腈橡胶(ABR,Acrylonitrile butadiene rubber),作为溶剂成分的n-丙醇的SKYLIQUIDABR-4016。在临时粘合部55上使用旋涂方法形成液蜡。
作为液蜡的临时粘合部55在高于85℃~100℃的温度下粘性下降,在低于85℃的温度下粘性增加,一部分可如固体固化,从而可将掩模金属膜110’与模板50固定粘合。
图17是本发明的一实施例涉及的临时粘合部55的放大截面示意图。作为另一例,临时粘合部55可使用热剥离胶带(thermal release tape)。热剥离胶带的中间布置有PET膜等芯膜(core film)56,芯膜56的两面上布置有可热剥离的粘合层(thermal releaseadhesive)57a、57b,粘合层57a、57b的外轮廓可为布置有剥离膜/离型膜58a、58b的形态。其中,布置在芯膜56的两面上的粘合层57a、57b的相互剥离温度可相互不同。
根据一实施例,在去除剥离膜/离型膜58a、58b的状态下,热剥离胶带的下部面[第二粘合层57b]粘合在模板50上,热剥离胶带的上部面[第一粘合层57a]可粘合在掩模金属膜110'上。由于第一粘合层57a和第二粘合层57b具有相互不同的剥离温度,因此,后述的图20中将模板50从掩模100分离时,通过施加使第一粘合层57a剥离的热,掩模100可从模板50和临时粘合部55分离。
再参照图13,下部块45面对上部块42地布置在腔体空间的下部。下部块45可为固定状态,但是与上部块42相同地,也可以与可上下移动的升降手段(未图示)连接。
下部块45的上部可固定有掩模金属膜110、110'。可直接使用由压延工艺、电铸工艺生成的掩模金属膜110',也可使用厚度缩减后的掩模金属膜110。
下部块45上的拉伸手段46通过夹紧掩模金属膜110、110'可向侧面方向施加拉伸力F。拉伸手段46可夹紧掩模金属膜110、110'的一侧或者两侧。基于拉伸手段46施加的拉伸力F,掩模金属膜110、110'可以以大于原有长度的状态固定在下部块45上。
然后,参照图14的(a),可使上部块42下降。或者,可使上部块42与下部块45相互下降/上升。由此,可使固定在上部块42的下部的模板50与固定在下部块45的上部的掩模金属膜110、110'接触。
模板50与掩模金属膜110、110'通过临时粘合部55接触后,可相互粘合。此时,为了防止模板50与掩模金属膜110、110'之间流入气泡,腔体空间优选维持真空(VAC)气氛。
当临时粘合部55为液蜡时,在腔体空间维持在85℃~100℃左右的温度的状态下,可通过挤压上部块42与下部块45来粘合模板50与掩模金属膜110、110'。此外,根据一实施例,在模板50上约以120℃烘焙(baking)60秒,将临时粘合部55的溶剂气化后,挤压上部块42与下部块45,并可粘合模板50与掩模金属膜110、110'。
在维持拉伸手段46向掩模金属膜110、100’施加侧向拉伸力F的状态下可粘合模板50与掩模金属膜110、110'。
由于掩模金属膜110、110'的侧面需要用于夹紧的剩余面积,因此掩模金属膜110、110'的面积大于模板50的面积。掩模金属膜110、110'粘合在模板50上之后,对向模板50的外侧突出的掩模金属膜110、110'的部分进行切割。
由此,如图14的(b)所示,可制造掩模金属膜支撑模板。可将粘合有模板50和掩模金属膜110、110'的掩模金属膜支撑模板从本体41中取出。由于在掩模金属膜110、110'上施加有拉伸力F的状态使模板50粘合固定,因此即使解除拉伸手段46的夹紧状态,掩模金属膜110、110'也能够以保持自身的拉伸力IT的状态粘合固定在模板50上。该残存的拉伸力IT可维持到掩模金属膜110、110'与模板50分离之前。
图15至图16是本发明的一实施例涉及的通过在模板50上粘合掩模金属膜110来形成掩模100,从而制造掩模支撑模板的过程的示意图。
接着图14进一步参照图15的(a),当将掩模金属膜110'粘合在模板50上时,可使掩模金属膜110'的一面平坦化PS。如图10所述,由压延工艺制造的掩模金属膜110'可通过平坦化PS工艺缩减厚度(110'->110)。
因此,如图15的(b)所示,随着掩模金属膜110'的厚度缩减(110'->110),掩模金属膜110的厚度可约为5μm至20μm。
然后,参照图16的(c),可在掩模金属膜110上形成经图案化的绝缘部25。绝缘部25可利用印刷法等由光刻胶形成。
接下来,可对掩模金属膜110进行蚀刻。可不受限制地使用干式蚀刻、湿式蚀刻等方法,经蚀刻的结果,由绝缘部25之间的空白空间26露出的掩模金属膜110部分可被蚀刻。掩模金属膜110中被蚀刻部分构成掩模图案P,从而可制造形成有多个掩模图案P的掩模100。
然后,参照图16的(d),通过去除绝缘部25可结束支撑掩模100的模板50的制造。
由于框架200具有多个掩模单元区域CR(CR11~CR56),因此也可具有多个掩模100,所述掩模100具有对应每个掩模单元区域CR(CR11~CR56)的掩模单元C(C11~C56)。此外,可具有多个模板50,其用于分别支撑多个掩模100的每一个。
图18是本发明的一实施例涉及的将掩模支撑模板装载在框架上的过程的示意图。
参照图18,模板50可基于真空吸盘90被移送。可用真空吸盘90吸附粘合有掩模100的模板50的面的反面并移送。真空吸盘90可与向x、y、z、θ轴移动的移动手段(未图示)连接。此外,真空吸盘90可以与通过吸附模板50来进行翻转(flip)的翻转手段(未图示)连接。如图18的(b)所示,在真空吸盘90吸附模板50并翻转后向框架200上移送模板50的过程中,同样不影响掩模100的粘合状态和对准状态。
图19是本发明的一实施例涉及的将模板50装载在框架200上并将掩模100对应至框架200的单元区域CR的状态的示意图。图19中列举了将一个掩模100对应/附着在单元区域CR上的方式,也可以进行将多个掩模100同时对应到所有的单元区域CR并将掩模100附着在框架200上的过程。这种情况下,可具有多个模板50,其用于分别支撑多个掩模100的每一个。
然后,参照图19,可将掩模100对应至框架200的一个掩模单元区域CR上。通过将模板50装载在框架200[或者掩模单元片材部220]上,可将掩模100对应至掩模单元区域CR。控制模板50/真空吸盘90的位置的同时可通过显微镜观察掩模100是否对应于掩模单元区域CR上。由于模板50挤压掩模100,因此掩模100可与框架200紧贴。
另外,进一步可将下部支撑体70布置在框架200下部。下部支撑体70具有可进入框架边缘部210的中空区域R内的尺寸且可为平板状。此外,下部支撑体70的上部面也可形成有对应掩模单元片材部220形状的预定的支撑槽(未图示)。这种情况下,由于边缘片材部221和第一栅格片材部223及第二栅格片材部225插在支撑槽中,因此掩模单元片材部220会被更加牢固地固定。
下部支撑体70可挤压掩模100接触的掩模单元区域CR的反面。即,下部支撑体70通过向上部方向支撑掩模单元片材部220,从而可防止在附着掩模100的过程中掩模单元片材部220向下部方向发生下垂。与此同时,由于下部支撑体70和模板50向相互相反的方向挤压掩模100的边缘和框架200[或者掩模单元片材部220],因此可维持掩模100的对准状态而不被打乱。
如此,只通过在模板50上附着掩模100并将模板50装载到框架200上,便可结束将掩模100对应至框架200的掩模单元区域CR上的过程,该过程中可做到对掩模100不施加任何拉伸力。
接下来,通过向掩模100照射激光L并基于激光焊接将掩模100附着在框架200上。由激光焊接的掩模的焊接部WP部分上生成焊珠WB,焊珠WB可具有与掩模100/框架200相同的材料且与它们一体连接。
图20是本发明的一实施例涉及的将掩模附着到框架上之后将掩模与模板进行分离的过程的示意图。
参照图20,将掩模100附着在框架200之后,可将掩模100与模板50进行分离(debonding)。掩模100与模板50的分离可通过对临时粘合部55进行加热ET、化学处理CM、施加超声波US,施加UVUV中至少任意一个而执行。由于掩模100维持附着在框架200的状态,因此可只抬起模板50。作为一例,如果施加高于85℃~100℃的温度的热ET,则临时粘合部55的粘性降低,掩模100与模板50的粘合力减弱,从而可分离掩模100与模板50。作为另一例,可通过利用将临时粘合部55沉浸CM在IPA、丙酮、乙醇等化学物质中以使临时粘合部55溶解、去除等方式来分离掩模100与模板50。作为另一例,通过施加超声波US或者施加之紫外线UV使掩模100与模板50的粘合力减弱,从而可分离掩模100与模板50。
进一步而言,作为粘合掩模100与模板50的媒介的临时粘合部55为TBDB粘合材料(temporary bonding&debonding adhesive),从而可使用各种分离(debonding)方法。
作为一例,可使用基于化学处理CM的溶剂分离(Solvent Debonding)方法。可基于溶剂(solvent)的渗透使临时粘合部55溶解并进行分离。此时,掩模100上已形成有图案P,因此溶剂可通过掩模图案P及掩模100与模板50的分界渗透。溶剂分离可在常温(roomtemperature)下进行,由于无需额外的复杂的分离设备,因此相比于其他分离方法具有相对廉价的优点。
作为另一例,可使用基于加热ET的热分离(Heat Debonding)方法。通过利用高温的热来诱导临时粘合部55的分解,如果掩模100与模板50间的粘合力减弱,则可向上下方向或者左右方向进行分离。
作为另一例,可使用基于加热ET、施加UVUV等的剥离粘合剂分离(PeelableAdhesive Debonding)方法。当临时粘合部55为热剥离胶带时,可利用剥离粘合剂分离方法来进行分离,该方法无需进行如热分离方法的高温热处理且无需额外设置高价的热处理设备,具有进行过程相对简单的优点。
作为另一例,可使用基于化学处理CM、施加超声波US、施加紫外线UV等的常温分离(Room Temperature Debonding)方法。如果在掩模100或者模板50的局部(中心部)进行non-sticky处理,则通过使用临时粘合部55只粘合在边缘部分上。此外,分离时溶剂渗透到边缘部分使临时粘合部55溶解从而实现分离。该方法具有在粘合和分离的过程中除掩模100、模板50的边缘区域以外的剩余部分不发生直接的损失或者分离时不发生因粘合材料残留物(residue)导致的缺陷等优点。此外,不同于热分离法,由于在分离时无需高温热处理过程,因此具有可相对缩减工艺成本的优点。
再参照图20[图20的(b)],如果将模板50从掩模100分离,则掩模100在附着在框架200[掩模单元片材部(220)]上的状态可缩减预定的量。如图14的(b)所述,在掩模金属膜110、110'保持自身的拉伸力IT的状态下,如果将模板50分离,则掩模金属膜110、110'在回到原有的尺寸的过程中发生收缩。由此,通过向框架200[掩模单元片材部(220)]施加张力TS可使掩模100以绷紧的状态附着。
图21是本发明的一实施例涉及的将掩模100附着在框架200的状态的示意图。图21中图示了将所有掩模100附着在框架200的单元区域CR的状态。可一个一个地将掩模100附着后再将模板50分离,也可将所有掩模100附着后再将所有模板50分离。
本发明只通过在模板50上附着掩模100,将模板50装载到框架200上,便可结束将掩模100对应至框架200的掩模单元区域CR上的过程,该过程中可做到对掩模100上不施加任何拉伸力。因此,可防止施加在掩模100上的拉伸力反过来以张力(tension)的形式作用在框架200上使框架200[或者掩模单元片材部220]发生变形。
现有的图1的掩模10包括6个单元C1~C6,因此具有较长的长度,而本发明的掩模100包括一个单元C,因此具有较短的长度,因此PPA(pixel position accuracy)扭曲的程度会变小。假设包括多个单元C1~C6…的掩模10的长度为1m,并且在1m的总长度中发生10μm的PPA误差,则本发明的掩模100可以随着相对长度减小(相当于单元C数量减少)而将上述误差范围变成1/n。例如,本发明的掩模100长度为100mm,则具有从现有的掩模10的1m减小为1/10的长度,因此在100mm的总长度中发生1μm的PPA误差,显著降低对准误差。
另一方面,掩模100具备多个单元C,如果即使使各个单元C与框架200的各个单元区域CR对应仍处于对准误差最小化的范围内,则掩模100也可以与框架200的多个掩模单元区域CR对应。或者,具有多个单元C的掩模100也可以与一个掩模单元区域CR对应。在这种情况下,考虑到基于对准的工艺时间和生产性,掩模100优选具备尽可能少量的单元C。
在本发明中,由于只需匹配掩模100的一个单元C并确认对准状态即可,因此与同时匹配多个单元C(C1~C6)并需要确认全部对准状态的现有方法相比,可以显著缩短制造时间。
即,本发明的框架一体型掩模的制造方法与同时匹配6个单元C1~C6并同时确认6个单元C1~C6的对准状态的现有方法相比,通过使包含于6个掩模100的各个单元C11~C16分别与一个单元区域CR11~CR16对应并通过确认各个对准状态的6次过程,能够明显缩短时间。
另外,在本发明的框架一体型掩模的制造方法,在使30个掩模100分别与30个单元区域CR(CR11~CR56)对应并对准的30次的过程中的产品收率,可以明显高于使分别包括6个单元C1~C6的5个掩模10(参照图2的(a))与框架20对应并对准的5次过程中的现有产品的收率。由于在每次对应于6个单元C的区域中对准6个单元C1~C6的现有方法是明显繁琐且困难的作业,而且产品收率低。
如果每个掩模100均附着在对应的掩模单元区域CR上之后,将模板50与掩模100进行分离,则由于多个掩模100施加向相反的方向收缩的张力TS,所述张力相互抵消,因此掩模单元片材部220上不会发生变形。例如,在CR11单元区域上附着的掩模100与CR12单元区域上附着的掩模100之间的第一栅格片材部223中,附着在CR11单元区域上的掩模100向右侧方向作用的张力TS与附着在CR12单元区域上的掩模100向左侧方向作用的张力TS可相互抵消。由此,通过最小化框架200[或者掩模单元片材部220]因张力TS发生的变形,从而具有可最小化掩模100[或者,掩模图案P]的对准误差的优点。
图22是本发明的一实施例涉及的利用框架一体型掩模100、200的OLED像素沉积装置1000的示意图。
参照图22,OLED像素沉积装置1000包括:磁板300,其容纳有磁体310,并且排布有冷却水管350;沉积源供给部500,其从磁板300的下部供给有机物原料600。
磁板300与沉积源沉积部500之间可以***有用于沉积有机物源600的玻璃等目标基板900。目标基板900上可以以紧贴或非常接近的方式配置有使有机物源600按不同像素沉积的框架一体型掩模100、200(或者FMM)。磁体310可以产生磁场,并通过磁场紧贴到目标基板900上。
沉积源供给部500可以往返左右路径并供给有机物源600,由沉积源供给部500供给的有机物源600可以通过形成于框架一体型掩模100、200的图案P附着至目标基板900的一侧。通过框架一体型掩模100、200的图案P后沉积的有机物源600,可以用作OLED的像素700。
为了防止由于阴影效应(Shadow Effect)发生的像素700的不均匀沉积,框架一体型掩模100、200的图案可以倾斜地形成S(或者以锥形S形成)。沿着倾斜表面,在对角线方向上通过图案的有机物源600,也可以有助于像素700的形成,因此,能够整体上厚度均匀地沉积像素700。
在高于像素沉积工艺温度的第一温度下,掩模100附着固定于框架200上,因此即使提升至用于沉积像素工艺的温度,也对掩模图案P的位置几乎不构成影响,掩模100和与其相邻的掩模100之间的PPA能够保持为不超过3μm。
如上所述,本发明列举了优选实施例进行图示和说明,但是不限于上述实施例,在不脱离本发明的精神的范围内,本领域技术人员能够进行各种变形和变更。这种变形及变更均落在本发明和所附的权利要求书的范围内。

Claims (17)

1.一种掩模支撑模板,该模板用于支撑OLED像素形成用掩模并将该掩模对应至框架上,其中,该掩模支撑模板包括:
模板;
临时粘合部,其形成于模板上;以及
掩模,其以夹设有临时粘合部的形式粘合在模板上且形成有掩模图案,
对应掩模焊接部的模板的部分形成有使焊接能量通过的贯穿孔,
掩模以被施以侧面方向的拉伸力的状态粘合在模板上。
2.如权利要求1所述的掩模支撑模板,其中,临时粘合部为基于加热可分离的粘合剂或者粘合片材,基于照射UV可分离的粘合剂或者粘合片材。
3.如权利要求1所述的掩模支撑模板,其中,模板的材料包括晶圆、玻璃、硅胶、耐热玻璃、石英、氧化铝、硼硅酸盐玻璃、氧化锆、钠钙玻璃、低铁玻璃中任意一个。
4.一种掩模金属膜支撑模板,其中,包括:
模板;
临时粘合部,其形成于模板上;以及
掩模金属膜,其以夹设有临时粘合部的形式粘合在模板上,并用于OLED像素形成用掩模的制造,
对应掩模焊接部的模板的部分形成有使焊接能量通过的贯穿孔,
掩模以被施以侧面方向的拉伸力的状态粘合在模板上。
5.如权利要求4所述的掩模金属膜支撑模板,其中,通过执行以下步骤可将掩模金属膜制成OLED像素形成用掩模,
(a)在掩模金属膜上形成经图案化的绝缘部的步骤;
(b)通过蚀刻绝缘部之间露出的掩模金属膜部分来形成掩模图案的步骤;以及
(c)去除绝缘部的步骤。
6.一种掩模支撑模板的制造方法,该模板用于支撑OLED像素形成用掩模并将该掩模对应至框架上,其中,该方法包括:
(a)将掩模金属膜以被施以侧面方向的拉伸力的状态粘合在一面形成有临时粘合部的模板上的步骤;以及
(b)通过在掩模金属膜上形成掩模图案来制造掩模的步骤,
在对应掩模焊接部的模板的部分形成有使焊接能量通过的贯穿孔。
7.如权利要求6所述的掩模支撑模板的制造方法,其中,在步骤(a)和步骤(b)之间,还包括缩减粘合在模板上的掩模金属膜厚度的步骤。
8.如权利要求6所述的掩模支撑模板的制造方法,其中,步骤(a)包括:
(a1)将一面形成有临时粘合部的模板固定在上部块上的步骤;
(a2)将掩模金属膜的至少一侧以被拉伸的状态固定在下部块上的步骤;以及
(a3)通过挤压上部块和下部块来粘合掩模金属膜和模板的步骤。
9.如权利要求8所述的掩模支撑模板的制造方法,其中,步骤(a)在真空气氛下执行。
10.如权利要求8所述的掩模支撑模板的制造方法,其中,在步骤(a3)之后,切割向模板的外侧突出的掩模金属膜的部分。
11.如权利要求6所述的掩模支撑模板的制造方法,其中,步骤(b)包括:
(b1)在掩模金属膜上形成经图案化的绝缘部的步骤;
(b2)通过蚀刻绝缘部之间露出的掩模金属膜部分来形成掩模图案的步骤;以及
(b3)去除绝缘部的步骤。
12.一种框架一体型掩模的制造方法,该框架一体型掩模由多个掩模和用于支撑掩模的框架一体形成,其中,该方法包括:
(a)准备模板上粘合有掩模的掩模支撑模板的步骤,所述掩模上形成有多个掩模图案;
(b)将模板装载到具有多个掩模单元区域的框架上,并将掩模对应至框架的掩模单元区域的步骤;以及
(c)将掩模附着在框架上的步骤,
掩模以被施以侧面方向的拉伸力的状态粘合在模板上,
在对应掩模焊接部的模板的部分形成有使焊接能量通过的贯穿孔,
在步骤(c)中,在模板上部照射的激光通过激光贯穿孔照射到掩模的焊接部上。
13.如权利要求12所述的框架一体型掩模的制造方法,其中,还包括:(d)通过反复执行步骤(b)至步骤(c)将掩模附着至框架的所有掩模单元区域的步骤。
14.如权利要求12所述的框架一体型掩模的制造方法,其中,步骤(a)包括:
(a1)提供掩模金属模的步骤;
(a2)将掩模金属膜以被施以侧面方向的拉伸力的状态粘合在一面形成有临时粘合部的模板上的步骤;以及
(a3)通过在掩模金属膜上形成掩模图案来制造掩模,从而提供模板上粘合有掩模的掩模支撑模板的步骤,所述掩模上形成有多个掩模图案。
15.如权利要求12所述的框架一体型掩模的制造方法,其中,还包括在步骤(c)之后,对临时粘合部进行加热、化学处理、施加超声波、施加UV中至少任意一个处理,从而使掩模与模板分离的步骤。
16.如权利要求15所述的框架一体型掩模的制造方法,其中,如果模板从掩模分离,则施加在掩模上的拉伸力将施加在框架上。
17.如权利要求12所述的框架一体型掩模的制造方法,其中,框架包括:
边缘框架部,其包括中空区域;以及
掩模单元片材部,其连接在边缘框架部上,且具有多个掩模单元区域,
掩模单元片材部包括:
边缘片材部;
至少一个第一栅格片材部,其向第一方向延伸形成且两端与边缘片材部连接;以及
第二栅格片材部,其向垂直于第一方向的第二方向延伸形成且与第一栅格片材部交叉,且两端与边缘片材部连接。
CN201911213854.7A 2018-12-03 2019-12-02 掩模支撑模板、掩模金属膜支撑模板、掩模支撑模板制造方法及框架一体型掩模制造方法 Active CN111261802B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020180153934A KR102236542B1 (ko) 2018-12-03 2018-12-03 마스크 지지 템플릿, 마스크 금속막 지지 템플릿, 마스크 지지 템플릿의 제조 방법 및 프레임 일체형 마스크의 제조 방법
KR10-2018-0153934 2018-12-03

Publications (2)

Publication Number Publication Date
CN111261802A CN111261802A (zh) 2020-06-09
CN111261802B true CN111261802B (zh) 2023-04-07

Family

ID=70948532

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911213854.7A Active CN111261802B (zh) 2018-12-03 2019-12-02 掩模支撑模板、掩模金属膜支撑模板、掩模支撑模板制造方法及框架一体型掩模制造方法

Country Status (3)

Country Link
KR (1) KR102236542B1 (zh)
CN (1) CN111261802B (zh)
TW (1) TWI731482B (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102442459B1 (ko) * 2020-10-07 2022-09-14 주식회사 오럼머티리얼 마스크 지지 템플릿의 제조 방법, 마스크 지지 템플릿 및 프레임 일체형 마스크의 제조 방법
CN114481018A (zh) * 2020-10-23 2022-05-13 悟劳茂材料公司 掩模制造方法
KR102618776B1 (ko) * 2021-02-25 2023-12-29 주식회사 오럼머티리얼 프레임 일체형 마스크의 제조 방법
KR102560421B1 (ko) * 2021-03-29 2023-07-28 주식회사 오럼머티리얼 마스크 지지 템플릿, 프레임 일체형 마스크 및 이의 제조 방법
KR102660591B1 (ko) * 2021-09-16 2024-04-26 안병철 마스크세트 및 마스크 제조방법
KR102405552B1 (ko) * 2021-11-16 2022-06-07 (주)세우인코퍼레이션 Oled 증착용 메탈 마스크의 제조 방법
KR20240024587A (ko) * 2022-08-17 2024-02-26 엘지이노텍 주식회사 Oled 화소 증착을 위한 증착용 마스크
KR20240028214A (ko) * 2022-08-24 2024-03-05 엘지이노텍 주식회사 Oled 화소 증착을 위한 증착용 마스크

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990027798U (ko) * 1997-12-24 1999-07-15 구본준 반도체 다이 본딩장치
JP2014133938A (ja) * 2013-01-11 2014-07-24 Dainippon Printing Co Ltd 蒸着マスクの製造方法、金属マスク付き樹脂層、及び有機半導体素子の製造方法
CN104128720A (zh) * 2013-05-02 2014-11-05 三星显示有限公司 用于掩模框架组件的焊接装置和焊接掩模框架组件的方法
CN108220885A (zh) * 2016-12-14 2018-06-29 大日本印刷株式会社 蒸镀掩模装置和蒸镀掩模装置的制造方法
JP2018111879A (ja) * 2017-01-10 2018-07-19 大日本印刷株式会社 金属板、金属板の製造方法、マスクの製造方法およびマスク装置の製造方法
CN108779550A (zh) * 2016-03-29 2018-11-09 株式会社V技术 成膜掩模、其制造方法及成膜掩模的修复方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011195907A (ja) * 2010-03-19 2011-10-06 Tokyo Electron Ltd マスク保持装置及び薄膜形成装置
WO2012004951A1 (ja) * 2010-07-09 2012-01-12 三井化学株式会社 ペリクル及びそれに用いるマスク接着剤
KR101274155B1 (ko) * 2012-02-09 2013-06-13 엘지디스플레이 주식회사 금속 마스크 제조방법

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990027798U (ko) * 1997-12-24 1999-07-15 구본준 반도체 다이 본딩장치
JP2014133938A (ja) * 2013-01-11 2014-07-24 Dainippon Printing Co Ltd 蒸着マスクの製造方法、金属マスク付き樹脂層、及び有機半導体素子の製造方法
CN104128720A (zh) * 2013-05-02 2014-11-05 三星显示有限公司 用于掩模框架组件的焊接装置和焊接掩模框架组件的方法
CN108779550A (zh) * 2016-03-29 2018-11-09 株式会社V技术 成膜掩模、其制造方法及成膜掩模的修复方法
CN108220885A (zh) * 2016-12-14 2018-06-29 大日本印刷株式会社 蒸镀掩模装置和蒸镀掩模装置的制造方法
JP2018111879A (ja) * 2017-01-10 2018-07-19 大日本印刷株式会社 金属板、金属板の製造方法、マスクの製造方法およびマスク装置の製造方法

Also Published As

Publication number Publication date
TWI731482B (zh) 2021-06-21
CN111261802A (zh) 2020-06-09
KR102236542B1 (ko) 2021-04-06
TW202023092A (zh) 2020-06-16
KR20200067049A (ko) 2020-06-11

Similar Documents

Publication Publication Date Title
CN111261802B (zh) 掩模支撑模板、掩模金属膜支撑模板、掩模支撑模板制造方法及框架一体型掩模制造方法
CN111218644B (zh) 框架一体型掩模的制造方法及框架一体型掩模的掩模分离/替换方法
CN112639156B (zh) 框架一体型掩模的制造方法及框架
KR102314852B1 (ko) 마스크 지지 템플릿 및 프레임 일체형 마스크
KR102236538B1 (ko) 마스크의 제조 방법 및 프레임 일체형 마스크의 제조 방법
KR102202530B1 (ko) 마스크의 제조 방법, 마스크 지지 템플릿의 제조 방법 및 프레임 일체형 마스크의 제조 방법
CN111224019A (zh) 掩模支撑模板和其制造方法及框架一体型掩模的制造方法
KR102196797B1 (ko) 마스크 지지 템플릿과 그의 제조 방법 및 프레임 일체형 마스크의 제조 방법
KR20200041840A (ko) 프레임 일체형 마스크의 제조 방법
KR102510212B1 (ko) 마스크 지지 템플릿 및 프레임 일체형 마스크의 제조 방법
KR102202531B1 (ko) 프레임 일체형 마스크 및 그 제조방법
CN111230295B (zh) 框架一体型掩模的制造装置
CN112740436A (zh) 掩模的制造方法、掩模支撑模板的制造方法及框架一体型掩模的制造方法
CN112740437A (zh) 掩模支撑模板及其制造方法与框架一体型掩模的制造方法
KR20200041240A (ko) 마스크 지지 템플릿과 그의 제조 방법 및 프레임 일체형 마스크의 제조 방법
TWI826497B (zh) 遮罩支撑模板與其製造方法及框架一體型遮罩的製造方法
KR102404745B1 (ko) 마스크 지지 템플릿 및 프레임 일체형 마스크의 제조 방법
KR102026456B1 (ko) 마스크 지지 템플릿과 그의 제조 방법 및 프레임 일체형 마스크의 제조 방법
KR102142436B1 (ko) 프레임 일체형 마스크의 제조 방법 및 프레임
KR20200143313A (ko) 마스크 지지 템플릿
KR20200044639A (ko) 마스크의 제조 방법, 마스크 지지 템플릿의 제조 방법 및 프레임 일체형 마스크의 제조 방법

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant