CN111243501A - 一种像素电路、显示装置和像素电路的驱动方法 - Google Patents
一种像素电路、显示装置和像素电路的驱动方法 Download PDFInfo
- Publication number
- CN111243501A CN111243501A CN201811446174.5A CN201811446174A CN111243501A CN 111243501 A CN111243501 A CN 111243501A CN 201811446174 A CN201811446174 A CN 201811446174A CN 111243501 A CN111243501 A CN 111243501A
- Authority
- CN
- China
- Prior art keywords
- transistor
- pixel circuit
- control
- driving
- light emitting
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/06—Adjustment of display parameters
- G09G2320/0626—Adjustment of display parameters for control of overall brightness
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
本发明实施例涉及显示领域,公开了一种像素电路、显示装置和像素电路的驱动方法。像素电路包括:第一晶体管、第二晶体管、第三晶体管、存储器件和发光器件;第一晶体管的控制端与扫描线连接,第一晶体管的第一端与数据线连接,第一晶体管的第二端连接输出节点;存储器件的第一端与输出节点连接,存储器件的第二端与控制线连接;第二晶体管的控制端与输出节点连接,第二晶体管的第一端与电源电压连接,第二晶体管的第二端与发光器件的阳极连接;第三晶体管的控制端与第一晶体管的控制端连接,第三晶体管并联连接于发光器件的阳极和阴极,发光器件的阴极与参考电压连接。使得在像素电路的存储电容不变的情况下,提高了对像素电路发光亮度的控制。
Description
技术领域
本发明实施例涉及显示技术领域,特别涉及一种像素电路、显示装置和像素电路的驱动方法。
背景技术
有机发光二极管(Organic Light-Emitting Diode,OLED)作为一种电流型发光器件,因其所具有的自发光、快速响应、宽视觉和可制作在柔性衬底上等特点而被越来越多的应用于高性能显示领域当中。OLED按照驱动方式可分为PMOLED(Passive matrix organiclight-emitting diode,无源矩阵有机发光二极管)和AMOLED(Active-matrix organiclight-emitting diode,有源矩阵有机发光二极管)。随着平板显示技术的迅猛发展,特别是AMOLED显示屏开始在高端手机、电视等电子显示产品中得到广泛的应用。Micro LED作为新一代显示技术,比现有的OLED技术亮度更高、发光效率更好、但功耗更低。Micro LED作为未来显示的一种解决方案也已成为显示领域研发的热点。
然而,发明人发现现有技术中至少存在如下问题:在高端的显示产品中像素驱动电路一般是采用主动阵列,然而主流的主动驱动阵列电路都是模拟信号驱动的,存在电路功耗高、信号容易受到干扰,对驱动器件一致性或者补偿电路的高度依赖等问题。数字驱动的像素电路具有功耗低,信号不易受干扰,对于驱动器件一致性的容忍度高等优点。由于高像素密度的显示产品中像素尺寸较小,因此,在数字驱动电路中像素设计时的存储电容过小,发光器件的发光亮度不能精准的控制和调整的问题,导致像素电路的亮度不均一。
需要说明的是,在上述背景技术部分公开的信息仅用于加强对本公开的背景的理解,因此可以包括不构成对本领域普通技术人员已知的现有技术的信息。
发明内容
本发明实施方式的目的在于提供一种像素电路、显示装置和像素电路的驱动方法,使得在像素电路的存储电容不变的情况下,通过控制线传输的驱动信号控制发光器件的亮度,提高了像素电路的发光亮度的控制。
为解决上述技术问题,本发明的实施方式提供了一种像素电路,包括:第一晶体管、第二晶体管、第三晶体管、存储器件和发光器件;
第一晶体管的控制端与扫描线连接,第一晶体管的第一端与数据线连接,第一晶体管的第二端连接输出节点;存储器件的第一端与输出节点连接,存储器件的第二端与控制线连接;
第二晶体管的控制端与输出节点连接,第二晶体管的第一端与电源电压连接,第二晶体管的第二端与发光器件的阳极连接;
第三晶体管的控制端与第一晶体管的控制端连接,第三晶体管的第一端与发光器件的阳极连接,第三晶体管的第二端与发光器件的阴极连接,发光器件的阴极与参考电压连接。
本发明的实施方式还提供了一种显示装置,包括上述的像素电路。
本发明的实施方式还提供了一种像素电路的驱动方法,应用于上述的像素电路,该像素电路的驱动方法包括:
第一晶体管在扫描线输出的第一电压信号的控制下处于导通状态,第三晶体管在扫描线输出的第一电压信号的控制下处于导通状态;
第一晶体管将数据线输出的数据信号传输至存储器件;
第一晶体管在扫描线输出的第二电压信号的作用下处于关闭状态,第三晶体管在扫描线输出的第二电压信号的作用下处于关闭状态;
第二晶体管在存储器件的输出电压信号的控制下处于导通状态,通过存储器件将控制线输出的驱动信号传输至第二晶体管,第二晶体管根据驱动信号驱动发光器件;或者,第二晶体管在存储器件的输出电压信号控制下处于关闭状态;
其中,驱动信号包括驱动电流和驱动电压。
本发明实施方式相对于现有技术而言,设置第二晶体管的控制端与输出节点连接,存储器件获取控制线传输的驱动信号,并将驱动信号传输至第二晶体管的控制端,通过第二晶体管控制发光器件的发光亮度,使得发光器件在驱动信号的控制下进行发光,使得像素电路中发光器件的亮度可调节,由于第三晶体管的第一端和第二端并联连接在发光器件的阳极和阴极,根据扫描线传输的电压信号处于导通或关闭的状态,其中第三晶体管的状态与第一晶体管的状态一致,使得发光器件在数据线输出的数据信号至存储器件的过程中,发光器件被短路,在第三晶体管处于关闭状态之后,通过第二晶体管驱动信号控制发光器件的亮度,提高了像素电路的均一性,提高像素电路的显示效果。
另外,第一晶体管和第三晶体管的类型相同。
另外,第一晶体管和第三晶体管为开关管,第二晶体管为驱动管。
该实施方式中,第三晶体管控制发光器件的数据线输出数据信号的过程中保证发光器件不发光,提高了对发光器件的亮度的控制。
另外,若第二晶体管为P型薄膜晶体管,第二晶体管的第一端为源极,第二晶体管的第二端为漏极。
另外,第三晶体管在扫描线输出的第一电压信号的控制下处于导通状态,则发光器件处于熄灭状态。
另外,驱动信号用于控制发光器件的亮度。
另外,若数据信号控制存储器件放电;第一晶体管将数据线输出的数据信号传输至存储器件之后,像素电路的驱动方法还包括:存储器件在数据信号的控制下进行放电,确定第二晶体管的控制端为低电压信号后存储器件停止放电。
另外,若数据信号控制存储器件充电;第一晶体管将数据线输出的数据信号传输至存储器件之后,像素电路的驱动方法还包括:存储器件在数据信号的控制下进行充电,确定第二晶体管的控制端为高电压信号后存储器件停止充电。
附图说明
一个或多个实施例通过与之对应的附图中的图片进行示例性说明,这些示例性说明并不构成对实施例的限定,附图中具有相同参考数字标号的元件表示为类似的元件,除非有特别申明,附图中的图不构成比例限制。
图1是本发明第一实施方式中像素电路的结构示意图;
图2是本发明第二实施方式中像素电路的结构图;
图3是本发明第二实施方式中像素电路在一个子帧阶段的时序图;
图4是本发明第三实施方式中像素电路的驱动方法的流程图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合附图对本发明的各实施方式进行详细的阐述。然而,本领域的普通技术人员可以理解,在本发明各实施方式中,为了使读者更好地理解本申请而提出了许多技术细节。但是,即使没有这些技术细节和基于以下各实施方式的种种变化和修改,也可以实现本申请所要求保护的技术方案。
需要说明的是,本发明的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。
本发明的第一实施方式涉及一种像素电路。其结构如图1所示,包括:第一晶体管10、第二晶体管20、第三晶体管30、存储器件40和发光器件50。
第一晶体管10的控制端与扫描线连接,第一晶体管10的第一端与数据线连接,第一晶体管10的第二端连接输出节点A;存储器件40的第一端与输出节点A连接,存储器件40的第二端与控制线连接;第二晶体管20的控制端与输出节点A连接,第二晶体管20的第一端与电源电压VDD连接,第二晶体管20的第二端与发光器件50的阳极连接;第三晶体管30的控制端与第一晶体管10的控制端连接,第三晶体管30的第一端与发光器件50的阳极连接,第三晶体管30的第二端与发光器件50的阴极连接,发光器件50的阴极与参考电压连接。
需要说明的是,参考电压Vcom是像素电路偏转的电压值,保证像素电路稳定工作,具体参考电压的值不做限定。
具体地说,第一晶体管10和第三晶体管30为相同类型的晶体管,例如,第一晶体管10和第三晶体管30均为P型薄膜晶体管,或者,第一晶体管10和第三晶体管30均为N型薄膜晶体管。需要说明的是,本实施方式中以第一晶体管10、第二晶体管20和第三晶体管30均为P型薄膜晶体管为例进行说明,对图示中的像素电路进行细节性的说明,需要说明的是,此处仅是示例,不做具体限制。另外,本实施方式中发光器件50可以是现有技术中包括LED或OLED在内的多种电流驱动发光器件50,也可为其他类型的发光器件50,本实施方式中以OLED为例说明像素电路的工作原理,具体的实施细节可根据实际使用的发光器件50适应性调整,此处不做限制。
具体地说,像素电路中第一晶体管10和第三晶体管30为开关管,第二晶体管20为驱动管。
其中,开关管在控制端的电压信号的作用下处于导通或关闭的状态,第二晶体管20的控制端与输出节点A连接,通过输出节点A获取存储器件40传输的驱动信号,控制线通过存储器件40将输出的驱动信号传输至第二晶体管20。在发光器件50发光的过程中,第二晶体管20为驱动管,通过驱动信号控制发光器件50的亮度。如图1的具体实现中,第一晶体管10、第二晶体管20和第三晶体管30均为P型薄膜晶体管,第一晶体管10的控制端与扫描线连接,栅极与扫描线连接,源极或漏极连接数据线均可,控制端电压可控制第一晶体管10的状态,具体连接关系不做限定;第三晶体管30的控制端与第一晶体管10的控制端连接,在扫描线传输的电压信号的作用处于导通或关闭的状态,第三晶体管30的栅极连接扫描线,源极和漏极并联于发光器件50的阳极和阴极;第二晶体管20为驱动管,栅极与输出节点A连接,源极与电源电压连接,漏极与发光器件50的阳极连接。此处的电路连接仅是示例说明,不做具体限制。
具体实现中,该像素电路被驱动,在一个发光时间段中,包括数据写入阶段和发光阶段。需要说明的是,对发光器件50的控制包括发光和不发光,在数字信号驱动的像素电路中,数字信号“1”表示发光器件50在发光阶段发光,数字信号“0”表示发光器件50在发光阶段不发光。对于数字信号“1”或“0”均包括数据写入阶段和发光阶段,具体包括,在数字信号“1”中发光阶段的发光器件50处于发光状态,在数字信号“0”中发光阶段的发光器件50处于熄灭状态。
一个具体实现中,以采用低温多晶硅技术(LTPS,Low Temperature Poly-silicon)工艺制作的像素电路为例,第二晶体管20为P型薄膜晶体管,在数字信号“1”中,数据写入阶段:扫描线传输电压信号至第一晶体管10和第三晶体管30,第一晶体管10和第三晶体管30均处于导通状态,数据线将数据信号传输至存储器件40,存储器件40在数据信号的控制下放电至低电压,使输出节点为低电压,并将数据信号存储于存储器件40中,第二晶体管20的控制端与输出节点连接,在低电压的控制下处于导通状态;发光阶段:扫描线输出的电压信号为高电压信号,第一晶体管10和第三晶体管30均处于关闭状态,第二晶体管20通过输出节点接收控制线传输的驱动信号,并将驱动信号传输至发光器件50,控制发光器件50的亮度。
数字信号“0”,数据写入阶段:数据线传输数据信号至存储器件40,存储器件40进行充电至输出节点的电压为高电压,并将数据信号存储至存储器件40中,第二晶体管20在输出节点的高电压信号作用下处于关闭状态,发光阶段:扫描线输出电压信号为高电压信号,第一晶体管10和第三晶体管30均处于关闭状态,输出节点为高电压,第二晶体管20处于关闭状态,在驱动信号的控制下发光器件50不发光。
需要说明的是,本实施方式中第二晶体管20是驱动管,第二晶体管20的控制端与存储器件40的第一端连接,控制线与存储器件40的第二端连接,通过存储器件40将驱动信号传输至第二晶体管20,在发光阶段控制发光器件50的亮度,使得像素电路在存储器件40的容量有限的情况下实现对发光器件50亮度均一性的控制,这种通过控制端输出的驱动信号控制发光器件50的亮度的方式,提高用户体验,另外,像素电路中的第一晶体管10、第二晶体管20和第三晶体管30采用相同类型的晶体管,如P型薄膜晶体管,可采用P型LTPS技术制作该像素电路,降低了工艺难度,有利于像素电路的推广和生产。
需要说明的是,以上仅为举例说明,并不对本发明的技术方案构成限定。
相对于现有技术而言,设置第二晶体管的控制端与输出节点连接,存储器件获取控制线传输的驱动信号,并将驱动信号传输至第二晶体管的控制端,通过第二晶体管控制发光器件的发光亮度,使得发光器件在驱动信号的控制下进行发光,使得像素电路中发光器件的亮度可调节,由于第三晶体管的第一端和第二端并联连接在发光器件的阳极和阴极,根据扫描线传输的电压信号处于导通或关闭的状态,其中第三晶体管的状态与第一晶体管的状态一致,使得发光器件在数据线输出的数据信号至存储器件的过程中,发光器件被短路,在第三晶体管处于关闭状态之后,通过第二晶体管驱动信号控制发光器件的亮度,提高了像素电路的均一性,提高像素电路的显示效果。
本发明的第二实施方式涉及一种像素电路,第二实施方式与第一实施方式大致相同,主要区别之处在于:在本发明第二实施方式中具体给出了一种像素电路的结构,如图2所示。
第一晶体管T1、第二晶体管T2和第三晶体管T3均以P型薄膜晶体管为例,发光器件为OLED,存储器件为电容元件C1。
一个具体实现中,在一个子帧时间段,具体为将一帧画面在时间上分成多个子帧,每个子帧对应各自的扫描时间,在扫描阶段先进行数据写入再通过驱动晶体管控制发光器件的亮度。如图3所示一个子帧时间段中的电压变化示意,在一个子帧时间段中,图示3中的SEL表示扫描线输出的电压信号,DATA表示写入的数据。在数字信号“1”的状态时,扫描线传输低电压信号至第一晶体管T1,第一晶体管T1处于导通状态,数据线传输数据信号至存储电容C1,同时第三晶体管T3的控制端连接扫描线,则第三晶体管T3处于导通状态,第三晶体管T3的导通状态使得发光器件OLED被短路,表示在数据写入阶段,第三晶体管T3处于导通状态,发光器件不发光;发光阶段,扫描线传输高电压信号至第一晶体管T1,第一晶体管T1处于关闭状态,第三晶体管T3在扫描线的电压信号的控制下也处于关闭状态,Vctrl为低电压状态,存储电容C1的第二端为低电压,第二晶体管T2处于导通状态,Vctrl输出的驱动信号通过存储电容C1传输至第二晶体管T2,第二晶体管T2传输驱动信号至发光器件,控制发光器件的亮度。
其中,驱动信号用于控制发光器件的亮度。
具体地说,图2所示的电路中第二晶体管T2工作在饱和区,且第二晶体管T2栅极和源极之间的电压Vgs与电源电压VDD和Vctrl相关,其中,VDD是预设置,Vctrl用于控制发光器件的亮度,可保证整个控制面板上的像素电路的亮度的均一性。
值得一提的是,在像素电路中每个子帧的时间可以是不相同的,例如,像素电路在显示一帧画面时,该帧画面在时间上会被分成多个子帧,每个子帧完成扫描的时间分别是1t、1/2t、1/4t、1/8t…,t表示该帧画面的全部扫描时间,一个具体实现中,该帧画面的灰阶达到256时,需要8个子帧,第8个子帧的时间为1/128t。
需要说明的是,以上仅为举例说明,并不对本发明的技术方案构成限定。
本发明的第三实施方式涉及一种像素电路的驱动方法,应用于上述第一或第二实施方式中的像素电路,其像素电路的驱动方法的流程如图4所示,包括如下实施步骤:
步骤401:第一晶体管在扫描线输出的第一电压信号的控制下处于导通状态,第三晶体管在扫描线输出的第一电压信号的控制下处于导通状态。
具体地说,第一电压需要根据像素电路中的第一晶体管的类型设置,此处仅是说明第一电压信号控制第一晶体管处于对应的状态,具体根据像素电路中的器件设置,此处不做限制。
步骤402:第一晶体管将数据线输出的数据信号传输至存储器件。
具体地说,第一晶体管将数据线输出的数据信号传输至存储电容的过程中,数据信号包含数字信息,且数据信号控制存储电容进行充电或放电,在充电或放电执行完成之后,控制第一晶体管关闭。
步骤403:第一晶体管在扫描线输出的第二电压信号的作用下处于关闭状态,第三晶体管在扫描线输出的第二电压信号的作用下处于关闭状态。
步骤404:判断数据信号是否控制存储电容放电,若为是,执行步骤405,否则,执行步骤406。
步骤405:第二晶体管在存储器件的输出电压信号的控制下处于导通状态,通过存储器件将控制线输出的驱动信号传输至第二晶体管,第二晶体管根据驱动信号驱动发光器件。
其中,驱动信号包括驱动电流和驱动电压。
具体地说,驱动信号包括驱动电流和驱动电压,根据发光器件的特性设置不同的驱动信号,电流驱动的发光器件设置驱动信号为驱动电流,电压驱动的发光器件设置驱动信号为驱动电压。
一个具体实现中,数据信号控制存储电容放电,确定第二晶体管的控制端为低电压信号后存储电容停止放电。
步骤406:第二晶体管在存储器件的输出电压信号控制下处于关闭状态。
具体地说,数据信号控制存储电容充电,确定第二晶体管的控制端为高电压信号后存储电容停止充电。
上面各种方法的步骤划分,只是为了描述清楚,实现时可以合并为一个步骤或者对某些步骤进行拆分,分解为多个步骤,只要包括相同的逻辑关系,都在本专利的保护范围内;对算法中或者流程中添加无关紧要的修改或者引入无关紧要的设计,但不改变其算法和流程的核心设计都在该专利的保护范围内。
不难发现,本实施方式为与第一或第二实施方式相对应的驱动方法实施例,本实施方式可与第一或第二实施方式互相配合实施。第一或第二实施方式中提到的相关技术细节在本实施方式中依然有效,为了减少重复,这里不再赘述。相应地,本实施方式中提到的相关技术细节也可应用在第一或第二实施方式中。
本发明第三实施方式涉及一种显示装置,包括上述第一或第二实施方式中的像素电路。
具体地说,显示装置上的像素电路均设置在控制面板上,具体像素电路的排列设置方式不做具体限制,显示装置中包括至少一个的像素电路,用于显示装置进行显示。
一个具体实现中,以图2中的像素电路为例,第二晶体管T2与电源电压VDD连接,则第二晶体管的栅极和源极之间的驱动电压表示为:Vgs=VDD-Vctrl;其中,Vgs表示第二晶体管的驱动电压,VDD表示电源电压,Vctrl表示控制端传输的电压值。具体实现中,通过对像素电路中版图设计,将因版图设计中线路布局或像素电路结构布局对VDD和Vctrl的影响降低,保证在显示装置中的控制板上的像素电路的亮度均一性。
不难发现,本实施方式为与第一或第二实施方式相对应的装置实施例,本实施方式可与第一或第二实施方式互相配合实施。第一或第二实施方式中提到的相关技术细节在本实施方式中依然有效,为了减少重复,这里不再赘述。相应地,本实施方式中提到的相关技术细节也可应用在第一或第二实施方式中。
本领域的普通技术人员可以理解,上述各实施方式是实现本发明的具体实施例,而在实际应用中,可以在形式上和细节上对其作各种改变,而不偏离本发明的精神和范围。
Claims (10)
1.一种像素电路,其特征在于,包括:第一晶体管、第二晶体管、第三晶体管、存储器件和发光器件;
所述第一晶体管的控制端与扫描线连接,所述第一晶体管的第一端与数据线连接,所述第一晶体管的第二端连接输出节点;所述存储器件的第一端与所述输出节点连接,所述存储器件的第二端与控制线连接;
所述第二晶体管的控制端与所述输出节点连接,所述第二晶体管的第一端与电源电压连接,所述第二晶体管的第二端与所述发光器件的阳极连接;
所述第三晶体管的控制端与所述第一晶体管的控制端连接,所述第三晶体管的第一端与所述发光器件的阳极连接,所述第三晶体管的第二端与所述发光器件的阴极连接,所述发光器件的阴极与参考电压连接。
2.根据权利要求1所述的像素电路,其特征在于,所述第一晶体管和所述第三晶体管的类型相同。
3.根据权利要求1至2中任一项所述的像素电路,其特征在于,所述第一晶体管和所述第三晶体管为开关管,所述第二晶体管为驱动管。
4.根据权利要求3所述的像素电路,其特征在于,若所述第二晶体管为P型薄膜晶体管,所述第二晶体管的第一端为源极,所述第二晶体管的第二端为漏极。
5.一种显示装置,其特征在于,包括如上述权利要求1-4任一项所述的像素电路。
6.一种像素电路的驱动方法,应用于如权利要求1-4任一项所述的像素电路,其特征在于,所述像素电路的驱动方法包括:
所述第一晶体管在所述扫描线输出的第一电压信号的控制下处于导通状态,所述第三晶体管在所述扫描线输出的所述第一电压信号的控制下处于导通状态;
所述第一晶体管将数据线输出的数据信号传输至存储器件;
所述第一晶体管在所述扫描线输出的第二电压信号的作用下处于关闭状态,所述第三晶体管在所述扫描线输出的第二电压信号的作用下处于关闭状态;
所述第二晶体管在所述存储器件的输出电压信号的控制下处于导通状态,通过所述存储器件将控制线输出的驱动信号传输至所述第二晶体管,所述第二晶体管根据所述驱动信号驱动所述发光器件;或者,所述第二晶体管在所述存储器件的输出电压信号控制下处于关闭状态;
其中,所述驱动信号包括驱动电流和驱动电压。
7.根据权利要求6所述的像素电路的驱动方法,其特征在于,所述第三晶体管在所述扫描线输出的所述第一电压信号的控制下处于导通状态,则所述发光器件处于熄灭状态。
8.根据权利要求6所述的像素电路的驱动方法,其特征在于,所述驱动信号用于控制所述发光器件的亮度。
9.根据权利要求6-8任一项所述的像素电路的驱动方法,其特征在于,若所述数据信号控制所述存储器件放电;
所述第一晶体管将数据线输出的数据信号传输至存储器件之后,所述像素电路的驱动方法还包括:
所述存储器件在所述数据信号的控制下进行放电,确定所述第二晶体管的控制端为低电压信号后所述存储器件停止放电。
10.根据权利要求6-8任一项所述的像素电路的驱动方法,其特征在于,若所述数据信号控制所述存储器件充电;
所述第一晶体管将数据线输出的数据信号传输至存储器件之后,所述像素电路的驱动方法还包括:
所述存储器件在所述数据信号的控制下进行充电,确定所述第二晶体管的控制端为高电压信号后所述存储器件停止充电。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811446174.5A CN111243501B (zh) | 2018-11-29 | 2018-11-29 | 一种像素电路、显示装置和像素电路的驱动方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811446174.5A CN111243501B (zh) | 2018-11-29 | 2018-11-29 | 一种像素电路、显示装置和像素电路的驱动方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111243501A true CN111243501A (zh) | 2020-06-05 |
CN111243501B CN111243501B (zh) | 2023-06-02 |
Family
ID=70875907
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201811446174.5A Active CN111243501B (zh) | 2018-11-29 | 2018-11-29 | 一种像素电路、显示装置和像素电路的驱动方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN111243501B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113781963A (zh) * | 2021-08-20 | 2021-12-10 | 武汉天马微电子有限公司 | 像素电路、显示面板及显示装置 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101276542A (zh) * | 2007-03-28 | 2008-10-01 | 中国科学院微电子研究所 | 一种有机发光二极管象素驱动电路 |
CN102832229A (zh) * | 2012-08-31 | 2012-12-19 | 京东方科技集团股份有限公司 | 发光器件的像素电路及驱动方法和显示装置 |
CN202855269U (zh) * | 2012-11-08 | 2013-04-03 | 京东方科技集团股份有限公司 | 一种像素电路及显示装置 |
CN104867442A (zh) * | 2014-02-20 | 2015-08-26 | 北京大学深圳研究生院 | 一种像素电路及显示装置 |
CN106981269A (zh) * | 2017-06-05 | 2017-07-25 | 京东方科技集团股份有限公司 | 一种像素电路及其驱动方法、显示面板和显示装置 |
CN107833559A (zh) * | 2017-12-08 | 2018-03-23 | 合肥京东方光电科技有限公司 | 像素驱动电路、有机发光显示面板及像素驱动方法 |
-
2018
- 2018-11-29 CN CN201811446174.5A patent/CN111243501B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101276542A (zh) * | 2007-03-28 | 2008-10-01 | 中国科学院微电子研究所 | 一种有机发光二极管象素驱动电路 |
CN102832229A (zh) * | 2012-08-31 | 2012-12-19 | 京东方科技集团股份有限公司 | 发光器件的像素电路及驱动方法和显示装置 |
CN202855269U (zh) * | 2012-11-08 | 2013-04-03 | 京东方科技集团股份有限公司 | 一种像素电路及显示装置 |
CN104867442A (zh) * | 2014-02-20 | 2015-08-26 | 北京大学深圳研究生院 | 一种像素电路及显示装置 |
CN106981269A (zh) * | 2017-06-05 | 2017-07-25 | 京东方科技集团股份有限公司 | 一种像素电路及其驱动方法、显示面板和显示装置 |
CN107833559A (zh) * | 2017-12-08 | 2018-03-23 | 合肥京东方光电科技有限公司 | 像素驱动电路、有机发光显示面板及像素驱动方法 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113781963A (zh) * | 2021-08-20 | 2021-12-10 | 武汉天马微电子有限公司 | 像素电路、显示面板及显示装置 |
US11741892B2 (en) | 2021-08-20 | 2023-08-29 | Wuhan Tianma Micro-Electronics Co., Ltd. | Pixel circuit including a leakage suppression module to improve display stability |
Also Published As
Publication number | Publication date |
---|---|
CN111243501B (zh) | 2023-06-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN113838421B (zh) | 像素电路及其驱动方法、显示面板 | |
CN111508426B (zh) | 像素电路及其驱动方法、显示面板 | |
CN106991968B (zh) | 像素补偿电路及补偿方法、显示装置 | |
US11289004B2 (en) | Pixel driving circuit, organic light emitting display panel and pixel driving method | |
CN105427809B (zh) | 像素补偿电路及amoled显示装置 | |
CN111312162B (zh) | 一种像素电路、显示装置和像素电路的驱动方法 | |
CN108877611B (zh) | 像素驱动电路感测方法及像素驱动电路 | |
JP2018005235A (ja) | 画素及びステージ回路並びにこれを有する有機電界発光表示装置 | |
JP2014109703A (ja) | 表示装置および駆動方法 | |
CN111354308A (zh) | 一种像素驱动电路、有机发光显示面板及显示装置 | |
CN109801594B (zh) | 一种显示面板和显示装置 | |
CN111754941B (zh) | 像素电路及其驱动方法、显示基板和显示装置 | |
CN112102784A (zh) | 一种像素驱动电路及其制作方法、显示装置 | |
CN113096602A (zh) | 像素单元、显示面板与电子装置 | |
CN114639341A (zh) | 像素驱动电路、显示面板和驱动方法 | |
US11282436B2 (en) | Pixel circuit including a storage device connected to a control line, display device and method for driving pixel circuit | |
CN114241993B (zh) | 驱动电路及其驱动方法、显示面板 | |
CN111312168B (zh) | 一种像素电路、显示装置和像素电路的驱动方法 | |
CN108877684B (zh) | 像素电路及其驱动方法、阵列基板、显示面板、显示装置 | |
CN113593475A (zh) | 像素电路、驱动方法和显示装置 | |
US11024232B2 (en) | Pixel driving circuit and driving method therefor, and display panel | |
CN109256088B (zh) | 像素电路、显示面板、显示装置和像素驱动方法 | |
CN111243501B (zh) | 一种像素电路、显示装置和像素电路的驱动方法 | |
CN111951731A (zh) | 像素单元阵列及其驱动方法、显示面板和显示装置 | |
CN114203109B (zh) | 像素驱动电路及其补偿方法、显示面板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
TA01 | Transfer of patent application right | ||
TA01 | Transfer of patent application right |
Effective date of registration: 20201210 Address after: No.146 Tianying Road, high tech Zone, Chengdu, Sichuan Province Applicant after: Chengdu CHENXIAN photoelectric Co.,Ltd. Address before: 215300 Room No. 188 Chenfeng Road, Yushan Town, Kunshan City, Suzhou City, Jiangsu Province Applicant before: Kunshan New Flat Panel Display Technology Center Co.,Ltd. Applicant before: KunShan Go-Visionox Opto-Electronics Co.,Ltd. |
|
GR01 | Patent grant | ||
GR01 | Patent grant |