CN110431630B - 用于部分位去加重的设备及方法 - Google Patents

用于部分位去加重的设备及方法 Download PDF

Info

Publication number
CN110431630B
CN110431630B CN201880019198.4A CN201880019198A CN110431630B CN 110431630 B CN110431630 B CN 110431630B CN 201880019198 A CN201880019198 A CN 201880019198A CN 110431630 B CN110431630 B CN 110431630B
Authority
CN
China
Prior art keywords
pull
circuit
amplitude
branches
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201880019198.4A
Other languages
English (en)
Other versions
CN110431630A (zh
Inventor
R·E·格雷夫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Micron Technology Inc
Original Assignee
Micron Technology Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Micron Technology Inc filed Critical Micron Technology Inc
Publication of CN110431630A publication Critical patent/CN110431630A/zh
Application granted granted Critical
Publication of CN110431630B publication Critical patent/CN110431630B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1051Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0005Modifications of input or output impedance
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements
    • H03K19/0185Coupling arrangements; Interface arrangements using field effect transistors only
    • H03K19/018507Interface arrangements
    • H03K19/018521Interface arrangements of complementary type, e.g. CMOS
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/003Modifications for increasing the reliability for protection
    • H03K19/00323Delay compensation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/003Modifications for increasing the reliability for protection
    • H03K19/00346Modifications for eliminating interference or parasitic voltages or currents
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/153Arrangements in which a pulse is delivered at the instant when a predetermined characteristic of an input signal is present or at a fixed time interval after this instant
    • H03K5/1534Transition or edge detectors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/028Arrangements specific to the transmitter end
    • H04L25/0286Provision of wave shaping within the driver

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Nonlinear Science (AREA)
  • Logic Circuits (AREA)
  • Dc Digital Transmission (AREA)

Abstract

本发明提供用于部分位去加重的设备及方法。一种实例设备包含输出驱动器及控制电路。所述输出驱动器包含:上拉电路,其包含一或多个上拉分支;及下拉电路,其包含一或多个下拉分支。所述控制电路可耦合到所述输出驱动器且经配置以接收具有第一逻辑值及第二逻辑值的输入信号且响应于确定已发生从所述第二逻辑值到所述第一逻辑值的逻辑转变而引起所述上拉电路及所述下拉电路分别在位周期的第一部分的持续时间内进入第一状态及在所述位周期的接续于所述第一部分的的第二部分的持续时间内进入第二状态。

Description

用于部分位去加重的设备及方法
背景技术
例如存储器装置的数字***在不断以越来越高的速度操作。归因于随频率增加通道损失或通过电容滤波,载送数字信号的各种信号线会展现低通滤波(LPF)特性。因此,通道支持的最大数据速率变得有限。
已使用各种均衡技术来补偿通道的LPF效应。通常,可提供具有高通频率响应的均衡器电路。当低通通道与高通均衡器匹配时,可平整总频率响应。一种常规均衡方法包含:修改信号线以使信号线更少电容性或(例如)通过将中继器或反相器***于信号线上来将信号修改成更少受电容影响。
另一方法涉及:举例来说,通过预加重或去加重来修改传输信号的形状,使得信号线的电容引起传输信号以所要形状接收。预加重是指通过在每次位转变时提供过冲(其变得由信号线的电容效应过滤)来增大数字信号的振幅。
去加重是指减小数字信号的振幅的互补过程,其中在每次位转变时提供高供应电压(VDDQ、VDD)与低供应电压(VSSQ、VSS)之间的全轨对轨摆动。然而,就去加重来说,全摆动会使位值的减小振幅过冲。举例来说,在转变之后,第一位可具有整个位周期内的最大振幅。如果重复位(具有相同位值),那么可将后续重复位去加重。
用于实施去加重/预加重的一种常规方式是利用延迟链来循序地接通或切断电压驱动器的上拉及/或下拉电路的分支。此引起驱动器输出阻抗的动态变化,其会降低信号完整性。此外,去加重/预加重通常为不对称的,其加强从VSSQ的上拉或从VDDQ的下拉。
因此,提供一种用于提高信号完整性及控制位去加重(control in bit)的设备及方法。
附图说明
可通过参考说明书的剩余部分及图式来实现特定实施例的性质及优点的进一步理解,其中相同元件符号用于指代类似组件。在一些例子中,子标号与元件符号相关联以标示多个类似组件中的一者。当参考不具有既有子标号说明的元件符号时,其希望指代所有此类多个类似组件。
图1是展示现有技术的去加重操作的时序图。
图2是根据各种实施例的具有部分位去加重的输出电路的示意框图。
图3是根据各种实施例的输出驱动器的上拉/下拉电路的分支的示意电路图。
图4是根据各种实施例的用于存储器装置中的部分位去加重的***的示意框图。
图5是根据各种实施例的具有部分位去加重的数字信号的时序图。
图6A是根据各种实施例的第一实例状态中的输出驱动器的上拉/下拉电路的分支的示意图。
图6B是根据各种实施例的第二实例状态中的输出驱动器的上拉/下拉电路的分支的示意图。
图6C是根据各种实施例的第三实例状态中的输出驱动器的上拉/下拉电路的分支的示意图。
图6D是根据各种实施例的第四实例状态中的输出驱动器的上拉/下拉电路的分支的示意图。
图7是根据各种实施例的经配置以用于部分位去加重的半导体装置的示意图。
具体实施方式
以下详细描述进一步详细说明若干示范性实施例以使所属领域的技术人员能够实践此类实施例。所描述的实例仅供说明且不意在限制本发明的范围。在以下描述中,出于解释目的,阐述众多特定细节以提供所描述实施例的透彻理解。然而,所属领域的技术人员应明白,可在无这些特定细节中的若干者的情况下实践本发明的其它实施例。
本文中描述若干实施例,且尽管各种特征归属于不同实施例,但应了解,相对于一个实施例所描述的特征还可与其它实施例合并。然而,出于相同原因,任何所描述实施例中的单个或若干特征不应被视为是本发明的每个实施例所必需的,这是因为本发明的其它实施例可省略此类特征。
除非另有指示,否则本文中用于表示数量、尺寸等等的所有数字应被理解为在所有例子中由术语“约”修饰。在本申请案中,除非另有特定陈述,否则单数的使用包含复数,且除非另有指示,否则术语“及”及“或”的使用意味着“及/或”。此外,术语“包含”及其它形式的使用应被视为非排他的。此外,除非另有特定陈述,否则例如“元件”或“组件”的术语涵盖包括一个单元的元件及组件及包括一个以上单元的元件及组件两者。
图1是现有技术的去加重的时序图100,如本文中将出于概念解释而描述时序图100。时序图100包含以下各者的示意图:输入数字信号Y(T)105、具有0.25振幅的输入数字信号的延迟变型.25*Y(T-1)110、具有0.25振幅的输入数字信号的反相延迟变型-.25*Y(T-1)115、具有0.75振幅的输入数字信号1-.25*Y(T)120及去加重输出125。
时间T0、T1、T2、T3、T4、T5及T6各自对应于连续位周期。因此,如图中所描绘,在T0时,Y(T)105从逻辑低,VSSQ转变到逻辑高,VDDQ。在所描绘的实施例中,VDDQ对应于全振幅逻辑高且VSSQ对应于全振幅逻辑低。在时间T1时,Y(T)105从逻辑高转变到逻辑低。在时间T2时,Y(T)105重复逻辑低位。Y(T)105在时间T3时从逻辑低转变到逻辑高,在时间T4时从逻辑高转变到逻辑低,在时间T5时从逻辑低转变到逻辑高,且在时间T6时重复逻辑高位。
波形.25*Y(T-1)110描绘具有0.25振幅且延迟一个全位周期的数字信号Y(T)105。波形-.25*Y(T-1)115描绘.25*Y(T-1)110的反相波形。1-.25*Y(T)120描绘具有0.75振幅的数字信号Y(T)105。在一些情况中,为获得0.5振幅去加重,可在差分加法器处将1-.25*Y(T)120与.25*Y(T-1)110波形组合以从1-.25*Y(T)120波形减去.25*Y(T-1)110。替代地,可在加法器处将1-.25*Y(T)120与-.25*Y(T-1)115组合以实现相同结果。
如去加重输出125处可见,每当发生转变时,去加重输出125经历全振幅摆动。举例来说,在时间T1时,波形从VDDQ转变到VSSQ。在时间T2时,当在数字信号Y(T)105中重复逻辑低位时,将后续位去加重以具有0.5(VSSQ)的0.5振幅。在时间T3时,当信号Y(T)105转变到逻辑高位时,去加重输出125经历全振幅摆动,在此情况中摆动到VDDQ。类似地,针对重复逻辑高位,在时间T6时,将去加重输出125的重复位去加重到0.5(VDDQ)的振幅。
仅出于说明目的而描绘全位周期的延迟。如先前所描述,可通过提供小于一个位周期的可调延迟间隔来仅在部分位周期内将数字信号去加重。举例来说,如果-.25*Y(T-1)115代以仅延迟位周期的0.5,那么去加重输出125将仅展示转变之后的每一位在仅半位周期内具有全振幅且半位周期之后的去加重位在第二半位周期内具有全振幅。当在数字信号Y(T)105中重复位时,后续位将在全位周期内维持相同去加重振幅。
与现有技术的去加重技术相比,部分位去加重允许在单个位周期的至少部分内将信号去加重。常规去加重引起信号在整个位周期内去加重,而利用部分位去加重的以下实施例允许控制小于全位周期的去加重时间及去加重振幅。此将在下文中相对于实施例来更详细描述。
图2说明根据各种实施例的经配置以执行部分位去加重的输出电路200的示意框图。一般来说,图2说明通过去加重控制电路235提供部分位去加重的输出电路200,去加重控制电路235耦合到包含上拉电路225及下拉电路230的输出驱动器240。在概念上,部分位去加重允许去加重时间调整及振幅调整。如先前所论述,常规去加重引起给定位在整个位周期内具有修改振幅。换句话说,转变之后的位在整个位周期内具有全振幅,且重复位将在其相应全位周期内被去加重。部分位去加重允许在位周期的部分时间内将位去加重及在部分时间内调整位。位周期的部分时间可称为去加重时间。在一些实施例中,去加重时间可是指在给定位周期中将给定位去加重的时长。举例来说,在一些实施例中,可将去加重时间调整为位周期的0%到位周期的100%的任何时间。在一些实施例中,可连续调整去加重时间,而在其它实施例中,可不连续或分阶段调整去加重时间。随着去加重时间增加,可在较大带宽内均衡数字信号,而输出信号的振幅会减小。
去加重控制电路235可包含转变检测器电路205、可变延迟电路210、上拉分支控制电路215及下拉分支控制电路220。接着,去加重控制电路235可耦合到输出驱动器240的上拉电路225及下拉电路230。在一些实施例中,输出电路200的输入端可接收用于部分位去加重的数字信号。输出电路200可将数字信号从输入端提供到转变检测器电路205、可变延迟电路210、上拉分支控制电路215及下拉分支控制电路220中的每一者。在一些实施例中,去加重控制电路235可包含均衡器电路的全部或部分。举例来说,在一些实施例中,去加重控制电路235可充当经配置以引起数字信号的部分位去加重的有限脉冲响应滤波器。
转变检测器205可经配置以检测数字信号何时经历逻辑转变,例如从逻辑高(例如VDDQ或VDD)到逻辑低(例如VSSQ或VSS)及从逻辑低到逻辑高。当在数字信号中检测到转变时,转变检测器205可将控制信号输出到分支控制电路215、220以引起上拉电路225及下拉电路230的适当响应。举例来说,当转变检测器205检测到数字信号从逻辑高转变到逻辑低时,可取消激活上拉电路225的每一分支且同时可激活下拉电路230的每一分支。因此,当数字信号转变到逻辑低时,下拉电路230可将输出信号拉到VSSQ,从而引起全振幅摆动。当转变检测器205检测到数字信号从逻辑低转变到逻辑高时,可取消激活下拉电路230的每一分支且可激活上拉电路225的每一分支。因此,当数字信号转变到逻辑高时,上拉电路225可将输出信号拉到VDDQ,从而还引起全振幅摆动。
可变延迟电路210还可接收数字信号以产生已被延迟延迟间隔的数字信号的延迟变型。延迟间隔可基于延迟控制信号来调整,且可小于一个位周期。在一些实施例中,延迟控制信号可为(例如)来自存储器控制器的外部提供控制信号。为产生小于一个位周期的延迟,可由可变延迟电路210、分支控制电路215、220或可变延迟电路210及分支控制电路215、220的组合对输入端处的数字信号进行多次取样。在一些实施例中,可在不连续步骤中调整延迟间隔。在其它实施例中,可(例如)以模拟方式连续调整延迟间隔。此外,在进一步实施例中,可针对每一个别位来逐位调整延迟间隔。
延迟数字信号可由可变延迟电路210输出到分支控制电路215、220中的相应差分加法器。还可将输入端处所接收的数字信号提供到控制电路215、220的相应差分加法器。因此,可从输入端处所接收的数字信号减去延迟数字信号。因此,由可变延迟电路210引入的延迟量可至少部分确定给定位的去加重时间。
分支控制电路215、220可各自经配置以接收去加重控制信号。在一些实施例中,去加重控制信号可(例如)由存储器控制器外部提供。去加重控制信号可经配置以引起分支控制电路215、220确定及/或调整去加重振幅。举例来说,在一些实施例中,可根据期望将去加重振幅设定为小于参考振幅的振幅。在本发明中,参考振幅可是指与全振幅摆动相关联的电压,例如VDDQ及VSSQ。在进一步实施例中,去加重控制信号可经配置以将参考振幅设定为所要电压。
如先前所描述,当由转变检测器205检测到转变时,分支控制电路215、220可引起在部分位周期内上拉电路225及下拉电路230中发生对应全振幅摆动。接着,在相同位周期期间,可在基于由可变延迟电路210引入的延迟量的去加重时间内将位去加重。举例来说,出于说明的目的,当使延迟数字信号延迟位周期的25%时,去加重时间可为位周期的75%。当使延迟数字信号延迟位周期的75%时,去加重时间可为位周期的25%。当使延迟数字信号延迟位周期的50%时,去加重时间可为位周期的50%。
因此,在从逻辑低到逻辑高或逻辑高到逻辑低之间的转变起逝去延迟间隔之后,分支控制电路215、220可引起位去加重。举例来说,在一些实施例中,在从逻辑低到逻辑高的第一转变起逝去延迟间隔之后,可激活下拉电路230的一或多个分支,同时可取消激活上拉电路225的一或多个对应数目分支。对应地,在从逻辑高到逻辑低的第二转变起逝去延迟间隔之后,可激活上拉电路225的一或多个分支,同时可取消激活下拉电路230的一或多个对应数目分支。所激活及/或取消激活的分支数目可基于所要去加重振幅且至少部分基于去加重控制信号。当后续位是重复位且没有转变时,可通过上拉电路225及下拉电路230来维持去加重振幅。在一些实施例中,去加重振幅可对应于数字信号在延迟间隔之后的振幅。归因于输出驱动器240的转换速率,数字信号无法在延迟间隔的持续时间内完全达到参考振幅。因此,去加重振幅可经设定以匹配数字信号在延迟间隔之后驱动到参考振幅时预期达到的中间振幅。
在一些实施例中,在概念层面上,分支控制电路215、220可被视为将数字信号及延迟数字信号组合以产生去加重输出信号或用于控制上拉电路225及下拉电路230的控制信号。在一些实施例中,组合可包含使信号相加或相减。例如,在一些实施例中,分支控制电路可通过使数字信号的幅度乘以第一因子来产生第一中间信号且通过使延迟数字信号的幅度乘以第二因子来产生第二中间信号。在一些实施例中,第一因子或第二因子可为正或负的,且第一因子及第二因子的绝对值可合计为1。据此,如先前所论述,当信号经相加组合(例如,两个信号对应于逻辑高或逻辑低)时,第一因子及第二因子可对应于全振幅,及当信号经差分组合(例如,当一个信号对应于逻辑高且另一信号对应于逻辑低)时,第一因子及第二因子可对应于去加重振幅。
上拉电路225及下拉电路230可为匹配的或具有相同数目个分支。因此,可通过输出驱动器240来维持恒定输出阻抗。此外,即使当输出信号终止于VDDQ或VSSQ时,实施例通过输出驱动器240来提供对称去加重。还可通过提供对去加重时间的可调性来调整均衡器电路的带宽。较高带宽一般对应于较高转换速率及较低振幅。在一些实施例中,去加重数字信号(例如输出信号)的接收器需要放大器或额外增益。
图3说明根据各种实施例的上拉/下拉电路300的示意电路图。上拉分支325A到325G(统称为325)可对应于输出驱动器240的上拉电路225,而下拉分支330A到330G(统称为330)可对应于输出驱动器240的下拉电路230。上拉分支325中的每一者可分别包含经由开关305A到305G(统称为305)耦合到VDDQ的上拉电阻器310A到310G(统称为310)。下拉分支330中的每一者可分别包含经由开关315A到315G(统称为315)耦合到VSSQ的下拉电阻器320A到320G(统称为320)。在一些实施例中,开关305及开关315可为互补晶体管。举例来说,开关305的栅极可耦合到上拉分支控制电路335A,且开关315的栅极可耦合到下拉分支控制电路335B。上拉分支控制电路335A可经配置以个别地控制相应上拉分支325的每一开关305。类似地,下拉分支控制电路335B可经配置以个别地控制相应下拉分支330的每一开关315。上拉分支控制电路335A及下拉分支控制电路335B(统称为分支控制电路335)可对应于图2中的去加重控制电路235的分支控制电路215、220。
在各种实施例中,去加重控制电路235可经配置以在输入端处接收数字信号,且分支控制电路335中的每一者可经配置以个别地及/或集体地控制上拉电路340的上拉分支325及下拉电路345的下拉分支330两者。如先前相对于图2所描述,部分位去加重的去加重时间可由去加重控制电路235经由可调延迟间隔来确定。在所说明的实施例中,七个上拉分支325及七个下拉分支330仅供例示且不被视为限制。应了解,在其它实施例中,可利用额外或较少分支325、330。
在各种实施例中,上拉分支控制电路335A及下拉分支控制电路335B可分别引起一或多个上拉分支325及一或多个下拉分支330激活或取消激活以在输出端处提供具有部分位去加重的信号。在一些实施例中,基于(例如)由存储器控制器提供到去加重控制电路的控制信号,分支控制电路335可控制何时激活及取消激活相应上拉分支325及下拉分支330及分别激活及取消激活的上拉分支325及下拉分支330的数目。举例来说,通过控制何时激活(或取消激活)上拉分支325且取消激活(或激活)对应下拉分支330,分支控制电路335可确定信号的去加重时间。此外,通过控制所激活(或取消激活)的上拉分支325的数目及所取消激活(或激活)的下拉分支330的对应数目,分支控制电路335可确定去加重振幅。此将在下文相对于图5及6来更详细论述。
图4说明根据各种实施例的用于存储器装置中的部分位去加重的***400的示意框图。***400可包含耦合到***存储器415的存储器控制器405。存储器控制器405可包含去加重控制逻辑410。***存储器415可包含去加重控制电路420,其经配置以从去加重控制逻辑410接收先前所描述的去加重控制信号。去加重控制电路420可经进一步配置以从存储器阵列430接收数据(DQ)。DQ可包含数字数据,其在经由输出驱动器425向外输出到(例如)存储器控制器405之前由去加重控制电路420均衡。去加重控制电路420可耦合到输出驱动器425。在一些实施例中,输出驱动器425可包含(但不限于)推挽电压驱动器,如先前图3中所描述。接着,输出驱动器425可经配置以将均衡数字信号输出到存储器控制器405。
如先前所描述,可经由外部控制信号(例如由去加重控制逻辑410产生的控制信号)来控制部分位去加重的去加重时间。此可包含调整去加重时间及去加重振幅。存储器控制器405可包含用于控制部分位去加重操作的外部控制器,例如处理器。
在一些实施例中,存储器控制器405可任选地包含训练电路435。训练电路435可经配置以执行所属领域的技术人员已知的各种训练及校准功能。举例来说,在一些实施例中,训练电路435可经配置以执行(但不限于)数据眼优化、参考电压(振幅)校准及读取数据训练。在一些实施例中,训练电路435还可任选地连接到去加重控制逻辑410。据此,在一些实施例中,可(例如(举例来说))在数据眼优化中基于来自训练电路435的输入来调整延迟控制信号及去加重控制信号中的一或多者。在进一步实施例中,数据眼优化可包含首先识别去加重振幅以提供给定通道(例如(但不限于)存储器阵列中数据的数据路径)的最好数据眼。在已确定最优去加重振幅之后,训练电路435可继续使用最优数据眼特性来确定去加重时间(例如部分位周期)。
在进一步实施例中,训练电路435可使用具有先前所确定的去加重振幅及/或去加重时间及最优数据眼特性的信号来进一步执行所属领域的技术人员已知的参考电压校准及读取数据训练。在一些实施例中,读取训练可使控制器能够针对来自输出驱动器425的输出数据找到数据眼中心及突发帧位置。在一些实施例中,读取训练可使数据总线与写入时钟(WCK)信号对准。此可包含两个部分:1)将存储器控制器中的锁存时钟与读取数据位的中心对准;及2)检测连续读取数据串流外的突发边界。在进一步实施例中,读取缓冲器可用于充当读取数据的暂时存储装置。读取缓冲器可预加载可通过先前训练地址总线传输的测试数据。一旦将测试数据加载读取缓冲器,就可由控制器重复发出读取命令。接着,控制器可扫描其时钟相位,直到正确取样数据。参考电压校准可包含校准数字信号的内部产生的参考电压(VREFDQ)。一般来说,参考电压校准的目标可为将VREFDQ校准为DQ信号的理论上理想的中点电压。举例来说,此可对应于图5中的输出信号的Mid。
图5是根据各种实施例的具有部分位去加重的数字信号500的时序图。如同图1,时间T0、T1、T2、T3、T4、T5、T6、T7及T8各自对应于连续位周期。在所描绘的实施例中,V1对应于全振幅逻辑高,V2对应于全振幅逻辑低,V3对应于重复逻辑高位上的去加重振幅,且V4对应于重复逻辑低位上的去加重振幅。举例来说,在一些实施例中,V1可对应于VDDQ且V2可对应于VSSQ。在进一步实施例中,V3及V4可分别对应于期望去加重振幅,例如(但不限于)0.5VDDQ及0.5VSSQ。在其它实施例中,可至少部分基于去加重时间来利用不同去加重振幅。如先前所描述,在一些实施例中,可通过可变延迟电路引入的延迟间隔来确定去加重时间。
在所描绘的实施例中,数字信号在时间T0时从V3的振幅处的逻辑高转变到逻辑低。因为数字信号在T0时转变,所以信号在半位周期的持续时间内具有V2的振幅。接着,如时间T0.5时所展示,将信号去加重到V4的振幅。在时间T1时,信号重复逻辑低,且维持V4的振幅。在时间T2时,信号经历从逻辑低到逻辑高的另一转变。据此,信号具有V1的全振幅。在又一半位周期之后,在时间T2.5时,信号转到去加重振幅V3。在从时间T3到时间T5的额外两个位内重复逻辑高。因此,信号在额外两个位周期内保持于去加重振幅V3处。接着,在时间T5时,信号转变回逻辑低。据此,在时间T5时,信号经历到V2的全振幅摆动。接着,在又一半位周期之后,在T5.5时,信号变为再次去加重到V4的振幅,直到信号在时间T6时再次转变。
据此,信号可具有部分位去加重,其中信号具有半位周期的去加重时间。在一些实施例中,半位周期的延迟间隔可用于产生半位周期去加重。举例来说,如先前所描述,可变延迟电路可用于产生数字信号的延迟变型。可从所接收的数字信号减去数字信号的延迟变型以产生输出信号中的部分位去加重。因此,可变延迟电路可经配置以产生经半位周期延迟的数字信号,其接着可从数字信号减去以产生具有半位周期的部分位去加重的去加重数字信号(例如输出信号)。
图6是根据各种实施例的四种实例状态600A到600D中的输出驱动器的上拉/下拉电路的分支的示意图。每一上拉/下拉电路600A到600D分别包含七个上拉分支605A到605G(统称为605)及七个下拉分支610A到610G(统称为610)。如先前相对于图3所描述,上拉分支605中的每一者可包含相应上拉电阻器及开关,且下拉分支610中的每一者可包含相应下拉电阻器及开关。
在第一状态600A中,可取消激活上拉分支605中的每一者(例如,开关断开),同时可激活下拉分支610中的每一者(例如,开关闭合)。参考图5,此可对应于T0到T5及T5到T5.5时所描绘的全振幅逻辑低。因此,输出驱动器可处于第一状态600A中,同时输出具有全振幅逻辑低的信号。在去加重时间(例如部分位周期)已逝去之后,可(例如)在T0.5及T5.5时将信号去加重。
为执行去加重,输出驱动器可进入第二状态600B。在第二状态600B中,可激活先前未激活的上拉分支605G(例如,开关闭合)。对应地,可取消激活先前已激活的下拉分支610G(例如,开关断开)。以此方式,可将输出端处的信号去加重,同时维持恒定驱动器阻抗。据此,当期望(例如)在从T0.5到T2及T5.5到T6时输出去加重逻辑低(例如图5的V4)时,输出驱动器可处于第二状态600B中。
类似于第一状态600A,第三状态600C可对应于全振幅逻辑高。据此,可激活上拉分支中的每一者(例如,开关闭合),同时可取消激活下拉分支中的每一者(例如,开关断开)。参考图5,此可对应于T2到T2.5及T6时的V1。因此,输出驱动器可处于第三状态600C中,同时输出具有全振幅逻辑高的信号。
类似于第二状态600B,输出驱动器可进入第四状态600D以产生去加重逻辑高(例如图5的V3)。在第四状态600D中,可取消激活先前已激活的上拉分支605G(例如,开关断开)。可激活先前未激活的对应下拉分支610G(例如,开关闭合)。据此,当期望(例如)在从T2.5到T5时输出去加重逻辑高(例如图5的V3)时,输出驱动器可处于第四状态600D中。
应了解,各种状态600A到600D中所激活及/或取消激活的分支数目及所激活及/或取消激活的特定分支仅用于解释且不应被视为限制。举例来说,应了解,在其它实施例中,状态600A到600D可使不同数目个分支(例如两个或两个以上分支)激活及/或取消激活。此外,应了解,上拉分支605及下拉分支610的数目不应被视为限于为七个分支。在其它实施例中,可根据需要利用不同数目个(例如小于七个、大于七个)分支。
图7是根据各种实施例的半导体装置700的示意图。半导体装置700包含存储器裸片。存储器裸片可包含地址/命令输入电路705、地址解码器710、命令解码器715、时钟输入电路720、内部时钟产生器730、时序产生器735、行解码器740、列解码器745、存储器阵列750、读取/写入放大器755、去加重控制电路725、I/O电路760、ZQ校准电路765及电压产生器770。
在一些实施例中,半导体装置700可包含(但不限于)集成到(例如)单个半导体芯片中的DRAM装置,例如DDR3或DDR4装置。裸片可安装于外部衬底(例如存储器模块衬底、主板或其类似者)上。半导体装置700可进一步包含存储器阵列750。存储器阵列750包含多个存储器库,每一存储器库包含多个字线WL、多个位线BL及布置于多个字线WL及多个数位线BL的相交点处的多个存储器单元MC。由行解码器740执行字线WL的选择且由列解码器745执行位线BL的选择。感测放大器(SA)针对其对应位线BL来定位且连接到至少一个相应局部I/O线,局部I/O线接着经由用作开关的转移门(TG)耦合到至少两个主I/O线对中的相应一者。
半导体装置700可采用多个外部端子,其包含耦合到命令/地址总线的地址及命令端子(C/A)、时钟端子CK及/CK、数据端子DQ、DQS及DM、电力供应端子VDD、VSS、VDDQ及VSSQ及ZQ校准端子(ZQ)。
命令/地址端子可被供应来自外部的地址信号及存储器库地址信号。供应到地址端子的地址信号及存储器库地址信号经由地址/命令输入电路705转移到地址解码器710。地址解码器710接收地址信号且将解码行地址信号供应到行解码器740及将解码列地址信号供应到列解码器745。地址解码器710还接收存储器库地址信号且将存储器库地址信号供应到行解码器740、列解码器745。
命令/地址端子可进一步被供应来自外部(例如(举例来说)存储器控制器405)的命令信号。命令信号可经由C/A总线、地址/命令输入电路705提供到命令解码器715。命令解码器715解码命令信号以产生各种内部命令,其包含用于选择字线的行命令信号及用于选择位线的列命令信号(例如读取命令或写入命令)及测试模式信号。测试模式信号可提供到测试模式电路725,这将在下文中更详细论述。
据此,当发出读取命令且将读取命令实时供应给行地址及列地址时,从由这些行地址及列地址指定的存储器阵列750中的存储器单元读取读取数据。读取数据DQ经由读取/写入放大器755、去加重控制电路725及输入/输出电路760而从数据端子DQ、DQS及DM输出到外部。类似地,当发出写入命令且将写入命令实时供应给行地址及列地址且接着将写入数据供应到数据端子DQ、DQS、DM时,写入数据由输入/输出电路760中的数据接收器接收且经由输入/输出电路760及读取/写入放大器755供应到存储器阵列750且写入到由行地址及列地址指定的存储器单元中。
当读取数据DQ由读取/写入放大器755从存储器阵列750输出时,数据未经历部分位去加重。据此,读取数据可由读取/写入放大器755提供到去加重控制电路725。接着,如先前所描述,去加重控制电路725可执行读取数据DQ信号的部分位去加重。可根据包含去加重控制信号及延迟控制信号的控制信号来控制部分位去加重。接着,去加重控制电路725可根据控制信号来控制输出驱动器的操作。据此,在一些实施例中,输入/输出电路760可包含相对于上述实施例所描述的输出驱动器的全部或部分。
转到包含于半导体装置700中的外部端子的解释,时钟端子CK及/CK分别被供应外部时钟信号及互补外部时钟信号。外部时钟信号(其包含互补外部时钟信号)可供应到时钟输入电路720。时钟输入电路720可接收外部时钟信号以产生内部时钟信号ICLK。内部时钟信号ICLK供应到内部时钟产生器730且因此基于所接收的内部时钟信号ICLK及来自地址/命令输入电路705的时钟启用信号CKE来产生相位控制内部时钟信号LCLK。尽管不限于此,但DLL电路可用作内部时钟产生器730。相位控制内部时钟信号LCLK供应到输入/输出电路760且用作用于确定读取数据的输出时序的时序信号。内部时钟信号ICLK还供应到时序产生器735且因此可产生各种内部时钟信号。
电力供应端子被供应电力供应电势VDD及VSS。这些电力供应电势VDD及VSS供应到内部电压产生器电路770。内部电压产生器电路770基于电力供应电势VDD及VSS来产生各种内部电势VPP、VOD、VARY、VPERI及其类似者及参考电势ZQVREF。内部电势VPP主要用于行解码器740中,内部电势VOD及VARY主要用于包含于存储器阵列750中的感测放大器中,且内部电势VPERI用于许多其它电路块中。参考电势ZQVREF用于ZQ校准电路765中。
电力供应端子还被供应电力供应电势VDDQ及VSSQ。这些电力供应电势VDDQ及VSSQ供应到输入/输出电路760。电力供应电势VDDQ及VSSQ是分别与电力供应电势VDD及VSS相同的电势。然而,专用电力供应电势VDDQ及VSSQ用于输入/输出电路760,使得由输入/输出电路760产生的电力供应噪声不传播到其它电路块。
校准端子ZQ连接到ZQ校准电路765。当ZQ校准电路765由ZQ校准命令信号(ZQ_com)激活时,ZQ校准电路765参考RZQ的阻抗及参考电势ZQVREF来执行校准操作。由校准操作获得的阻抗码ZQCODE供应到输入/输出电路760,且因此指定包含于输入/输出电路760中的输出缓冲器(未展示)的阻抗。
尽管已相对于示范性实施例描述特定特征及方面,但所属领域的技术人员将认识到,可在不背离本发明的范围的情况下对所论述的实施例作出各种修改及新增。尽管上文所描述的实施例涉及特定特征,但本发明的范围还包含具有不同特征组合的实施例及不包含上述所有特征的实施例。举例来说,本文中所描述的方法及过程可使用硬件组件、软件组件及/或其任何组合来实施。此外,尽管可为了便于描述而相对于特定结构及/或功能组件来描述本文中所描述的各种方法及过程,但由各种实施例提供的方法不受限于任何特定结构及/或功能架构,而是可替代地实施于任何适合硬件、固件及/或软件配置上。类似地,尽管特定功能归属于特定***组件,但除非内文另有指示,否则此功能可根据若干实施例分布于各种其它***组件中。
此外,尽管已为了便于描述而依特定顺序描述本文中所描述的方法及过程的步骤,但可根据各种实施例来重新排序、新增及/或省略各种步骤。相对于一种方法或过程所描述的步骤可并入于其它描述方法或过程内;同样地,根据特定结构架构及/或相对于一个***所描述的硬件组件可以替代结构架构组织及/或并入于其它描述***内。因此,尽管已为了便于描述而描述具有或不具有特定特征的各种实施例,但本文中相对于特定实施例所描述的各种组件及/或特征可与其它描述实施例组合、由其它描述实施例替换、从其它描述实施例新增及/或从其它所描述实施例减去。因此,尽管上文已描述若干示范性实施例,但应了解,本发明希望覆盖所附权利要求书的范围内的所有修改及等效物。
在本发明的实施例中,一种设备包含输出驱动器,其包括具有一或多个上拉分支的上拉电路及具有一或多个下拉分支的下拉电路。控制电路耦合到所述输出驱动器,所述控制电路至少包括耦合到所述上拉电路的第一分支控制电路及耦合到所述下拉电路的第二分支控制电路,其中所述控制电路经配置以:接收具有第一逻辑值及第二逻辑值的输入信号;确定所述输入信号中是否已发生所述第一逻辑值与所述第二逻辑值之间的逻辑转变;响应于确定已发生从所述第二逻辑值到所述第一逻辑值的所述逻辑转变而经由所述第一分支控制电路及所述第二分支控制电路引起所述上拉电路及所述下拉电路分别在位周期的第一部分的持续时间内进入第一状态及在接续于所述第一部分的所述位周期的第二部分的持续时间内进入第二状态;其中当所述上拉电路及所述下拉电路处于所述第一状态中时,所述输出驱动器将输出信号驱动到对应于所述第一逻辑值的第一振幅;且其中当所述上拉电路及所述下拉电路处于所述第二状态中时,所述输出驱动器将所述输出信号驱动到小于所述第一振幅的第二振幅。
另外或替代地,所述控制电路经进一步配置以响应于确定已发生从所述第一逻辑值到所述第二逻辑值的所述逻辑转变而经由所述第一分支控制电路及所述第二分支控制电路引起所述上拉电路及所述下拉电路分别在位周期的第一部分的持续时间内进入第三状态及在接续于所述第一部分的所述位周期的第二部分的持续时间内进入第四状态;其中当所述上拉电路及所述下拉电路处于所述第三状态中时,所述输出驱动器将输出信号驱动到对应于所述第二逻辑值的第三振幅;且其中当所述上拉电路及所述下拉电路处于所述第四状态中时,所述输出驱动器将所述输出信号驱动到小于所述第三振幅的第四振幅。
另外或替代地,所述控制电路经进一步配置以响应于确定未发生逻辑转变而经由所述第一分支控制电路及所述第二分支控制电路来在所述输入信号保持为所述第一逻辑值时使所述上拉电路及所述下拉电路维持于所述第二状态且在所述输入信号保持为所述第二逻辑值时使所述上拉电路及所述下拉电路维持于所述第四状态中。
另外或替代地,所述控制电路进一步包含可变延迟电路,其经配置以接收所述输入信号且产生相对于所述输入信号延迟小于一个位周期的可调延迟间隔的延迟信号,其中所述位周期的所述第一部分及所述第二部分至少部分基于所述可调延迟间隔。
另外或替代地,当所述上拉电路及所述下拉电路处于所述第二状态中时,所述输出驱动器至少部分基于所述输出驱动器在所述第一状态中的转换速率来将所述输出信号驱动到所述第二振幅;且当所述上拉电路及所述下拉电路处于所述第四状态中时,所述输出驱动器至少部分基于所述输出驱动器在所述第三状态中的所述转换速率来将所述输出信号驱动到所述第四振幅。
另外或替代地,所述控制电路进一步耦合到存储器控制器,其中所述控制电路经配置以基于来自所述存储器控制器的控制信号来调整所述第二振幅及所述第四振幅。
另外或替代地,为引起所述输出驱动器将所述输出信号驱动到对应于所述第一逻辑值的所述第二振幅,激活所述上拉电路中的第一数目个上拉分支且取消激活所述上拉电路中的小于所述第一数目的第二数目个上拉分支,且取消激活所述下拉电路中的所述第一数目个下拉分支且激活所述下拉电路中的所述第二数目个下拉分支。
另外或替代地,为引起所述输出驱动器将所述输出信号驱动到对应于所述第二逻辑值的所述第四振幅,激活所述下拉电路中的所述第一数目个下拉分支且取消激活所述下拉电路中的小于所述第一数目的所述第二数目个下拉分支,且取消激活所述上拉电路中的所述第一数目个上拉分支且激活所述上拉电路中的所述第二数目个上拉分支。
另外或替代地,所述控制电路经配置以至少部分基于来自存储器控制器的延迟控制信号来调整所述位周期的所述第一部分及所述第二部分的相应持续时间。
在本发明的实施例中,一种设备包括:可变延迟电路,其经配置以接收具有第一逻辑值及第二逻辑值的输入信号且产生相对于所述输入信号延迟小于一个位周期的可调延迟间隔的延迟信号;控制电路,其耦合到所述可变延迟电路且经配置以接收所述输入信号及所述延迟信号,通过使所述输入信号的幅度乘以第一因子来产生第一中间信号,且通过使所述延迟信号的幅度乘以第二因子来产生第二中间信号;及输出电路,其耦合到所述控制电路且包括上拉电路及下拉电路,其中所述输出电路经配置以响应于所述第一中间信号及所述第二中间信号而驱动输出信号。
另外或替代地,所述控制电路经配置以从所述第一中间信号减去所述第二中间信号。
另外或替代地,所述控制电路经配置以使所述第一中间信号与所述第二中间信号相加,其中所述第二因子是负的。
另外或替代地,所述设备进一步包括转变检测器,其经配置以确定所述输入信号是否经历所述第一逻辑值与所述第二逻辑值之间的逻辑转变,其中所述控制电路进一步耦合到所述上拉电路或所述下拉电路,所述上拉电路或所述下拉电路包含多个分支,其中所述控制电路经进一步配置以:响应于确定已发生从所述第二逻辑值到所述第一逻辑值的所述逻辑转变而启用所述多个分支的第一数目个分支,在一个位周期的第一部分之后停用已启用的所述第一数目个分支中的第二数目个分支;响应于确定已发生从所述第一逻辑值到所述第二逻辑值的所述逻辑转变而停用所述多个分支的所述第一数目个分支,在一个位周期的所述第一部分之后启用已停用的所述第一数目个分支中的所述第二数目个分支;响应于确定未发生逻辑转变而在所述输入信号保持为所述第一逻辑值时使所述第二数目个分支保持停用;及响应于确定未发生逻辑转变而在所述输入信号保持为所述第二逻辑值时使所述第二数目个分支保持启用。
另外或替代地,所述控制电路至少部分基于所述可调延迟间隔来确定第一部分。
另外或替代地,所述设备进一步包含转变检测器,其经配置以确定所述输入信号是否经历所述第一逻辑值与所述第二逻辑值之间的逻辑转变,其中所述控制电路进一步耦合到所述输出驱动器,其中所述控制电路经进一步配置以:经由所述输出驱动器且响应于确定已发生从所述第二逻辑值到所述第一逻辑值的所述逻辑转变而在位周期的第一部分的所述持续时间内将所述输出信号驱动到第一振幅且在接续于所述第一部分的所述位周期的第二部分内将所述输出信号驱动到小于所述第一振幅的第二振幅;经由所述输出驱动器且响应于确定已发生从所述第一逻辑值到所述第二逻辑值的所述逻辑转变而在所述位周期的所述第一部分的所述持续时间内将所述输出信号驱动到第三振幅且在所述位周期的所述第二部分内将所述输出信号驱动到小于所述第三振幅的第四振幅;经由所述输出驱动器且响应于确定未发生逻辑转变而在所述输入信号保持为所述第一逻辑值时使所述输出信号维持为所述第二振幅及在所述输入信号保持为所述第二逻辑值时使所述输出信号维持为所述第四振幅。
另外或替代地,所述控制电路至少部分基于所述输出驱动器在所述位周期的所述第一部分的所述持续时间内被驱动到所述第一振幅时的转换速率来确定所述第二振幅;且所述控制电路至少部分基于所述输出驱动器在所述位周期的所述第一部分的所述持续时间内被驱动到所述第三振幅时的所述转换速率来确定所述第四振幅。
在本发明的另一实施例中,一种方法包括:接收具有第一逻辑值及第二逻辑值的数字信号;响应于所述数字信号而在位周期的第一部分的持续时间内将输出信号驱动到第一振幅;及在所述位周期的所述第一部分的所述持续时间已逝去之后将所述输出信号驱动到第二振幅。
另外或替代地,所述方法进一步包含:针对所述数字信号的后续位调整所述位周期的所述第一部分。
另外或替代地,所述方法进一步包含:响应于确定已发生所述逻辑转变而启用输出驱动器的上拉电路或下拉电路中的一者中的多个分支的第一数目个分支;及在所述位周期的所述第一部分已逝去之后停用已启用的所述第一数目个分支中的第二数目个分支。
另外或替代地,所述方法进一步包含:确定所述输出信号的数据眼的至少一个特性;至少部分基于所述数据眼的所述至少一个特性来调整所述第一振幅或所述第二振幅中的至少一者;及至少部分基于所述数据眼的所述至少一个特性来调整所述第一部分。
另外或替代地,所述方法进一步包含:确定所述输入信号中是否已发生所述第一逻辑值与所述第二逻辑值之间的逻辑转变。
另外或替代地,其中将所述输出信号驱动到所述第一振幅包括:响应于所述数字信号而在位周期的第一部分的持续时间内将所述输出信号驱动到所述第一振幅。
另外或替代地,所述方法进一步包含:在所述位周期已逝去之后,当所述信号保持为所述第一逻辑值或所述第二逻辑值时,使所述输出信号维持为所述第二振幅。
另外或替代地,将所述输出信号驱动到所述第一振幅及将所述输出信号驱动到所述第二振幅两者包含:通过相同阻抗来驱动所述输出信号。
根据又一实施例,一种设备包括电路,其经配置以接收输入信号且在第一周期期间将由所述输入信号指定的第一逻辑值及第二逻辑值中的一者提供给输出端子,所述第一周期包括第一部分及接续于所述第一部分的第二部分;其中所述电路经进一步配置以:在所述第一周期的所述第一部分期间通过第一阻抗来将所述输出端子驱动到第一电压电平,所述第一电压电平指示由所述输入信号指定的所述第一逻辑值及所述第二逻辑值中的所述一者;及在所述第一周期的所述第二部分期间通过第二阻抗来将所述输出端子驱动到第二电压电平,所述第二电压电平指示由所述输入信号指定的第一逻辑值及第二逻辑值中的所述一者且不同于所述第一电压电平;且其中所述第一阻抗大体上等于所述第二阻抗。
另外或替代地,所述第一电压电平小于所述第二电压电平。
另外或替代地,所述第一电压电平大于所述第二电压电平。
另外或替代地,所述电路包括:上拉电路,其包含多个上拉分支;下拉电路,其包含多个下拉分支;及控制电路,其经配置以使在所述第一周期的所述第一部分期间表现为导电的所述上拉分支及所述下拉分支的总数目等于在所述第一周期的所述第二部分期间表现为导电的所述上拉分支及所述下拉分支的总数目。
另外或替代地,所述控制电路经配置以在所述第一周期的所述第一部分期间使第一数目个下拉分支导电,其中所述控制电路经配置以在所述第一周期的所述第二部分期间使第二数目个下拉分支导电且同时使第三数目个上拉分支导电,且其中所述第三数目等于所述第一数目减去所述第二数目。
另外或替代地,所述控制电路经配置以在所述第一周期的所述第一部分期间使第一数目个上拉分支导电,其中所述控制电路经配置以在所述第一周期的所述第二部分期间使第二数目个上拉分支导电且同时使第三数目个下拉分支导电,且其中所述第三数目等于所述第一数目减去所述第二数目。

Claims (30)

1.一种用于部分位去加重的设备,其包括:
输出驱动器,其包括具有一或多个上拉分支的上拉电路及具有一或多个下拉分支的下拉电路;
控制电路,其耦合到所述输出驱动器,所述控制电路至少包括耦合到所述上拉电路的第一分支控制电路及耦合到所述下拉电路的第二分支控制电路,其中所述控制电路经配置以:
接收具有第一逻辑值及第二逻辑值的输入信号;
确定所述输入信号中是否已发生所述第一逻辑值与所述第二逻辑值之间的逻辑转变;
响应于确定已发生从所述第二逻辑值到所述第一逻辑值的所述逻辑转变而经由所述第一分支控制电路及所述第二分支控制电路来引起所述上拉电路及下拉电路分别在位周期的第一部分的持续时间内进入第一状态及在所述位周期的接续于所述第一部分的第二部分的持续时间内进入第二状态;
其中当所述上拉电路及所述下拉电路处于所述第一状态中时,所述输出驱动器将输出信号驱动到对应于所述第一逻辑值的第一振幅;及
其中当所述上拉电路及所述下拉电路处于所述第二状态中时,所述输出驱动器将所述输出信号驱动到小于所述第一振幅的第二振幅。
2.根据权利要求1所述的设备,其中所述控制电路经进一步配置以:
响应于确定已发生从所述第一逻辑值到所述第二逻辑值的所述逻辑转变而经由所述第一分支控制电路及所述第二分支控制电路来引起所述上拉电路及所述下拉电路分别在位周期的第一部分的持续时间内进入第三状态及在所述位周期的接续于所述第一部分的第二部分的持续时间内进入第四状态;
其中当所述上拉电路及所述下拉电路处于所述第三状态中时,所述输出驱动器将输出信号驱动到对应于所述第二逻辑值的第三振幅;且
其中当所述上拉电路及所述下拉电路处于所述第四状态中时,所述输出驱动器将所述输出信号驱动到小于所述第三振幅的第四振幅。
3.根据权利要求2所述的设备,其中所述控制电路经进一步配置以:
响应于确定未发生逻辑转变而经由所述第一分支控制电路及所述第二分支控制电路来在所述输入信号保持为所述第一逻辑值时使所述上拉电路及所述下拉电路维持于所述第二状态中及在所述输入信号保持为所述第二逻辑值时使所述上拉电路及所述下拉电路维持于所述第四状态中。
4.根据权利要求1所述的设备,其中所述控制电路进一步包含:
可变延迟电路,其经配置以接收所述输入信号且产生相对于所述输入信号延迟小于一个位周期的可调延迟间隔的延迟信号,
其中所述位周期的所述第一部分及所述第二部分至少部分基于所述可调延迟间隔。
5.根据权利要求2所述的设备,其中:
当所述上拉电路及所述下拉电路处于所述第二状态中时,所述输出驱动器至少部分基于所述输出驱动器在所述第一状态中的转换速率来将所述输出信号驱动到所述第二振幅;及
当所述上拉电路及所述下拉电路处于所述第四状态中时,所述输出驱动器至少部分基于所述输出驱动器在所述第三状态中的所述转换速率来将所述输出信号驱动到所述第四振幅。
6.根据权利要求2所述的设备,其中所述控制电路进一步耦合到存储器控制器,其中所述控制电路经配置以基于来自所述存储器控制器的控制信号来调整所述第二振幅及所述第四振幅。
7.根据权利要求2所述的设备,其中为引起所述输出驱动器将所述输出信号驱动到对应于所述第一逻辑值的所述第二振幅:
激活所述上拉电路中的第一数目个上拉分支且取消激活所述上拉电路中的小于所述第一数目的第二数目个上拉分支;及
取消激活所述下拉电路中的所述第一数目个下拉分支且激活所述下拉电路中的所述第二数目个下拉分支。
8.根据权利要求7所述的设备,其中为引起所述输出驱动器将所述输出信号驱动到对应于所述第二逻辑值的所述第四振幅:
激活所述下拉电路中的所述第一数目个下拉分支且取消激活所述下拉电路中的小于所述第一数目的所述第二数目个下拉分支;及
取消激活所述上拉电路中的所述第一数目个上拉分支且激活所述上拉电路中的所述第二数目个上拉分支。
9.根据权利要求1所述的设备,其中所述控制电路经配置以至少部分基于来自存储器控制器的延迟控制信号来调整所述位周期的所述第一部分及所述第二部分的相应持续时间。
10.一种用于部分位去加重的设备,其包括:
可变延迟电路,其经配置以接收具有第一逻辑值及第二逻辑值的输入信号且产生相对于所述输入信号延迟小于一个位周期的可调延迟间隔的延迟信号;
控制电路,其耦合到所述可变延迟电路且经配置以:
接收所述输入信号及所述延迟信号;
通过使所述输入信号的幅度乘以第一因子来产生第一中间信号;及
通过使所述延迟信号的幅度乘以第二因子来产生第二中间信号;
输出电路,其耦合到所述控制电路且包括上拉电路及下拉电路,其中所述输出电路经配置以响应于所述第一中间信号及所述第二中间信号而驱动输出信号。
11.根据权利要求10所述的设备,其中所述控制电路经配置以从所述第一中间信号减去所述第二中间信号。
12.根据权利要求10所述的设备,其中所述控制电路经配置以使所述第一中间信号与所述第二中间信号相加,其中所述第二因子是负的。
13.根据权利要求10所述的设备,其进一步包括转变检测器,所述转变检测器经配置以确定所述输入信号是否经历所述第一逻辑值与所述第二逻辑值之间的逻辑转变,其中所述控制电路进一步耦合到所述上拉电路或所述下拉电路,所述上拉电路或所述下拉电路包含多个分支,其中所述控制电路经进一步配置以:
响应于确定已发生从所述第二逻辑值到所述第一逻辑值的所述逻辑转变:
启用所述多个分支的第一数目个分支;
在一个位周期的第一部分之后停用已启用的所述第一数目个分支中的第二数目个分支;
响应于确定已发生从所述第一逻辑值到所述第二逻辑值的所述逻辑转变:
停用所述多个分支的所述第一数目个分支;
在一个位周期的所述第一部分之后启用已停用的所述第一数目个分支中的所述第二数目个分支;
响应于确定未发生逻辑转变而在所述输入信号保持为所述第一逻辑值时使所述第二数目个分支保持停用;及
响应于确定未发生逻辑转变而在所述输入信号保持为所述第二逻辑值时使所述第二数目个分支保持启用。
14.根据权利要求13所述的设备,其中所述控制电路至少部分基于所述可调延迟间隔来确定第一部分。
15.根据权利要求10所述的设备,其进一步包括转变检测器,所述转变检测器经配置以确定所述输入信号是否经历所述第一逻辑值与所述第二逻辑值之间的逻辑转变,其中所述控制电路进一步耦合到输出驱动器,其中所述控制电路经进一步配置以:经由所述输出驱动器且响应于确定已发生从所述第二逻辑值到所述第一逻辑值的所述逻辑转变而在位周期的第一部分的持续时间内将所述输出信号驱动到第一振幅且在所述位周期的接续于所述第一部分的第二部分内将所述输出信号驱动到小于所述第一振幅的第二振幅;
经由所述输出驱动器且响应于确定已发生从所述第一逻辑值到所述第二逻辑值的所述逻辑转变而在所述位周期的所述第一部分的所述持续时间内将所述输出信号驱动到第三振幅且在所述位周期的所述第二部分内将所述输出信号驱动到小于所述第三振幅的第四振幅;
经由所述输出驱动器且响应于确定未发生逻辑转变而在所述输入信号保持为所述第一逻辑值时使所述输出信号维持为所述第二振幅及在所述输入信号保持为所述第二逻辑值时使所述输出信号维持为所述第四振幅。
16.根据权利要求15所述的设备,其中:
所述控制电路至少部分基于所述输出驱动器在所述位周期的所述第一部分的所述持续时间内被驱动到所述第一振幅时的转换速率来确定所述第二振幅;及
所述控制电路至少部分基于所述输出驱动器在所述位周期的所述第一部分的所述持续时间内被驱动到所述第三振幅时的所述转换速率来确定所述第四振幅。
17.一种用于部分位去加重的方法,其包括:
通过控制电路接收具有第一逻辑值及第二逻辑值的数字信号;
响应于所述数字信号而通过耦合到所述控制电路的输出驱动器在位周期的第一部分的持续时间内将输出信号驱动到第一振幅;及
在所述位周期的所述第一部分的所述持续时间已逝去之后,通过所述输出驱动器将所述输出信号驱动到第二振幅。
18.根据权利要求17所述的方法,其进一步包括:
针对所述数字信号的后续位调整所述位周期的所述第一部分。
19.根据权利要求17所述的方法,其进一步包括:
响应于确定已发生所述逻辑转变而启用所述输出驱动器的上拉电路或下拉电路中的一者中的多个分支的第一数目个分支;及
在所述位周期的所述第一部分已逝去之后停用已启用的所述第一数目个分支中的第二数目个分支。
20.根据权利要求17所述的方法,其进一步包括:
确定所述输出信号的数据眼的至少一个特性;
至少部分基于所述数据眼的所述至少一个特性来调整所述第一振幅或所述第二振幅中的至少一者;及
至少部分基于所述数据眼的所述至少一个特性来调整所述第一部分。
21.根据权利要求17所述的方法,其进一步包括:
确定所述数字信号中是否已发生所述第一逻辑值与所述第二逻辑值之间的逻辑转变。
22.根据权利要求17所述的方法,其中将所述输出信号驱动到所述第一振幅包括:响应于所述数字信号而在位周期的第一部分的持续时间内将所述输出信号驱动到所述第一振幅。
23.根据权利要求17所述的方法,其进一步包括:
在所述位周期已逝去之后,当所述信号保持为所述第一逻辑值或所述第二逻辑值时,使所述输出信号维持为所述第二振幅。
24.根据权利要求17所述的方法,其中将所述输出信号驱动到所述第一振幅及将所述输出信号驱动到所述第二振幅两者包含:通过相同阻抗来驱动所述输出信号。
25.一种用于部分位去加重的设备,其包括:
电路,其经配置以接收输入信号且在第一周期期间将由所述输入信号指定的第一逻辑值及第二逻辑值中的一者提供给输出端子,所述第一周期包括第一部分及接续于所述第一部分的第二部分;
其中所述电路经进一步配置以:
在所述第一周期的所述第一部分期间通过第一阻抗来将所述输出端子驱动到第一电压电平,所述第一电压电平指示由所述输入信号指定的所述第一逻辑值及所述第二逻辑值中的所述一者,及
在所述第一周期的所述第二部分期间通过第二阻抗来将所述输出端子驱动到第二电压电平,所述第二电压电平指示由所述输入信号指定的所述第一逻辑值及所述第二逻辑值中的所述一者且不同于所述第一电压电平;及
其中所述第一阻抗大体上等于所述第二阻抗。
26.根据权利要求25所述的设备,其中所述第一电压电平小于所述第二电压电平。
27.根据权利要求25所述的设备,其中所述第一电压电平大于所述第二电压电平。
28.根据权利要求25所述的设备,其中所述电路包括:
上拉电路,其包含多个上拉分支;
下拉电路,其包含多个下拉分支;及
控制电路,其经配置以使在所述第一周期的所述第一部分期间表现为导电的所述上拉分支及所述下拉分支的总数目等于在所述第一周期的所述第二部分期间表现为导电的所述上拉分支及所述下拉分支的总数目。
29.根据权利要求28所述的设备,
其中所述控制电路经配置以在所述第一周期的所述第一部分期间使第一数目个所述下拉分支导电,
其中所述控制电路经配置以在所述第一周期的所述第二部分期间使第二数目个所述下拉分支导电且同时使第三数目个所述上拉分支导电,及
其中所述第三数目等于所述第一数目减去所述第二数目。
30.根据权利要求28所述的设备,
其中所述控制电路经配置以在所述第一周期的所述第一部分期间使第一数目个所述上拉分支导电,
其中所述控制电路经配置以在所述第一周期的所述第二部分期间使第二数目个所述上拉分支导电且同时使第三数目个所述下拉分支导电,及
其中所述第三数目等于所述第一数目减去所述第二数目。
CN201880019198.4A 2017-03-20 2018-03-16 用于部分位去加重的设备及方法 Active CN110431630B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US15/464,012 2017-03-20
US15/464,012 US9948300B1 (en) 2017-03-20 2017-03-20 Apparatuses and methods for partial bit de-emphasis
PCT/US2018/022852 WO2018175232A1 (en) 2017-03-20 2018-03-16 Apparatuses and methods for partial bit de-emphasis

Publications (2)

Publication Number Publication Date
CN110431630A CN110431630A (zh) 2019-11-08
CN110431630B true CN110431630B (zh) 2023-04-11

Family

ID=61873182

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201880019198.4A Active CN110431630B (zh) 2017-03-20 2018-03-16 用于部分位去加重的设备及方法

Country Status (6)

Country Link
US (3) US9948300B1 (zh)
EP (1) EP3602557B1 (zh)
KR (1) KR102354924B1 (zh)
CN (1) CN110431630B (zh)
TW (1) TWI671754B (zh)
WO (1) WO2018175232A1 (zh)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9948300B1 (en) * 2017-03-20 2018-04-17 Micron Technology, Inc. Apparatuses and methods for partial bit de-emphasis
US10530617B2 (en) 2017-08-07 2020-01-07 Micron Technology, Inc. Programmable channel equalization for multi-level signaling
US10425260B2 (en) 2017-08-07 2019-09-24 Micron Technology, Inc. Multi-level signaling in memory with wide system interface
US10277435B2 (en) 2017-08-07 2019-04-30 Micron Technology, Inc. Method to vertically align multi-level cells
US10447512B2 (en) 2017-08-07 2019-10-15 Micron Technology, Inc. Channel equalization for multi-level signaling
US10277441B2 (en) * 2017-08-07 2019-04-30 Micron Technology, Inc. Uniformity between levels of a multi-level signal
KR102598741B1 (ko) * 2018-07-17 2023-11-07 에스케이하이닉스 주식회사 데이터 출력 버퍼
CN110928824B (zh) * 2019-11-27 2021-06-15 西安紫光国芯半导体有限公司 高频离线驱动器
CN110990305B (zh) * 2019-11-27 2024-01-30 西安紫光国芯半导体有限公司 存储控制物理接口、数据传输装置及数据传输***
JP7449785B2 (ja) * 2020-06-17 2024-03-14 日立Astemo株式会社 電子制御装置、判定方法
JP7383831B2 (ja) * 2020-09-23 2023-11-20 キオクシア株式会社 半導体記憶装置及びメモリシステム
US11388032B1 (en) * 2021-01-19 2022-07-12 Micron Technology, Inc. Apparatuses and methods for pre-emphasis control
IT202100003542A1 (it) * 2021-02-16 2022-08-16 St Microelectronics Srl Sistema e metodo per selezionare una modalita' operativa, quale una modalita' di avvio, di una unita' a micro-controllore

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7227382B1 (en) * 2005-02-01 2007-06-05 Advanced Micro Devices, Inc. Transmit based equalization using a voltage mode driver
CN1997978A (zh) * 2004-06-30 2007-07-11 英特尔公司 存储器总线的信号驱动去加重
US7391251B1 (en) * 2005-11-07 2008-06-24 Pericom Semiconductor Corp. Pre-emphasis and de-emphasis emulation and wave shaping using a programmable delay without using a clock
TW201506925A (zh) * 2013-03-21 2015-02-16 Ps4 Luxco Sarl 半導體裝置

Family Cites Families (31)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6452428B1 (en) * 1999-11-23 2002-09-17 Intel Corporation Slew rate control circuit
US6704818B1 (en) * 2000-12-29 2004-03-09 Intel Corporation Voltage-mode driver with pre-emphasis, slew-rate control and source termination
US7180333B2 (en) * 2003-05-20 2007-02-20 Avago Technologies General Ip (Singapore) Pte. Ltd. Current mode logic driver that employs a level shifting mechanism
CN101233732A (zh) * 2005-07-26 2008-07-30 Nxp股份有限公司 高速驱动器均衡
US20110106614A1 (en) * 2005-11-01 2011-05-05 Jumptap, Inc. Mobile User Characteristics Influenced Search Results
KR100783691B1 (ko) * 2006-05-11 2007-12-07 한국과학기술원 프리엠퍼시스를 가지는 직렬 전송 장치
US7692447B2 (en) * 2007-05-18 2010-04-06 International Business Machines Corporation Driver circuit
US20090001529A1 (en) * 2007-06-27 2009-01-01 Ming Hsun Lee Package stacking using unbalanced molded tsop
JP2009021651A (ja) * 2007-07-10 2009-01-29 Nec Electronics Corp 出力バッファ回路
US7956645B2 (en) * 2008-03-17 2011-06-07 Broadcom Corporation Low power high-speed output driver
KR20090114630A (ko) * 2008-04-30 2009-11-04 주식회사 하이닉스반도체 출력드라이버, 이를 포함하는 반도체 메모리장치 및 이의동작방법
JP5313771B2 (ja) * 2009-06-02 2013-10-09 ルネサスエレクトロニクス株式会社 プリエンファシス機能を含む出力回路
JP2011101266A (ja) * 2009-11-06 2011-05-19 Elpida Memory Inc 半導体装置及び情報処理システム
JP2011142382A (ja) * 2010-01-05 2011-07-21 Renesas Electronics Corp プリエンファシス機能を含む出力回路と半導体装置
JP2012049784A (ja) * 2010-08-26 2012-03-08 Renesas Electronics Corp 出力バッファ回路及び半導体装置
KR101806817B1 (ko) * 2010-10-20 2017-12-11 삼성전자주식회사 데이터 출력 버퍼 및 이를 포함하는 반도체 메모리 장치
KR101854232B1 (ko) * 2010-11-09 2018-05-04 삼성전자주식회사 디-엠퍼시스 기능을 갖는 의사 오픈 드레인 방식의 출력 드라이버, 반도체 메모리 장치 및 그것의 제어 방법
US8497706B2 (en) * 2011-08-15 2013-07-30 Micron Technology, Inc. Adjustable data drivers and methods for driving data signals
US8669792B2 (en) * 2011-09-02 2014-03-11 Kool Chip, Inc. Voltage mode driver using pre-emphasis and de-emphasis signals
US8917131B2 (en) * 2011-12-09 2014-12-23 Micron Technology, Inc. Slew rate modulation
US9048824B2 (en) * 2012-12-12 2015-06-02 Intel Corporation Programmable equalization with compensated impedance
JP6007843B2 (ja) * 2013-03-26 2016-10-12 富士通株式会社 信号伝送回路、半導体集積回路、及び信号伝送回路の調整方法
KR20140120101A (ko) * 2013-04-02 2014-10-13 에스케이하이닉스 주식회사 데이터송신회로
JP6133709B2 (ja) * 2013-06-25 2017-05-24 ローム株式会社 差動レシーバ、それを用いた電子機器、産業機器ならびに差動信号の受信方法
CN104835442B (zh) * 2015-05-28 2017-09-26 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路和显示装置
KR102328130B1 (ko) * 2015-06-04 2021-11-18 에스케이하이닉스 주식회사 반도체 장치 및 그의 구동 방법
KR20160148345A (ko) * 2015-06-16 2016-12-26 에스케이하이닉스 주식회사 데이터 출력 장치
KR20170068720A (ko) * 2015-12-09 2017-06-20 에스케이하이닉스 주식회사 인버터회로
US9793888B2 (en) * 2016-03-14 2017-10-17 Altera Corporation Techniques for enabling and disabling transistor legs in an output driver circuit
KR101725865B1 (ko) * 2016-08-09 2017-04-12 실리콘 디스플레이 (주) 레벨 시프터 및 어레이 장치
US9948300B1 (en) * 2017-03-20 2018-04-17 Micron Technology, Inc. Apparatuses and methods for partial bit de-emphasis

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1997978A (zh) * 2004-06-30 2007-07-11 英特尔公司 存储器总线的信号驱动去加重
US7227382B1 (en) * 2005-02-01 2007-06-05 Advanced Micro Devices, Inc. Transmit based equalization using a voltage mode driver
US7391251B1 (en) * 2005-11-07 2008-06-24 Pericom Semiconductor Corp. Pre-emphasis and de-emphasis emulation and wave shaping using a programmable delay without using a clock
TW201506925A (zh) * 2013-03-21 2015-02-16 Ps4 Luxco Sarl 半導體裝置

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
A 2.4 Gbps transmitter with programmable de-emphasis scheme for DDR3 memory interface;Z. Z. Lim;《 2012 4th International Conference on Intelligent and Advanced Systems (ICIAS2012)》;20120920;全文 *
一款阻抗自校正5Gbit/s大摆幅电压模发送器;陈玉虎;《半导体技术》;20150503;全文 *

Also Published As

Publication number Publication date
WO2018175232A1 (en) 2018-09-27
TW201901669A (zh) 2019-01-01
KR102354924B1 (ko) 2022-01-25
CN110431630A (zh) 2019-11-08
EP3602557A4 (en) 2021-01-06
TWI671754B (zh) 2019-09-11
US20190013809A1 (en) 2019-01-10
US9948300B1 (en) 2018-04-17
EP3602557B1 (en) 2022-12-14
KR20190120438A (ko) 2019-10-23
US20180269875A1 (en) 2018-09-20
US10128843B2 (en) 2018-11-13
US10340913B2 (en) 2019-07-02
EP3602557A1 (en) 2020-02-05

Similar Documents

Publication Publication Date Title
CN110431630B (zh) 用于部分位去加重的设备及方法
US11153132B2 (en) Decision feedback equalizer
US9998305B2 (en) Multi-PAM output driver with distortion compensation
US10785067B2 (en) Analog multiplexing scheme for decision feedback equalizers
US7126408B2 (en) Method and apparatus for receiving high-speed signals with low latency
EP3685379B1 (en) Multi-bias level generation and interpolation
US10491430B2 (en) Memory decision feedback equalizer testing
US20190280907A1 (en) Memory decision feedback equalizer bias level generation
US20190362773A1 (en) Apparatuses and methods for data transmission offset values in burst transmissions
US10419250B1 (en) Systems and methods for improved continuous time linear equalization (CTLE)
US20230362040A1 (en) Hybrid loop unrolled decision feedback equalizer architecture
US9299401B2 (en) Driver for DDR2/3 memory interfaces
KR20220011226A (ko) 메모리 판정 피드백 등화기

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant