CN109801596A - 一种像素电路、显示面板及其驱动方法 - Google Patents
一种像素电路、显示面板及其驱动方法 Download PDFInfo
- Publication number
- CN109801596A CN109801596A CN201910101494.5A CN201910101494A CN109801596A CN 109801596 A CN109801596 A CN 109801596A CN 201910101494 A CN201910101494 A CN 201910101494A CN 109801596 A CN109801596 A CN 109801596A
- Authority
- CN
- China
- Prior art keywords
- circuit
- light
- emitting component
- voltage
- transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
本发明的实施例提供一种像素电路、显示面板及其驱动方法,涉及显示技术领域,可以提高显示面板亮度的均匀性。一种像素电路,初始化与发光控制电路配置为在使能信号端的信号的控制下,将初始电压端的电压写入到发光元件的阳极,使发光元件处于反向偏压;补偿电路配置为在第一扫描信号端的信号的控制下,在补偿阶段将第一电压端的电压写入到第一节点,且使驱动晶体管的栅极与第二极相连,对驱动晶体管进行阈值电压补偿;写入电路配置为在第二扫描信号端的信号的控制下,在数据写入阶段将数据端的电压写入到第一节点;驱动电路配置为在数据写入阶段将第一节点由补偿阶段到数据写入阶段的变化耦合至驱动晶体管的栅极;并在发光阶段驱动发光元件发光。
Description
技术领域
本发明涉及显示技术领域,尤其涉及一种像素电路、显示面板及其驱动方法。
背景技术
有机电致发光二极管(Organic Light Emitting Diode,OLED)显示器是目前研究领域的热点之一,与液晶显示器(Liquid Crystal Display,LCD)相比,OLED具有低能耗、生产成本低、自发光、宽视角及相应速度快等优点。其中,像素电路设计是OLED显示器核心技术内容,具有重要的研究意义。
与LCD利用稳定的电压控制亮度不同,OLED属于电流驱动,需要稳定的电流来控制发光。由于工艺制程和器件老化等原因,会使像素电路的驱动晶体管的阈值电压Vth存在不均匀性,这样就导致了流过每个像素点OLED的电流发光变化,使得显示亮度不均,从而影响整个图像的显示效果。
发明内容
本发明的实施例提供一种像素电路、显示面板及其驱动方法,可以提高显示面板亮度的均匀性。
为达到上述目的,本发明的实施例采用如下技术方案:
一方面,提供一种像素电路,包括:初始化与发光控制电路、补偿电路、驱动电路、写入电路和发光元件;初始化与发光控制电路与使能信号端、初始电压端、所述发光元件和所述驱动电路相连接;所述初始化与发光控制电路配置为在所述使能信号端的信号的控制下,将所述初始电压端的电压写入到所述发光元件的阳极,使所述发光元件处于反向偏压状态;在发光阶段使所述驱动电路和所述发光元件连接,并使所述初始电压端与所述发光元件阳极的连接断开;所述补偿电路与第一扫描信号端、第一电压端、第一节点以及所述驱动电路的驱动晶体管相连接;所述补偿电路配置为在所述第一扫描信号端的信号的控制下,在补偿阶段将所述第一电压端的电压写入到第一节点,且使所述驱动晶体管的栅极与第二极相连,以对所述驱动晶体管进行阈值电压补偿;所述驱动晶体管的第一极与第二电压端电连接;所述写入电路与第二扫描信号端、数据端以及所述第一节点相连接;所述写入电路配置为在所述第二扫描信号端的信号的控制下,在数据写入阶段将数据端的电压写入到所述第一节点;所述驱动电路,还与所述第一节点相连接;所述驱动电路配置为在数据写入阶段将所述第一节点由补偿阶段到数据写入阶段的变化耦合至所述驱动晶体管的栅极;并在发光阶段驱动所述发光元件发光;所述发光元件的阴极与第三电压端相连接。
可选的,所述初始化与发光控制电路包括初始化子电路和发光控制子电路;所述初始化子电路与使能信号端、所述初始电压端和所述发光元件相连接;所述初始化子电路配置为在所述使能信号端的信号的控制下,将所述初始电压端的电压写入所述发光元件的阳极,使所述发光元件处于反向偏压状态;并在发光阶段使所述初始电压端与所述发光元件阳极的连接断开。所述发光控制子电路与使能信号端、所述驱动电路和所述发光元件相连接;所述发光控制子电路配置为在所述使能信号端的信号的控制下,在发光阶段使所述驱动电路和所述发光元件连接。
可选的,所述驱动电路除包括所述驱动晶体管外,还包括第一电容;所述驱动晶体管的栅极与所述补偿电路相连接,第一极与所述第二电压端相连接,第二极与所述补偿电路和所述发光控制子电路相连接;所述第一电容的第一端与所述第一节点相连接,第二端与所述驱动晶体管的栅极相连接。
进一步可选的,所述驱动电路还包括第二电容;所述第二电容的第一端连接所述第二电压端,第二端连接所述第一节点。
可选的,所述初始化子电路包括第一晶体管;所述第一晶体管的栅极连接所述使能信号端,第一极连接所述初始电压端,第二极连接所述发光元件的阳极。
可选的,所述发光控制子电路包括第二晶体管;所述第二晶体管的栅极连接所述使能信号端,第一极连接所述驱动电路,第二极连接所述发光元件的阳极。
可选的,所述补偿电路包括第三晶体管和第四晶体管;所述第三晶体管的栅极连接所述第一扫描信号端,第一极连接所述第一电压端,第二极连接所述第一节点;所述第四晶体管的栅极连接所述第一扫描信号端,第一极连接所述驱动晶体管的第二极,第二极连接所述驱动晶体管的栅极。
可选的,所述写入电路包括第五晶体管;所述第五晶体管的栅极连接所述第二扫描信号端,第一极连接所述数据端,第二极连接所述第一节点。
另一方面,提供一种显示面板,包括显示区,所述显示区包括上述的像素电路。
又一方面,提供一种上述的显示面板的驱动方法,包括:在一帧的初始化阶段,初始化与发光控制电路在使能信号端的信号的控制下,将初始电压端的电压写入到发光元件的阳极,使发光元件处于反向偏压状态;在一帧的补偿阶段,补偿电路在第一扫描信号端的信号的控制下,将第一电压端的电压写入到第一节点,且使驱动晶体管的栅极与第二极相连,以对所述驱动晶体管进行阈值电压补偿;在一帧的数据写入阶段,写入电路在第二扫描信号端的信号的控制下,将数据端的电压写入到所述第一节点;驱动电路将第一节点由补偿阶段到数据写入阶段的变化耦合至所述驱动晶体管的栅极;在一帧的发光阶段,初始化与发光控制电路在使能信号端的信号的控制下,使驱动电路和所述发光元件连接,由驱动电路驱动所述发光元件发光,并使所述初始电压端与所述发光元件阳极的连接断开。
可选的,在一帧的初始化阶段,初始化与发光控制电路在使能信号端的信号的控制下,将初始电压端的电压写入到发光元件的阳极,使发光元件处于反向偏压状态,包括:在一帧的初始化阶段,初始化子电路在使能信号端的信号的控制下,将初始电压端的电压写入到发光元件的阳极,使发光元件处于反向偏压状态。在一帧的发光阶段,初始化与发光控制电路在使能信号端的信号的控制下,使驱动电路和所述发光元件连接,由驱动电路驱动所述发光元件发光,并使所述初始电压端与所述发光元件阳极的连接断开,包括:在一帧的发光阶段,发光控制子电路在使能信号端的信号的控制下,使驱动电路和所述发光元件连接,由驱动电路驱动所述发光元件发光;并且初始化子电路使所述初始电压端与所述发光元件阳极的连接断开。
本发明实施例提供一种像素电路、显示面板及其驱动方法,初始化与发光控制电路在一帧的除发光阶段之外的阶段通过将初始电压端输出的电压写入到发光元件的阳极,可使发光元件处于反向偏压状态,从而有效阻止发光元件中显示过程中长期正偏压导致的发光元件有机层内空间电荷积累,防止发光元件性能退化。在此基础上,补偿电路通过在补偿阶段将第一电压端的电压写入第一节点,且使驱动晶体管的栅极与第二极相连,对驱动晶体管进行阈值电压补偿,可使驱动电路在驱动发光元件进行发光时,流过发光元件的电流与驱动晶体管的阈值电压无关,从而消除了阈值电压对发光亮度的影响,提高了显示面板亮度的均匀性。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例提供的一种像素电路的结构示意图;
图2为本发明实施例提供的另一种像素电路的结构示意图;
图3a为图2所示像素电路的各个模块的一种具体结构示意图;
图3b为图2所示像素电路的各个模块的一种具体结构示意图;
图4为用于驱动图3b所示的像素电路时采用的各个信号的时序图;
图5a-图5d为图3b所示的像素电路对应不同情况时的等效电路图;
图6为本发明实施例提供的一种驱动显示面板的驱动方法流程示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明的实施例提供一种像素电路,如图1所示,包括:初始化与发光控制电路10、补偿电路20、驱动电路30、写入电路40和发光元件L。
初始化与发光控制电路10与使能信号端EM、初始电压端Vin、发光元件L和所述驱动电路30相连接;初始化与发光控制电路10配置为在使能信号端EM的信号的控制下,将初始电压端Vin的电压写入到发光元件L的阳极,使发光元件L处于反向偏压状态;在发光阶段使驱动电路30和发光元件L连接,并使初始电压端Vin与发光元件L阳极的连接断开。
补偿电路20与第一扫描信号端S1、第一电压端V1、第一节点A以及驱动电路30的驱动晶体管Td相连接;补偿电路20配置为在第一扫描信号端S1的信号的控制下,在补偿阶段将第一电压端V1的电压写入到第一节点A,且使驱动晶体管S1的栅极与第二极相连,以对驱动晶体管Td进行阈值电压补偿;其中,驱动晶体管Td的第一极与第二电压端V2电连接。
写入电路40与第二扫描信号端S2、数据端Vdata以及第一节点A相连接;写入电路40配置为在第二扫描信号端S2的信号的控制下,在数据写入阶段将数据端Vdata的电压写入到第一节点A。
驱动电路30,还与第一节点A相连接;驱动电路30配置为在数据写入阶段将第一节点A由补偿阶段到数据写入阶段的变化耦合至驱动晶体管Td的栅极;并在发光阶段驱动发光元件L发光。
发光元件L的阴极与第三电压端V3相连接。在一些实施例中,发光元件L为OLED元件。
第一电压端V1和第二电压端V2可以均为高电平,二者电压可以相等,也可不相等。第三电压端V3为低电平。此处的“高”、“低”仅表示输入的电压之间的相对大小关系。第三电压端V3也可接地。
本发明实施例提供一种像素电路,初始化与发光控制电路10在一帧的除发光阶段之外的阶段通过将初始电压端Vin输出的电压写入到发光元件L的阳极,可使发光元件L处于反向偏压状态,从而有效阻止发光元件L中显示过程中长期正偏压导致的发光元件L有机层内空间电荷积累,防止发光元件L性能退化。在此基础上,补偿电路20通过在补偿阶段将第一电压端V1的电压写入第一节点,且使驱动晶体管Td的栅极与第二极相连,对驱动晶体管Td进行阈值电压补偿,可使驱动电路30在驱动发光元件L进行发光时,流过发光元件L的电流与驱动晶体管Td的阈值电压无关,从而消除了阈值电压对发光亮度的影响,提高了显示面板亮度的均匀性。
可选的,如图2所示,初始化与发光控制电路10包括初始化子电路101和发光控制子电路102。
初始化子电路101与使能信号端EM、初始电压端Vin和发光元件L相连接;初始化子电路101配置为在使能信号端EM的信号的控制下,将初始电压端Vin的电压写入发光元件L的阳极,使发光元件L处于反向偏压状态;并在发光阶段使所述初始电压端Vin与所述发光元件L阳极的连接断开。
可以理解的是,初始化子电路101在除发光阶段的其他阶段,都将初始电压端Vin的电压写入发光元件L的阳极,使发光元件L处于反向偏压状态。
发光控制子电路102与使能信号端EM、驱动电路30和发光元件L相连接;发光控制子电路102配置为在使能信号端EM的信号的控制下,在发光阶段使驱动电路30和发光元件L连接。
可选的,如图3a所示,驱动电路30除包括驱动晶体管Td外,还包括第一电容C1。
驱动晶体管Td的栅极与补偿电路20相连接,第一极与第二电压端V2相连接,第二极与补偿电路20和发光控制子电路102相连接。
第一电容C1的第一端与第一节点A相连接,第二端与驱动晶体管Td的栅极相连接。
需要说明的是,驱动电路30还可以包括并联的多个驱动晶体管Td,和/或并联多个第一电容C1。上述仅仅是对驱动电路30的举例说明,其他与该驱动电路30功能相同的结构在此不再一一赘述,但都应当属于本发明的保护范围。
可选的,如图3b所示,驱动电路30还包括第二电容C2。
第二电容C2的第一端连接第二电压端V2,第二端连接第一节点A。
由于第二电容C2的第一端与第二电压端V2相连接,且第二电压端V2输出固定电压,因此,当第二电容C2的第二端电位,即,第一节点A的电位由补偿阶段输入的电压跳变到数据写入阶段的电压后,第二电容C2可使第一节点A稳定的维持跳变后的电压。
可以理解的是,当驱动电路30不包括第二电容C2时,可提高该像素电路所应用的显示面板的开口率。
可选的,如图3a和3b所示,初始化子电路101包括第一晶体管T1。
第一晶体管T1的栅极连接使能信号端EM,第一极连接初始电压端Vin,第二极连接发光元件L的阳极。
需要说明的是,初始化子电路101还可以包括与第一晶体管T1并联的多个开关晶体管。上述仅仅是对初始化子电路101的举例说明,其他与初始化子电路101功能相同的结构在此不再一一赘述,但都应当属于本发明的保护范围。
可选的,如图3a和3b所示,发光控制子电路102包括第二晶体管T2。
第二晶体管T2的栅极连接使能信号端EM,第一极连接驱动电路30,第二极连接发光元件L的阳极。
当驱动电路30为上述结构时,第二晶体管T2的第一极与驱动晶体管Td的第二极相连接。
如图3a和图3b所示,由于像素电路工作过程的初始化阶段和发光阶段为两个阶段,因而,在使能信号端EM输出的信号的控制下,应保证初始化子电路101在初始化阶段开启,相应的发光控制子电路102关闭,而发光控制子电路102在发光阶段开启,初始化子电路101关闭。
基于此,初始化子电路101包括的晶体管(例如上述的第一晶体管T1)与发光控制子电路102包括的晶体管(例如上述的第二晶体管T2)的类型不同。
需要说明的是,发光控制子电路102还可以包括与第二晶体管T2并联的多个开关晶体管。上述仅仅是对发光控制子电路102的举例说明,其他与发光控制子电路102功能相同的结构在此不再一一赘述,但都应当属于本发明的保护范围。
可选的,如图3a和3b所示,补偿电路20包括第三晶体管T3和第四晶体管T4。
第三晶体管T3的栅极连接第一扫描信号端S1,第一极连接第一电压端V1,第二极连接第一节点A。
第四晶体管T4的栅极连接第一扫描信号端S1,第一极连接驱动晶体管Td的第二极,第二极连接驱动晶体管Td的栅极。
第一电压端V1用于对第一电容C1充电,只有动态功耗没有静态功耗,且只在第一扫描信号端S1为低电平时时,第一电压端V1才对第一电容C1充电,而第二电压端V2需要维持OLED点亮发光,因而,第一电压端V1相比第二电压端V2功耗较低,电阻压降(IR drop)效应也极小。
需要说明的是,补偿电路20还可以包括与第三晶体管T3并联的多个开关晶体管,和/或,与第四晶体管T4并联的多个开关晶体管。上述仅仅是对补偿电路20的举例说明,其他与补偿电路20功能相同的结构在此不再一一赘述,但都应当属于本发明的保护范围。
可选的,如图3a和3b所示,写入电路40包括第五晶体管T5。
第五晶体管T5的栅极连接第二扫描信号端S2,第一极连接数据端Vdata,第二极连接第一节点A。
需要说明的是,写入电路40还可以包括与第五晶体管T5并联的多个开关晶体管。上述仅仅是对写入电路40的举例说明,其他与写入电路40功能相同的结构在此不再一一赘述,但都应当属于本发明的保护范围。
上述第一晶体管T1到第五晶体管T5的第一极可以是漏极、第二极可以是源极,或者,第一极可以使源极、第二极可以是漏极,本发明对此不作限制。
此外,根据晶体管导电方式的不同,可以将像素电路中的上述晶体管分为增强型晶体管和耗尽型晶体管,本发明对此不作限定。
基于上述对具体电路的描述,以下结合图4和图3b对上述像素电路的具体驱动过程进行详细的说明。
第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5均为P型晶体管,第一晶体管T1为N型晶体管,驱动晶体管Td为P型晶体管。
如图4所示,该像素电路的每一帧显示过程可以分为初始化阶段P1、补偿阶段P2、数据写入阶段P3和发光阶段P4。
初始化阶段P1,使能信号端EM输入高电平信号,第一扫描信号端S1和第二扫描信号端S2都输入高电平信号。基于此,图3b所示的像素电路的等效电路图如图5a所示。第一晶体管T1导通,第二晶体管T2、第三晶体管T3、第四晶体管T4和第五晶体管T5截止。
第一晶体管T1的导通,使得初始电压端Vin的电压写入至发光元件L的阳极,由于初始电压端Vin的电压小于第三电压端V3的电压(记为Vdd3),即Vin<Vdd3,使得OLED的阴极电位比阳极电位高,OLED处于反向偏压状态,阻止OLED器件有机层的空间电荷积累,从而恢复OLED的特征。
补偿阶段P2,使能信号端EM输入高电平信号,第一扫描信号端S1输入低电平信号,第二扫描信号端S2输入高电平信号。基于此,图3b所示的像素电路的等效电路图如图5b所示。第一晶体管T1、第三晶体管T3、第四晶体管T4导通,第二晶体管T2、和第五晶体管T5截止。
第三晶体管T3的导通,将第一电压端V1的电压(记为Vdd1)写入到第一节点A,第一节点A的电压为VA=Vdd1。
第四晶体管T4的导通,使得驱动晶体管Td的第二极与栅极电连接,驱动晶体管Td的第一极与第二电压端V2电连接,从而使得第二电压端V2的电压(记为Vdd2)写入到驱动晶体管Td的第一极,导通的驱动晶体管Td对驱动晶体管Td的栅极(即,图3b中的第二节点B)进行充电。当驱动晶体管Td的栅源电压(即栅极与第一极电位差)为其阈值电压时,驱动晶体管Td不再满足打开条件,处于关闭状态,驱动晶体管Td的第二极对栅极的充电过程结束。此时,Vg-Vs=-|Vth|,Vs=Vdd2,即,驱动晶体管Td的栅极的电压Vg=Vdd2-|Vth|。也即,第一电容C1的第二端的电压为Vdd2-|Vth|。
写入阶段P3,使能信号端EM输入高电平信号,第一扫描信号端S1输入高电平信号,第二扫描信号端S2输入低电平信号。基于此,图3b所示的像素电路的等效电路图如图5c所示。第一晶体管T1、第五晶体管T5导通,第二晶体管T2、第三晶体管T3、和第四晶体管T4截止。
第五晶体管T5的导通,将数据端Vdata的数据电压写入到第一节点A,第一节点A的电压由上一阶段的Vdd1跳变为Vdata,变化量为Vdata-Vdd1,而第二节点B处于浮接状态,根据电容两端的电压差不变的特性,可知,在第一电容C1的第一端电压变化量为Vdata-Vdd1的情况下,第二端也相应的会发生变化,第二节点B的电压被耦合为Vdd2-|Vth|+Vdata-Vdd1。
此外,在初始化阶段P1、补偿阶段P2和写入阶段P3,由于第二晶体管T2处于截止状态,因此,发光元件L保持关闭。
发光阶段P4,使能信号端EM输入低电平信号,第一扫描信号端S1和第二扫描信号端S2输入高电平信号。基于此,图3b所示的像素电路的等效电路图如图5d所示。第二晶体管T2导通,第一晶体管T1、第三晶体管T3、第四晶体管T4和第五晶体管T5截止。
由于第一电容C1的作用,第二节点B的电压保持上一阶段的Vdd2-|Vth|+Vdata-Vdd1,而驱动晶体管Td的第一极电位为Vdd2,因此驱动晶体管Td的栅源电压为Vgs=Vdd2-|Vth|+Vdata-Vdd1-Vdd2=-|Vth|+Vdata-Vdd1。由于Vdata的电压低于Vdd1,有Vgs=-|Vth|+Vdata-Vdd1<-|Vth|,因此驱动晶体管Td打开,处于饱和开启状态。此时流过驱动晶体管Td的电流Is为:
Is=1/2×K×[Vgs-(-︱Vth︱)]2
=1/2×K×[Vdata-︱Vth︱-Vdd1-(-︱Vth︱)]2
=1/2×K×(Vdata–Vdd1)2
其中,K=W/L×C×u,W/L为驱动晶体管Td的宽长比,C为驱动晶体管Td单位面积的沟道电容,u为驱动晶体管Td沟道的载流子迁移率。
由此可知,流过驱动晶体管Td的电流只与数据电压端Vdata提供的用于实现显示的数据电压和第一电压端V1的电压Vdd1有关,流过驱动晶体管Td的电流与驱动晶体管Td的阈值电压以及第二电压端V2的电压无关。从而,一方面,消除了驱动晶体管Td的阈值电压Vth对发光元件L发光亮度的影响,提高了发光元件L亮度的均一性,另一方面,第一电压端V1相比第二电压端V2的功耗较低,电阻压降效应也极小,更好的维持了OLED电流的稳定。
本发明实施例还提供一种显示面板,包括若干子像素,每个子像素均包括上述任意一种像素电路。
本发明实施例提供的显示面板,具有与本发明前述实施例提供的像素电路相同的有益效果,此处不再赘述。
本发明实施例还提供一种显示面板的驱动方法,用于驱动上述的显示面板,如图6所示,该驱动方法包括:
S10、在一帧的初始化阶段,初始化与发光控制电路10在使能信号端EM的信号的控制下,将初始电压端Vin的电压写入到发光元件L的阳极,使发光元件L处于反向偏压状态。
S20、在一帧的补偿阶段,补偿电路20在第一扫描信号端S1的信号的控制下,将第一电压端Vin的电压写入到第一节点A,且使驱动晶体管Td的栅极与第二极相连,以对驱动晶体管Td进行阈值电压补偿。
S30、在一帧的数据写入阶段,写入电路40在第二扫描信号端S2的信号的控制下,将数据端Vdata的电压写入到所述第一节点A;驱动电路30将第一节点A由补偿阶段到数据写入阶段的变化耦合至所述驱动晶体管Td的栅极。
S40、在一帧的发光阶段,初始化与发光控制电路10在使能信号端EM的信号的控制下,使驱动电路30和所述发光元件L连接,由驱动电路30驱动所述发光元件L发光,并使初始电压端Vin与发光元件L阳极的连接断开。
本发明实施例提供一种显示面板的驱动方法,初始化与发光控制电路10在一帧的除发光阶段之外的阶段通过将初始电压端Vin输出的电压写入到发光元件L的阳极,可使发光元件L处于反向偏压状态,从而有效阻止发光元件L中显示过程中长期正偏压导致的发光元件L有机层内空间电荷积累,防止发光元件L性能退化。在此基础上,补偿电路20通过在补偿阶段将第一电压端V1的电压写入第一节点A,且使驱动晶体管Td的栅极与第二极相连,对驱动晶体管Td进行阈值电压补偿,可使驱动电路30在驱动发光元件L进行发光时,流过发光元件L的电流与驱动晶体管Td的阈值电压无关,从而消除了阈值电压对发光亮度的影响,提高了显示面板亮度的均匀性。
可选的,在上述初始化与发光控制电路10包括初始化子电路101和发光控制子电路102的情况下,上述驱动方法中的S10,包括:
在一帧的初始化阶段P1,初始化子电路101在使能信号端EM的信号的控制下,将初始电压端Vin的电压写入到发光元件L的阳极,使发光元件L处于反向偏压状态。
上述驱动方法中的S40,包括:
在一帧的发光阶段P4,发光控制子电路102在使能信号端EM的信号的控制下,使驱动电路30和发光元件L连接,由驱动电路30驱动发光元件L发光;并且初始化子电路101使所述初始电压端Vin与所述发光元件L阳极的连接断开。
在驱动电路30包括驱动晶体管Td、第一电容C1,或者驱动电路30包括驱动晶体管Td、第一电容C1和第二电容C2,初始化子电路101包括第一晶体管T1,补偿电路20包括第三晶体管T3和第四晶体管T4,写入电路40包括第五晶体管T5,发光控制子电路102包括第二晶体管T2的情况下,其驱动方法与上述相同,在此不再赘述。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。
Claims (11)
1.一种像素电路,其特征在于,包括:初始化与发光控制电路、补偿电路、驱动电路、写入电路和发光元件;
初始化与发光控制电路与使能信号端、初始电压端、所述发光元件和所述驱动电路相连接;所述初始化与发光控制电路配置为在所述使能信号端的信号的控制下,将所述初始电压端的电压写入到所述发光元件的阳极,使所述发光元件处于反向偏压状态;在发光阶段使所述驱动电路和所述发光元件连接,并使所述初始电压端与所述发光元件阳极的连接断开;
所述补偿电路与第一扫描信号端、第一电压端、第一节点以及所述驱动电路的驱动晶体管相连接;所述补偿电路配置为在所述第一扫描信号端的信号的控制下,在补偿阶段将所述第一电压端的电压写入到第一节点,且使所述驱动晶体管的栅极与第二极相连,以对所述驱动晶体管进行阈值电压补偿;所述驱动晶体管的第一极与第二电压端电连接;
所述写入电路与第二扫描信号端、数据端以及所述第一节点相连接;所述写入电路配置为在所述第二扫描信号端的信号的控制下,在数据写入阶段将数据端的电压写入到所述第一节点;
所述驱动电路,还与所述第一节点相连接;所述驱动电路配置为在数据写入阶段将所述第一节点由补偿阶段到数据写入阶段的变化耦合至所述驱动晶体管的栅极;并在发光阶段驱动所述发光元件发光;
所述发光元件的阴极与第三电压端相连接。
2.根据权利要求1所述的像素电路,其特征在于,所述初始化与发光控制电路包括初始化子电路和发光控制子电路;
所述初始化子电路与使能信号端、所述初始电压端和所述发光元件相连接;所述初始化子电路配置为在所述使能信号端的信号的控制下,将所述初始电压端的电压写入所述发光元件的阳极,使所述发光元件处于反向偏压状态;并在发光阶段使所述初始电压端与所述发光元件阳极的连接断开;
所述发光控制子电路与使能信号端、所述驱动电路和所述发光元件相连接;所述发光控制子电路配置为在所述使能信号端的信号的控制下,在发光阶段使所述驱动电路和所述发光元件连接。
3.根据权利要求2所述的像素电路,其特征在于,所述驱动电路除包括所述驱动晶体管外,还包括第一电容;
所述驱动晶体管的栅极与所述补偿电路相连接,第一极与所述第二电压端相连接,第二极与所述补偿电路和所述发光控制子电路相连接;
所述第一电容的第一端与所述第一节点相连接,第二端与所述驱动晶体管的栅极相连接。
4.根据权利要求2所述的像素电路,其特征在于,所述驱动电路还包括第二电容;
所述第二电容的第一端连接所述第二电压端,第二端连接所述第一节点。
5.根据权利要求2所述的像素电路,其特征在于,所述初始化子电路包括第一晶体管;
所述第一晶体管的栅极连接所述使能信号端,第一极连接所述初始电压端,第二极连接所述发光元件的阳极。
6.根据权利要求2所述的像素电路,其特征在于,所述发光控制子电路包括第二晶体管;
所述第二晶体管的栅极连接所述使能信号端,第一极连接所述驱动电路,第二极连接所述发光元件的阳极。
7.根据权利要求1或2所述的像素电路,其特征在于,所述补偿电路包括第三晶体管和第四晶体管;
所述第三晶体管的栅极连接所述第一扫描信号端,第一极连接所述第一电压端,第二极连接所述第一节点;
所述第四晶体管的栅极连接所述第一扫描信号端,第一极连接所述驱动晶体管的第二极,第二极连接所述驱动晶体管的栅极。
8.根据权利要求1或2所述的像素电路,其特征在于,所述写入电路包括第五晶体管;
所述第五晶体管的栅极连接所述第二扫描信号端,第一极连接所述数据端,第二极连接所述第一节点。
9.一种显示面板,包括显示区,其特征在于,所述显示区包括权利要求1-8任一项所述的像素电路。
10.一种权利要求9所述显示面板的驱动方法,其特征在于,包括:
在一帧的初始化阶段,初始化与发光控制电路在使能信号端的信号的控制下,将初始电压端的电压写入到发光元件的阳极,使发光元件处于反向偏压状态;
在一帧的补偿阶段,补偿电路在第一扫描信号端的信号的控制下,将第一电压端的电压写入到第一节点,且使驱动晶体管的栅极与第二极相连,以对所述驱动晶体管进行阈值电压补偿;
在一帧的数据写入阶段,写入电路在第二扫描信号端的信号的控制下,将数据端的电压写入到所述第一节点;驱动电路将第一节点由补偿阶段到数据写入阶段的变化耦合至所述驱动晶体管的栅极;
在一帧的发光阶段,初始化与发光控制电路在使能信号端的信号的控制下,使驱动电路和所述发光元件连接,由驱动电路驱动所述发光元件发光,并使所述初始电压端与所述发光元件阳极的连接断开。
11.根据权利要求10所述的驱动方法,其特征在于,
在一帧的初始化阶段,初始化与发光控制电路在使能信号端的信号的控制下,将初始电压端的电压写入到发光元件的阳极,使发光元件处于反向偏压状态,包括:
在一帧的初始化阶段,初始化子电路在使能信号端的信号的控制下,将初始电压端的电压写入到发光元件的阳极,使发光元件处于反向偏压状态;
在一帧的发光阶段,初始化与发光控制电路在使能信号端的信号的控制下,使驱动电路和所述发光元件连接,由驱动电路驱动所述发光元件发光,并使所述初始电压端与所述发光元件阳极的连接断开,包括:
在一帧的发光阶段,发光控制子电路在使能信号端的信号的控制下,使驱动电路和所述发光元件连接,由驱动电路驱动所述发光元件发光;并且初始化子电路使所述初始电压端与所述发光元件阳极的连接断开。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910101494.5A CN109801596A (zh) | 2019-01-31 | 2019-01-31 | 一种像素电路、显示面板及其驱动方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910101494.5A CN109801596A (zh) | 2019-01-31 | 2019-01-31 | 一种像素电路、显示面板及其驱动方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN109801596A true CN109801596A (zh) | 2019-05-24 |
Family
ID=66560865
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910101494.5A Pending CN109801596A (zh) | 2019-01-31 | 2019-01-31 | 一种像素电路、显示面板及其驱动方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN109801596A (zh) |
Cited By (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111105749A (zh) * | 2020-01-15 | 2020-05-05 | 京东方科技集团股份有限公司 | 像素电路、像素驱动方法和显示装置 |
CN111696486A (zh) * | 2020-07-14 | 2020-09-22 | 京东方科技集团股份有限公司 | 一种像素驱动电路及其驱动方法、显示基板及显示装置 |
CN112382237A (zh) * | 2020-11-27 | 2021-02-19 | 京东方科技集团股份有限公司 | 一种像素电路及其驱动方法、显示基板及显示装置 |
CN112992075A (zh) * | 2021-03-01 | 2021-06-18 | 锐芯微电子股份有限公司 | 像素驱动电路及像素驱动方法、像素结构、显示装置 |
CN113112959A (zh) * | 2021-04-08 | 2021-07-13 | 京东方科技集团股份有限公司 | 像素电路、显示面板、显示设备及像素电路的驱动方法 |
CN113571000A (zh) * | 2021-08-06 | 2021-10-29 | 厦门天马微电子有限公司 | 显示面板及显示装置 |
WO2022011777A1 (zh) * | 2020-07-14 | 2022-01-20 | 武汉华星光电半导体显示技术有限公司 | 像素电路及显示装置 |
WO2022078076A1 (zh) * | 2020-10-12 | 2022-04-21 | Oppo广东移动通信有限公司 | 像素驱动电路及显示设备、驱动方法 |
WO2022188427A1 (zh) * | 2021-03-09 | 2022-09-15 | 京东方科技集团股份有限公司 | 显示基板及其驱动方法、显示装置 |
CN115171608A (zh) * | 2022-09-08 | 2022-10-11 | 惠科股份有限公司 | 驱动电路、驱动方法及显示面板 |
WO2022257284A1 (zh) * | 2021-06-09 | 2022-12-15 | 上海闻泰信息技术有限公司 | 一种选通电路和光学传感器电路 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN100583209C (zh) * | 2004-06-29 | 2010-01-20 | 三星移动显示器株式会社 | 具有压降补偿的发光二极管显示电路 |
CN106531076A (zh) * | 2017-01-12 | 2017-03-22 | 京东方科技集团股份有限公司 | 一种像素电路、显示面板及其驱动方法 |
CN107610652A (zh) * | 2017-09-28 | 2018-01-19 | 京东方科技集团股份有限公司 | 像素电路、其驱动方法、显示面板及显示装置 |
-
2019
- 2019-01-31 CN CN201910101494.5A patent/CN109801596A/zh active Pending
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN100583209C (zh) * | 2004-06-29 | 2010-01-20 | 三星移动显示器株式会社 | 具有压降补偿的发光二极管显示电路 |
CN106531076A (zh) * | 2017-01-12 | 2017-03-22 | 京东方科技集团股份有限公司 | 一种像素电路、显示面板及其驱动方法 |
CN107610652A (zh) * | 2017-09-28 | 2018-01-19 | 京东方科技集团股份有限公司 | 像素电路、其驱动方法、显示面板及显示装置 |
Cited By (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111105749A (zh) * | 2020-01-15 | 2020-05-05 | 京东方科技集团股份有限公司 | 像素电路、像素驱动方法和显示装置 |
WO2022011777A1 (zh) * | 2020-07-14 | 2022-01-20 | 武汉华星光电半导体显示技术有限公司 | 像素电路及显示装置 |
CN111696486A (zh) * | 2020-07-14 | 2020-09-22 | 京东方科技集团股份有限公司 | 一种像素驱动电路及其驱动方法、显示基板及显示装置 |
WO2022078076A1 (zh) * | 2020-10-12 | 2022-04-21 | Oppo广东移动通信有限公司 | 像素驱动电路及显示设备、驱动方法 |
CN112382237A (zh) * | 2020-11-27 | 2021-02-19 | 京东方科技集团股份有限公司 | 一种像素电路及其驱动方法、显示基板及显示装置 |
CN112992075A (zh) * | 2021-03-01 | 2021-06-18 | 锐芯微电子股份有限公司 | 像素驱动电路及像素驱动方法、像素结构、显示装置 |
WO2022188427A1 (zh) * | 2021-03-09 | 2022-09-15 | 京东方科技集团股份有限公司 | 显示基板及其驱动方法、显示装置 |
US11837170B2 (en) | 2021-03-09 | 2023-12-05 | Boe Technology Group Co., Ltd. | Display substrate, driving method thereof and display apparatus |
CN113112959A (zh) * | 2021-04-08 | 2021-07-13 | 京东方科技集团股份有限公司 | 像素电路、显示面板、显示设备及像素电路的驱动方法 |
WO2022257284A1 (zh) * | 2021-06-09 | 2022-12-15 | 上海闻泰信息技术有限公司 | 一种选通电路和光学传感器电路 |
CN113571000A (zh) * | 2021-08-06 | 2021-10-29 | 厦门天马微电子有限公司 | 显示面板及显示装置 |
CN113571000B (zh) * | 2021-08-06 | 2024-03-01 | 厦门天马微电子有限公司 | 显示面板及显示装置 |
CN115171608A (zh) * | 2022-09-08 | 2022-10-11 | 惠科股份有限公司 | 驱动电路、驱动方法及显示面板 |
WO2024051204A1 (zh) * | 2022-09-08 | 2024-03-14 | 惠科股份有限公司 | 驱动电路、驱动方法及显示面板 |
US11967281B2 (en) | 2022-09-08 | 2024-04-23 | HKC Corporation Limited | Driving circuit, driving method, and display panel |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109801596A (zh) | 一种像素电路、显示面板及其驱动方法 | |
CN106531076B (zh) | 一种像素电路、显示面板及其驱动方法 | |
CN106875894B (zh) | 一种像素电路及其驱动方法、显示装置 | |
CN106952617B (zh) | 像素驱动电路及方法、显示装置 | |
CN104021754B (zh) | 一种像素电路、有机电致发光显示面板及显示装置 | |
CN104867442B (zh) | 一种像素电路及显示装置 | |
CN103971640B (zh) | 一种像素驱动电路及其驱动方法和显示装置 | |
CN104850270B (zh) | 触控模组的驱动方法、驱动电路、触控模组、面板和装置 | |
CN103440840B (zh) | 一种显示装置及其像素电路 | |
CN103413519B (zh) | 一种像素电路及其驱动方法、阵列基板和显示装置 | |
US9460655B2 (en) | Pixel circuit for AC driving, driving method and display apparatus | |
CN109215582A (zh) | 显示面板、像素电路的驱动方法及显示装置 | |
CN107393470B (zh) | 像素电路及其驱动方法、显示基板和显示装置 | |
US9595226B2 (en) | Pixel circuit for AC driving, driving method and display apparatus | |
CN109087610A (zh) | Amoled像素驱动电路、驱动方法及显示面板 | |
CN109509433A (zh) | 像素电路、显示装置和像素驱动方法 | |
CN109243369A (zh) | 显示面板、像素电路的驱动方法及显示装置 | |
CN105448234B (zh) | 像素电路及其驱动方法和有源矩阵有机发光显示器 | |
CN106448555A (zh) | 有机发光显示面板及其驱动方法、有机发光显示装置 | |
CN207425322U (zh) | 像素电路、显示基板及显示装置 | |
CN205541823U (zh) | 一种像素电路 | |
CN106803417A (zh) | 像素补偿电路及驱动方法、显示装置 | |
CN105096818B (zh) | 显示装置及其像素电路、驱动方法 | |
CN107945741A (zh) | Oled像素驱动电路、阵列基板及显示装置 | |
CN203480806U (zh) | 一种像素电路、阵列基板和显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20190524 |
|
RJ01 | Rejection of invention patent application after publication |