CN109616477A - 阵列基板、制备阵列基板的方法和显示终端 - Google Patents
阵列基板、制备阵列基板的方法和显示终端 Download PDFInfo
- Publication number
- CN109616477A CN109616477A CN201811549375.8A CN201811549375A CN109616477A CN 109616477 A CN109616477 A CN 109616477A CN 201811549375 A CN201811549375 A CN 201811549375A CN 109616477 A CN109616477 A CN 109616477A
- Authority
- CN
- China
- Prior art keywords
- substrate
- pixel electrode
- shielding metal
- array substrate
- projection
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000000758 substrate Substances 0.000 title claims abstract description 164
- 238000000034 method Methods 0.000 title claims abstract description 25
- 229910052751 metal Inorganic materials 0.000 claims abstract description 127
- 239000002184 metal Substances 0.000 claims abstract description 127
- 239000010409 thin film Substances 0.000 claims abstract description 23
- 239000010408 film Substances 0.000 claims description 54
- 239000004973 liquid crystal related substance Substances 0.000 claims description 22
- 239000000463 material Substances 0.000 claims description 11
- 239000012528 membrane Substances 0.000 claims description 10
- 238000002360 preparation method Methods 0.000 claims description 9
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 claims description 8
- 229910052802 copper Inorganic materials 0.000 claims description 8
- 239000010949 copper Substances 0.000 claims description 8
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 claims description 5
- 238000005530 etching Methods 0.000 claims description 5
- 229910052709 silver Inorganic materials 0.000 claims description 5
- 239000004332 silver Substances 0.000 claims description 5
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 claims description 4
- 229910052750 molybdenum Inorganic materials 0.000 claims description 4
- 239000011733 molybdenum Substances 0.000 claims description 4
- 125000004122 cyclic group Chemical group 0.000 claims description 3
- 230000009467 reduction Effects 0.000 claims description 3
- 230000005684 electric field Effects 0.000 abstract description 19
- 230000000694 effects Effects 0.000 abstract description 9
- 230000004888 barrier function Effects 0.000 description 6
- 238000010586 diagram Methods 0.000 description 6
- 238000005516 engineering process Methods 0.000 description 5
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical compound [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 description 4
- JAONJTDQXUSBGG-UHFFFAOYSA-N dialuminum;dizinc;oxygen(2-) Chemical compound [O-2].[O-2].[O-2].[O-2].[O-2].[Al+3].[Al+3].[Zn+2].[Zn+2] JAONJTDQXUSBGG-UHFFFAOYSA-N 0.000 description 4
- 229910003437 indium oxide Inorganic materials 0.000 description 4
- PJXISJQVUVHSOJ-UHFFFAOYSA-N indium(iii) oxide Chemical compound [O-2].[O-2].[O-2].[In+3].[In+3] PJXISJQVUVHSOJ-UHFFFAOYSA-N 0.000 description 4
- 239000007769 metal material Substances 0.000 description 4
- 238000005286 illumination Methods 0.000 description 3
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 3
- 150000002739 metals Chemical class 0.000 description 3
- 238000002161 passivation Methods 0.000 description 3
- 230000008569 process Effects 0.000 description 3
- 239000000126 substance Substances 0.000 description 3
- XLOMVQKBTHCTTD-UHFFFAOYSA-N Zinc monoxide Chemical compound [Zn]=O XLOMVQKBTHCTTD-UHFFFAOYSA-N 0.000 description 2
- 230000009471 action Effects 0.000 description 2
- 238000005452 bending Methods 0.000 description 2
- 230000008901 benefit Effects 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 2
- 230000005611 electricity Effects 0.000 description 2
- 229910052733 gallium Inorganic materials 0.000 description 2
- 229910052738 indium Inorganic materials 0.000 description 2
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 description 2
- 238000005240 physical vapour deposition Methods 0.000 description 2
- -1 polyethylene terephthalate Polymers 0.000 description 2
- 229920000139 polyethylene terephthalate Polymers 0.000 description 2
- 239000005020 polyethylene terephthalate Substances 0.000 description 2
- 238000001039 wet etching Methods 0.000 description 2
- YVTHLONGBIQYBO-UHFFFAOYSA-N zinc indium(3+) oxygen(2-) Chemical compound [O--].[Zn++].[In+3] YVTHLONGBIQYBO-UHFFFAOYSA-N 0.000 description 2
- 229910001182 Mo alloy Inorganic materials 0.000 description 1
- 239000004642 Polyimide Substances 0.000 description 1
- 238000003491 array Methods 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 1
- 229910052737 gold Inorganic materials 0.000 description 1
- 239000010931 gold Substances 0.000 description 1
- 238000003384 imaging method Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- KYTZHLUVELPASH-UHFFFAOYSA-N naphthalene-1,2-dicarboxylic acid Chemical compound C1=CC=CC2=C(C(O)=O)C(C(=O)O)=CC=C21 KYTZHLUVELPASH-UHFFFAOYSA-N 0.000 description 1
- 239000004033 plastic Substances 0.000 description 1
- 229920003023 plastic Polymers 0.000 description 1
- 229920001721 polyimide Polymers 0.000 description 1
- 238000002834 transmittance Methods 0.000 description 1
- 238000007740 vapor deposition Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/124—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136209—Light shielding layers, e.g. black matrix, incorporated in the active matrix substrate, e.g. structurally associated with the switching element
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1259—Multistep manufacturing methods
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Nonlinear Science (AREA)
- Liquid Crystal (AREA)
- Manufacturing & Machinery (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Optics & Photonics (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
本发明涉及一种阵列基板、制备阵列基板的方法和显示终端;阵列基板包括:基底,设置有薄膜晶体管;屏蔽金属,设置于基底上,且对薄膜晶体管的沟道予以遮挡;像素电极,设置于屏蔽金属之上;其中,屏蔽金属在基底上的投影与像素电极在基底上的投影之间具有预设间隙。这就确保了屏蔽金属与像素电极之间不会有电场线分布,极大地消除了电场的边缘效应,从而使像素电极边缘处不会产生暗纹问题。
Description
技术领域
本发明涉及显示技术领域,特别是涉及一种阵列基板、制备阵列基板的方法和显示终端。
背景技术
随着社会不断发展,液晶显示技术(Liquid Crystal Display,简称LCD)已代替阴极射线显像技术(Cathode Ray Tube,简称CRT)成为主流。
一般地,液晶显示面板包括彩膜基板和与该彩膜基板对盒的阵列基板,在该彩膜基板与阵列基板之间设置有液晶。
传统的阵列基板一般包括屏蔽金属和设置于屏蔽金属之上的像素电极,然而,在阵列基板通电后,在像素电极靠近屏蔽金属的一侧可能产生暗纹,影响显示效果。
发明内容
基于此,有必要提供一种阵列基板、制备阵列基板的方法和显示终端,以减少显示暗纹的问题。
一种阵列基板,可应用于液晶显示面板中,所述阵列基板包括:
基底,设置有薄膜晶体管;
屏蔽金属,设置于所述基底上,且对所述薄膜晶体管的沟道予以遮挡;
像素电极,设置于所述屏蔽金属之上;
其中,所述屏蔽金属在所述基底上的投影与所述像素电极在所述基底上的投影之间具有预设间隙。
在其中一个实施例中,0≤D≤10μm,D为所述预设间隙。
在其中一个实施例中,所述阵列基板还包括设置于所述屏蔽金属上的绝缘层;所述像素电极设置于所述绝缘层上;
其中,所述屏蔽金属为环形结构,所述像素电极穿过所述环形结构的中空区域投影至所述基底上。
在其中一个实施例中,所述屏蔽金属的材质包括钼、铜和银中的至少一种。
一种制备阵列基板的方法,包括:
提供设置有薄膜晶体管的基底;
于所述基底上方制备屏蔽金属;所述屏蔽金属对所述薄膜晶体管的沟道予以遮挡;
于所述屏蔽金属上方制备像素电极;
其中,所述屏蔽金属在所述基底上的投影与所述像素电极在所述基底上的投影之间具有预设间隙。
在其中一个实施例中,所述于所述屏蔽金属上方制备像素电极的步骤,包括:
于所述屏蔽金属上方制备透明导电薄膜;
根据所述透明导电薄膜制备所述像素电极。
在其中一个实施例中,所述透明导电薄膜在所述基底上的投影与所述像素电极在所述基底上的投影部分重叠;所述根据所述透明导电薄膜制备像素电极的步骤,包括:
采用刻蚀工艺去除所述透明导电薄膜中与所述屏蔽金属重叠的部分,以获得所述像素电极。
在其中一个实施例中,所述屏蔽金属为具有中空区域的环状结构;
其中,所述预设间隙为通过增大所述中空区域的内径和/或减小所述像素电极的尺寸形成。
一种显示终端,包括:
设备本体,包括多个功能器件;
显示面板,覆盖在所述设备本体上,并与所述多个功能器件连接;
其中,所述显示面板包括如权利要求1至4任意一项所述的阵列基板。
在其中一个实施例中,所述显示面板还包括彩膜基板和液晶层;
其中,所述彩膜基板与所述阵列基板设置在所述液晶层的两侧。
在上述阵列基板、制备阵列基板的方法和显示终端中,通过改变屏蔽金属与像素电极的相对位置,使得在平行于基底的方向上,屏蔽金属在基底上的投影与像素电极在基底上的投影之间具有预设间隙,也即不重叠,确保了屏蔽金属与像素电极之间不会有电场线分布,极大地消除了电场的边缘效应,从而使像素电极边缘处不会产生暗纹问题。
附图说明
图1为一个实施例中阵列基板的结构示意图;
图2为传统技术中阵列基板的结构示意图;
图3为一个实施例中制备阵列基板的方法的流程图;
图4至图5为一个实施例中制备阵列基板的结构流程示意图。
具体实施方式
为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
本实施例提供一种阵列基板,尤其是一种设置在液晶显示面板中的阵列基板。具体地,该阵列基板可以至少包括设置有薄膜晶体管的基底、屏蔽金属和像素电极;其中,屏蔽金属可以是设置在基底上并对薄膜晶体管的沟道予以遮挡,从而避免产生光照漏电流。像素电极可以是设置在屏蔽金属上方。特别地,屏蔽金属和像素电极应位于不同的膜层结构中且相互错开,也即屏蔽金属在基底上的投影与像素电极在基底上的投影之间应具有一预设大小的间隙。
本领域技术人员可以理解,基底、屏蔽金属和像素电极仅是为了实现本发明目的过程中,阵列基板所需具有的最少膜层结构,然而,为了使得阵列基板具有更丰富的功能,上述实施例中的阵列基板还可以依据实际需要而增加其他功能性的膜层结构或者是功能器件。
在上述实施例中,像素电极需要设置在屏蔽金属上方,并且保证像素电极和屏蔽金属位于不同的膜层结构中。然而,可以理解的是,像素电极与屏蔽金属之间可以设置有如绝缘层等其他膜层结构。在一个实施例中,也可以是将像素电极形成于屏蔽金属的上一层膜层中,此时,应当理解,为了保证像素电极在基底上的投影与屏蔽膜层在基底上的投影之间有预设间隙,屏蔽金属应与其他器件位于同一膜层结构中,且像素电极可以是形成在该其他器件上。
在上述阵列基板中,通过改变屏蔽金属与像素电极的相对位置,使得在平行于基底的方向上,屏蔽金属在基底上的投影与像素电极在基底上的投影之间具有预设间隙,也即不重叠,确保了屏蔽金属与像素电极无法构成电容结构,这就使得当阵列基板通电后,在屏蔽金属与像素电极之间不会有电场线分布,极大地消除了电场的边缘效应,从而使像素电极的边缘部分不会产生暗纹问题。
在一个实施例中,可以将屏蔽金属在基底上的投影与像素电极在基底上的投影之间的预设间隙用D进行表示,显然D是大于等于0μm的,为了保证在该间隙出不至于产生漏光问题,故还可以设置D小于等于10μm。
在一个实施例中,为了使得屏蔽膜层能够具备良好的屏蔽特性,可以采用金属材料制备屏蔽膜层。一般而言,钼、铜、银等金属的屏蔽特性相对其他金属而言要更好,故可以采用钼、铜、银的纯金属或者是合金制备屏蔽膜层。然而,在一个优选的实施例中,采用铜制备屏蔽膜层是一个较佳的选择,这是因为铜相对其他金属更为易得,且才用铜制备屏蔽金属相对而言要更为廉价,具有更好的经济效应。
在一个实施例中,为了使像素电极能够透光,像素电极的材质可以是铟锡氧化物(ITO)。当像素电极的材质为铟锡氧化物时,像素电极可以具备更高的导电率、更高的可见光透过率、更高的机械硬度和良好的化学稳定性。当然,在其他实施例中,像素电极的材质也可以为氧化铟锌(IZO)、氧化锌(ZnO)、氧化铟(In2O3)、氧化铟镓(IGO)或氧化铝锌(AZO)等。
在一个实施例中,阵列基板还可以包括设置于屏蔽金属上的绝缘层;像素电极可以设置在该绝缘层上。屏蔽金属还可以是环形结构,在该环形结构中有一中空区域。像素电极可以设置屏蔽金属上方对应该中空区域的位置处,也即使得像素电极在基底上的投影可以穿过该中空区域。
本实施例提供一种制备阵列基板的方法,该方法可以用于制备上述实施例中的阵列基板。上述方法可以包括如下的步骤:
步骤S1:提供设置有薄膜晶体管的基底。
具体地,可以先制备基底,以便于后续再该基底上形成各膜层结构。
步骤S2:于基底上制备屏蔽金属;屏蔽金属对薄膜晶体管的沟道予以遮挡。
具体地,在制备基底后,可以在基底上形成屏蔽金属,并且,该屏蔽金属可以对薄膜晶体管的沟道予以遮挡以防止产生光照漏电流。本领域技术人员可以理解,本步骤具体包括但不限于:将屏蔽金属直接整面形成于基底上、将屏蔽金属与其他器件共同形成在基底上且该屏蔽金属与该其他器件位于同一膜层结构中。
步骤S3:于屏蔽金属上方制备透明导电薄膜。
具体地,在形成屏蔽金属之后,可以在位于屏蔽金属上方的任一膜层中制备透明导电薄膜。本领域技术人员可以理解,透明导电薄膜和屏蔽金属是位于不同的膜层结构中的,并且,透明导电薄膜与屏蔽金属之间可以设置有一层、两层或多层其他膜层结构。
步骤S4:根据透明导电薄膜制备像素电极。
具体地,在形成了透明导电薄膜后,可以采用包括但不限于湿法刻蚀等刻蚀工艺对透明导电薄膜进行刻蚀,并将透明导电薄膜中与屏蔽金属相互重叠的部分予以去除,并最终使得剩余的透明导电薄膜,也即像素电极在基底上的投影与屏蔽金属在基底上的投影之间具有预设间隙。
在上述制备阵列基板的方法中,通过改变屏蔽金属与像素电极的相对位置,使得在平行于基底的方向上,屏蔽金属在基底上的投影与像素电极在基底上的投影之间具有预设间隙,也即不重叠,确保了屏蔽金属与像素电极无法构成电容结构,这就使得当阵列基板通电后,在屏蔽金属与像素电极之间不会有电场线分布,极大地消除了电场的边缘效应,从而使像素电极的边缘部分不会产生暗纹问题。
本实施例提供另一种制备阵列基板的方法,可以具体包括:制备设置有薄膜晶体管的基底;于基底上制备屏蔽金属,屏蔽金属为具有中空区域的环状结构,且对薄膜晶体管的沟道予以遮挡;于屏蔽金属上方制备像素电极。在本实施例中,可以通过增大中空区域的内径和/或减小像素电极的尺寸来使得屏蔽金属在基底上的投影与像素电极在基底上的投影之间具有预设间隙。
具体地,在一个实施例中,可以通过加大传统的用于形成屏蔽金属的光罩,使得形成的屏蔽金属相对传统的屏蔽金属而言具有更大内径的中空区域,这就使得在垂直于基底的方向上,像素电极可以位于该中空区域内,保证了像素电极和屏蔽金属之间不会有重叠。在其他实施例中,也可以通过减小传统的用于形成像素电极的光罩,使得形成的像素电极相对传统的像素电极而言具有更小的尺寸,这就使得在垂直于基底的方向上,像素电极可以位于屏蔽金属上的中空区域内,保证了像素电极和屏蔽金属之间不会有重叠。
为了使本领域技术人员充分理解本发明,以下结合附图对本发明进行进一步解释说明。
图1为一个实施例中阵列基板的结构示意图,如图1所示,本实施例提供一种阵列基板,应用在液晶显示面板中,该阵列基板可以包括设置有薄膜晶体管(图中未示出)的基底10、屏蔽金属11和像素电极12。其中,屏蔽金属11可以设置在基底10上,像素电极12可以设置在屏蔽金属11上方。
在一个实施例中,屏蔽金属11可以直接整面涂覆在基底10上,也可以同例如黑色遮光块(图中未示出)等其他器件位于同一膜层结构中。
在一个实施例中,像素电极12与屏蔽金属11位于不同的膜层结构中,并且,在垂直于基板10延展的方向上,像素电极12在基板10上的投影与屏蔽金属11在基板10上的投影之间具有预设大小的间隙,也即,在阵列基板通电时,屏蔽金属11不与像素电极12形成电容结构。然而,本领域技术人员应当知晓,像素电极12与屏蔽金属11之间还可以设置有缓冲层(图中未示出)、绝缘层(图中未示出)等膜层结构,只要屏蔽金属11不与像素电极12形成电容结构,也即在通电时,屏蔽金属11与像素电极12之间无电场线形成即可。
如图2为传统技术中阵列基板的结构示意图。如图2所示,在传统技术中,阵列基板可以包括屏蔽金属20和位于屏蔽金属上方的像素电极21。具体地,屏蔽金属20与像素电极21之间具有重叠部分,也就是说,屏蔽金属与像素电极形成了电容结构,这就使得在阵列基板通电后,屏蔽膜层与像素电极之间会生成电场线。然而,由于电场的边缘效应,位于像素电极21边缘处的电场线将改变原有的直线状,变成弯曲状,这就使得分布在该弯曲状电场线处的液晶(图中未示出)与分布在直线状电场线处的液晶倾倒方向不一致,从而造成亮暗差异,也即在该边缘处产生暗纹。
而如图1所示,在上述实施例中,通过改变屏蔽金属与像素电极的相对位置,使得在垂直于所述基底延展的方向上,屏蔽金属在基底上的投影与像素电极在基底上的投影之间具有预设间隙,也即不重叠,确保了屏蔽金属与像素电极之间不会有电场线分布,极大地消除了电场的边缘效应,从而使像素电极边缘处不会产生暗纹问题。
在一个实施例中,为了尽可能消除电场的边缘效应,于平行于基板10的方向上,屏蔽金属11在基底10上的投影与像素电极12在基底10上的投影之间的预设间隙D应尽可能的大。然而,若该预设间隙过大,又容易产生漏光的问题。故可以设置D大于等于0μm,且小于等于10μm;例如,0、2μm、4μm、6μm、8μm或10μm等。
在一个实施例中,屏蔽金属11可以是钼、铜、银等金属材质以使得屏蔽金属11能更好地起到屏蔽作用。在其他实施例中,像素电极12的材质也可以是ITO。
图3为一个实施例中制备阵列基板的方法的流程图。如图3所示,基于上述实施例中的阵列基板,本实施例提供一种制备阵列基板的方法,该方法可以包括如下步骤:
步骤S1:提供设置有薄膜晶体管的基底。
具体地,图4至图5为一个实施例中制备阵列基板的结构流程示意图,如图4所示,基底40可以由诸如玻璃材料、金属材料或包括聚对苯二甲酸乙二醇酯(PET)、聚萘二甲酸乙二醇酯(PEN)或聚酰亚胺等的塑胶材料中合适的材料形成,且在基底上可以设置有薄膜晶体管(图中未示出)。
步骤S2:于基底上制备屏蔽金属;屏蔽金属对所述薄膜晶体管的沟道予以遮挡。
具体地,可以通过PVD(物理汽相沉积,包括蒸镀和溅镀等)方法在基底40上形成屏蔽金属41,且该屏蔽金属41应能够对薄膜晶体管的沟道予以遮挡,以避免产生光照漏电流。
步骤S3:于屏蔽金属上方制备透明导电薄膜。
在一些实施例中,在形成屏蔽金属41后,可以在屏蔽金属41上先依次形成缓冲层42、绝缘层43等器件膜层,再在绝缘层43上形成透明导电薄膜44。其中,透明导电薄膜44可以采用透明导电金属材料如铟锡氧化物(ITO),以使得透明导电薄膜具有高的导电率、高的可见光透过率、高的机械硬度和良好的化学稳定性。在其他实施例中,透明导电薄膜44的材质也可以为氧化铟锌(IZO)、氧化锌(ZnO)、氧化铟(In2O3)、氧化铟镓(IGO)或氧化铝锌(AZO)。
步骤S4:根据透明导电薄膜制备像素电极。
在一个实施例中,可以在透明导电薄膜44上形成钝化层45,其中,在平行于基底40的方向上,钝化层45在基底40上的投影与屏蔽金属41在基底40上的投影之间有一预设间隙。
在一个实施例中,可以对透明导电薄膜44进行湿法刻蚀,从而将透明导电薄膜44上未被钝化层45覆盖的部分刻蚀掉,从而形成如图5所示的像素电极50。进一步地,可以将钝化层45去除。由此,在平行于基底40的方向上,屏蔽金属41在基底40上的投影与像素电极50在基底40上的投影之间具有上述的预设间隙。
在上述实施例中,通过先后形成屏蔽金属与像素电极,使得在平行于基底的方向上,屏蔽金属在基底上的投影与像素电极在基底上的投影之间具有预设间隙,也即不重叠,确保了屏蔽金属与像素电极之间不会有电场线分布,极大地消除了电场的边缘效应,从而使像素电极边缘处不会产生暗纹问题。
本实施例提供一种液晶显示面板,可以具体包括:阵列基板、彩膜基板和液晶层;其中,彩膜基板与阵列基板设置在液晶层的两侧。该阵列基板还可以具体包括:基底,设置有薄膜晶体管;屏蔽金属,设置于基底上,且对薄膜晶体管的沟道予以遮挡;像素电极,设置于屏蔽金属之上;其中,屏蔽金属在基底上的投影与像素电极在基底上的投影之间具有预设间隙。
本实施例提供一种显示终端,该显示终端可以是手机、电脑、手表等具有显示功能的电子设备,进一步地,该显示终端可以具体包括:设备本体,包括多个功能器件;液晶显示面板,覆盖在设备本体上,并与多个功能器件连接。具体地,液晶显示面板可以覆盖在设备本体上用于显示画面;设备本体上还可以设置有亮度调节键、电源键等功能器件,并且可以与液晶显示面板连接,以控制液晶显示面板的显示亮度、开关等。在本实施例中,液晶显示面板可以具体包括:阵列基板、彩膜基板和液晶层;其中,彩膜基板与阵列基板设置在液晶层的两侧。该阵列基板还可以具体包括:基底,设置有薄膜晶体管;屏蔽金属,设置于基底上,且对薄膜晶体管的沟道予以遮挡;像素电极,设置于屏蔽金属之上;其中,屏蔽金属在基底上的投影与像素电极在基底上的投影之间具有预设间隙。
以上所述实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本发明的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干变形和改进,这些都属于本发明的保护范围。因此,本发明专利的保护范围应以所附权利要求为准。
Claims (10)
1.一种阵列基板,其特征在于,所述阵列基板包括:
基底,设置有薄膜晶体管;
屏蔽金属,设置于所述基底上,且对所述薄膜晶体管的沟道予以遮挡;
像素电极,设置于所述屏蔽金属之上;
其中,所述屏蔽金属在所述基底上的投影与所述像素电极在所述基底上的投影之间具有预设间隙。
2.根据权利要求1所述的阵列基板,其特征在于,0≤D≤10μm,D为所述预设间隙。
3.根据权利要求1所述的阵列基板,其特征在于,所述阵列基板还包括设置于所述屏蔽金属上的绝缘层;所述像素电极设置于所述绝缘层上;
其中,所述屏蔽金属为环形结构,所述像素电极穿过所述环形结构的中空区域投影至所述基底上。
4.根据权利要求1所述的阵列基板,其特征在于,所述屏蔽金属的材质包括钼、铜和银中的至少一种。
5.一种制备阵列基板的方法,其特征在于,包括:
提供设置有薄膜晶体管的基底;
于所述基底上方制备屏蔽金属;所述屏蔽金属对所述薄膜晶体管的沟道予以遮挡;
于所述屏蔽金属上方制备像素电极;其中,所述屏蔽金属在所述基底上的投影与所述像素电极在所述基底上的投影之间具有预设间隙。
6.根据权利要求5所述的方法,其特征在于,所述于所述屏蔽金属上方制备像素电极的步骤,包括:
于所述屏蔽金属上方制备透明导电薄膜;
根据所述透明导电薄膜制备所述像素电极。
7.根据权利要求6所述的方法,其特征在于,所述透明导电薄膜在所述基底上的投影与所述像素电极在所述基底上的投影部分重叠,所述根据所述透明导电薄膜制备像素电极的步骤,包括:
采用刻蚀工艺去除所述透明导电薄膜中与所述屏蔽金属重叠的部分,以获得所述像素电极。
8.根据权利要求5所述的方法,其特征在于,所述屏蔽金属为具有中空区域的环状结构;
其中,所述预设间隙为通过增大所述中空区域的内径和/或减小所述像素电极的尺寸形成。
9.一种显示终端,其特征在于,包括:
设备本体,包括多个功能器件;
显示面板,覆盖在所述设备本体上,并与所述多个功能器件连接;
其中,所述显示面板包括如权利要求1至4任意一项所述的阵列基板。
10.如权利要求9所述的显示终端,其特征在于,所述显示面板还包括彩膜基板和液晶层;
其中,所述彩膜基板与所述阵列基板设置在所述液晶层的两侧。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811549375.8A CN109616477A (zh) | 2018-12-18 | 2018-12-18 | 阵列基板、制备阵列基板的方法和显示终端 |
PCT/CN2018/123870 WO2020124638A1 (zh) | 2018-12-18 | 2018-12-26 | 阵列基板、制备阵列基板的方法和显示终端 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811549375.8A CN109616477A (zh) | 2018-12-18 | 2018-12-18 | 阵列基板、制备阵列基板的方法和显示终端 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN109616477A true CN109616477A (zh) | 2019-04-12 |
Family
ID=66009796
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201811549375.8A Pending CN109616477A (zh) | 2018-12-18 | 2018-12-18 | 阵列基板、制备阵列基板的方法和显示终端 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN109616477A (zh) |
WO (1) | WO2020124638A1 (zh) |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20030043328A1 (en) * | 2001-09-05 | 2003-03-06 | Hisaaki Hayashi | Plane display element |
US20080062342A1 (en) * | 2003-06-24 | 2008-03-13 | Song Hong S | Liquid crystal display panel |
CN101276078A (zh) * | 2007-03-29 | 2008-10-01 | Nec液晶技术株式会社 | 液晶显示器件 |
US20110063535A1 (en) * | 2009-09-11 | 2011-03-17 | Hannstar Display Corp. | Pixel structure of liquid crystal display panel |
CN103676375A (zh) * | 2013-12-09 | 2014-03-26 | 京东方科技集团股份有限公司 | 阵列基板及其制作方法 |
CN104880879A (zh) * | 2015-06-19 | 2015-09-02 | 京东方科技集团股份有限公司 | Coa阵列基板及其制造方法、显示装置 |
CN106019750A (zh) * | 2016-08-10 | 2016-10-12 | 京东方科技集团股份有限公司 | 一种液晶显示面板及显示装置 |
CN108803179A (zh) * | 2018-07-26 | 2018-11-13 | 京东方科技集团股份有限公司 | 一种显示面板和显示装置 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2638713B2 (ja) * | 1992-07-16 | 1997-08-06 | 株式会社フロンテック | アクティブマトリックス液晶表示装置 |
CN102033367B (zh) * | 2009-09-25 | 2013-05-08 | 北京京东方光电科技有限公司 | 显示基板及其制造方法 |
CN104597643A (zh) * | 2015-01-30 | 2015-05-06 | 京东方科技集团股份有限公司 | 一种显示基板及其制备方法、显示装置 |
-
2018
- 2018-12-18 CN CN201811549375.8A patent/CN109616477A/zh active Pending
- 2018-12-26 WO PCT/CN2018/123870 patent/WO2020124638A1/zh active Application Filing
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20030043328A1 (en) * | 2001-09-05 | 2003-03-06 | Hisaaki Hayashi | Plane display element |
US20080062342A1 (en) * | 2003-06-24 | 2008-03-13 | Song Hong S | Liquid crystal display panel |
CN101276078A (zh) * | 2007-03-29 | 2008-10-01 | Nec液晶技术株式会社 | 液晶显示器件 |
US20110063535A1 (en) * | 2009-09-11 | 2011-03-17 | Hannstar Display Corp. | Pixel structure of liquid crystal display panel |
CN103676375A (zh) * | 2013-12-09 | 2014-03-26 | 京东方科技集团股份有限公司 | 阵列基板及其制作方法 |
CN104880879A (zh) * | 2015-06-19 | 2015-09-02 | 京东方科技集团股份有限公司 | Coa阵列基板及其制造方法、显示装置 |
CN106019750A (zh) * | 2016-08-10 | 2016-10-12 | 京东方科技集团股份有限公司 | 一种液晶显示面板及显示装置 |
CN108803179A (zh) * | 2018-07-26 | 2018-11-13 | 京东方科技集团股份有限公司 | 一种显示面板和显示装置 |
Also Published As
Publication number | Publication date |
---|---|
WO2020124638A1 (zh) | 2020-06-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN203894515U (zh) | 一种阵列基板及显示装置 | |
US10644041B1 (en) | Array substrate, method for making the array substrate, and display apparatus | |
CN202142534U (zh) | 阵列基板、液晶面板及显示设备 | |
CN108110033A (zh) | Oled显示面板及显示装置 | |
CN105094491A (zh) | 触控显示面板及其制作方法、驱动方法和触控显示装置 | |
CN105068373A (zh) | Tft基板结构的制作方法 | |
CN108550616B (zh) | Oled显示基板及其制作方法、显示装置 | |
CN108336100A (zh) | 一种阵列基板及其制备方法、显示面板、显示装置 | |
CN101430463A (zh) | 液晶显示装置及其制作方法 | |
CN104142593B (zh) | 阵列基板及显示装置 | |
CN104317097A (zh) | 一种coa基板及其制作方法和显示装置 | |
US20160276298A1 (en) | Array substrate and fabricating method thereof as well as display device | |
CN104317448B (zh) | 触控显示装置及其制作方法 | |
GB2561117A (en) | Array substrate used in liquid crystal panel and method for manufacturing same | |
WO2016145978A1 (zh) | 阵列基板及其制作方法以及显示装置 | |
CN104122726A (zh) | 显示面板、显示器、显示设备及驱动方法 | |
US20170344161A9 (en) | Touch display panel, method for fabrication thereof and touch display device | |
CN107703683A (zh) | 显示面板及其制作方法 | |
CN204101855U (zh) | 阵列基板、显示面板及显示装置 | |
CN104460157A (zh) | 阵列基板及显示装置 | |
CN103413782A (zh) | 一种阵列基板及其制作方法和显示面板 | |
CN109031833A (zh) | 用于ads显示模式的阵列基板及其制作方法和应用 | |
CN104779203A (zh) | 一种阵列基板及其制造方法、显示装置 | |
CN104536611A (zh) | 一种阵列基板的制备方法 | |
CN110350101A (zh) | 镜面oled显示装置和镜面oled显示装置的制作方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20190412 |
|
RJ01 | Rejection of invention patent application after publication |