CN109326623A - 一种像素排列结构、显示面板及显示装置 - Google Patents
一种像素排列结构、显示面板及显示装置 Download PDFInfo
- Publication number
- CN109326623A CN109326623A CN201710638952.XA CN201710638952A CN109326623A CN 109326623 A CN109326623 A CN 109326623A CN 201710638952 A CN201710638952 A CN 201710638952A CN 109326623 A CN109326623 A CN 109326623A
- Authority
- CN
- China
- Prior art keywords
- sub
- pixel
- combination
- pixels
- vapor deposition
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/121—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Geometry (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
本申请公开了一种像素排列结构、显示面板及显示装置,包括:多个第一子像素、多个第二子像素和多个第三子像素;四个两两相邻的所述第一子像素作为第一组合以共用一蒸镀掩模板开口,四个两两相邻的所述第二子像素作为第二组合以共用一蒸镀掩模板开口,所述第一组合与所述第二组合在行方向上依次排列;至少两个第三子像素作为第三组合以共用一蒸镀掩模板开口,第三组合在每个第一组合和第二组合的相邻行上,且相对第一组合和/或第二组合错开设置,从而使用蒸镀掩膜板制备像素排列结构时,可以将四个第一子像素、四个第二子像素及至少两个第三子像素的开口区域分别合并,使得蒸镀掩膜板开口区域减少的同时有效的提高了像素的开口率。
Description
技术领域
本申请涉及显示技术领域,尤其涉及一种像素排列结构、显示面板及显示装置。
背景技术
有机发光二极管(Organic Light-Emitting Diode,OLED)由于其具备自发光,不需背光源,以及对比度高、厚度薄、视角广、反应速度快、可用于挠曲性面板、使用温度范围广、构造及制程较简单等优异特性,被认为是下一代的平面显示器新兴应用技术。
OLED在制造过程中,通常采用FMM(Fine Metal Mask,高精度金属掩模板)作为蒸镀掩模板,将发光材料进行蒸镀形成发光层。蒸镀掩模板的开口区域对应着在一个子像素中发光材料的沉积区,开口区域越小意味着子像素能做得越小,相应地能获得更小的像素,从而PPI(Pixels Per Inch,每英寸像素数目)就越高,分辨率和精度也越高。
因此,为了达到减少蒸镀掩膜板的开口区域以提升PPI的目的,目前OLED像素结构采用如图1所示的排布方式形成的像素结构,或采用如图2所示的排布方式形成的像素结构。从图1和图2可知,存在G像素或B像素形成直线排布,使得制造该OLED的蒸镀掩模板需使用Slit(裂缝)开口方式,此种开口方式应用在高PPI的OLED显示面板后,可以使蒸镀掩模板上相邻开口的间距变小,金属长条较细。较细的金属长条在蒸镀掩模板在使用过程中,容易受磁铁板磁力线方向的影响而变形,造成子像素间不同颜色材料相互污染而混色,产品的生产良率较低,同时,有效蒸镀区域的利用率较低,像素开口率较低,FMM制作工艺难度较大。
因此,如何在确保减少蒸镀掩膜板的开口区域的同时,有效的提高了像素的开口率,是本领域技术人员需要解决的技术问题。
发明内容
本申请实施例提供一种像素排列结构,用于解决现有技术中,不能在确保减少蒸镀掩膜板的开口区域的同时,有效的提高像素的开口率的问题。
本申请实施例提供一种显示面板,用于解决现有技术中,不能在确保减少蒸镀掩膜板的开口区域的同时,有效的提高像素的开口率的问题。
本申请实施例还提供一种显示装置,用于解决现有技术中,不能在确保减少蒸镀掩膜板的开口区域的同时,有效的提高像素的开口率的问题。
本申请实施例采用下述技术方案:
第一方面,本申请提供了一种像素排列结构,所述像素排列结构包括:多个第一子像素、多个第二子像素和多个第三子像素;
四个两两相邻的所述第一子像素作为第一组合以共用一蒸镀掩模板开口,四个两两相邻的所述第二子像素作为第二组合以共用一蒸镀掩模板开口,所述第一组合与所述第二组合在行方向上依次排列;
至少两个所述第三子像素作为第三组合以共用一蒸镀掩模板开口,所述第三组合在每个所述第一组合和第二组合的相邻行上,且相对所述第一组合和/或所述第二组合错开设置。
进一步的,为了防止发出的光出现锯齿现象,在所述第一组合和第二组合的两相邻行上,一邻行上的两个所述第三组合之间的间隙与另一邻行上的一个所述第三组合相对。
进一步的,在同一行方向上每相邻两个所述第三组合之间的间距为1μm~100μm。
进一步的,为了有效提高蒸镀区域的利用率,所述第三组合包含两个所述第三子像素,两个所述第三子像素排列在同一行上。
进一步的,为了更有效提高蒸镀区域的利用率,所述第三组合包含四个所述第三子像素,每两个所述第三子像素相邻。
进一步的,为了提高第三子像素的实际发光面积,所述第三组合包含八个所述第三子像素,所述四个第三子像素以预定距离等间距排列在第一行上,所述四个第三子像素以预定距离等间距排列在第二行上;
进一步的,所述预定距离为0.5μm~10μm。
进一步的,所述第一子像素、第二子像素和第三子像素分别为红色子像素、绿色子像素和蓝色子像素。
第二方面,本申请提供了一种显示面板,所述显示面板的像素排列结构采用上述所述的像素排列结构。
第三方面,本申请提供了一种显示装置,所述显示装置包括上述所述的显示面板。
本申请实施例采用的上述至少一个技术方案能够达到以下有益效果:
本申请实施例通过将第一组合与第二组合在行方向上依次排列,第三组合在每个第一组合和第二组合的相邻行上依次排列。第一组合由四个两两相邻的第一子像素组成以共用一蒸镀掩模板开口,第二组合由四个两两相邻的第二子像素组成以共用一蒸镀掩模板开口,第三组合由至少两个第三子像素组成以共用一蒸镀掩模板开口,从而使用蒸镀掩膜板制备像素排列结构时,可以将四个第一子像素、四个第二子像素及至少两个第三子像素的开口区域分别合并,使得蒸镀掩膜板开口区域减少的同时有效的提高了像素的开口率。同时,第三子像素相对第一组合中的第一子像素和/或第二组合中的第二子像素错开设置,有效的保证了发光效果,提高了产品良率。
附图说明
此处所说明的附图用来提供对本申请的进一步理解,构成本申请的一部分,本申请的示意性实施例及其说明用于解释本申请,并不构成对本申请的不当限定。在附图中:
图1为现有技术中一种像素结构的排列示意图;
图2为现有技术中又一种像素结构的排列示意图;
图3为本申请实施例提供的像素排列结构的排列示意图;
图3a为本申请实施例提供的像素排列结构的第一种具体实现排列示意图;
图3b为本申请实施例提供的像素排列结构的第二种具体实现排列示意图;
图3c为本申请实施例提供的像素排列结构的第三种具体实现排列示意图;
图4为本申请实施例提供的第一种像素排列结构的排列示意图;
图5为本申请实施例提供的第二种像素排列结构的排列示意图;
图6a-6c为本申请实施例中蒸镀掩膜板图形示意图;
其中:
图6a为用于形成第一子像素的蒸镀掩膜板图形示意图;
图6b为用于形成第二子像素的蒸镀掩膜板图形示意图;
图6c为用于形成第三子像素的蒸镀掩膜板图形示意图;
图7为本申请实施例提供的显示面板中第一种像素排列结构的排列示意图;
图8为本申请实施例提供的显示面板中第二种像素排列结构的排列示意图。
具体实施方式
为使本申请的目的、技术方案和优点更加清楚,下面将结合本申请具体实施例及相应的附图对本申请技术方案进行清楚、完整地描述。显然,所描述的实施例仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
如图3所示,本申请实施例提供的一种像素排列结构。该像素排列结构可以包括多个第一子像素、多个第二子像素和多个第三子像素。四个两两相邻的第一子像素作为第一组合1以共用一蒸镀掩模板开口,四个两两相邻的第二子像素作为第二组合2以共用一蒸镀掩模板开口,第一组合与第二组合在行方向上依次排列。至少两个第三子像素作为第三组合3以共用一蒸镀掩模板开口,第三组合2在每个第一组合1和第二组合2的相邻行上,且相对第一组合1和/或第二组合2错开设置。
需要补充的是,在同一行方向上,第一组合中两相邻的第一子像素之间的距离小于两相邻第一组合之间的距离,第二组合中两相邻的第二子像素之间的距离小于两相邻第二组合之间的距离,第三组合中两相邻的第三子像素之间的距离小于两相邻第三组合之间的距离。
在本申请实施例中,第一子像素、第二子像素和第三子像素可以分别为红色(R)子像素、绿色子像素(G)和蓝色(B)子像素;第一子像素、第二子像素和第三子像素可以分别为绿色(G)子像素、蓝色(B)子像素和红色(R)子像素;第一子像素、第二子像素和第三子像素可以分别为蓝色(B)子像素、红色(R)子像素和绿色(G)子像素。
因此,本申请实施例中提供的像素排列结构具体至少有如下表现形式:
第一,如图3a所示,四个两两相邻的R子像素作为第一组合,四个两两相邻的G子像素作为第二组合,第一组合与第二组合在行方向上依次排列。至少两个B子像素作为第三组合以共用一蒸镀掩模板开口,第三组合在每个第一组合和第二组合的相邻行上,且相对第一组合和/或第二组合错开设置。
第二,如图3b所示,四个两两相邻的G子像素作为第一组合,四个两两相邻的B子像素作为第二组合,第一组合与第二组合在行方向上依次排列。至少两个R子像素作为第三组合以共用一蒸镀掩模板开口,第三组合在每个第一组合和第二组合的相邻行上,且相对第一组合和/或第二组合错开设置。
第三,如图3c所示,四个两两相邻的B子像素作为第一组合,四个两两相邻的R子像素作为第二组合,第一组合与第二组合在行方向上依次排列。至少两个G子像素作为第三组合以共用一蒸镀掩模板开口,第三组合在每个第一组合和第二组合的相邻行上,且相对第一组合和/或第二组合错开设置。
需要补充的是,第三子像素的面积可以是第一子像素或第二子像素面积的二倍,而第一子像素、第二子像素和第三子像素的形状不做具体限定,具体实施时,第一子像素和第二子像素的形状可以为正方形,第三子像素的形状可以为矩形。
本申请通过将第一组合由四个两两相邻的第一子像素组成以共用一蒸镀掩模板开口,第二组合由四个两两相邻的第二子像素组成以共用一蒸镀掩模板开口,第三组合由至少两个第三子像素组成以共用一蒸镀掩模板开口,从而使用蒸镀掩膜板制备像素排列结构时,可以将四个第一子像素、四个第二子像素及至少两个第三子像素的开口区域分别合并,使得蒸镀掩膜板开口区域减少的同时有效的提高了像素的开口率。同时,第三子像素相对第一组合中的第一子像素和/或第二组合中的第二子像素错开设置,有效的保证了发光效果,提高了产品良率。
上述申请实施例中,在第一组合和第二组合的两相邻行上,一邻行上的两个第三组合之间的间隙与另一邻行上的一个第三组合相对,可以使得在第一组合和第二组合的两相邻行上第三组合之间相互填补存在的间隙,有效防止发出的光出现锯齿现象,从而能实现发出的光具有较佳的显示效果。
上述申请实施例中,第三组合可以包含至少两个第三子像素。具体的,第三组合可以包含两个第三子像素、四个第三子像素或八个第三子像素。以下分别进行详细介绍:
第一,第三组合包含两个第三子像素,两个第三子像素排列在同一行上。其中,两个第三子像素之间的距离小于同行两个第三组合之间的距离。如图3、图3a、图3b和图3c所示。
本申请通过将两个第三子像素形成一组合以共用一蒸镀掩模板开口,将四个第一子像素作为第一组合以共用一蒸镀掩模板开口,将四个第二子像素作为第二组合以共用一蒸镀掩模板开口,可以使蒸镀掩模板开口区域减少,有效提高了蒸镀掩模板蒸镀区域的利用效率。通过将两个第三子像素形成的第三组合位于第一组合和第二组合依次排列形成的行的相邻两行上,且第三组合相对第一组合和/或第二组合错开设置,增强了显示效果。
第二,第三组合包含四个第三子像素,每两个第三子像素相邻。其中,两个第三子像素之间的距离小于同行两个第三组合之间的距离。
例如,以第一子像素为R子像素,第二子像素为G子像素,第三子像素为B子像素为例。如图4所示,四个R子像素作为第一组合1,四个G子像素作为第二组合2,四个B子像素作为第三组合3,第一组合1和第二组合2依次排列形成一行,第三组合3在第一组合1和第二组合2的两相邻行上,第三组合3相对第一组合1和/或第二组合2错开设置。
这里需要补充的是,在行方向上,每两个第三组合之间的间距可以为1μm~100μm。优选的,每两个第三组合之间的间距可以为10μm~50μm。
本申请通过将四个第三子像素形成一组合以共用一蒸镀掩模板开口,将四个第一子像素作为第一组合以共用一蒸镀掩模板开口,将四个第二子像素作为第二组合以共用一蒸镀掩模板开口,可以使蒸镀掩模板开口区域减少,有效提高了蒸镀掩模板蒸镀区域的利用效率,同时提高了像素开口效率。通过将四个第三子像素形成的第三组合位于第一组合和第二组合依次排列形成的行的相邻两行上,且第三组合相对第一组合和/或第二组合错开设置,增强了显示效果。
第三,第三组合包含八个第三子像素,四个第三子像素以预定距离等间距排列在第一行上,四个第三子像素以预定距离排列在第二行上。第一行上的四个第三子像素与第二行上的四个第三子像素对应,可使得四个第三子像素在列方向上靠近,四个第三子像素在行方向上以预定距离等间距排列,即八个第三子像素形成第三组合,该组合可以共用一蒸镀掩模板开口。其中,预定距离可以为0.5μm~10μm。
例如,以第一子像素为R子像素,第二子像素为G子像素,第三子像素为B子像素为例。如图5所示,四个R子像素作为第一组合1,四个G子像素作为第二组合2,四个第三子像素B以预定距离d等间距排列在第一行上,四个B子像素以预定距离d等间距排列在第二行上。第一行上的四个第三子像素B与第二行上的四个第三子像素B对应,八个第三子像素形成第三组合3,第三组合3在第一组合1和第二组合2的两相邻行上,相对第一组合1和/或第二组合2错开设置。
由于在行方向上,每相邻两个第三子像素之间的间距可调,使得在行方向上组合成第三组合的八个第三子像素形成的面积可调,即第三组合形成的发光面积可调,从而使得发光面积可以根据实际需求灵活调整。同时,本申请采用八个第三子像素组合成第三组合共用一蒸镀掩模板开口,在确保减少蒸镀掩膜板的开口区域的同时,有效的提高了像素的开口率,增大了蒸镀掩膜板的设计余量,大大降低了蒸镀掩膜板的制作难度。
本申请提供的一种显示面板,该显示面板的像素排列结构采用上述所述的像素排列结构。该像素排列结构可以包括多个第一子像素、多个第二子像素和多个第三子像素。四个两两相邻的第一子像素作为第一组合以共用一蒸镀掩模板开口,四个两两相邻的第二子像素作为第二组合以共用一蒸镀掩模板开口,第一组合与第二组合在行方向上依次排列。至少两个第三子像素作为第三组合以共用一蒸镀掩模板开口,第三组合在每个第一组合和第二组合的相邻行上,且相对第一组合和/或第二组合错开设置。
需要补充的是,在同一行方向上,第一组合中两相邻的第一子像素之间的距离小于两相邻第一组合之间的距离,第二组合中两相邻的第二子像素之间的距离小于两相邻第二组合之间的距离,第三组合中两相邻的第三子像素之间的距离小于两相邻第三组合之间的距离。
在本申请实施例中,第一子像素、第二子像素和第三子像素可以分别为红色(R)子像素、绿色子像素(G)和蓝色(B)子像素;第一子像素、第二子像素和第三子像素可以分别为绿色(G)子像素、蓝色(B)子像素和红色(R)子像素;第一子像素、第二子像素和第三子像素可以分别为蓝色(B)子像素、红色(R)子像素和绿色(G)子像素。
因此,本申请实施例中提供的像素排列结构具体至少有如下表现形式:
第一,如图3a所示,四个两两相邻的R子像素作为第一组合,四个两两相邻的G子像素作为第二组合,第一组合与第二组合在行方向上依次排列。至少两个B子像素作为第三组合以共用一蒸镀掩模板开口,第三组合在每个第一组合和第二组合的相邻行上,且相对第一组合和/或第二组合错开设置。
第二,如图3b所示,四个两两相邻的G子像素作为第一组合,四个两两相邻的B子像素作为第二组合,第一组合与第二组合在行方向上依次排列。至少两个R子像素作为第三组合以共用一蒸镀掩模板开口,第三组合在每个第一组合和第二组合的相邻行上,且相对第一组合和/或第二组合错开设置。
第三,如图3c所示,四个两两相邻的B子像素作为第一组合,四个两两相邻的R子像素作为第二组合,第一组合与第二组合在行方向上依次排列。至少两个G子像素作为第三组合以共用一蒸镀掩模板开口,第三组合在每个第一组合和第二组合的相邻行上,且相对第一组合和/或第二组合错开设置。
需要补充的是,第三子像素的面积可以是第一子像素或第二子像素面积的二倍,而第一子像素、第二子像素和第三子像素的形状不做具体限定,具体实施时,第一子像素和第二子像素的形状可以为正方形,第三子像素的形状可以为矩形。
本申请通过将第一组合由四个两两相邻的第一子像素组成以共用一蒸镀掩模板开口,第二组合由四个两两相邻的第二子像素组成以共用一蒸镀掩模板开口,第三组合由至少两个第三子像素组成以共用一蒸镀掩模板开口,从而使用蒸镀掩膜板制备像素排列结构时,可以将四个第一子像素、四个第二子像素及至少两个第三子像素的开口区域分别合并,使得蒸镀掩膜板开口区域减少的同时有效的提高了像素的开口率。同时,第三子像素相对第一组合中的第一子像素和/或第二组合中的第二子像素错开设置,有效的保证了发光效果,提高了产品良率。
上述申请实施例中,在第一组合和第二组合的两相邻行上,一行上的两个第三组合之间的间隙与另一行上的一个第三组合相对,可以使得在第一组合和第二组合的两相邻行上第三组合之间相互填补存在的间隙,有效防止发出的光出现锯齿现象,从而能实现发出的光具有较佳的显示效果。
上述申请实施例中,第三组合可以包含至少两个第三子像素。具体的,第三组合可以包含两个第三子像素、四个第三子像素或八个第三子像素。以下分别进行详细介绍:
第一,第三组合包含两个第三子像素,两个第三子像素排列在同一行上。其中,两个第三子像素之间的距离小于同行两个第三组合之间的距离。如图3、图3a、图3b和图3c所示。
本申请通过将两个第三子像素形成一组合以共用一蒸镀掩模板开口,将四个第一子像素作为第一组合以共用一蒸镀掩模板开口,将四个第二子像素作为第二组合以共用一蒸镀掩模板开口,可以使蒸镀掩模板开口区域减少,有效提高了蒸镀掩模板蒸镀区域的利用效率。通过将两个第三子像素形成的第三组合位于第一组合和第二组合依次排列形成的行的相邻两行上,且第三组合相对第一组合和/或第二组合错开设置,增强了显示效果。
第二,第三组合包含四个第三子像素,每两个第三子像素相邻。其中,两个第三子像素之间的距离小于同行两个第三组合之间的距离。
例如,以第一子像素为R子像素,第二子像素为G子像素,第三子像素为B子像素为例。如图4所示,四个R子像素作为第一组合1,四个G子像素作为第二组合2,四个B子像素作为第三组合3,第一组合1和第二组合2依次排列形成一行,第三组合3在第一组合1和第二组合2的两相邻行上,第三组合3相对第一组合1和/或第二组合2错开设置。相应的,采用该像素排列结构的显示面板的结构如图7所示。
这里需要补充的是,在行方向上,每两个第三组合之间的间距可以为1μm~100μm。优选的,每两个第三组合之间的间距可以为10μm~50μm。
本申请通过将四个第三子像素形成一组合以共用一蒸镀掩模板开口,将四个第一子像素作为第一组合以共用一蒸镀掩模板开口,将四个第二子像素作为第二组合以共用一蒸镀掩模板开口,可以使蒸镀掩模板开口区域减少,有效提高了蒸镀掩模板蒸镀区域的利用效率,同时提高了像素开口效率。通过将四个第三子像素形成的第三组合位于第一组合和第二组合依次排列形成的行的相邻两行上,且第三组合相对第一组合和/或第二组合错开设置,增强了显示效果。
第三,第三组合包含八个第三子像素,四个第三子像素以预定距离等间距排列在第一行上,四个第三子像素以预定距离排列在第二行上。第一行上的四个第三子像素与第二行上的四个第三子像素对应,可使得四个第三子像素在列方向上靠近,四个第三子像素在行方向上以预定距离等间距排列,即八个第三子像素形成第三组合,该组合可以共用一蒸镀掩模板开口。其中,预定距离可以为0.5μm~10μm。
例如,以第一子像素为R子像素,第二子像素为G子像素,第三子像素为B子像素为例。如图5所示,四个R子像素作为第一组合1,四个G子像素作为第二组合2,四个第三子像素B以预定距离d等间距排列在第一行上,四个B子像素以预定距离d等间距排列在第二行上。第一行上的四个第三子像素B与第二行上的四个第三子像素B对应,八个第三子像素形成第三组合3,第三组合3在第一组合1和第二组合2的两相邻行上,相对第一组合1和/或第二组合2错开设置。相应的,采用该像素排列结构的显示面板的结构如图8所示。
由于在行方向上,每相邻两个第三子像素之间的间距可调,使得在行方向上组合成第三组合的八个第三子像素形成的面积可调,即第三组合形成的发光面积可调,从而使得发光面积可以根据实际需求灵活调整。同时,本申请采用八个第三子像素组合成第三组合共用一蒸镀掩模板开口,在确保减少蒸镀掩膜板的开口区域的同时,有效的提高了像素的开口率,增大了蒸镀掩膜板的设计余量,大大降低了蒸镀掩膜板的制作难度。
这里需要补充的是,本申请实施例提供的显示面板为OLED显示面板,R子像素中的发光层为红色发光层,G子像素中的发光层为绿色发光层,B子像素中的发光层为蓝色发光层。同一子像素的发光层在同一蒸镀工艺中形成。在形成发光层的过程中,如图6a-6c所示,空白区域为蒸镀掩膜板中的遮挡区域,阴影区域为蒸镀掩膜板中的开口区域。
本申请提供了一种显示装置,所述显示装置包括上述实施例中所述的显示面板。其中,显示面板的像素排列结构的具体实现及所产生的有益效果可以参见上述实施例中所述的,本申请实施例不再赘述。
以上仅为本申请的实施例而已,并不用于限制本申请。对于本领域技术人员来说,本申请可以有各种更改和变化。凡在本申请的精神和原理之内所作的任何修改、等同替换、改进等,均应包含在本申请的权利要求范围之内。
Claims (10)
1.一种像素排列结构,其特征在于,包括多个第一子像素、多个第二子像素和多个第三子像素;
四个两两相邻的所述第一子像素作为第一组合以共用一蒸镀掩模板开口,四个两两相邻的所述第二子像素作为第二组合以共用一蒸镀掩模板开口,所述第一组合与所述第二组合在行方向上依次排列;
至少两个所述第三子像素作为第三组合以共用一蒸镀掩模板开口,所述第三组合在每个所述第一组合和第二组合的相邻行上,且相对所述第一组合和/或所述第二组合错开设置。
2.根据权利要求1所述的像素排列结构,其特征在于,
在所述第一组合和第二组合的两相邻行上,一邻行上的两个所述第三组合之间的间隙与另一邻行上的一个所述第三组合相对。
3.根据权利要求2所述的像素排列结构,在同一行方向上每相邻两个所述第三组合之间的间距为1μm~100μm。
4.根据权利要求1~3中任一项所述的像素排列结构,其特征在于,所述第三组合包含两个所述第三子像素,两个所述第三子像素排列在同一行上。
5.根据权利要求1~3中任一项所述的像素排列结构,其特征在于,所述第三组合包含四个所述第三子像素,每两个所述第三子像素相邻。
6.根据权利要求1~3中任一项所述的像素排列结构,其特征在于,
所述第三组合包含八个所述第三子像素,所述四个第三子像素以预定距离等间距排列在第一行上,所述四个第三子像素以预定距离等间距排列在第二行上。
7.根据权利要求6所述的像素排列结构,其特征在于,所述预定距离为0.5μm~10μm。
8.根据权利要求1所述的像素排列结构,其特征在于,所述第一子像素、第二子像素和第三子像素分别为红色子像素、绿色子像素和蓝色子像素。
9.一种显示面板,其特征在于,所述显示面板的像素排列结构采用权利要求1~8中任一项所述的像素排列结构。
10.一种显示装置,其特征在于,所述显示装置包括权利要求9所述的显示面板。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710638952.XA CN109326623B (zh) | 2017-07-31 | 2017-07-31 | 一种像素排列结构、显示面板及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710638952.XA CN109326623B (zh) | 2017-07-31 | 2017-07-31 | 一种像素排列结构、显示面板及显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN109326623A true CN109326623A (zh) | 2019-02-12 |
CN109326623B CN109326623B (zh) | 2021-04-16 |
Family
ID=65244790
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710638952.XA Active CN109326623B (zh) | 2017-07-31 | 2017-07-31 | 一种像素排列结构、显示面板及显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN109326623B (zh) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110164925A (zh) * | 2019-04-29 | 2019-08-23 | 昆山国显光电有限公司 | 像素排布结构、显示面板及电子设备 |
CN112909060A (zh) * | 2021-02-02 | 2021-06-04 | 武汉华星光电半导体显示技术有限公司 | 像素结构及掩膜板 |
CN113540203A (zh) * | 2021-05-19 | 2021-10-22 | 上海和辉光电股份有限公司 | 像素排列结构、金属掩膜板以及有机发光显示装置 |
WO2021227153A1 (zh) * | 2020-05-14 | 2021-11-18 | 深圳市华星光电半导体显示技术有限公司 | 显示面板 |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20140014924A1 (en) * | 2012-07-10 | 2014-01-16 | Samsung Display Co., Ltd. | Organic light emitting display apparatus and method of manufacturing of the same |
CN104037198A (zh) * | 2013-12-31 | 2014-09-10 | 昆山国显光电有限公司 | 一种像素结构及采用该像素结构的有机发光显示器 |
CN104752469A (zh) * | 2013-12-31 | 2015-07-01 | 昆山国显光电有限公司 | 一种像素结构及采用该像素结构的有机发光显示器 |
CN205406522U (zh) * | 2016-01-29 | 2016-07-27 | 昆山工研院新型平板显示技术中心有限公司 | 显示屏及其像素排布结构 |
CN106449710A (zh) * | 2016-10-31 | 2017-02-22 | 昆山工研院新型平板显示技术中心有限公司 | 像素结构以及包含该像素结构的oled显示面板 |
US20170069665A1 (en) * | 2013-06-27 | 2017-03-09 | Mitsubishi Electric Corporation | Active matrix substrate and manufacturing method of the same |
CN206134687U (zh) * | 2016-10-31 | 2017-04-26 | 昆山国显光电有限公司 | 像素结构、oled显示面板以及蒸镀掩膜版 |
CN206364015U (zh) * | 2016-11-11 | 2017-07-28 | 昆山国显光电有限公司 | 像素结构以及显示面板 |
-
2017
- 2017-07-31 CN CN201710638952.XA patent/CN109326623B/zh active Active
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20140014924A1 (en) * | 2012-07-10 | 2014-01-16 | Samsung Display Co., Ltd. | Organic light emitting display apparatus and method of manufacturing of the same |
US20170069665A1 (en) * | 2013-06-27 | 2017-03-09 | Mitsubishi Electric Corporation | Active matrix substrate and manufacturing method of the same |
CN104037198A (zh) * | 2013-12-31 | 2014-09-10 | 昆山国显光电有限公司 | 一种像素结构及采用该像素结构的有机发光显示器 |
CN104752469A (zh) * | 2013-12-31 | 2015-07-01 | 昆山国显光电有限公司 | 一种像素结构及采用该像素结构的有机发光显示器 |
CN205406522U (zh) * | 2016-01-29 | 2016-07-27 | 昆山工研院新型平板显示技术中心有限公司 | 显示屏及其像素排布结构 |
CN106449710A (zh) * | 2016-10-31 | 2017-02-22 | 昆山工研院新型平板显示技术中心有限公司 | 像素结构以及包含该像素结构的oled显示面板 |
CN206134687U (zh) * | 2016-10-31 | 2017-04-26 | 昆山国显光电有限公司 | 像素结构、oled显示面板以及蒸镀掩膜版 |
CN206364015U (zh) * | 2016-11-11 | 2017-07-28 | 昆山国显光电有限公司 | 像素结构以及显示面板 |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110164925A (zh) * | 2019-04-29 | 2019-08-23 | 昆山国显光电有限公司 | 像素排布结构、显示面板及电子设备 |
CN110164925B (zh) * | 2019-04-29 | 2022-02-22 | 昆山国显光电有限公司 | 像素排布结构、显示面板及电子设备 |
WO2021227153A1 (zh) * | 2020-05-14 | 2021-11-18 | 深圳市华星光电半导体显示技术有限公司 | 显示面板 |
US11903260B2 (en) | 2020-05-14 | 2024-02-13 | Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | OLED display panel with same color sub-pixel groups |
CN112909060A (zh) * | 2021-02-02 | 2021-06-04 | 武汉华星光电半导体显示技术有限公司 | 像素结构及掩膜板 |
CN113540203A (zh) * | 2021-05-19 | 2021-10-22 | 上海和辉光电股份有限公司 | 像素排列结构、金属掩膜板以及有机发光显示装置 |
Also Published As
Publication number | Publication date |
---|---|
CN109326623B (zh) | 2021-04-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106449710B (zh) | 像素结构以及包含该像素结构的oled显示面板 | |
US11561465B2 (en) | Pixel arrangement structure, organic light emitting device, display device and mask | |
US10950666B2 (en) | Pixel structure, OLED display screen and evaporation mask | |
JP6851975B2 (ja) | 画素配列構造、表示基板、表示装置及びその製造方法 | |
CN108010934B (zh) | 像素结构及其形成方法、oled显示面板以及蒸镀掩膜版 | |
CN104916661B (zh) | 像素结构、掩膜板、有机电致发光显示面板及显示装置 | |
US20190131358A1 (en) | Oled array substrate and manufacturing method thereof, and display device | |
EP3091577A1 (en) | Pixel structure and organic light-emitting display using pixel structure | |
TWI585726B (zh) | 畫素結構 | |
US11302750B2 (en) | Pixel structure and OLED display panel | |
WO2015139436A1 (zh) | 一种高解析度有机发光二极管显示器件及制造用掩膜板 | |
CN109326623A (zh) | 一种像素排列结构、显示面板及显示装置 | |
WO2017118003A1 (zh) | Oled像素阵列、制备oled像素阵列的方法、oled显示面板和显示装置 | |
CN105789261A (zh) | 像素阵列及其制造方法和有机发光二极管阵列基板 | |
CN108321179A (zh) | 像素结构、掩膜板及显示装置 | |
CN107146804A (zh) | 有机发光二极管像素结构及有机发光二极管显示装置 | |
CN109427850A (zh) | 像素结构及包含所述像素结构的显示面板 | |
CN104659064B (zh) | 有机发光二极管显示器像素排列结构及显示装置 | |
CN109148543A (zh) | 一种像素结构及显示面板 | |
CN108091667A (zh) | 像素结构及包含所述像素结构的oled显示面板 | |
CN110224016A (zh) | 像素结构及显示面板 | |
CN104576696A (zh) | 一种像素结构及采用该像素结构的有机发光显示器 | |
CN108321178A (zh) | 像素结构、掩膜板及显示装置 | |
CN207781594U (zh) | 一种像素结构及显示面板 | |
CN110176476A (zh) | 像素排列结构、掩模装置及显示面板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |