CN109300921B - 阵列基板及显示面板 - Google Patents

阵列基板及显示面板 Download PDF

Info

Publication number
CN109300921B
CN109300921B CN201811362562.5A CN201811362562A CN109300921B CN 109300921 B CN109300921 B CN 109300921B CN 201811362562 A CN201811362562 A CN 201811362562A CN 109300921 B CN109300921 B CN 109300921B
Authority
CN
China
Prior art keywords
metal
overlapping portion
trace
array substrate
line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201811362562.5A
Other languages
English (en)
Other versions
CN109300921A (zh
Inventor
房耸
陶圆龙
黄清英
李少波
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
InfoVision Optoelectronics Kunshan Co Ltd
Original Assignee
InfoVision Optoelectronics Kunshan Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by InfoVision Optoelectronics Kunshan Co Ltd filed Critical InfoVision Optoelectronics Kunshan Co Ltd
Priority to CN201811362562.5A priority Critical patent/CN109300921B/zh
Publication of CN109300921A publication Critical patent/CN109300921A/zh
Application granted granted Critical
Publication of CN109300921B publication Critical patent/CN109300921B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/482Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body
    • H01L23/4822Beam leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0237Disposition of the redistribution layers
    • H01L2224/02373Layout of the redistribution layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0237Disposition of the redistribution layers
    • H01L2224/02375Top view
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0237Disposition of the redistribution layers
    • H01L2224/02379Fan-out arrangement

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

一种阵列基板,包括显示区和非显示区,非显示区包括多组扇出走线,每组扇出走线包括叠加设置且彼此绝缘的第一金属走线、第二金属走线和第三金属走线,第二金属走线包括第一重叠部和第二重叠部,第一重叠部与扇出走线的第一金属走线与第三金属走线部分重叠,第二重叠部与相邻的另一组扇出走线的第一金属走线与第三金属走线部分重叠。本发明的阵列基板能实现窄边框,同时提高显示质量。本发明还涉及一种显示面板。

Description

阵列基板及显示面板
技术领域
本发明涉及显示器技术领域,特别涉及一种阵列基板及显示面板。
背景技术
图1a是一现有的阵列基板的结构示意图。图1b是另一现有的阵列基板的结构示意图。如图1a和图1b所示,阵列基板具有有效显示区以及非显示区。有效显示区内配置有多个像素以形成像素阵列,非显示区则设有周边线路。每个像素一般包括至少薄膜晶体管(ThinFilm Transistor,TFT)以及所述薄膜晶体管连接的像素电极,且每个像素都被两条相邻的扫描线以及两条相邻的数据线包围。这些扫描线以及数据线从有效显示区延伸至非显示区,并通过非显示区的周边线路与驱动芯片电连接。周边线路由连接扫描线与数据线的一端向驱动芯片所在区域集中而构成扇出走线。
由于扇出走线中的金属走线比较多,所需的布线空间大,造成阵列基板的边框无法变窄。通过交替或叠加分布的第一金属层M1和第二金属层M2来减少布线空间,虽然可以使阵列基板的边框变小,但是边框缩小有限。而且,第一金属层M1与第二金属层M2在层间对位制程时容易出现偏移,导致层间的电容差异过大,影响显示质量。
发明内容
有鉴于此,本发明提供一种阵列基板,能实现窄边框,同时提高显示质量。
一种阵列基板,包括显示区和非显示区,非显示区包括多组扇出走线,每组扇出走线包括叠加设置且彼此绝缘的第一金属走线、第二金属走线和第三金属走线,第二金属走线包括第一重叠部和第二重叠部,第一重叠部与扇出走线的第一金属走线与第三金属走线部分重叠,第二重叠部与相邻的另一组扇出走线的第一金属走线与第三金属走线部分重叠。
在本发明的实施例中,上述第二金属走线还包括连接部,所述连接部连接于所述第一重叠部与所述第二重叠部之间。
在本发明的实施例中,上述连接部连接于所述第一重叠部和所述第二重叠部的端部。
在本发明的实施例中,上述第一重叠部平行于所述第二重叠部,所述第一重叠部与所述第一金属走线、所述第三金属走线的重叠长度等于和所述第二重叠部与所述第一金属走线、所述第三金属走线的重叠长度。
在本发明的实施例中,上述非显示区设置有第一金属层、第二金属层和第三金属层;
所述第一金属层包括至少两条第一金属走线;
所述第二金属层包括至少一条第二金属走线;
所述第三金属层包括至少两条第三金属走线。
在本发明的实施例中,上述非显示区设置有第一绝缘层和第二绝缘层,所述第一绝缘层设置于所述第一金属层与所述第二金属层之间,所述第二绝缘层设置于所述第二金属层与所述第三金属层之间。
在本发明的实施例中,上述阵列基板还包括衬底基板,所述第一金属层设置在所述衬底基板上,所述第一绝缘层设置在所述第一金属层和所述衬底基板上。
在本发明的实施例中,上述第一金属走线、所述第二金属走线和所述第三金属走线的金属线宽相等,所述第一金属走线与所述第二金属走线的间距等于所述第二金属走线与所述第三金属走线的间距,所述第一重叠部和所述第二重叠部与所述第一金属走线的重叠宽度等于1/3所述第一金属走线的线宽,所述第一重叠部和所述第二重叠部与所述第三金属走线的重叠宽度等于1/3所述第三金属走线的线宽。
在本发明的实施例中,上述显示区包括多条信号走线,所述非显示区包括驱动芯片,多组所述扇出走线电性连接于所述信号走线与所述驱动芯片之间。
本发明还提供一种显示面板,包括上述的阵列基板。
本发明的阵列基板的非显示区包括多组扇出走线,每组扇出走线包括叠加设置且彼此绝缘的第一金属走线、第二金属走线和第三金属走线,第二金属走线包括第一重叠部和第二重叠部,第一重叠部与扇出走线的第一金属走线与第三金属走线部分重叠,第二重叠部与相邻的另一组扇出走线的第一金属走线与第三金属走线部分重叠。本发明的扇出走线所占非显示区的面积能够减少,实现窄边框,同时能补偿因OVL偏移导致的层间电容差异性,有效降低第一金属走线、第二金属走线和第三金属走线之间的RC Loading,提高了显示质量。
附图说明
图1a是一现有的阵列基板的结构示意图。
图1b是另一现有的阵列基板的结构示意图。
图2是本发明的阵列基板的正视结构示意图。
图3是图2所示的阵列基板沿Ⅲ-Ⅲ处的局部剖视结构示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚,下面将结合附图对本发明的实施方式作进一步地描述。
图2是本发明的阵列基板的正视结构示意图。图3是图2所示的阵列基板沿Ⅲ-Ⅲ处的局部剖视结构示意图。如图2和图3所示,阵列基板100包括显示区10和非显示区20。
显示区10包括多条信号走线11,多条信号走线11可包括用于提供栅极驱动信号的多条扫描线、用于提供显示数据信号的多条数据线和用于提供触控信号的触控驱动信号线等。显示区10内配置有多个像素以形成像素阵列,每个像素包括至少薄膜晶体管(ThinFilm Transistor,TFT)以及所述薄膜晶体管连接的像素电极,且每个像素都被两条相邻的扫描线以及两条相邻的数据线包围。
非显示区20包括多组扇出走线21和驱动芯片22。扇出走线21电性连接于信号走线11与驱动芯片22之间。每组扇出走线21包括叠加设置且彼此绝缘的第一金属走线212、第二金属走线213和第三金属走线214,第二金属走线213位于第一金属走线212与第三金属走线214之间。具体地,第一金属走线212、第二金属走线213和第三金属走线214的一端与信号走线11连接,第一金属走线212、第二金属走线213和第三金属走线214的另一端与驱动芯片22连接,具体可以与驱动芯片22的焊盘电性连接。示例性的,参见图2,第一金属走线212的一端与数据线连接,第一金属走线212的另一端与驱动芯片22连接;第二金属走线213的一端与数据线连接,第二金属走线213的另一端与驱动芯片22连接;第三金属走线214的一端与数据线连接,第三金属走线214的另一端与驱动芯片22连接。
如图3所示,阵列基板100还包括衬底基板23、第一绝缘层24和第二绝缘层25。多组扇出走线21位于衬底基板23上,具体地,在衬底基板23上形成有第一金属层M1,采用曝光、显影工艺在第一金属层M1上形成至少两条第一金属走线212;在第一金属层M1上设置第一绝缘层24,在第一绝缘层24上设置第二金属层M2,采用曝光、显影工艺在第二金属层M2上形成至少一条第二金属走线213;在第二金属层M2上依次形成有第二绝缘层25,在第二绝缘层25上设置第三金属层M3,采用曝光、显影工艺在第三金属层M3上形成至少两条第三金属走线214,其中第一绝缘层24位于第一金属层M1与第二金属层M2之间,第二绝缘层25位于第二金属层M2与第三金属层M3之间;在第三金属层M3上还形成有第三绝缘层。
在本实施例中,第一金属走线212、第二金属走线213和第三金属走线214可以由金属材料(例如银、铜)制成,且其构成材料可以彼此相同或不同。
第一绝缘层24为栅绝缘层,其材质可以是硅氧化物、硅氮化物或硅氮氧化物,但不限于此,一般的栅绝缘层材料均可;第二绝缘层25和第三绝缘层为保护层,其材质可以是氧化硅、氮化硅或有机材料。
如图2和图3所示,在本实施例中,第二金属走线213包括第一重叠部213a、第二重叠部213b和连接部213c。连接部213c连接于第一重叠部213a与第二重叠部213b之间,第一重叠部213a与扇出走线21的第一金属走线212与第三金属走线214部分重叠,第二重叠部213b与相邻的另一组扇出走线21的第一金属走线212与第三金属走线214部分重叠。
在一较佳的实施例中,第一重叠部213a与第二重叠部213b相互错开设置,其中,第一重叠部213a与第一金属走线212与第三金属走线214的后半部分重叠(沿着扇出走线21的长度方向),第二重叠部213b与第一金属走线212与第三金属走线214的前半部分重叠(沿着扇出走线21的长度方向)。
在一较佳的实施例中,连接部213c连接于第一重叠部213a和第二重叠部213b的端部,且连接部213c垂直于第一重叠部213a和第二重叠部213b。
在一较佳的实施例中,第一重叠部213a平行于第二重叠部213b,第一重叠部213a与第一金属走线212、第三金属走线214的重叠长度等于第二重叠部213b与第一金属走线212、第三金属走线214的重叠长度。
在一较佳的实施例中,第一金属走线212、第二金属走线213和第三金属走线214的金属线宽相等,第一金属走线212与第二金属走线213的间距等于第二金属走线213与第三金属走线214的间距,第一重叠部213a和第二重叠部213b与第一金属走线212的重叠宽度等于1/3第一金属走线212的线宽,第一重叠部213a和第二重叠部213b与第三金属走线214的重叠宽度等于1/3第三金属走线214的线宽,此时第一金属走线212、第二金属走线213和第三金属走线214的OVL=0(层间对位的偏移量)。
本发明的阵列基板100的非显示区20包括多组扇出走线21,每组扇出走线21包括叠加设置且彼此绝缘的第一金属走线212、第二金属走线213和第三金属走线214,第二金属走线213包括第一重叠部213a、第二重叠部213b和连接部213c,连接部213c连接于第一重叠部213a与第二重叠部213b之间,第一重叠部213a与扇出走线21的第一金属走线212与第三金属走线214部分重叠,第二重叠部213b与相邻的另一组扇出走线21的第一金属走线212与第三金属走线214部分重叠。本发明的扇出走线21所占非显示区20的面积能够减少,实现窄边框,同时能补偿因OVL偏移导致的层间电容差异性,有效降低第一金属走线212、第二金属走线213和第三金属走线214之间的RC Loading,提高了显示质量。
本发明还提供一种显示面板,所述显示面板包括上述的阵列基板100,关于显示面板的结构和功能请参照现有技术,此处不再赘述。
本发明并不限于上述实施方式中的具体细节,在本发明的技术构思范围内,可以对本发明的技术方案进行多种简单变型,这些简单变型均属于本发明的保护范围。在上述具体实施方式中所描述的各个具体技术特征,在不矛盾的情况下,可以通过任何合适的方式进行组合。为了避免不必要的重复,本发明对各种可能的组合方式不再另行说明。

Claims (10)

1.一种阵列基板,其特征在于,包括:
显示区(10);
非显示区(20),包括多组扇出走线(21),每组扇出走线(21)包括叠加设置且彼此绝缘的第一金属走线(212)、第二金属走线(213)和第三金属走线(214),所述第二金属走线(213)包括第一重叠部(213a)和第二重叠部(213b),所述第一重叠部(213a)与所述扇出走线(21)的第一金属走线(212)与第三金属走线(214)部分重叠,所述第二重叠部(213b)与相邻的另一组所述扇出走线(21)的第一金属走线(212)与第三金属走线(214)部分重叠。
2.如权利要求1所述的阵列基板,其特征在于,所述第二金属走线(213)还包括连接部(213c),所述连接部(213c)连接于所述第一重叠部(213a)与所述第二重叠部(213b)之间。
3.如权利要求2所述的阵列基板,其特征在于,所述连接部(213c)连接于所述第一重叠部(213a)和所述第二重叠部(213b)的端部。
4.如权利要求2所述的阵列基板,其特征在于,所述第一重叠部(213a)平行于所述第二重叠部(213b),所述第一重叠部(213a)与所述第一金属走线(212)、所述第三金属走线(214)的重叠长度等于所述第二重叠部(213b)与所述第一金属走线(212)、所述第三金属走线(214)的重叠长度。
5.如权利要求1所述的阵列基板,其特征在于,所述非显示区(20)设置有第一金属层、第二金属层和第三金属层;
所述第一金属层包括至少两条第一金属走线(212);
所述第二金属层包括至少一条第二金属走线(213);
所述第三金属层包括至少两条第三金属走线(214)。
6.如权利要求5所述的阵列基板,其特征在于,所述非显示区(20)设置有第一绝缘层(24)和第二绝缘层(25),所述第一绝缘层(24)设置于所述第一金属层与所述第二金属层之间,所述第二绝缘层(25)设置于所述第二金属层与所述第三金属层之间。
7.如权利要求6所述的阵列基板,其特征在于,所述阵列基板还包括衬底基板(23),所述第一金属层设置在所述衬底基板(23)上,所述第一绝缘层(24)设置在所述第一金属层和所述衬底基板(23)上。
8.如权利要求6所述的阵列基板,其特征在于,所述第一金属走线(212)、所述第二金属走线(213)和所述第三金属走线(214)的金属线宽相等,所述第一金属走线(212)与所述第二金属走线(213)的间距等于所述第二金属走线(213)与所述第三金属走线(214)的间距,所述第一重叠部(213a)和所述第二重叠部(213b)与所述第一金属走线(212)的重叠宽度等于1/3所述第一金属走线(212)的线宽,所述第一重叠部(213a)和所述第二重叠部(213b)与所述第三金属走线(214)的重叠宽度等于1/3所述第三金属走线(214)的线宽。
9.如权利要求1所述的阵列基板,其特征在于,所述显示区(10)包括多条信号走线(11),所述非显示区(20)包括驱动芯片(22),多组所述扇出走线(21)电性连接于所述信号走线(11)与所述驱动芯片(22)之间。
10.一种显示面板,其特征在于,包括权利要求1至9中任意一项所述的阵列基板。
CN201811362562.5A 2018-11-15 2018-11-15 阵列基板及显示面板 Active CN109300921B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201811362562.5A CN109300921B (zh) 2018-11-15 2018-11-15 阵列基板及显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201811362562.5A CN109300921B (zh) 2018-11-15 2018-11-15 阵列基板及显示面板

Publications (2)

Publication Number Publication Date
CN109300921A CN109300921A (zh) 2019-02-01
CN109300921B true CN109300921B (zh) 2020-09-01

Family

ID=65143509

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811362562.5A Active CN109300921B (zh) 2018-11-15 2018-11-15 阵列基板及显示面板

Country Status (1)

Country Link
CN (1) CN109300921B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110928085B (zh) * 2019-11-26 2021-01-15 Tcl华星光电技术有限公司 阵列基板及显示面板
CN110837820B (zh) * 2019-11-26 2022-05-31 厦门天马微电子有限公司 一种阵列基板及显示面板
CN111367129A (zh) * 2020-04-09 2020-07-03 深圳市华星光电半导体显示技术有限公司 扇出走线结构及显示面板
CN114609836B (zh) * 2022-03-07 2023-07-25 武汉华星光电技术有限公司 显示面板和显示装置
CN114883348A (zh) * 2022-06-07 2022-08-09 武汉华星光电半导体显示技术有限公司 显示面板及显示终端
WO2024087192A1 (zh) * 2022-10-28 2024-05-02 京东方科技集团股份有限公司 显示模组及其制备方法、显示装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105158998A (zh) * 2015-09-14 2015-12-16 深圳市华星光电技术有限公司 一种液晶显示装置及其显示面板
CN106444182A (zh) * 2016-10-31 2017-02-22 厦门天马微电子有限公司 一种阵列基板和显示面板
CN106647071A (zh) * 2017-02-15 2017-05-10 上海中航光电子有限公司 一种阵列基板、显示面板及显示装置

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101676810B1 (ko) * 2014-10-30 2016-11-16 삼성전자주식회사 반도체 소자, 이를 포함하는 디스플레이 드라이버 집적 회로 및 디스플레이 장치

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105158998A (zh) * 2015-09-14 2015-12-16 深圳市华星光电技术有限公司 一种液晶显示装置及其显示面板
CN106444182A (zh) * 2016-10-31 2017-02-22 厦门天马微电子有限公司 一种阵列基板和显示面板
CN106647071A (zh) * 2017-02-15 2017-05-10 上海中航光电子有限公司 一种阵列基板、显示面板及显示装置

Also Published As

Publication number Publication date
CN109300921A (zh) 2019-02-01

Similar Documents

Publication Publication Date Title
CN109300921B (zh) 阵列基板及显示面板
US10747350B2 (en) Touch display device
US10424228B2 (en) Array substrate having different display areas, electronic paper display panel and driving method thereof
US20200381455A1 (en) Device having pixel island, preparation method thereof, and display device
CN111624827B (zh) 阵列基板、显示面板和显示装置
US20170309644A1 (en) Display device
CN209055780U (zh) 阵列基板及显示面板
US9836174B2 (en) Array substrate, display and electronic device
US11360599B2 (en) Touch display device
US10013102B2 (en) Touch panel using multiple kinds of touch electrodes, method for driving the touch panel, and touch display device thereof
CN108831365B (zh) 显示面板和显示装置
US8405809B2 (en) Lead line structure and display panel having the same
KR20120062356A (ko) 표시 장치
JP2014149429A (ja) 液晶表示装置および液晶表示装置の製造方法
JP7358240B2 (ja) デマルチプレクサ、それを備えたアレイ基板、及び表示装置
US6300987B1 (en) Thin film transistor array panels for liquid crystal displays
CN113658992B (zh) 一种触控显示面板及显示装置
US11200826B2 (en) Pixel array substrate
KR20210005352A (ko) 표시 장치
JP5431993B2 (ja) 表示装置
JP4725358B2 (ja) カラー液晶表示パネル
US10459298B2 (en) Display device, array substrate and manufacturing method thereof
EP4123427A1 (en) Display panel and display device
KR100984344B1 (ko) 박막 트랜지스터 표시판
CN116453444A (zh) 阵列基板、显示面板及电子设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information
CB02 Change of applicant information

Address after: 215301, 1, Longteng Road, Kunshan, Jiangsu, Suzhou

Applicant after: InfoVision Optoelectronics(Kunshan)Co.,Ltd.

Address before: 215301, 1, Longteng Road, Kunshan, Jiangsu, Suzhou

Applicant before: INFOVISION OPTOELECTRONICS (KUNSHAN) Co.,Ltd.

GR01 Patent grant
GR01 Patent grant