CN109116960B - 电源放电控制装置、电路及其控制方法 - Google Patents

电源放电控制装置、电路及其控制方法 Download PDF

Info

Publication number
CN109116960B
CN109116960B CN201710493724.8A CN201710493724A CN109116960B CN 109116960 B CN109116960 B CN 109116960B CN 201710493724 A CN201710493724 A CN 201710493724A CN 109116960 B CN109116960 B CN 109116960B
Authority
CN
China
Prior art keywords
computer system
power
signal
discharge
potential
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201710493724.8A
Other languages
English (en)
Other versions
CN109116960A (zh
Inventor
黄伯彦
尚美玲
王信方
李子杰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wistron Infocomm Zhongshan Co Ltd
Wistron Corp
Original Assignee
Wistron Infocomm Zhongshan Co Ltd
Wistron Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wistron Infocomm Zhongshan Co Ltd, Wistron Corp filed Critical Wistron Infocomm Zhongshan Co Ltd
Priority to CN201710493724.8A priority Critical patent/CN109116960B/zh
Priority to TW106123269A priority patent/TWI631457B/zh
Priority to US15/844,612 priority patent/US10698466B2/en
Publication of CN109116960A publication Critical patent/CN109116960A/zh
Application granted granted Critical
Publication of CN109116960B publication Critical patent/CN109116960B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/30Means for acting in the event of power-supply failure or interruption, e.g. power-supply fluctuations

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Sources (AREA)
  • Direct Current Feeding And Distribution (AREA)

Abstract

一种电源放电控制装置、电路及其控制方法。该电源放电控制装置用于一计算机***,该电源放电控制装置包括:一控制单元,该控制单元用来根据该计算机***的一引脚信号,产生对应于该引脚信号的一控制信号;以及一放电单元,该放电单元耦接于该控制单元,用来根据该控制信号执行该计算机***的一电源放电操作;其中,该引脚信号是在该计算机***正常关机或不正常断电关机时产生。本发明用于计算机***在正常关机或不正常断电关机,根据计算机***的引脚信号,执行电源放电操作,以避免计算机***在关机状态时,不再持续耗能,并且避免计算机***在重新开启时发生异常的情形。

Description

电源放电控制装置、电路及其控制方法
技术领域
本发明涉及一种电源放电控制装置、电路及其控制方法,尤其涉及一种根据计算机***的信号以控制电源放电控制装置、电路及其控制方法。
背景技术
当计算机***发生跳电或不明原因断电时,可能会造成交流电损耗(AC Loss)。若计算机***的基本输入输出***(Basic Input/Output System,BIOS)关于电力管理的设定为自动,且计算机***的电源供应器内部设计无法在一定时间内将备用电源的残电放电完毕的情形下,当计算机***的电源恢复供电而重新启动计算机***时,计算机***的基本输入输出***可能因为残留电源而产生错误判断,进而导致错误的操作。在此情形下,计算机***的错误操作可能违反计算机***的电源管理设定,而造成电源恢复时计算机***开机的异常运作。
因此,如何有效解决上述问题,以避免计算机***误判导致计算机***开机时的错误动作的产生,便成为此技术领域的重要课题。
因此,需要提供一种电源放电控制装置、电路及其控制方法来解决上述问题。
发明内容
因此,本发明提供一种电源放电控制装置、电路及其控制方法,通过计算机装置的信号控制电源放电,以避免电源恢复造成计算机***开机时的异常运作。
本发明公开一种电源放电控制装置,用于一计算机***,该电源放电控制装置包括:一控制单元,该控制单元用来根据该计算机***的一引脚信号,产生对应于该引脚信号的一控制信号;以及一放电单元,该放电单元耦接于该控制单元,用来根据该控制信号执行该计算机***的一电源放电操作;其中,该引脚信号是在该计算机***正常关机或不正常断电关机时产生。
本发明还公开一种电源放电电路,该电源放电电路包括:一二极管,该二极管耦接于一电压源;一电容,该电容耦接于该二极管;一控制单元,该控制单元耦接于该二极管及该电容,用来根据一计算机***的一引脚信号,产生对应于该引脚信号的一控制信号;以及一放电单元,该放电单元耦接于该控制单元,用来根据该控制信号执行该计算机***的一电源放电操作;其中,该引脚信号是在该计算机***正常关机或不正常断电关机时产生。
本发明还公开一种电源放电控制方法,用于一计算机***,该电源放电控制方法包括:根据该计算机***的一引脚信号,产生对应于该引脚信号的一控制信号;以及根据该控制信号,执行该计算机***的一电源放电操作;其中,该引脚信号是在该计算机***正常关机或不正常断电关机时产生。
本发明用于计算机***在正常关机或不正常断电关机,根据计算机***的引脚信号,执行电源放电操作,以避免计算机***在关机状态时,不再持续耗能,并且避免计算机***在重新开启时发生异常的情形。
附图说明
图1为本发明实施例的一电源放电控制装置的示意图。
图2为本发明实施例的一电源放电电路的示意图。
图3为本发明实施例的一流程的示意图。
主要组件符号说明:
10 电源放电控制装置
102、202 控制单元
104、204 放电单元
20 电源放电电路
Q1 开关单元
30 流程
302、304、306、308、310 步骤
SLP_S5_N 引脚信号
555_Output 控制信号
C2 电容
D1 二极管
R3 放电电阻
P5V 电压源
P5VSB 备用电压源
具体实施方式
请参考图1,图1为本发明实施例的一电源放电控制装置10的示意图。电源放电控制装置10用于一计算机***,用来对计算机***进行电源放电的操作。电源放电控制装置10包含一控制单元102及一放电单元104。控制单元102用来根据计算机***的一引脚信号,产生对应于引脚信号的一控制信号。放电单元104耦接于控制单元102,用来根据控制单元102所产生的控制信号,执行计算机***的一电源放电操作。值得注意的是,计算机***产生的引脚信号是在计算机***正常关机或不正常断电关机时产生。如此一来,电源放电控制装置10可以在计算机***正常关机或不正常断电关机时,由控制单元102控制放电单元104进行电源放电操作,以避免计算机***在重新开机时,产生错误的动作而导致计算机***异常。
详细来说,在一实施例中,控制单元102可由一555计时器芯片(Timer 555IC)实现,用来在计算机***正常关机或不正常断电关机时,将计算机***所产生的一低电位的引脚信号,如高级配置与电源接口(Advanced Configuration and Power Interface,ACPI)的一S5睡眠状态信号(Sleep state S5signal,SLP_S5_N),转换为一高电位的控制信号555_Output后,传送至放电单元104。举例来说,控制单元102将0V电位的引脚信号SLP_S5_N转换为5V电位的控制信号555_Output,但不限于此。值得注意的是,控制单元102可不限于以555计时器芯片实现,只要是能够将计算机***所产生的引脚信号SLP_S5_N自低电位信号转换为高电位信号的装置,皆适用于本发明。放电单元104根据控制单元102所产生的控制信号555_Output执行电源放电操作,其中,放电单元104可为由一开关单元,例如一晶体管或开关装置、电阻或其他无源元件所组成,以执行电源放电操作。如此一来,当计算机***在正常关机或不正常断电关机时,通过计算机***的引脚信号,控制放电单元104执行电源放电操作,以避免计算机***在重新开启时发生异常的情形。
上述范例仅概括性地说明本发明的控制单元102根据计算机***的引脚信号产生控制信号,以控制放电单元104进行电源放电的操作。需注意的是,本领域普通技术人员可根据不同***需求适当设计计算机***。举例来说,根据不同制造商或计算机***的需求,可选用不同于555计时芯片的其他芯片或装置,计算机***的引脚信号不限于低电位的引脚信号,亦可为高电位的信号,或者,可以以不同无源元件实现放电装置,以执行计算机***的电源放电操作。上述实施例可根据使用者或制造商的指示或计算机***的设定来调整,而不限于此,皆属本发明的范畴。
请参考图2,图2为本发明实施例的一电源放电电路20的示意图。电源放电电路20可用来实现电源放电控制装置10,以对计算机***进行电源放电的操作。电源放电电路20包含有一电压源P5V、一二极管D1、一电容C2、一备用电压源P5VSB、一控制单元202及一放电单元204。在此实施例中,电压源P5V为与计算机***相同的5V电压源,用来提供计算机***及电源放电电路20电压来源。二极管D1耦接于电压源P5V,电容C2耦接于二极管D1,用来储存电压源P5V提供的电压源,以在电压源P5V不提供电压源时(即在计算机***不正常断电关机时),提供电源放电电路20电压来源。也就是说,当计算机***正常关机时,由电压源P5V提供控制单元202及放电单元204电压来源,而当计算机***不正常断电关机时,由电容C2提供控制单元202及放电单元204电压来源。控制单元202耦接于二极管D1及电容C2,在此实施例中,以一555计时器芯片实现,用来接收计算机***正常关机或不正常断电关机时所产生的一引脚信号SLP_S5_N,并根据引脚信号SLP_S5_N产生对应的一控制信号555_Output至放电单元204。值得注意的是,引脚信号SLP_S5_N具有一低电位,而控制信号555_Output具有相对于引脚信号SLP_S5_N的一高电位。放电单元204耦接于备用电压源P5VSB,包含有一开关单元Q1及一放电电阻R3,用来在接收到控制信号555_Output时,导通开关单元Q1,并以放电电阻R3对备用电压源P5VSB进行电源放电操作。
在一实施例中,当计算机***正常关机时,由电压源P5V提供控制单元202及放电单元204电压来源,此时,控制单元202接收到来自计算机***的引脚信号SLP_S5_N,并且据以产生控制信号555_Output至放电单元204。放电单元204根据控制信号555_Output导通开关单元Q1,使得放电电阻R3将备用电压源P5VSB在一定时间内(例如4秒内)完成放电的操作,以防止计算机***造成损毁的风险,延长***寿命。在另一实施例中,当计算机***在不正常断电关机时,由电容C2提供控制单元202及放电单元204电压来源,此时,控制单元202接收到来自计算机***的引脚信号SLP_S5_N,并且据以产生控制信号555_Output至放电单元204。放电单元204根据控制信号555_Output导通开关单元Q1,使得放电电阻R3将备用电压源P5VSB在一定时间内(例如2.5秒内)完成放电的操作,使得计算机***在关机状态时不会持续耗能,将计算机***在关机状态下的无意义的耗能操作降到最低。值得注意的是,备用电压源P5VSB的放电操作时间可根据计算机***的需求,调整放电电阻R3的电阻值大小,以达到保护计算机***的目的。除此之外,放电电路204执行的电源放电操作可根据应用的电路或计算机***而改变,而不限于5V的电压源。如此一来,本发明的电源放电电路20可在计算机***正常关机或不正常断电关机时,通过控制单元202控制放电单元204,以执行备用电压源P5VSB的放电操作,避免计算机***在重新开启时,发生异常的情形。
关于上述电源放电电路20的运作过程,可归纳为一流程30,请参考图3。图3为本发明实施例的流程30的示意图。流程30包含以下步骤:
步骤302:开始。
步骤304:当计算机***正常关机或不正常断电关机时,计算机***产生引脚信号SLP_S5_N。
步骤306:控制单元202根据引脚信号SLP_S5_N,产生对应于引脚信号的控制信号555_Output,并传送至放电单元204。
步骤308:放电单元204根据控制信号555_Output,导通开关单元Q1以执行备用电压源P5VSB的电源放电操作。
步骤310:结束。
由上述可知,本发明的电源放电控制装置可根据计算机***的引脚信号,执行计算机***的备用电压源的放电操作。需注意的是,前述实施例是用以说明本发明的精神,本领域普通技术人员应当可据以做适当的修饰,而不限于此。举例来说,电容C2的电容值及放电电阻R3的电阻大小皆可根据***所需调整,以在一特定时间内完成放电操作,或者,控制单元据以产生控制信号的引脚信号不限于低电位,只要能将计算机***的引脚信号由低电位转换为高电位,或者将引脚信号由低电位转换为高电位的控制单元或装置,皆属本发明的范畴。
综上所述,本发明提供一种电源放电控制装置,用于计算机***在正常关机或不正常断电关机,根据计算机***的引脚信号,执行电源放电操作,以避免计算机***在关机状态时,不再持续耗能,并且避免计算机***在重新开启时发生异常的情形。
以上所述仅为本发明的较佳实施例,凡是根据本发明权利要求书所做的等同变化与修饰,皆应当属于本发明的涵盖范围。

Claims (15)

1.一种电源放电控制装置,用于一计算机***,该电源放电控制装置包括:
一控制单元,该控制单元用来根据该计算机***的一引脚信号,产生对应于该引脚信号的一控制信号;以及
一放电单元,该放电单元耦接于该控制单元,用来根据该控制信号执行该计算机***的一电源放电操作;
其中,该引脚信号是在该计算机***正常关机或不正常断电关机时产生;
其中,该引脚信号是该计算机***所产生的高级配置与电源接口的一睡眠状态信号。
2.如权利要求1所述的电源放电控制装置,其中该引脚信号具有一第一电位,该控制信号具有一第二电位。
3.如权利要求2所述的电源放电控制装置,其中该第一电位是一高电位,该第二电位是相对于该第一电位的一低电位。
4.如权利要求1所述的电源放电控制装置,其中该放电单元根据该控制信号导通一开关单元,以通过一放电电阻执行该电源放电操作。
5.如权利要求4所述的电源放电控制装置,其中该开关单元是一晶体管。
6.一种电源放电电路,该电源放电电路包括:
一二极管,该二极管耦接于一电压源;
一电容,该电容耦接于该二极管;
一控制单元,该控制单元耦接于该二极管及该电容,用来根据一计算机***的一引脚信号,产生对应于该引脚信号的一控制信号;以及
一放电单元,该放电单元耦接于该控制单元,用来根据该控制信号执行该计算机***的一电源放电操作;
其中,该引脚信号是在该计算机***正常关机或不正常断电关机时产生;
其中,该引脚信号是该计算机***所产生的高级配置与电源接口的一睡眠状态信号。
7.如权利要求6所述的电源放电电路,其中该引脚信号具有一第一电位,该控制信号具有一第二电位。
8.如权利要求7所述的电源放电电路,其中该第一电位是一高电位,该第二电位是相对于该第一电位的一低电位。
9.如权利要求6所述的电源放电电路,其中该控制信号导通一开关单元,以通过一放电电阻执行该电源放电操作。
10.如权利要求9所述的电源放电电路,其中该开关单元是一晶体管。
11.一种电源放电控制方法,用于一计算机***,该电源放电控制方法包括:
根据该计算机***的一引脚信号,产生对应于该引脚信号的一控制信号;以及
根据该控制信号,执行该计算机***的一电源放电操作;
其中,该引脚信号是在该计算机***正常关机或不正常断电关机时产生;
其中,该引脚信号是该计算机***所产生的高级配置与电源接口的一睡眠状态信号。
12.如权利要求11所述的电源放电控制方法,其中该引脚信号具有一第一电位,该控制信号具有一第二电位。
13.如权利要求12所述的电源放电控制方法,其中该第一电位是一高电位,该第二电位是相对于该第一电位的一低电位。
14.如权利要求11所述的电源放电控制方法,其中该控制信号导通一开关单元,以通过一放电电阻执行该电源放电操作。
15.如权利要求14所述的电源放电控制方法,其中该开关单元是一晶体管。
CN201710493724.8A 2017-06-26 2017-06-26 电源放电控制装置、电路及其控制方法 Active CN109116960B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201710493724.8A CN109116960B (zh) 2017-06-26 2017-06-26 电源放电控制装置、电路及其控制方法
TW106123269A TWI631457B (zh) 2017-06-26 2017-07-12 電源放電控制裝置、電路及其控制方法
US15/844,612 US10698466B2 (en) 2017-06-26 2017-12-17 Power discharge control device, circuit and method using the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710493724.8A CN109116960B (zh) 2017-06-26 2017-06-26 电源放电控制装置、电路及其控制方法

Publications (2)

Publication Number Publication Date
CN109116960A CN109116960A (zh) 2019-01-01
CN109116960B true CN109116960B (zh) 2020-08-07

Family

ID=63959650

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710493724.8A Active CN109116960B (zh) 2017-06-26 2017-06-26 电源放电控制装置、电路及其控制方法

Country Status (3)

Country Link
US (1) US10698466B2 (zh)
CN (1) CN109116960B (zh)
TW (1) TWI631457B (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101583232A (zh) * 2008-05-14 2009-11-18 英业达股份有限公司 电源放电控制***
CN101876846A (zh) * 2009-04-29 2010-11-03 鸿富锦精密工业(深圳)有限公司 电脑电源及其上的备用电压放电电路
CN205622496U (zh) * 2016-03-30 2016-10-05 合肥惠科金扬科技有限公司 一种放电电路及交流供电装置
CN106356033A (zh) * 2016-11-21 2017-01-25 京东方科技集团股份有限公司 关机放电电路、方法、显示模组和显示装置

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW563963U (en) * 2001-05-03 2003-11-21 Mitac Int Corp Fast discharging circuit
US7257858B2 (en) * 2004-06-29 2007-08-21 Palazzolo Giacomo S Leaf collection device
CN2909367Y (zh) * 2005-12-30 2007-06-06 鸿富锦精密工业(深圳)有限公司 主板供电保护电路
US7499294B2 (en) * 2007-02-12 2009-03-03 Spi Electronic Co., Ltd. Self-excitation synchronous rectification driver
US8564338B2 (en) * 2008-03-03 2013-10-22 Thomson Licensing Switchable load for initializing an output voltage of a power supply
TWI438613B (zh) * 2009-05-07 2014-05-21 Hon Hai Prec Ind Co Ltd 電腦電源及其上的備用電壓放電電路
CN102054412B (zh) * 2009-11-09 2013-03-13 纬创资通股份有限公司 共用电源和显示器检测不同主机板电路的设备及转接装置
US20110154502A1 (en) * 2009-12-18 2011-06-23 Gyan Prakash Data Protection
TWI442699B (zh) * 2012-03-20 2014-06-21 Wistron Corp 應用於電子裝置之電源開關模組、電壓產生電路與電源控制方法
KR102156230B1 (ko) * 2013-10-24 2020-09-15 삼성전자주식회사 잔류 전압을 강제로 방전시킬 수 있는 데이터 저장 장치, 이의 동작 방법, 및 이를 포함하는 데이터 처리 시스템
JP2018506946A (ja) * 2015-01-28 2018-03-08 エービービー シュヴァイツ アクチェンゲゼルシャフト エネルギーパネル装置のシャットダウン
CN205176784U (zh) * 2015-11-02 2016-04-20 深圳华北工控股份有限公司 用于智能补充工业电脑主板的关机电路
KR102475458B1 (ko) * 2016-05-30 2022-12-08 에스케이하이닉스 주식회사 파워 온 리셋 회로 및 이를 포함하는 반도체 메모리 장치
CN108257643B (zh) * 2016-12-28 2021-02-09 上海宝存信息科技有限公司 数据储存装置以及其备用电力来源的储电能力监控方法
TWI678606B (zh) * 2017-10-27 2019-12-01 緯創資通股份有限公司 強化負載瞬態響應補償的電路以及方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101583232A (zh) * 2008-05-14 2009-11-18 英业达股份有限公司 电源放电控制***
CN101876846A (zh) * 2009-04-29 2010-11-03 鸿富锦精密工业(深圳)有限公司 电脑电源及其上的备用电压放电电路
CN205622496U (zh) * 2016-03-30 2016-10-05 合肥惠科金扬科技有限公司 一种放电电路及交流供电装置
CN106356033A (zh) * 2016-11-21 2017-01-25 京东方科技集团股份有限公司 关机放电电路、方法、显示模组和显示装置

Also Published As

Publication number Publication date
US20180373301A1 (en) 2018-12-27
TWI631457B (zh) 2018-08-01
TW201905695A (zh) 2019-02-01
CN109116960A (zh) 2019-01-01
US10698466B2 (en) 2020-06-30

Similar Documents

Publication Publication Date Title
TWI509403B (zh) 電子裝置
US8729936B2 (en) Power switch module, voltage generating circuit and power control method for electronic device
US8897044B2 (en) Electronic device having complete power-saving mechanism
TW201416845A (zh) 主機板
WO2016110000A1 (zh) 单板掉电重启的调整方法、装置及***
CN206353706U (zh) 一种电器设备及其掉电保护电路
TWI693513B (zh) 伺服器系統及其省電方法
CN203289395U (zh) 一种开关机电路和一种电子设备
CN101727167B (zh) 电源切换电路
CN109116960B (zh) 电源放电控制装置、电路及其控制方法
US9705323B2 (en) Power supply system and power control circuit thereof
TW201308063A (zh) 節能管理電路
CN103164009A (zh) 多电源供电的上电掉电复位电路及其工作方法
CN107731260B (zh) 一种ssd的供电方法、***及ssd
TWI410787B (zh) 電源控制電路
CN104345850B (zh) 智能型自动开机装置
CN203178909U (zh) 多电源供电的上电掉电复位电路
CN204794937U (zh) 一种无静态电流的上电复位信号产生电路
CN111399617B (zh) 供电控制装置和电子设备
TW201426287A (zh) 開關機測試電路
US8633744B1 (en) Power reset circuit with zero standby current consumption
CN104935313A (zh) 一种无静态电流的上电复位信号产生电路
US11906994B2 (en) Power supply circuit, corresponding device and method
CN218332520U (zh) 一种电源电压控制电路
CN107807728B (zh) 关机放电***

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant