CN108768395A - 一种用于多通道adc的增益失配误差校准电路 - Google Patents

一种用于多通道adc的增益失配误差校准电路 Download PDF

Info

Publication number
CN108768395A
CN108768395A CN201810585157.3A CN201810585157A CN108768395A CN 108768395 A CN108768395 A CN 108768395A CN 201810585157 A CN201810585157 A CN 201810585157A CN 108768395 A CN108768395 A CN 108768395A
Authority
CN
China
Prior art keywords
circuit
output
reference voltage
calibration
codes
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201810585157.3A
Other languages
English (en)
Other versions
CN108768395B (zh
Inventor
于宗光
陈珍海
占林松
魏敬和
薛颜
张玲
桂江华
张�荣
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
CETC 58 Research Institute
Original Assignee
CETC 58 Research Institute
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by CETC 58 Research Institute filed Critical CETC 58 Research Institute
Priority to CN201810585157.3A priority Critical patent/CN108768395B/zh
Publication of CN108768395A publication Critical patent/CN108768395A/zh
Application granted granted Critical
Publication of CN108768395B publication Critical patent/CN108768395B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/10Calibration or testing
    • H03M1/1009Calibration
    • H03M1/1014Calibration at one point of the transfer characteristic, i.e. by adjusting a single reference value, e.g. bias or gain error
    • H03M1/1019Calibration at one point of the transfer characteristic, i.e. by adjusting a single reference value, e.g. bias or gain error by storing a corrected or correction value in a digital look-up table

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

本发明提供了一种用于多通道ADC的增益失配误差校准电路,属于集成电路技术领域。所述用于多通道ADC的增益失配误差校准电路包括基准电压产生电路、基准电压远程驱动电路、M个基准电压调整电路、M通道的N位模数转换器、M个N位输出寄存器、校准基准信号产生电路、N位数字减法电路以及控制电路。该用于多通道ADC的增益失配误差校准电路能够根据***精度和硬件开销自动折衷选择校准精度,并且具有低功耗特点。

Description

一种用于多通道ADC的增益失配误差校准电路
技术领域
本发明涉及集成电路技术领域,特别涉及一种用于多通道ADC的增益失配误差校准电路。
背景技术
精度14位、采样速率大于100MSPS的流水线ADC(模数转换器),一直是各类中频采样***的主要选择,因而被大规模运用于多载波宽带无线通信和雷达接收等电子应用***中。为降低成本和提高可靠性,各类电子***对于低功耗和小型化的需求日益突出,其对所使用ADC电路的功耗和面积要求日益严格。为提高流水线ADC的集成度,通常采用单芯片集成多通道ADC电路的方式来降低板级***设计时所占用的空间。为实现流水线ADC电路的多通道集成,其所使用的单通道流水线ADC内核电路必须具备一些特别要求:首先,该ADC内核必须具备低功耗和小面积特性,否则,多通道集成带来的功耗和可靠性问题将极大限制板级***应用;其次,该ADC内核必须使用尽可能少的输出端口数,否则,集成后带来的封装问题和板级***的高速信号线的布线问题均会带来极大限制。
除此之外,当多通道ADC在同一颗芯片集成时,由于不同芯片区域之间的器件参数存在不匹配,导致多通道ADC之间的增益出现匹配误差。特别对于高速高精度ADC,不同通道ADC之间的增益不匹配影响会非常明显,这种失配误差不同步对于雷达和多通道无线通信等***性能有着更大影响。因此需要一定的校正方法将该类增益失配误差加以去除。因此设计可对多通道ADC之间的增益失配误差进行自校准的电路很有现实意义。
发明内容
本发明的目的在于提供一种用于多通道ADC的增益失配误差校准电路,以解决现有的不同通道ADC之间的增益不匹配的问题。
为解决上述技术问题,本发明提供一种用于多通道ADC的增益失配误差校准电路,包括:基准电压产生电路、基准电压远程驱动电路、M个基准电压调整电路、M通道的N位模数转换器、M个N位输出寄存器、校准基准信号产生电路、N位数字减法电路以及控制电路;各个基准电压调整电路、各个通道的N位模数转换器和各个N位输出寄存器一一相对应;
其中,基准电压产生电路产生一个基准电压输入到基准电压远程驱动电路;基准电压远程驱动电路的M路输出基准电压分别连接到M个基准电压调整电路的基准电压输入端,第M+1路输出基准电压Vrinref连接到校准基准信号产生电路的基准电压输入端;控制电路的M个控制信号输出端输出的M个控制信号分别连接M个基准电压调整电路的控制信号输入端,控制电路的M个K位补偿码输出端输出的K位补偿码1~M分别连接M个基准电压调整电路的补偿码输入端;基准电压调整电路的基准电压输出端连接相对应的N位模数转换器,校准基准信号产生电路的校准电压信号输出端Vr_cal连接M通道的N位模数转换器;N位模数转换器输出的N位数字码经过相对应的N位输出寄存器后得到量化码;N位数字减法电路的M+1组数字码输入端分别连接到M个N位输出寄存器和校准基准信号产生电路的基准输出量化码输出端Dref;校准基准信号产生电路的控制输入端连接到控制电路的K位选择码输出端口;N位数字减法电路的K位量化码输出端连接到控制电路的误差输入端口;控制电路的校准控制信号Ctrl_mode输出端口连接到N位数字减法电路和校准基准信号产生电路的校准控制信号输入端口;控制电路的K位全局调整码输出端连接基准电压远程驱动电路的输入端;
其中,N和M均为任意正整数,K为不大于N的正整数。
可选的,所述用于多通道ADC的增益失配误差校准电路包括校准模式和补偿模式;
在进入校准模式时,所述用于多通道ADC的增益失配误差校准电路依次对M通道的N位模数转换器进行增益失配误差校准,依次产生M组K位补偿码;在进入补偿模式时,M组K位补偿码保持不变,所述用于多通道ADC的增益失配误差校准电路同时对M通道的N位数模转换器进行增益失配误差补偿,所述校准基准信号产生电路和N位数字减法电路被关闭以降低功耗。
可选的,所述基准电压远程驱动电路包括:一个基准电压编程调整电路和M+1个电压远程驱动电路;基准电压编程调整电路的输出端同时连接M+1个电压远程驱动电路;基准电压编程调整电路的输出电压受K位全局调整码控制。
可选的,所述校准基准信号产生电路包括:一个可编程校准电压产生电路和基准输出量化码产生电路;
所述可编程校准电压产生电路的参考电压输入端连接到基准电压远程驱动电路的第M+1路输出基准电压Vrinref,可编程校准电压产生电路在K位选择码的控制下输出校准基准电压;基准输出量化码产生电路在K位选择码的控制下输出基准输出量化码。
可选的,所述基准输出量化码产生电路仅在校准模式下工作,包括均受Ctrl_mode信号控制的ROM查找表、ROM模块和基准量化码输出电路;K位选择码进入ROM查找表,得到相应的地址给ROM模块,ROM模块将相应地址对应存储器单元中所存储的基准量化码数据输出给基准量化码输出电路,基准量化码输出电路输出基准输出量化码。
可选的,所述控制电路包括:核心控制电路、选择码产生电路、调整码产生电路、运算电路、K位寄存器组、补偿码输出寄存器1~补偿码输出寄存器M和通道选择电路;
其中,核心控制电路的输入端连接校准启动信号,核心控制电路的第一输出端连接通道选择电路的控制输入端,第二输出端连接运算电路的控制输入端,第三输出端连接选择码产生电路的控制输入端,第四输出端连接调整码产生电路的控制输入端,第五输出端连接K位寄存器组的控制输入端,第六~第M+5输出端产生的M个校准控制信号Ctrl1~Ctrl M分别连接补偿码输出寄存器1~补偿码输出寄存器M;运算电路的数据输入端接收K位寄存器组输出端发送的数据,并根据核心控制电路的控制指令产生K位误差码;补偿码输出寄存器1~补偿码输出寄存器M的数据输入端全部连接到运算电路的K位误差码输出端,补偿码输出寄存器1~补偿码输出寄存器M的输出端分别连接到通道选择电路的第1~第M数据输入端;通道选择电路根据核心控制电路的控制指令输出K位补偿码1~M;选择码产生电路根据核心控制电路的控制指令产生K位选择码;调整码产生电路根据核心控制电路的控制指令产生K位全局调整码;K位寄存器组的数据输入端接收所述N位数字减法电路的输出端发送的K位量化码,并根据核心控制电路的控制指令将存储在其内部寄存器内的数据发送给运算电路。
可选的,所述校准控制信号Ctrl1~Ctrl M在校准模式下,任意时刻仅有其中一个信号有效;在对M通道的N位模数转换器进行校准的过程中,所述通道选择电路将进行校准的N位模数转换器对应的补偿码输出寄存器的输出打开,其余补偿码输出寄存器的输出被关闭。
可选的,所述运算电路采用二分逐次逼近算法产生K位误差码,每次运算只改变K位误差码中的1位;最终输出保持不变的K位误差码需要循环运算K次才能确定。
在本发明中提供了一种用于多通道ADC的增益失配误差校准电路,包括:基准电压产生电路、基准电压远程驱动电路、M个基准电压调整电路、M通道的N位模数转换器、M个N位输出寄存器、校准基准信号产生电路、N位数字减法电路以及控制电路。该用于多通道ADC的增益失配误差校准电路能够根据***精度和硬件开销自动折衷选择校准精度,并且具有低功耗特点。
附图说明
图1是用于多通道ADC的增益失配误差校准电路的结构示意图;
图2是基准电压远程驱动电路的结构示意图;
图3是基准电压编程调整电路的结构示意图;
图4是校准基准信号产生电路的结构示意图;
图5是基准输出量化码产生电路的结构示意图;
图6是控制电路的结构示意图。
具体实施方式
以下结合附图和具体实施例对本发明提出的一种用于多通道ADC的增益失配误差校准电路作进一步详细说明。根据下面说明和权利要求书,本发明的优点和特征将更清楚。需说明的是,附图均采用非常简化的形式且均使用非精准的比例,仅用以方便、明晰地辅助说明本发明实施例的目的。
实施例一
本发明提供了一种用于多通道ADC的增益失配误差校准电路,如图1所示。所述用于多通道ADC的增益失配误差校准电路包括:基准电压产生电路、基准电压远程驱动电路、M个基准电压调整电路、M通道的N位模数转换器、M个N位输出寄存器、校准基准信号产生电路、N位数字减法电路以及控制电路。其中,M个基准电压调整电路分别为基准电压调整电路1、基准电压调整电路2、...、基准电压调整电路M,M通道的N位模数转换器分别为N位模数转换器1、N位模数转换器2、...、N位模数转换器M,M个N位输出寄存器分别为N位输出寄存器1、N位输出寄存器2、...、N位输出寄存器M。各个基准电压调整电路、各个通道的N位模数转换器和各个N位输出寄存器一一相对应。具体的,基准电压调整电路1、N位模数转换器1和N位输出寄存器1依次相连,基准电压调整电路2、N位模数转换器2和N位输出寄存器2依次相连,...,基准电压调整电路M、N位模数转换器M和N位输出寄存器M依次相连。
其中,基准电压产生电路产生一个基准电压输入到基准电压远程驱动电路;基准电压远程驱动电路的M路输出基准电压分别连接到M个基准电压调整电路的基准电压输入端:基准电压Vrin1连接基准电压调整电路1,基准电压Vrin2连接基准电压调整电路2,...,基准电压Vrin M连接基准电压调整电路M;基准电压远程驱动电路的第M+1路输出基准电压Vrinref连接到校准基准信号产生电路的基准电压输入端。控制电路的M个控制信号输出端输出的M个控制信号Ctrl1~M分别连接M个基准电压调整电路的控制信号输入端:控制信号Ctrl1连接基准电压调整电路1的控制信号输入端,控制信号Ctrl2连接基准电压调整电路2的控制信号输入端,...,控制信号Ctrl M连接基准电压调整电路M的控制信号输入端。控制电路的M个K位补偿码输出端输出的K位补偿码1~M分别连接M个基准电压调整电路的补偿码输入端。每个基准电压调整电路的基准电压输出端连接相对应的N位模数转换器,校准基准信号产生电路的校准电压信号输出端输出的校准电压信号Vr_cal输送到M通道的N位模数转换器;各通道的N位模数转换器输出的N位数字码经过相对应的N位输出寄存器后得到量化码;N位数字减法电路的M+1组数字码输入端分别连接到M个N位输出寄存器和校准基准信号产生电路的基准输出量化码输出端。具体的,N位数字减法电路的D1输入端连接N位输出寄存器1的基准输出量化码输出端,N位数字减法电路的D1输入端连接N位输出寄存器1的输出端D1,N位数字减法电路的D2输入端连接N位输出寄存器2的输出端D2,...,N位数字减法电路的DM输入端连接N位输出寄存器M的输出端DM,N位数字减法电路的Dref输入端连接校准基准信号产生电路的输出端Dref。校准基准信号产生电路的控制输入端连接到控制电路的K位选择码输出端口;N位数字减法电路的K位量化码输出端连接到控制电路的误差输入端口;控制电路的校准控制信号Ctrl_mode输出端口同时连接到N位数字减法电路和校准基准信号产生电路的校准控制信号输入端口;控制电路的K位全局调整码输出端连接基准电压远程驱动电路的输入端。并且,N和M均为任意正整数,K为不大于N的正整数。
所述用于多通道ADC的增益失配误差校准电路包括校准模式和补偿模式;在进入校准模式时,所述用于多通道ADC的增益失配误差校准电路依次对M通道的N位模数转换器进行增益失配误差校准,依次产生M组K位补偿码;在进入补偿模式时,M组K位补偿码保持不变,所述用于多通道ADC的增益失配误差校准电路同时对M通道的N位数模转换器进行增益失配误差补偿,所述校准基准信号产生电路和N位数字减法电路被关闭以降低功耗。
上述电路的工作原理为:当校准模式开启时,控制电路通过Ctrl_mode信号首先控制N位数字减法电路和校准基准信号产生电路进入校准模式,同时所述控制电路输出K位选择码给所述校准基准信号产生电路;另外,所述控制电路输出第一校准控制信号Ctrl1到基准电压调整电路1控制所述基准电压调整电路1进入校准模式,开始对N位模数转换器电路1进行增益失配误差校准。控制电路然后产生第一组K位选择码;第一组K位选择码进入校准基准信号产生电路并产生第一组基准输出量化码Dref(1),以及第一校准基准电压Vr_cal(1);第一校准基准电压Vr_cal(1)作为N位模数转换器1的模拟输入信号,使所述N位模数转换器1进行正常的模数转换工作,首先进行第1种校准参考电压下的增益失配误差校准。
控制电路继续产生第一组K位补偿码1 cali(1),进入基准电压调整电路1并得到第一通道基准电压Vr1,所述第一通道基准电压Vr1作为N位模数转换器1的参考基准电压,经过N位模数转换器1的模数转换得到第一组第一输出量化码D1(1);N位数字减法电路将第一组第一输出量化码D1(1)与第一组基准输出量化码Dref(1)进行减法处理得到第一组K位量化码并输入控制电路;控制电路将接收得到第一组K位量化码存储在其内部的K位寄存器组中;控制电路会根据第一组K位量化码,采用二分查找法产生第二组K位补偿码1 cali(2);
紧接着,第二组K位补偿码1cali(2)进入基准电压调整电路1并得到更新的基准电压Vr1,经N位模数转换器1模数转换得到第二组第一输出量化码D1(2);N位数字减法电路将更新的第二组第一输出量化码D1(2)与第一组基准输出量化码Dref(1)进行减法处理得到第二组K位量化码并输入控制电路;控制电路会根据第二组K位量化码,采用二分查找法产生第三组K位补偿码1 cali(3)。
依次循环,N位数字减法电路会继续产生第L组K位量化码,控制电路会采用二分查找法产生第L+1组K位补偿码1 cali(L+1)。当控制电路产生第K组K位补偿码1 cali(K)后,控制电路会将第K组K位补偿码1 cali(K)存入新寄存器并取名为K位补偿码1 cali(K)_R1,结束第1种校准参考电压下的增益失配误差校准。
控制电路然后产生第Y组K位选择码;第Y组K位选择码进入校准基准信号产生电路并产生第Y组基准输出量化码Dref(Y),以及第Y校准基准电压Vr_cal(Y);第Y校准基准电压Vr_cal(Y)作为N位模数转换器1的模拟输入信号,进行第Y种校准参考电压下的增益失配误差校准;所述用于多通道ADC的增益失配误差校准电路将会采用和第1种校准参考电压下的增益失配误差校准相同的方式得到K位补偿码1 cali(K)_RY,结束第Y种校准参考电压下的增益失配误差校准。依次循环,当所述用于多通道ADC的增益失配误差校准电路得到最后一组K位补偿码1 cali(K)_RZ,结束第Z种校准参考电压下的增益失配误差校准后,控制电路中的算法电路将会对得到的Z组K位补偿码1 cali(K)_R1~cali(K)_RZ进行运算,得到最终的K位补偿码1 cali_fin并保持不变,所述用于多通道ADC的增益失配误差校准电路结束N位模数转换器电路1的增益失配误差校准。
紧接着,控制电路输出第X校准控制信号Ctrl X到基准电压调整电路X控制基准电压调整电路X进入校准模式,开始进行N位模数转换器电路X的增益失配误差校准。所述用于多通道ADC的增益失配误差校准电路采用和N位模数转换器电路1相同的校准过程得到K位补偿码X cali_fin并保持不变,结束N位模数转换器电路X的增益失配误差校准。依照同样的校准方式,当控制电路输出第M校准控制信号Ctrl M到基准电压调整电路M,得到K位补偿码M cali_fin并保持不变,结束N位模数转换器电路M的增益失配误差校准后,所述用于多通道ADC的增益失配误差校准电路的校准模式结束。
所述用于多通道ADC的增益失配误差校准电路开始进入补偿模式,控制电路会将M个基准电压调整电路同时设置成补偿模式,开始对M通道的N位数模转换器的时钟基准电压失配误差进行补偿。最后,控制电路关闭校准基准信号产生电路和N位数字减法电路,以降低功耗。
上述说明中,N和M均为任意正整数,K为不大于N的正整数,X为不大于M的正整数,L为不大于K的正整数,Z为不大于2K-1的正整数,Y为不大于Z的正整数。
如图2所示为基准电压远程驱动电路的结构示意图。所述基准电压远程驱动电路包括:一个基准电压编程调整电路和M+1个电压远程驱动电路。基准电压编程调整电路的输出端同时连接M+1个电压远程驱动电路。M+1个电压远程驱动电路分别为电压远程驱动电路1、电压远程驱动电路2、...、电压远程驱动电路M和电压远程驱动电路ref。电压远程驱动电路1产生基准电压Vrin1,电压远程驱动电路2产生基准电压Vrin2,...,电压远程驱动电路M产生基准电压Vrin M,电压远程驱动电路ref产生基准电压Vrinref。带隙基准电压进入所述基准电压编程调整电路,并且基准电压编程调整电路的输出电压受K位全局调整码控制。
具体的,图3为基准电压编程调整电路的一种实现方式,其结构为数字控制型LDO电路。控制信号置0时,PMOS管M31导通,由于运算放大器的负反馈作用,基准电压V REF在调整NMOS管M30的控制下经电阻分压得到一个初始电压输出V R(0),同时电流型K-bit DAC还会产生一个到地的调整电流Ic,调整电流Ic流经最末端电阻R32到地,这样就会在该电阻R32上叠加一个⊿V=Ic×R32的电压量,输出到基准信号输出电路的电压V RoutV R(0)+⊿V。根据电阻分压关系,输出基准电压信号V Rout会相应地产生变化。因此,只要控制K位全局调整码便可以实现改变输出基准电压的目的。本发明实施例中所有基准电压调整电路均可采用图3所示电路结构。对于M+1个电压远程驱动电路,可以采用电压跟随器实现。
所述校准基准信号产生电路包括:一个可编程校准电压产生电路和基准输出量化码产生电路,如图4所示。所述可编程校准电压产生电路的参考电压输入端连接到基准电压远程驱动电路的第M+1路输出基准电压Vrinref,可编程校准电压产生电路在K位选择码的控制下输出校准基准电压Vr_cal;基准输出量化码产生电路在K位选择码的控制下输出基准输出量化码Dref。
图5为基准输出量化码产生电路的结构示意图,所述基准输出量化码产生电路仅在校准模式下工作,包括均受Ctrl_mode信号控制的ROM查找表、ROM模块和基准量化码输出电路。K位选择码进入ROM查找表,得到相应的地址给ROM模块,ROM模块将相应地址对应存储器单元中所存储的基准量化码数据输出给基准量化码输出电路,基准量化码输出电路输出基准输出量化码Dref。
请参阅图6,所述控制电路包括:核心控制电路、选择码产生电路、调整码产生电路、运算电路、K位寄存器组、补偿码输出寄存器1~补偿码输出寄存器M和通道选择电路。
其中,核心控制电路的输入端连接校准启动信号,核心控制电路的第一输出端连接通道选择电路的控制输入端,第二输出端连接运算电路的控制输入端,第三输出端连接选择码产生电路的控制输入端,第四输出端连接调整码产生电路的控制输入端,第五输出端连接K位寄存器组的控制输入端,第六~第M+5输出端产生的M个校准控制信号Ctrl1~Ctrl M分别连接补偿码输出寄存器1~补偿码输出寄存器M。具体的,校准控制信号Ctrl1连接补偿码输出寄存器1,校准控制信号Ctrl2连接补偿码输出寄存器2,...,校准控制信号Ctrl M连接补偿码输出寄存器M;运算电路的数据输入端接收K位寄存器组输出端发送的数据,并根据核心控制电路的控制指令产生K位误差码;补偿码输出寄存器1~补偿码输出寄存器M的数据输入端全部连接到运算电路的K位误差码输出端,补偿码输出寄存器1~补偿码输出寄存器M的输出端分别连接到通道选择电路的第1~第M数据输入端;通道选择电路根据核心控制电路的控制指令输出K位补偿码1,K位补偿码2,...K位补偿码M。选择码产生电路根据核心控制电路的控制指令产生K位选择码;调整码产生电路根据核心控制电路的控制指令产生K位全局调整码;K位寄存器组的数据输入端接收所述N位数字减法电路的输出端发送的K位量化码,并根据核心控制电路的控制指令将存储在其内部寄存器内的数据发送给运算电路。
所述校准控制信号Ctrl1~Ctrl M在校准模式下,任意时刻仅有其中一个信号有效;在对M通道的N位模数转换器进行校准的过程中,所述通道选择电路将进行校准的N位模数转换器对应的补偿码输出寄存器的输出打开,其余补偿码输出寄存器的输出被关闭。
所述运算电路采用二分逐次逼近算法产生K位误差码,每次运算只改变K位误差码中的1位;最终输出保持不变的K位误差码需要循环运算K次才能确定。具体的,对第Y种校准参考电压下的增益失配误差校准过程中,K位误差码需要循环运算K次才能产生一次K位补偿码X cali(K)_RY;对所述N位模数转换器电路X的增益失配误差校准过程中,由于需要对Z种校准参考电压进行校准,因此K位误差码需要循环运算K*Z次才能得到K位补偿码X cali_fin并保持不变;对所述所有M通道的N位模数转换器电路的增益失配误差校准过程中,K位误差码需要循环运算K*Z*M次才能得到M组K位补偿码X cali_fin并保持不变,从而结束所述用于多通道ADC的增益失配误差校准电路的校准模式。
上述描述仅是对本发明较佳实施例的描述,并非对本发明范围的任何限定,本发明领域的普通技术人员根据上述揭示内容做的任何变更、修饰,均属于权利要求书的保护范围。

Claims (8)

1.一种用于多通道ADC的增益失配误差校准电路,其特征在于,包括:基准电压产生电路、基准电压远程驱动电路、M个基准电压调整电路、M通道的N位模数转换器、M个N位输出寄存器、校准基准信号产生电路、N位数字减法电路以及控制电路;各个基准电压调整电路、各个通道的N位模数转换器和各个N位输出寄存器一一相对应;
其中,基准电压产生电路产生一个基准电压输入到基准电压远程驱动电路;基准电压远程驱动电路的M路输出基准电压分别连接到M个基准电压调整电路的基准电压输入端,第M+1路输出基准电压Vrinref连接到校准基准信号产生电路的基准电压输入端;控制电路的M个控制信号输出端输出的M个控制信号分别连接M个基准电压调整电路的控制信号输入端,控制电路的M个K位补偿码输出端输出的K位补偿码1~M分别连接M个基准电压调整电路的补偿码输入端;基准电压调整电路的基准电压输出端连接相对应的N位模数转换器,校准基准信号产生电路的校准电压信号输出端Vr_cal连接M通道的N位模数转换器;N位模数转换器输出的N位数字码经过相对应的N位输出寄存器后得到量化码;N位数字减法电路的M+1组数字码输入端分别连接到M个N位输出寄存器和校准基准信号产生电路的基准输出量化码输出端Dref;校准基准信号产生电路的控制输入端连接到控制电路的K位选择码输出端口;N位数字减法电路的K位量化码输出端连接到控制电路的误差输入端口;控制电路的校准控制信号Ctrl_mode输出端口连接到N位数字减法电路和校准基准信号产生电路的校准控制信号输入端口;控制电路的K位全局调整码输出端连接基准电压远程驱动电路的输入端;
其中,N和M均为任意正整数,K为不大于N的正整数。
2.如权利要求1所述的用于多通道ADC的增益失配误差校准电路,其特征在于,所述用于多通道ADC的增益失配误差校准电路包括校准模式和补偿模式;
在进入校准模式时,所述用于多通道ADC的增益失配误差校准电路依次对M通道的N位模数转换器进行增益失配误差校准,依次产生M组K位补偿码;在进入补偿模式时,M组K位补偿码保持不变,所述用于多通道ADC的增益失配误差校准电路同时对M通道的N位数模转换器进行增益失配误差补偿,所述校准基准信号产生电路和N位数字减法电路被关闭以降低功耗。
3.如权利要求1所述的用于多通道ADC的增益失配误差校准电路,其特征在于,所述基准电压远程驱动电路包括:一个基准电压编程调整电路和M+1个电压远程驱动电路;基准电压编程调整电路的输出端同时连接M+1个电压远程驱动电路;基准电压编程调整电路的输出电压受K位全局调整码控制。
4.如权利要求1所述的用于多通道ADC的增益失配误差校准电路,其特征在于,所述校准基准信号产生电路包括:一个可编程校准电压产生电路和基准输出量化码产生电路;
所述可编程校准电压产生电路的参考电压输入端连接到基准电压远程驱动电路的第M+1路输出基准电压Vrinref,可编程校准电压产生电路在K位选择码的控制下输出校准基准电压;基准输出量化码产生电路在K位选择码的控制下输出基准输出量化码。
5.如权利要求4所述的用于多通道ADC的增益失配误差校准电路,其特征在于,所述基准输出量化码产生电路仅在校准模式下工作,包括均受Ctrl_mode信号控制的ROM查找表、ROM模块和基准量化码输出电路;K位选择码进入ROM查找表,得到相应的地址给ROM模块,ROM模块将相应地址对应存储器单元中所存储的基准量化码数据输出给基准量化码输出电路,基准量化码输出电路输出基准输出量化码。
6.如权利要求1所述的用于多通道ADC的增益失配误差校准电路,其特征在于,所述控制电路包括:核心控制电路、选择码产生电路、调整码产生电路、运算电路、K位寄存器组、补偿码输出寄存器1~补偿码输出寄存器M和通道选择电路;
其中,核心控制电路的输入端连接校准启动信号,核心控制电路的第一输出端连接通道选择电路的控制输入端,第二输出端连接运算电路的控制输入端,第三输出端连接选择码产生电路的控制输入端,第四输出端连接调整码产生电路的控制输入端,第五输出端连接K位寄存器组的控制输入端,第六~第M+5输出端产生的M个校准控制信号Ctrl1~Ctrl M分别连接补偿码输出寄存器1~补偿码输出寄存器M;运算电路的数据输入端接收K位寄存器组输出端发送的数据,并根据核心控制电路的控制指令产生K位误差码;补偿码输出寄存器1~补偿码输出寄存器M的数据输入端全部连接到运算电路的K位误差码输出端,补偿码输出寄存器1~补偿码输出寄存器M的输出端分别连接到通道选择电路的第1~第M数据输入端;通道选择电路根据核心控制电路的控制指令输出K位补偿码1~M;选择码产生电路根据核心控制电路的控制指令产生K位选择码;调整码产生电路根据核心控制电路的控制指令产生K位全局调整码;K位寄存器组的数据输入端接收所述N位数字减法电路的输出端发送的K位量化码,并根据核心控制电路的控制指令将存储在其内部寄存器内的数据发送给运算电路。
7.如权利要求6所述的用于多通道ADC的增益失配误差校准电路,其特征在于,所述校准控制信号Ctrl1~Ctrl M在校准模式下,任意时刻仅有其中一个信号有效;在对M通道的N位模数转换器进行校准的过程中,所述通道选择电路将进行校准的N位模数转换器对应的补偿码输出寄存器的输出打开,其余补偿码输出寄存器的输出被关闭。
8.如权利要求6所述的用于多通道ADC的增益失配误差校准电路,其特征在于,所述运算电路采用二分逐次逼近算法产生K位误差码,每次运算只改变K位误差码中的1位;最终输出保持不变的K位误差码需要循环运算K次才能确定。
CN201810585157.3A 2018-06-08 2018-06-08 一种用于多通道adc的增益失配误差校准电路 Active CN108768395B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810585157.3A CN108768395B (zh) 2018-06-08 2018-06-08 一种用于多通道adc的增益失配误差校准电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810585157.3A CN108768395B (zh) 2018-06-08 2018-06-08 一种用于多通道adc的增益失配误差校准电路

Publications (2)

Publication Number Publication Date
CN108768395A true CN108768395A (zh) 2018-11-06
CN108768395B CN108768395B (zh) 2021-09-07

Family

ID=63999529

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810585157.3A Active CN108768395B (zh) 2018-06-08 2018-06-08 一种用于多通道adc的增益失配误差校准电路

Country Status (1)

Country Link
CN (1) CN108768395B (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110474639A (zh) * 2019-08-07 2019-11-19 上海东软载波微电子有限公司 两点调制器及其控制方法、dac增益校准方法及装置
CN112532242A (zh) * 2020-12-18 2021-03-19 中国电子科技集团公司第四十七研究所 一种adc基准电压的动态校准方法和装置
CN113098513A (zh) * 2021-03-31 2021-07-09 中国科学院半导体研究所 多通道adc修调校准***及方法
CN114153786A (zh) * 2021-11-26 2022-03-08 山东云海国创云计算装备产业创新中心有限公司 一种服务器及其soc***
CN114296017A (zh) * 2021-11-26 2022-04-08 上海东软医疗科技有限公司 磁共振接收装置、磁共振信号处理方法和磁共振设备
CN118118022A (zh) * 2024-04-30 2024-05-31 杭州长川科技股份有限公司 测试机多通道数模转换器校准方法、装置、设备和介质

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101222230A (zh) * 2008-01-24 2008-07-16 上海萌芯电子科技有限公司 可校准电容失配和有限增益误差的流水线型模数转换器
CN104168020A (zh) * 2014-08-19 2014-11-26 复旦大学 一种逐位逼近型模数转换器的电容非线性校准电路及方法
CN106788429A (zh) * 2016-11-30 2017-05-31 黄山学院 基于电荷域信号处理的dac失调误差校准电路
US9722820B1 (en) * 2016-03-17 2017-08-01 Samsung Display Co., Ltd. Calibration technique for a tap value in decision feedback equalizers
CN107070450A (zh) * 2016-11-30 2017-08-18 黄山学院 基于电荷域信号处理的多通道dac相位误差校准电路
CN107733432A (zh) * 2017-11-10 2018-02-23 中国电子科技集团公司第五十八研究所 高精度电荷域流水线adc共模电荷误差校准***
CN107979373A (zh) * 2017-12-08 2018-05-01 武汉理工大学 低功耗低计算率的时钟失配校准方法及电路

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101222230A (zh) * 2008-01-24 2008-07-16 上海萌芯电子科技有限公司 可校准电容失配和有限增益误差的流水线型模数转换器
CN104168020A (zh) * 2014-08-19 2014-11-26 复旦大学 一种逐位逼近型模数转换器的电容非线性校准电路及方法
US9722820B1 (en) * 2016-03-17 2017-08-01 Samsung Display Co., Ltd. Calibration technique for a tap value in decision feedback equalizers
CN106788429A (zh) * 2016-11-30 2017-05-31 黄山学院 基于电荷域信号处理的dac失调误差校准电路
CN107070450A (zh) * 2016-11-30 2017-08-18 黄山学院 基于电荷域信号处理的多通道dac相位误差校准电路
CN107733432A (zh) * 2017-11-10 2018-02-23 中国电子科技集团公司第五十八研究所 高精度电荷域流水线adc共模电荷误差校准***
CN107979373A (zh) * 2017-12-08 2018-05-01 武汉理工大学 低功耗低计算率的时钟失配校准方法及电路

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
SHUANG ZHU 等: "A PVT insensitive BCT circuit with replica calibration for high speed charge-domain pipelined ADCs", 《2012 IEEE 11TH INTERNATIONAL CONFERENCE ON SOLID-STATE AND INTEGRATED CIRCUIT TECHNOLOGY》 *
戴强 等: "一种对失调和电容失配误差进行补偿的流水线ADC子级电路", 《电子器件》 *

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110474639A (zh) * 2019-08-07 2019-11-19 上海东软载波微电子有限公司 两点调制器及其控制方法、dac增益校准方法及装置
CN112532242A (zh) * 2020-12-18 2021-03-19 中国电子科技集团公司第四十七研究所 一种adc基准电压的动态校准方法和装置
CN113098513A (zh) * 2021-03-31 2021-07-09 中国科学院半导体研究所 多通道adc修调校准***及方法
CN114153786A (zh) * 2021-11-26 2022-03-08 山东云海国创云计算装备产业创新中心有限公司 一种服务器及其soc***
CN114296017A (zh) * 2021-11-26 2022-04-08 上海东软医疗科技有限公司 磁共振接收装置、磁共振信号处理方法和磁共振设备
CN114153786B (zh) * 2021-11-26 2023-08-04 山东云海国创云计算装备产业创新中心有限公司 一种服务器及其soc***
CN118118022A (zh) * 2024-04-30 2024-05-31 杭州长川科技股份有限公司 测试机多通道数模转换器校准方法、装置、设备和介质

Also Published As

Publication number Publication date
CN108768395B (zh) 2021-09-07

Similar Documents

Publication Publication Date Title
CN108768395A (zh) 一种用于多通道adc的增益失配误差校准电路
CN108631783A (zh) 一种用于多通道adc的基准电压失配校准电路
CN107390109B (zh) 高速adc芯片的自动测试平台及其软件架构设计方法
CN104065382B (zh) 用于分段式电流舵dac的数字校准电路
CN106130557B (zh) 一种比较器失调电压自校正电路
US10742226B1 (en) Multi-channel high-precision ADC circuit with self-calibration of mismatch error
CN102171931B (zh) 数据转换电路及其方法
CN102006073B (zh) 一种快速收敛多通道时间交织模数转换器及其校准***
CN1131593C (zh) 校准模数变换器的方法以及校准设备
CN101442311A (zh) 模拟数字转换器芯片和使用它的rf-ic芯片
CN102075188A (zh) 一种dac数字静态校准电路
CN104184527A (zh) 传送功率测量装置以及传送功率测量方法
CN108462492B (zh) 一种sar_adc***失调电压的校正电路及校正方法
CN103091552A (zh) 预校准电能计量电路及校准方法
CN106200731B (zh) 多路电源校准***及其工作方法
CN112751565B (zh) 一种自校准片内基准电压模块
CN107994903A (zh) 模数转换电路及流水线模数转换器
CN107070450A (zh) 基于电荷域信号处理的多通道dac相位误差校准电路
CN108809306A (zh) 一种具有失配误差自校准功能的多通道高精度adc电路
CN108768396A (zh) 一种用于多通道adc的时钟相位失配校准电路
CN103163369A (zh) 实现测量精度预校准功能的电能计量电路结构及其方法
CN111999565B (zh) 一种电容测量电路
CN109361390A (zh) 用于时间交织adc通道间采样时间误差校正模块及方法
CN112181043A (zh) 用于多种端口的电阻校准电路及方法
CN108631754A (zh) 一种高精度移相装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant