CN106445834A - 管理存储器模块中的操作状态数据 - Google Patents

管理存储器模块中的操作状态数据 Download PDF

Info

Publication number
CN106445834A
CN106445834A CN201610905925.XA CN201610905925A CN106445834A CN 106445834 A CN106445834 A CN 106445834A CN 201610905925 A CN201610905925 A CN 201610905925A CN 106445834 A CN106445834 A CN 106445834A
Authority
CN
China
Prior art keywords
memory module
main process
process equipment
random access
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201610905925.XA
Other languages
English (en)
Other versions
CN106445834B (zh
Inventor
K·J·米利
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Memory Technologies LLC
Original Assignee
Memory Technologies LLC
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Memory Technologies LLC filed Critical Memory Technologies LLC
Publication of CN106445834A publication Critical patent/CN106445834A/zh
Application granted granted Critical
Publication of CN106445834B publication Critical patent/CN106445834B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • G06F3/0659Command handling arrangements, e.g. command buffers, queues, command scheduling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • G06F12/0238Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
    • G06F12/0246Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory in block erasable memory, e.g. flash memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0604Improving or facilitating administration, e.g. storage management
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • G06F3/0679Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/10Providing a specific technical effect
    • G06F2212/1041Resource optimization
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/72Details relating to flash memory management
    • G06F2212/7203Temporary buffering, e.g. using volatile buffer or dedicated buffer blocks
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/72Details relating to flash memory management
    • G06F2212/7207Details relating to flash memory management management of metadata or control data
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

本说明书和附图提出了用于在存储器模块和主机***存储器的各种操作模式/条件期间由存储器模块控制器来管理/配置将用于操作存储器模块控制器的操作状态数据存储到包括在存储器模块中和主机设备的主机***存储器中的扩展随机存取存储器中的新设备和方法。本质上,存储器模块控制器作为用于如本文所述的数据传输的主控器进行操作。操作状态数据通常包括状态信息、逻辑至物理(L2P)映射表和寄存器设置。

Description

管理存储器模块中的操作状态数据
本申请是于2013年4月19日提交的、申请号为201310136995.X、发明名称为“管理存储器模块中的操作状态数据”的中国发明专利申请的分案申请。
技术领域
本发明的示例性和非限制性示例一般地涉及存储器存储***,并且更具体地涉及由存储器模块控制器来进行用于存储器模块的操作状态数据的存储的管理/配置。
背景技术
本节意图提供在权利要求中叙述的本发明的背景或上下文。本文中的描述可以包括追寻的概念,但不一定先前设想、实现或描述的那些。因此,除非在本文中另外指明,在本节中描述的内容不是本申请中的说明书和权利要求的在先技术,并且不会通过包括在本节中而被承认为在先技术。
如下定义在本说明书和/或附图中可以找到的以下缩写:
ASIC 专用集成电路
CPU 中央处理单元
DMA 直接存储器存取
DRAM 动态随机存取存储器
eMMC 嵌入式多媒体卡
exFAT 扩展文件分配表
HW 硬件
IO 输入输出
JEDEC 电子器件工程联合委员会
LBA 逻辑块地址
MMM,MM 大容量存储器模块或存储器模块
MMC 多媒体卡
MMCO 存储器模块控制器
MRAM 磁性随机存取存储器
OS 操作***
P2L 物理至逻辑
PCRAM 相变随机存取存储器
RAM 随机存取存储器
RRAM 电阻性随机存取存储器
SATAIO 串行高级技术附件国际组织
SCSI 小型计算机***接口
SD 安全数字
SM ***存储器或主机***存储器
SRAM 静态随机存取存储器
SSD 固态驱动器
SW 软件
UFS 通用闪存
当前存在各种类型的基于闪速的大容量存储器。大容量存储器的基本前提是将闪速技术复杂性从主机***隐藏。诸如eMMC的技术是一个示例。被管理的NAND类型的存储器可以是例如eMMC、SSD、UFS或microSD。
图1A再现了来自JEDEC Solid State Technology Association (JEDEC固态技术协会)2007年6月的JEDEC Standard,Embedded MultiMediaCard(eMMC)Product Standard,High Capacity,JESD84-A42的图2,并且示出了eMMC的功能方框图。除闪速存储器本身之外,JEDEC eMMC还包括管理MMC通信协议的智能板上控制器。该控制器还处理诸如逻辑块分配和磨损找平的块管理功能。接口包括时钟(CLK)输入。还包括命令(CMD)输入,其为被用于设备初始化和命令传输的双向命令通道。命令被从总线主控器发送到设备,并且响应被从设备发送到主机。还包括双向数据总线(DAT[7:0])。DAT信号在推挽模式下操作。作为默认,在上电或RESET之后,只有DAT0被用于数据传输。存储器控制器可以使用DAT[3:0](4位模式)或DAT[7:0](8位模式)来配置用于数据传输的更宽数据总线。
在Chuan-Sheng Lin和Lan-Rong Dung在IEEE Transactions of Magnetics,Vol.43,No.2,2007年2月,pp.933-935中的“A NAND Flash Memory Controller for SD/MMC Flash Memory Card”中(下文称为Lin等人)描述了闪速存储器控制器构造的一个非限制性示例。图1B再现了Lin等人的图1,并且示出了用于SD/MMC卡的NAND闪速控制器架构的总体方框图。所示的特定控制器碰巧使用w位并行Bose-Chaudhuri-Hocquengham(BCH)纠错码(ECC),其被设计成与代码分页机制相结合地修正闪速存储器的随机位差错。
发明内容
根据本发明的第一方面,一种方法,包括:由大容量存储器模块的存储器模块控制器来动态地管理用于操作存储器模块控制器的操作状态数据的全部或一部分到包括在大容量存储器模块的存储器中和主机设备的主机***存储器中的扩展随机存取存储器中的存储;以及由存储器模块控制器在从大容量存储器模块的关断或睡眠状态唤醒之后从以下各项中的一个或多个读取操作状态数据的至少一部分:扩展随机存取存储器和非易失性大容量存储器,以恢复存储器模块控制器的操作状态。
根据本发明的第二方面,一种设备,包括大容量存储器模块,其包括扩展随机存取存储器以及主机设备中的主机***存储器的一部分;以及存储器模块控制器,其被配置成动态地管理用于操作存储器模块控制器的操作状态数据的全部或一部分到包括在大容量存储器模块的存储器中和主机设备的主机***存储器中的扩展随机存取存储器中的存储,并且被配置成在从大容量存储器模块的关断或睡眠状态唤醒之后从以下各项中的一个或多个读取操作状态数据的一部分:扩展随机存取存储器和大容量存储器模块的非易失性大容量存储器,以恢复存储器模块控制器的操作状态。
附图说明
在附图中:
图1A再现了来自JEDEC Solid State Technology Association (JEDEC固态技术协会)2007年6月的JEDEC Standard,Embedded MultiMediaCard(eMMC)Product Standard,High Capacity,JESD84-A42的图2,并且示出了eMMC的功能方框图;
图1B再现了Lin等人的图1,并且示出了用于SD/MMC卡的NAND闪速控制器架构的总体方框图的示例;
图2是与大容量存储器设备相连的主机设备的简化方框图,并且有助于描述本发明的示例性实施例;
图3是描述在共同转让美国专利申请No.12/455,763中描述的本发明的实施例的信号/消息流程图,其中,图2的大容量存储器设备能够进行主机设备的RAM的分配、使用和去分配;
图4是描述在共同转让美国专利申请No.12/455,763中描述的本发明的另一实施例的信号/消息流程图,其中,图2的大容量存储器设备具有内置文件***;
共同地称为图5的图5A和5B是根据本发明的实施例的主机设备和大容量存储器模块的表示;
图6是图示出根据本发明的示例性实施例的方法的操作和在计算机可读存储器上体现的计算机程序指令的执行结果的逻辑流程图;
图7A和7B是诸如部分DRAM 14G的***资源的利用被禁用(图7A)或启用(图7b)时的存储器模块中的存储器模块控制器的存储器映射的示例;
图8是示出与由存储器模块控制器对来自主机设备的命令(或命令中的属性)进行响应有关的图6中的流程图所示的实施例的图;以及
图9示出了被体现为无线通信设备时的主机设备的一个示例性实施例的方框图。
具体实施方式
对本发明的示例性实施例的随后描述有意义的是通过引用结合到本文中的OlliLuukkainen、Kimmo Mylly和Jani Hyvonen的2009年6月4日提交的共同转让美国专利申请No.12/455,763、“Apparatus and Method to Share Host System RAM with MassStorage Memory RAM”。在详细地描述本发明的示例性实施例之前,回顾此共同转让美国专利申请No.12/455,763的描述的至少一部分将会是有用的。
如所陈述的,目前大多数大容量存储器提供基于LBA的存取,例如,eMMC和不同类型的外部存储器卡,诸如SD。然而,情况还可能是整个文件***(FS)SW被嵌入在大容量存储器设备中。
当在诸如移动无线通信设备的高容量消费设备中使用大容量存储器时,一个重要考虑因素是成本,并且影响成本的一个因素是大容量存储器设备本身中的RAM的量。
另一重要考虑因素是性能。总体性能取决于许多因素。例如,针对冗长(耗时)的操作(特别是如果大容量存储器设备包括整个文件***SW的话),在大容量存储器设备中包括相当大量的RAM将是有利的。然而,这可能对成本具有负面影响。
情况可能是***上下文(元数据)将被存储在大容量存储器设备的闪速存储器中。然而,这种方法具有多个关联缺点。例如,反复地将***上下文(元数据)写入大容量存储器设备引起可能影响大容量存储器设备的可用寿命的磨损问题。并且,将数据写入闪速存储器可能是相对缓慢的过程。
另一重要考虑因素是功率效率。为了提供良好的功率效率,大容量存储器优选地在不需要时被关断(断电)(还意味着设备的内部RAM优选地也被关断)。然而,并且假设RAM本质上是易失性的,则当功率被从RAM去除时,存储在RAM中的无论什么数据都丢失。为了然后在上电之后执行重新初始化,需要恢复所有所需信息(例如,逻辑至物理映射信息和/或文件***结构)。LBA大容量存储器的完全重新初始化可能要求相当大量(且值得用户注意)的时间(例如,在SD卡的情况下多达一秒),并且整个文件***初始化(如果文件***存在于大容量存储器中)可能花费甚至更长时间。因此,期望的是在断电/上电循环内保持内部设备上下文。
图2示出了经由大容量存储器总线(MSMB)18与大容量存储器20相连的主机***或设备10的简化方框图。MSMB 18可以与任何适当的大容量存储器接口标准,作为两个非限制性示例,诸如MMC或UFS兼容。MSMB 18可以包括信号线,诸如在图1A中针对eMMC实施例所示的那些。主机设备10包括至少一个控制器,诸如根据存储程序指令进行操作的CPU 12。程序指令可以被存储在RAM 14中或另一存储器或几个存储器中。CPU 12经由至少一个内部总线17与RAM 14和MSMB接口(I/F)16相连。MSMB接口16可以包括存储器控制器(MC),或者可以与跟CPU 12相关联的MC单元耦合。作为几个非限制示例,主机设备10可以是计算机、蜂窝式电话、数字式照相机、游戏设备或PDA。请注意,RAM 14可以是任何读/写存储器或存储器设备,诸如半导体存储器或基于磁盘的存储器。
大容量存储器20包括微控制器,或者更简单地控制器22,其经由至少一个内部总线27与易失性RAM 24、非易失性大容量存储器26(例如,多千兆字节闪速存储器大容量存储)和MSMB接口(I/F)28连接。控制器22根据存储的程序指令进行操作。该程序指令可以被存储在RAM 24中或ROM中或大容量存储器26中。作为非限制性示例,可以将大容量存储器20体现为MMC、eMMC、UFS或SD设备,并且其可以在主机设备10外部(用插头***主机设备10)或者安装在主机设备10内。请注意,在某些实施例中,大容量存储器26可以存储文件***(FS)26A。在这种情况下,然后,RAM 24可以存储FS相关元数据24A,诸如包括位图、文件分配表数据和/或其他FS关联信息的一个或多个数据结构。
在共同转让美国专利申请No.12/455,763中描述的本发明的实施例提供了用以与大容量存储器设备20共享主机设备10的RAM 14的技术。可以假设主机设备10(例如,移动式计算机、蜂窝式电话、数字式照相机、游戏设备、PDA等)具有分配RAM 14和将其去分配的能力。可以动态地执行RAM 14的分配,或者其可以静态地执行。可以响应于在主机设备10处接收到的请求或由主机设备10主动地执行RAM的一部分的分配。
在共同转让美国专利申请No.12/455,763中描述的本发明的实施例中,提供了用于大容量存储器20(经由MSMB 18连接到主机CPU 12)的RAM 14分配,如果大容量存储器20具有扩展其自己的RAM 24空间的需要的话和/或如果大容量存储器20具有对非易失性RAM(其内容在大容量存储器20被断电时不丢失)的需要的话。大容量存储器20还可以读和/或写(R/W)主机设备10中的分配RAM 14。可以通过对用来经由适当大容量存储器协议与大容量存储器20通信的命令集的扩展来实现分配/去分配和R/W存取方法。
根据在共同转让美国专利申请No.12/455,763中描述的本发明的某些实施例,大容量存储器设备20提供有用以中断/发送消息到主机设备10以发起RAM 14中的空间分配的机制。中断/消息是通过MSMB 18发送的,并且可以视为对当前命令集的扩展。参考图3,在操作3-1期间发送分配存储器命令。如果分配请求成功(在操作3-2期间指示),使得控制器22能够用主机设备10的RAM 14来扩展其自己的RAM 24。大容量存储器设备20可以例如使用RAM WRITE命令将大型表格存储到RAM 14中,或者其可以使用RAM READ命令从主机设备RAM14获取数据。读或写操作被示为交错操作3-3、3-4、3-5、3-6、...、3-(N-1)、3-N。当大容量存储器设备20完成与RAM 14的操作时,其可以使用另一命令来释放主机设备RAM 14,所述另一命令请求主机10RAM存储器被去分配(操作3-(N+1))。
图4图示出在共同转让美国专利申请No.12/455,763中描述的另一示例性实施例,其将主机***RAM 14用于具有内置文件***、诸如图2中所示的FS 26A的大容量存储器26。首先,主机***10向大容量存储器设备20发送SHUTDOWN命令(操作4-1)。接下来,大容量存储器设备20分配来自主机10的RAM 14且然后将所有极重要的‘静态’文件***相关数据(元数据24A)加载(使用RAM WRITE命令存储)到主机RAM 14中(操作4-2)。本文中的‘静态’数据可以是例如各种位图,诸如exFAT或ext3文件***中的分配位图。此数据可以被主机设备的CPU 12(控制器)处理(例如,分类、布置和过滤中的至少一个),并且可以包括来自大容量存储器26中的许多扇区的数据。大容量存储器设备20然后可以发送关断OK指示(操作4-3)。主机10可以从大容量存储器设备20去除功率,并且设备20可以在物理上被从MSMB 18去除。当主机设备10需要从大容量存储器设备20获得某些数据/向大容量存储器设备20中放入某些数据时,执行大容量存储器设备20的重新初始化(操作4-4、4-5、4-6)。可以通过使用来自RAM 14的经分类/布置/过滤的读取数据来加速大容量存储器26(和文件***26A)的重新初始化。当重新初始化操作完成时,大容量存储器设备20可以将主机设备10中所使用的RAM14去分配,或者可以不将RAM 14去分配,从而预留RAM空间以供大容量存储器设备20将来使用。
在某些实施例中,主机RAM 14的分配可以以不同方式发生。例如,主机设备10可以动态地分配RAM 14,并且将指向分配的RAM的‘指针’传递至大容量存储器设备20。其然后直至大容量存储器设备20的控制器22,由其确定如何利用所分配的主机RAM 14。请注意,在本实施例中,可以不将来自大容量存储器设备20的明确分配请求发送到主机设备10。替代地,主机设备10可以自己主动地分配RAM 14的一部分,诸如当其首先检测到大容量存储器设备20的存在时。当然,如果初始分配对于控制器22的需要是不足的,则可以使用大容量存储器设备20与主机设备10之间的后续信令来改变所分配RAM 14的大小。作为RAM 14分配的另一示例,可以由主机10以静态方式来分配RAM 14的一部分,并且大容量存储器设备20然后当每次其需要扩展RAM 24时简单地使用RAM 14的相同部分。在这种情况下,大容量存储器设备20可能已具有所分配RAM 14的位置/大小的知识,并且不需要从主机设备10发送指针。
请注意,虽然情况通常可以是大容量存储器设备20将接收主机存储器的分配以存储易失性RAM 24的内容,通常,该分配可以是用于存储用于包含在大容量存储器设备20内的任何读/写存储器的数据。
因此已提供了在共同转让美国专利申请No.12/455,763中描述的本发明的各种非限制性和示例性实施例的概述,现在进行本发明的示例性实施例的描述。在被管理NAND存储器(例如,eMMC、SSD、UFS、microSD)中,存储器控制器(诸如图2中所示的控制器22)维护闪速管理功能,诸如坏块管理和磨损找平。在典型的低成本实施方式中,在被管理NAND中仅存在小的输入/输出(IO)缓冲器SRAM。被嵌入诸如SSD的较高端被管理NAND中的控制器中,可以存在几十至几百兆比特的离散DRAM作为高速缓存器。将来,诸如MRAM的某些新存储器技术也可以充当非常快速的非易失性高速缓存器。
控制器中的嵌入式存储器并不足以存储模块所需的所有运行时间数据,因此在模块的非易失性存储器(例如NAND)中存储/镜像运行时间数据的某个部分。这也是避免突然断电情况下的(操作)数据的损失所需的。如果与类似于SRAM/DRAM/MRAM的典型易失性/非易失性执行存储器相比,诸如NAND的非易失性大容量存储器对于存储/读取此类数据而言是非常缓慢的。这对存储器模块的操作引起延迟。例如,在上电之后,需要从NAND对整个大容量存储器子***进行重新初始化,并且这可以花费达到1s的时间(例如eMMC、SD、SATAIO设备)。
可以对图5进行参考,其中,参考图2描述的那些部件被相应地编号。在图5A和5B中,分配***RAM(例如,DRAM)14的一部分14G以供大容量存储器模块20(在这里,在非限制性实施例中被描述为UFS存储器模块或存储器模块)使用。主机设备10包括能够被体现为CPU 12的应用处理器。被应用处理器12包括或被耦合到应用处理器12的可以是用于DRAM14的DRAM控制器11。还呈现了上述大容量存储器模块20(例如,UFS)主机控制器13。可以将主机控制器13体现为CPU 12,或者可以将其体现为单独设备。大容量存储器模块(MMM)20(在本文中也称为存储器模块MM,20)可以例如经由总线(例如,类似于图2中所示的大容量存储器总线18)通过接口22a连接到主机设备。并且,存储器模块20可以是如图5a中所示的主机设备10的一部分,或者其可以是如图2中所示的单独设备。
此外,存储器模块20可以包括具有为存储器控制器分配的部分26A的非易失性存储器(例如,NAND)26(或大容量存储器)和具有SRAM 24的存储器控制器22。出于本发明的目的,可以将***DRAM 14的部分14G和SRAM 24视为扩展随机存取存储器。应注意的是存储器控制器22的执行存储器24和/或主机***存储器14可以是非易失性存储器,诸如MRAM、PCRAM和/或RRAM。
图5B显示***DRAM 14存储操作***(OS)14a和应用程序(应用程序)14b。***DRAM 14通常还存储与文件***(OS的一部分)相关联的文件***高速缓存14c。在图5B的实施例中,***DRAM 14的一部分被分配为转移缓冲器14d。***DRAM 14的另一部分被分配为存储存取列表14F。还包括为存储器模块20分配的DRAM部分14G,并且可以针对存储器模块20将操作状态数据移动至其中。
共同转让美国专利申请No.12/455,763还描述了使得存储器模块能够利用***DRAM存储数据和读取数据(例如,参见以上图3—4)。还可以在本文所述的实施例中使用该特征来使得大容量存储器模块例如能够将其状态存储到***DRAM中,然后睡眠/断电,并且在唤醒/上电之后快速地读回之前状态。在被管理NAND环境中,可以由大容量存储器模块20本身且特别是由存储器模块控制器22而不是由主机设备10来注意操作状态的此存储和读取,因为存储器模块本身知道需要存储哪些数据和运行时间数据的哪个部分被允许丢失,例如在断电期间。
提出了用于在存储器模块20和主机***存储器(例如,DRAM 14)的各种操作模式/条件期间由存储器模块控制器(例如,图5a中所示的存储器模块控制器22)进行管理和配置以便将用于操作存储器模块控制器的操作状态数据存储到包括在主机***存储器中(例如,DRAM 14)和存储器模块中的扩展随机存取存储器中的新方法和设备。本质上,存储器模块控制器作为如本文所述的数据传输的主控器进行操作。操作状态数据通常包括状态信息、逻辑至物理(L2P)映射表和寄存器设置中的一个或多个。
存储器模块控制器在从大容量存储器模块的关断或睡眠状态唤醒之后能够从扩展随机存取存储器和/或从非易失性大容量存储器读取操作状态数据的至少一部分以恢复存储器模块控制器的操作状态。该读取可以基于大容量存储器模块的设置或基于能够优先于大容量存储器模块的设置的来自主机设备的命令或命令属性。替换地,该设置可以优先于来自主机设备的命令或属性。
大容量存储器模块的设置可以是在外面可见的寄存器设置(例如,对DRAM的存取被禁用/启用)或只有存储器模块控制器可见的内部设置,例如,从哪个源(扩展随机存取存储器或闪速存储器)加载操作状态数据将是最高效的信息。
还应注意的是来自主机(在初始化阶段)的命令/属性可以优先于大容量存储器模块中的上述内部设置,例如通过拒绝对主机设备中的DRAM的存取(受损害数据情况),或者替换地,该命令可以指示大容量存储器模块可自由地从任何源进行初始化。
此外,可以将操作状态数据至少划分成高优先级数据(例如,至少状态信息和可能某个L2L映射表)和低优先级数据(例如,寄存器设置),使得高优先级数据被存储在扩展随机存取存储器的DRAM部分14G中。但是也可以使用不止两个优先级水平以便将操作状态数据分类,例如可以将最低优先级数据存储在非易失性存储器的部分26A中。
用于此类数据传输的基本原理是基于通过相对缓慢的非易失性存储器26每当可能时利用存储器模块20中和主机设备10的主机***存储器(DRAM部分14G)中的快速扩展随机存取存储器。这可以获得快速唤醒和节省功率的优点,因为能够更频繁地使存储器模块断电。
图6示出了图示出进一步根据如本文所述的本发明的示例性实施例的方法的操作和在计算机可读存储器上体现的计算机程序指令的执行结果的逻辑流程图。应注意的是图6中所示的顺序不是绝对要求的,因此在原则上,可以不按照所示顺序来执行各种步骤。并且,可以跳过某些步骤,可以添加或取代不同的步骤,或者可以在单独的应用中执行所选步骤或步骤组。
在根据示例性实施例的方法中,如图6中所示,在第一步骤70中,存储器模块控制器(MMCO),例如存储器模块控制器22,动态地管理/配置将用于操作MMCO的操作状态数据存储到以下各项中的一个或多个中:包括在存储器模块(MM)20(例如,SRAM 24)和主机***存储器(或者***存储器SM)14(例如,专用部分14G)中的扩展随机存取存储器(ERAM),以及非易失性存储器(例如,MM 20中的NAND存储器26的专用部分26A)中。例如,如果使得MM和SM两者能够在正常条件下操作,则可以基于预定义规则来配置该存储。可以将类似于状态信息的重要(高优先级)数据以及所有或部分逻辑至物理(L2P)映射表存储到(写入)ERAM的DRAM部分14G中,并将较低优先级数据存储到ERAM的SRAM 24部分中,但是可以将最低优先级数据(例如,寄存器设置)存储在非易失性存储器26中(例如,部分26A中)。还可以将操作状态数据的某些高优先级数据作为存储在DRAM部分14G中的数据的副本存储在非易失性存储器26中(并且可能在SRAM 22中)。此外,可以由MMCO 22自动地使用预定默认布置来配置MM 20和SM 14两者的此存储布置。
此外,图6中的流程图示出了3个场景,其可以触发由MMCO 22来重配置在步骤70中确立的存储布置。
在一个场景中,在步骤71中,存储器模块20将被禁用,例如将要关断或睡眠。换言之,存储器模块可以接收以下指示中的至少一个:来自主机设备的断电指示和/或进入睡眠/休眠模式命令/状态变化,或者在存储器模块中的某个定义超时之后自动地进入睡眠/休眠模式。
在下一步骤72中,MMCO重配置将操作状态数据存储在SM(DRAM部分14G)中且可能在MM 20的非易失性存储器(NAND 26)中。例如,MMCO 22可以在DRAM部分14G中添加(写入)附加操作状态数据(如果可能的话)(例如,至DRAM部分14G的最大容量)并更进一步在非易失性存储器中对高优先级数据进行备份(复制)。并且,可以将诸如寄存器设置的低优先级数据存储在非易失性存储器部分26A中(如果未存储在DRAM部分14G中的话)。可以由MMCO22基于针对在步骤71中所述的情况预定义的程序自动地执行步骤72。
在下一步骤73中,启用MM(上电/唤醒)。
在下一步骤74中,MMCO至少读取(在初始化期间)存储在DRAM部分14G中的操作状态数据以恢复MMCO 22的操作状态。并且,如在步骤72中所述的存储在非易失性存储器部分NAND 26A中的信息可能被用于恢复MMCO 22的操作状态。
在另一场景中,在步骤75中,MMCO 22确定(例如,接收来自主机设备的命令或包括在该命令中的属性)主机设备10的SM(DRAM部分14G)不可用和/或将被禁用和/或存储在DRAM部分14G中的数据被损坏。
然后,在下一步骤76中,MMCO 22可以在主机设备中的SM变得不可用/被禁用之前将来自DRAM部分14G的操作状态数据存储到非易失性存储器26A和/或MM 20的SRAM 22中。如果存储在SM中的操作状态数据被损坏,则MMCO 22可以从非易失性存储器(NAND 26)恢复/重新构建所需信息,如果该数据在SRAM 22中不可用的话。
在下一步骤77中,启用主机设备中的SM(作为到M 20的信号的上电/唤醒)。
在下一步骤78中,MMCO 22重配置将至少重要的操作状态数据存储到SM(DRAM 14)中(如在步骤70中)。
在另一场景中,在步骤79中,将禁用存储器模块20和SM 14,例如关断或进入睡眠。例如,主机设备可以发布总关断的命令。在下一步骤80中,MMCO重配置将操作状态数据存储在MM的非易失性存储器(NAND 26)中。
在下一步骤81中,启用(上电/唤醒)主机设备中SM 14和存储器模块20两者。在下一步骤82中,MMCO使用存储在MM的非易失性存储器(NAND 26)中的信息来配置恢复和存储操作状态数据,与在步骤70中类似。还请注意,此步骤可以包括大容量存储器模块使用在步骤80处存储在非易失性存储器中的所有或所选操作状态数据对其本身进行初始化。
应注意的是可以由MMCO 22基于来自主机设备10的命令(或命令中的属性)和/或使用其自己的判断来执行读和写步骤(例如,参见步骤72、76、80、74、78和82)。
图7a—7b和8还图示出在图6的流程图中公开的不同实施例。例如,图7a和7b示出了诸如DRAM部分14G的***资源利用被禁用时(图7a)和***资源的利用被启用时(图7b)的MM 20中的MMCO 22的存储器映射图的示例。
图7a(当DRAM部分14G不可存取/被禁用时)提供用于非易失性存储器部分,诸如在图5中所标识的NAND部分26A和SRAM 24的操作细节。如图7a中所示,在左侧示出的NAND部分26A可以存储小启动部,将从其加载第一代码片以对存储器模块控制器22进行初始化。SRAM24可以提供所需代码的运行时间执行存储器存储以运行MM 20并至少存储类似于P2L映射数据的元数据片。并且,在右侧示出的NAND部分26A可以是用于MMCO 22的分页存储器,如果不存在足以存储整个P2L映射表的SRAM 24的话;并且,NAND部分26A可以是用于寄存器和P2L映射表的永久存储器。
图7b(当DRAM 14G可存取/被启用时)提供用于在图5中标识的DRAM部分14、NAND部分26A、以及SRAM 24的操作细节,其中,SRAM 24和DRAM 14G形成扩展随机存取存储器。如图7b中所示,在左侧的NAND部分26A可以存储小启动部,将从其加载第一代码片以对存储器控制器进行初始化。另外,NAND部分26A可以存储信息,根据该信息,将有益于在功率循环之后重新初始化SRAM 24(如在图7a中)可以提供所需代码的运行时间执行存储器存储以运行MM20,并存储至少类似于P2L映射数据的元数据片。在右侧的NAND部分26A也可以主要是用于寄存器和P2L映射表的永久存储器。与图7a的主要差别是现在处于DARM部分14G的被启用状态,其变成SRAM 24的扩展部分(形成扩展随机存取存储器)以便存储运行时间数据,例如状态信息、P2L映射表等,尤其是在功率循环之后尽快地对MMCO 22进行重新初始化所需的数据。
应注意的是图7a和7b中所示的区域26A也可以相互挨着。还可以至少部分地用嵌入MMCO中的某个启动ROM来实现左侧。还应注意的是MMCO的存储器映射图也可以是一种虚拟映射图,不是物理的(如图7a和7b中所示)。
图8举例说明使MMCO 22的操作与来自主机设备10的命令(或命令中的属性)相关的图6中的流程图中所示的实施例的另一方面。如果主机设备10(例如,其CPU 12)知道DRAM部分14G中的数据已被损坏,则其可以向MM 20发送命令以拒绝从主机***存储器DRAM部分14G的读取,因此迫使MMCO 22针对MM 20中的任何设置从类似于NAND部分26A的非易失性存储器进行读取。然后,从NAND部分26A读取MMCO 22的操作状态。
如果主机设备10(CPU 12)未对从DRAM部分14G的读取施加任何限制,则从DRAM部分14G且可能从NAND部分26A(用于低优先级数据)读取MMCO 22的操作状态。
应注意的是由主机设备10发送到存储器模块20(例如,通过如图5a中所示接口22a)的命令/属性可以在存储器模块控制器22上具有不同的执行水平。例如,用于拒绝从主机***存储器、即从参考图8的DRAM部分14G读取的命令可以具有高执行水平。同样地,禁止在主机***存储器中写入(例如,没有额外空间可用)与操作状态数据有关的附加信息的主机设备的另一命令或命令中的属性也可以是不能被MMCO 22越过的高执行水平命令。主机设备的低执行命令/属性的示例可以是当其启用14G的利用(或者不将其禁用)时,让MMCO自己进行判定。低执行命令/属性还可以是主机设备的断电指示,使得MMCO能够进行是否用状态数据来执行读/写操作的判定。
图9图示出与在图6中被简单地称为存储卡20的大容量存储器设备20一起使用的主机设备10的一个非限制性实施例。大容量存储器设备20可以是可移动的,或者可以将其嵌入设备10中。在本示例性实施例中,主机设备10被体现为在平面图(左)和剖视图(右)两者中示出的用户设备(UE)。在图9中,主机设备(UE)10具有图形显示接口120和用户接口122,其被视为键盘但也应该理解为涵盖图形显示接口120处的触摸屏技术和在麦克风124处接收到的语音识别技术。功率致动器126控制设备被用户开启和关掉。示例性UE 10可以具有照相机128,其被示为是面朝前的(例如,用于视频呼叫),但是可以替换地或另外是面朝后的(例如用于捕捉图像和视频以用于本地存储)。照相机128被快门致动器30且可选地被变焦致动器32控制,其可以替换地在照相机128未处于活动模式时充当用于扬声器34的音量调整。
作为示例,可以在照相机应用的控制下将由照相机128捕捉的图像数据存储在大容量存储器设备20中,并且因此其可以受益于本发明的实施例的使用。作为另一示例,可以在音频应用的控制下将由麦克风124捕捉的音频数据存储在大容量存储器设备20中,并且因此其也可以受益于本发明的实施例的使用。
在图9的剖视图内看到通常被用于蜂窝式通信的多个发射/接收天线36。天线36可以是多带以便用于UE中的其他无线电。用于天线36的可操作地平面被用阴影示为跨越被UE外壳包围的整个空间,但在某些实施例中,地平面可以局限于较小区域,诸如设置在上面形成有功率芯片38的印刷布线板上。功率芯片38控制正在被发射的信道上和/或跨越在使用空间分集的情况下同时地进行发射的天线的功率放大,并且将接收信号放大。功率芯片38将已放大接收信号输出到射频(RF)芯片40,其对信号进行解调和向下变频以用于基带处理。基带(BB)芯片42检测然后被转换成比特流且最后被解码的信号。针对在主机设备10中生成且从主机设备10发射的信号相反地发生类似处理。
到照相机128和来自照相机128的信号可以通过对各种图像帧进行编码和解码的图像/视频处理器44。还可以存在单独音频处理器46,其控制到和来自扬声器34和麦克风124的信号。图形显示接口120被按照用户接口芯片50的控制从帧存储器48刷新,用户接口芯片50可以处理到和来自显示接口20的信号和/或另外处理来自键盘22和其他地方的用户输入。
UE 10的某些实施例还可以包括一个或多个辅助无线电,诸如无线局域网无线电WLAN 37和蓝牙无线电39,其可以在芯片上结合天线,或者耦合到在芯片之外的天线。遍及整个设备的是各种存储器,诸如随机存取存储器RAM,其可以包括***DRAM 14、只读存储器ROM 45以及在某些实施例中的可移动存储器,诸如可以在其上面存储各种程序和数据的所示存储卡20。在UE 10内的所有这些部件被诸如电池49的便携式电源正常地供电。
如果被体现为UE 10中的单独实体,处理器38、40、42、44、46、50可以以与主处理器(CPU)12的从属关系进行操作,主处理器(CPU)12然后可以与它们成主机关系。可以跨如所示地各种芯片和存储器部署某些实施例,或者在将上文针对图9所述的某些功能组合的另一处理器内部署实施例。图9的任何或所有这些处理器访问各种存储器中的一个或多个,所述存储器可以与处理器一起在芯片上,或者可以与具有处理器的芯片分离。请注意,可以将上文所述的各种集成电路(例如,芯片38、40、42等)组合成比所述更少的数目,并且在最紧凑的情况下,可以全部在物理上在单个芯片内体现。
在本示例性实施例中,UE 10的CPU 12(主机设备)用如上文相对于图5A、5B和5C所述的存储卡20(大容量存储器设备)进行操作,使得能够将存储卡20扩展至使用如上所述的UE 10的***动态RAM 14的至少一部分。
一般地,可以用硬件或专用电路、软件、逻辑或其任何组合来实现各种示例性实施例。例如,可以用硬件来实现某些方面,同时可以用可以由控制器、微处理器或其他计算设备执行的软件或固件来实现其他方面,虽然本发明不限于此。虽然可以作为方框图、流程图或使用某个其他图形表示来示出和描述本发明的示例性实施例的各种方面,但应很好地理解的是作为非限制性示例,可以用硬件、软件、固件、专用电路或逻辑、通用硬件或控制器或其他计算设备或其某种组合来实现本文所述的这些方框、设备、***、技术或方法。
因此应认识到的是可以在诸如集成电路芯片和模块的各种部件中实施本发明的示例性实施例的至少某些方面,并且可以在被体现为集成电路的设备中实现本发明的示例性实施例。集成电路可以包括用于体现可配置成从而根据本发明的示例性实施例进行操作的数据处理器、数字信号处理器、基带电路和射频电路中的至少一个或多个的电路(以及可能的固件)。
当结合附图来阅读时,鉴于前述描述,对本发明的前述示例性实施例的各种修改和变更将变得对于本领域的技术人员而言显而易见。然而,任何和所有修改仍落在本发明的非限制性和示例性实施例的范围内。
应注意的是术语“连接”、“耦合”或其任何变体意指两个或更多元件之间的直接或间接的任何连接或耦合,并且可以涵盖被“连接”或“耦合”在一起的两个元件之间的一个或更多中间元件的存在。元件之间的耦合或连接可以是物理的、逻辑的或其组合。如在本文中所采用的,可以通过一个或多个导线、电缆和/或印刷电连接的使用以及电磁能的使用而将两个元件“连接”或“耦合”在一起,作为多个非限制性和非排他性示例,所述电磁能为诸如具有在射频区、微波区和光学(可见和不可见两者)区中的波长的电磁能。
应注意的是可以单独地、组合或选择性地组合使用本文所述的各种非限制性示例以用于特定应用。
此外,可以在没有其他所述特征的相应使用的情况下有利地使用上述非限制性实施例的各种特征中的某些。因此应将前述描述视为仅仅说明本发明的原理、教导和示例性实施例,并且不对其进行限制。应理解的是上述布置仅仅说明本发明的原理的应用。在不脱离本发明的范围的情况下,本领域的技术人员可以设计许多修改和替换布置,并且所附权利要求意图覆盖此类修改和布置。

Claims (21)

1.一种存储器模块,包括:
非易失性存储器;以及
存储器模块控制器,被配置成:
管理数据到主机设备中的随机存取存储器的被分配给所述存储器模块的部分中的存储;以及
至少基于接收自所述主机设备的指示将使得所述主机设备中的所述随机存取存储器的所述部分不可用的命令或命令属性,从所述主机设备中的所述随机存取存储器的所述部分接收所述数据中的至少一些作为数据子集。
2.根据权利要求1所述的存储器模块,其中所述主机设备中的所述随机存取存储器的所述部分的不可用性至少部分地基于对由所述存储器模块对所述随机存取存储器的所述部分的访问的拒绝。
3.根据权利要求1所述的存储器模块,其中所述主机设备中的所述随机存取存储器的所述部分的不可用性至少部分地基于所述存储器模块的指示所述主机设备中的所述随机存取存储器的所述部分被禁用的设置。
4.根据权利要求1所述的存储器模块,其中所述存储器模块控制器进一步被配置成:
至少基于接收自所述主机设备的指示将使得所述主机设备中的所述随机存取存储器的所述部分不可用的所述命令或所述命令属性,从所述主机设备中的所述随机存取存储器的所述部分取回所述数据子集;以及
将所述数据子集存储在所述存储器模块的所述非易失性存储器中。
5.根据权利要求4所述的存储器模块,其中所述存储器模块控制器进一步被配置成确定所述数据子集由所述存储器模块控制器使用,所述数据子集的所述取回至少部分地基于确定所述数据子集由所述存储器模块控制器使用。
6.根据权利要求1所述的存储器模块,其中所述存储器模块控制器进一步被配置成接收指示将使得所述主机设备中的所述随机存取存储器的所述部分不可用的所述命令或所述命令属性。
7.根据权利要求1所述的存储器模块,其中所述数据子集包括操作状态数据。
8.根据权利要求1所述的存储器模块,其中所述存储器模块控制器进一步被配置成:关联于所述存储器模块从关断状态或者从睡眠状态唤醒而从所述主机设备接收另一命令或另一命令的另一属性,所述另一命令或所述另一命令的另一属性指示是否允许所述存储器模块控制器从所述主机设备的所述随机存取存储器的被分配给所述存储器模块的所述部分初始化。
9.一种方法,包括:
由存储器模块的存储器模块控制器管理数据到主机设备中的随机存取存储器的被分配给所述存储器模块的部分中的存储;以及
至少基于接收自所述主机设备的指示将使得所述主机设备中的所述随机存取存储器的所述部分不可用的命令或命令属性,从所述主机设备中的所述随机存取存储器的所述部分接收所述数据中的至少一些作为数据子集。
10.根据权利要求9所述的方法,其中所述主机设备中的所述随机存取存储器的所述部分的不可用性至少部分地基于对由所述存储器模块对所述随机存取存储器的所述部分的访问的拒绝。
11.根据权利要求9所述的方法,其中所述主机设备中的所述随机存取存储器的所述部分的不可用性至少部分地基于所述存储器模块的指示所述主机设备中的所述随机存取存储器的所述部分被禁用的设置。
12.根据权利要求9所述的方法,进一步包括:
至少基于接收自所述主机设备的指示将使得所述主机设备中的所述随机存取存储器的所述部分不可用的所述命令或所述命令属性,从所述主机设备中的所述随机存取存储器的所述部分取回所述数据子集;以及
将所述数据子集存储在所述存储器模块的所述非易失性存储器中。
13.根据权利要求12所述的方法,进一步包括确定所述数据子集由所述存储器模块控制器使用,所述数据子集的所述取回至少部分地基于确定所述数据子集由所述存储器模块控制器使用。
14.根据权利要求9所述的方法,进一步包括接收指示将使得所述主机设备中的所述随机存取存储器的所述部分不可用的所述命令或所述命令属性。
15.根据权利要求9所述的方法,其中所述数据子集包括操作状态数据。
16.根据权利要求9所述的方法,进一步包括:关联于所述存储器模块从关断状态或者从睡眠状态唤醒而从所述主机设备接收另一命令或另一命令的另一属性,所述另一命令或所述另一命令的另一属性指示是否允许所述存储器模块控制器从所述主机设备的所述随机存取存储器的被分配给所述存储器模块的所述部分初始化。
17.一种主机设备,包括:
一个或多个处理器;
存储指令的随机存取存储器,所述指令在由所述一个或多个处理器执行时将所述主机设备配置成:
向非易失性存储器模块分配所述随机存储存储器的部分,所述随机存取存储器的所述部分存储可用于由所述非易失性存储器模块使用的数据;以及
向所述非易失性存储器模块发送指示将使得所述随机存取存储器的所述部分不可用的命令或命令属性。
18.根据权利要求17所述的主机设备,其中所述随机存取存储器的所述部分的不可用性至少部分地基于对由所述非易失性存储器模块对所述随机存取存储器的所述部分的访问的拒绝。
19.根据权利要求17所述的主机设备,其中所述指令进一步将所述主机设备配置成:
从所述非易失性存储器模块并且至少基于指示将使得所述随机存取存储器的所述部分不可用的所述命令或所述命令属性,接收针对存储在所述随机存取存储器的所述部分中的所述数据的至少子集的取回请求;以及
向所述非易失性存储器模块并且至少基于所述取回请求发送所述数据的所述子集。
20.根据权利要求17所述的主机设备,其中所述指令进一步将所述主机设备配置成:向所述非易失性存储器模块发送另一命令或另一命令的另一属性,所述另一命令或所述另一命令的另一属性指示是否允许所述非易失性存储器模块从所述随机存取存储器的被分配给所述非易失性存储器模块的所述部分初始化。
21.根据权利要求17所述的主机设备,其中所述命令或所述命令属性被配置成定义所述非易失性存储器模块的设置以禁用所述主机设备中的所述随机存取存储器的所述部分。
CN201610905925.XA 2012-04-20 2013-04-19 管理存储器模块中的操作状态数据 Active CN106445834B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US13/451,951 2012-04-20
US13/451,951 US9311226B2 (en) 2012-04-20 2012-04-20 Managing operational state data of a memory module using host memory in association with state change
CN201310136995.XA CN103377009B (zh) 2012-04-20 2013-04-19 管理存储器模块中的操作状态数据

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
CN201310136995.XA Division CN103377009B (zh) 2012-04-20 2013-04-19 管理存储器模块中的操作状态数据

Publications (2)

Publication Number Publication Date
CN106445834A true CN106445834A (zh) 2017-02-22
CN106445834B CN106445834B (zh) 2022-11-18

Family

ID=48044579

Family Applications (2)

Application Number Title Priority Date Filing Date
CN201310136995.XA Active CN103377009B (zh) 2012-04-20 2013-04-19 管理存储器模块中的操作状态数据
CN201610905925.XA Active CN106445834B (zh) 2012-04-20 2013-04-19 管理存储器模块中的操作状态数据

Family Applications Before (1)

Application Number Title Priority Date Filing Date
CN201310136995.XA Active CN103377009B (zh) 2012-04-20 2013-04-19 管理存储器模块中的操作状态数据

Country Status (5)

Country Link
US (6) US9311226B2 (zh)
EP (1) EP2657846A1 (zh)
CN (2) CN103377009B (zh)
TW (5) TWI695314B (zh)
WO (1) WO2013158953A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111580744A (zh) * 2019-02-15 2020-08-25 爱思开海力士有限公司 存储器控制器及其操作方法

Families Citing this family (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8307180B2 (en) 2008-02-28 2012-11-06 Nokia Corporation Extended utilization area for a memory device
US8874824B2 (en) 2009-06-04 2014-10-28 Memory Technologies, LLC Apparatus and method to share host system RAM with mass storage memory RAM
US9417998B2 (en) 2012-01-26 2016-08-16 Memory Technologies Llc Apparatus and method to provide cache move with non-volatile mass memory system
US9311226B2 (en) 2012-04-20 2016-04-12 Memory Technologies Llc Managing operational state data of a memory module using host memory in association with state change
JP2013242694A (ja) * 2012-05-21 2013-12-05 Renesas Mobile Corp 半導体装置、電子装置、電子システム及び電子装置の制御方法
US9424896B2 (en) * 2012-06-22 2016-08-23 Nxp B.V. Method and system for fast initialization of a memory unit
US8997044B2 (en) * 2012-11-30 2015-03-31 International Business Machines Corporation Overriding system attributes and function returns in a software subsystem
US9174053B2 (en) 2013-03-08 2015-11-03 Boston Scientific Neuromodulation Corporation Neuromodulation using modulated pulse train
WO2015089488A1 (en) 2013-12-12 2015-06-18 Memory Technologies Llc Channel optimized storage modules
WO2016103851A1 (ja) * 2014-12-22 2016-06-30 ソニー株式会社 メモリコントローラ、情報処理システム、および、メモリ拡張領域管理方法
CN105630405B (zh) * 2015-04-29 2018-09-14 上海磁宇信息科技有限公司 一种存储***及采用该存储***的读写方法
US11385797B2 (en) 2015-10-05 2022-07-12 Micron Technology, Inc. Solid state storage device with variable logical capacity based on memory lifecycle
TWI587132B (zh) 2016-01-21 2017-06-11 瑞昱半導體股份有限公司 記憶體裝置以及映射表保證方法
CN107015913B (zh) * 2016-01-28 2020-06-05 合肥沛睿微电子股份有限公司 记忆体装置以及映射表保证方法
JP6737013B2 (ja) * 2016-07-05 2020-08-05 コニカミノルタ株式会社 画像形成装置、起動方法、およびコンピュータプログラム
KR102667430B1 (ko) * 2016-08-04 2024-05-23 삼성전자주식회사 호스트 메모리를 이용하는 데이터 저장 장치 및 그것의 동작 방법
JP6402432B2 (ja) * 2016-09-06 2018-10-10 株式会社アクセル 情報処理装置、及び情報処理方法
KR20180038109A (ko) * 2016-10-05 2018-04-16 삼성전자주식회사 모니터링 회로를 포함하는 전자 장치 및 그것에 포함되는 스토리지 장치
KR20190004094A (ko) * 2017-07-03 2019-01-11 에스케이하이닉스 주식회사 메모리 시스템 및 메모리 시스템의 동작방법
US10970226B2 (en) * 2017-10-06 2021-04-06 Silicon Motion, Inc. Method for performing access management in a memory device, associated memory device and controller thereof, and associated electronic device
TWI792073B (zh) * 2017-12-28 2023-02-11 慧榮科技股份有限公司 快閃記憶體控制器、安全數位卡、使用於快閃記憶體控制器的方法以及存取安全數位卡的主機
CN110096452B (zh) * 2018-01-31 2024-05-28 北京忆恒创源科技股份有限公司 非易失随机访问存储器及其提供方法
US10678439B2 (en) * 2018-04-02 2020-06-09 Micron Technology, Inc. Optimization of memory systems based on performance goals
CN109782653A (zh) * 2018-12-20 2019-05-21 上海乾上视觉艺术设计有限公司 一种基于多媒体展厅的多媒体中控***
US11237953B2 (en) * 2019-05-21 2022-02-01 Micron Technology, Inc. Host device physical address encoding
US11749335B2 (en) * 2020-11-03 2023-09-05 Jianzhong Bi Host and its memory module and memory controller
US20230009642A1 (en) * 2021-07-07 2023-01-12 Micron Technology, Inc. Programmable metadata
US11650753B2 (en) * 2021-07-27 2023-05-16 Beijing Tenafe Electronic Technology Co., Ltd. Firmware-controlled and table-based conditioning for synchronous handling of exception cases
US12014080B2 (en) 2021-11-10 2024-06-18 Samsung Electronics Co., Ltd. Memory system using host memory buffer and operation method thereof

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1517886A (zh) * 2003-01-07 2004-08-04 ض� 一种支持处理器的功率操作模式的高速缓存存储器
CN101714106A (zh) * 2008-09-30 2010-05-26 英特尔公司 在低电压操作期间禁用高速缓存部分
US20100312947A1 (en) * 2009-06-04 2010-12-09 Nokia Corporation Apparatus and method to share host system ram with mass storage memory ram

Family Cites Families (279)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59135563A (ja) 1983-01-24 1984-08-03 Hitachi Ltd デイスク・キヤツシユ装置を有する計算機システム
JPS6124596A (ja) 1984-07-11 1986-02-03 Sagami Chem Res Center ハロゲン置換エチレン誘導体の製造方法
CA1293819C (en) 1986-08-29 1991-12-31 Thinking Machines Corporation Very large scale computer
JPS6464073A (en) 1987-09-03 1989-03-09 Minolta Camera Kk Image memory
JPH0268671A (ja) 1988-09-02 1990-03-08 Matsushita Electric Ind Co Ltd 画像メモリ
JP2661224B2 (ja) 1988-12-23 1997-10-08 株式会社リコー メモリ増設方式
US5781753A (en) 1989-02-24 1998-07-14 Advanced Micro Devices, Inc. Semi-autonomous RISC pipelines for overlapped execution of RISC-like instructions within the multiple superscalar execution units of a processor having distributed pipeline control for speculative and out-of-order execution of complex instructions
JP3038781B2 (ja) 1989-04-21 2000-05-08 日本電気株式会社 メモリアクセス制御回路
JPH0679293B2 (ja) 1990-10-15 1994-10-05 富士通株式会社 計算機システム
US5680570A (en) 1991-06-12 1997-10-21 Quantum Corporation Memory system with dynamically allocatable non-volatile storage capability
JP3407317B2 (ja) 1991-11-28 2003-05-19 株式会社日立製作所 フラッシュメモリを使用した記憶装置
WO1993018461A1 (en) 1992-03-09 1993-09-16 Auspex Systems, Inc. High-performance non-volatile ram protected write cache accelerator system
JPH06236681A (ja) 1993-02-12 1994-08-23 Toshiba Corp 半導体記憶装置
US5809340A (en) 1993-04-30 1998-09-15 Packard Bell Nec Adaptively generating timing signals for access to various memory devices based on stored profiles
CN1095164C (zh) 1994-06-07 2002-11-27 株式会社日立制作所 对多种运作模式进行选择后进行记录/再生的信息存储装置及其控制方法
US5710931A (en) 1994-09-07 1998-01-20 Canon Kabushiki Kaisha Suspension state control for information processing devices such as battery powered computers
JP3687115B2 (ja) 1994-10-27 2005-08-24 ソニー株式会社 再生装置
JPH08161216A (ja) 1994-12-09 1996-06-21 Toshiba Corp メモリ高速クリア機能を持つ情報処理装置
US5586291A (en) 1994-12-23 1996-12-17 Emc Corporation Disk controller with volatile and non-volatile cache memories
EP0749063A3 (en) 1995-06-07 1999-01-13 International Business Machines Corporation Method and apparatus for suspend/resume operation in a computer
IT235879Y1 (it) 1995-06-14 2000-07-18 Olivetti & Co Spa Tastiera per l'introduzione di dati con posizionatore di traccia
US5845313A (en) 1995-07-31 1998-12-01 Lexar Direct logical block addressing flash memory mass storage architecture
US6393492B1 (en) 1995-11-03 2002-05-21 Texas Instruments Incorporated Method and arrangement for operating a mass memory storage peripheral computer device connected to a host computer
US5802069A (en) 1995-11-13 1998-09-01 Intel Corporation Implementing mass storage device functions using host processor memory
US5822553A (en) 1996-03-13 1998-10-13 Diamond Multimedia Systems, Inc. Multiple parallel digital data stream channel controller architecture
US5838873A (en) 1996-05-31 1998-11-17 Thomson Consumer Electronics, Inc. Packetized data formats for digital data storage media
US5805882A (en) 1996-07-19 1998-09-08 Compaq Computer Corporation Computer system and method for replacing obsolete or corrupt boot code contained within reprogrammable memory with new boot code supplied from an external source through a data port
JPH10228413A (ja) 1997-02-17 1998-08-25 Ge Yokogawa Medical Syst Ltd メモリアクセス制御方法および装置並びにメモリシステム
JPH10240607A (ja) 1997-02-26 1998-09-11 Toshiba Corp メモリシステム
US5933626A (en) 1997-06-12 1999-08-03 Advanced Micro Devices, Inc. Apparatus and method for tracing microprocessor instructions
JPH11143643A (ja) 1997-11-06 1999-05-28 Sony Corp 再生装置、及びキャッシュ処理方法
US6226710B1 (en) 1997-11-14 2001-05-01 Utmc Microelectronic Systems Inc. Content addressable memory (CAM) engine
US5924097A (en) 1997-12-23 1999-07-13 Unisys Corporation Balanced input/output task management for use in multiprocessor transaction processing system
JP4310821B2 (ja) 1997-12-24 2009-08-12 ソニー株式会社 情報記録装置および方法
JP3990485B2 (ja) 1997-12-26 2007-10-10 株式会社ルネサステクノロジ 半導体不揮発性記憶装置
JPH11259357A (ja) 1998-03-09 1999-09-24 Seiko Epson Corp 半導体集積装置及び不揮発性メモリ書き込み方式
US6173425B1 (en) 1998-04-15 2001-01-09 Integrated Device Technology, Inc. Methods of testing integrated circuits to include data traversal path identification information and related status information in test data streams
US6067300A (en) 1998-06-11 2000-05-23 Cabletron Systems, Inc. Method and apparatus for optimizing the transfer of data packets between local area networks
JP3585091B2 (ja) 1998-06-15 2004-11-04 富士通株式会社 記憶装置
US6021076A (en) 1998-07-16 2000-02-01 Rambus Inc Apparatus and method for thermal regulation in memory subsystems
KR100319713B1 (ko) 1998-07-31 2002-04-22 윤종용 동기형반도체메모리장치의프로그램가능한모드레지스터
JP2000057039A (ja) 1998-08-03 2000-02-25 Canon Inc アクセス制御方法及び装置及びファイルシステム及び情報処理装置
US6721288B1 (en) 1998-09-16 2004-04-13 Openwave Systems Inc. Wireless mobile devices having improved operation during network unavailability
US6279114B1 (en) 1998-11-04 2001-08-21 Sandisk Corporation Voltage negotiation in a single host multiple cards system
JP2001006379A (ja) 1999-06-16 2001-01-12 Fujitsu Ltd 複写、移動機能を有するフラッシュメモリ
US7702831B2 (en) 2000-01-06 2010-04-20 Super Talent Electronics, Inc. Flash memory controller for electronic data flash card
US7889544B2 (en) 2004-04-05 2011-02-15 Super Talent Electronics, Inc. High-speed controller for phase-change memory peripheral device
US6513094B1 (en) 1999-08-23 2003-01-28 Advanced Micro Devices, Inc. ROM/DRAM data bus sharing with write buffer and read prefetch activity
JP2001067786A (ja) 1999-08-30 2001-03-16 Matsushita Electric Ind Co Ltd 記録再生装置
US6757797B1 (en) 1999-09-30 2004-06-29 Fujitsu Limited Copying method between logical disks, disk-storage system and its storage medium
US6665747B1 (en) 1999-10-22 2003-12-16 Sun Microsystems, Inc. Method and apparatus for interfacing with a secondary storage system
WO2001035200A1 (en) 1999-11-09 2001-05-17 Advanced Micro Devices, Inc. Dynamically adjusting a processor's operational parameters according to its environment
US7552251B2 (en) 2003-12-02 2009-06-23 Super Talent Electronics, Inc. Single-chip multi-media card/secure digital (MMC/SD) controller reading power-on boot code from integrated flash memory for user storage
US20060075395A1 (en) 2004-10-01 2006-04-06 Lee Charles C Flash card system
US6609182B1 (en) 2000-01-20 2003-08-19 Microsoft Corporation Smart hibernation on an operating system with page translation
JP3955712B2 (ja) 2000-03-03 2007-08-08 株式会社ルネサステクノロジ 半導体装置
US6785764B1 (en) 2000-05-11 2004-08-31 Micron Technology, Inc. Synchronous flash memory with non-volatile mode register
US20020000931A1 (en) 2000-04-14 2002-01-03 Mark Petronic User interface for a two-way satellite communication system
US6396744B1 (en) 2000-04-25 2002-05-28 Multi Level Memory Technology Flash memory with dynamic refresh
US6721843B1 (en) 2000-07-07 2004-04-13 Lexar Media, Inc. Flash memory architecture implementing simultaneously programmable multiple flash memory banks that are host compatible
JP2002023962A (ja) 2000-07-07 2002-01-25 Fujitsu Ltd ディスク装置及び制御方法
JP3965874B2 (ja) 2000-07-17 2007-08-29 セイコーエプソン株式会社 記録媒体に二液を用いて印刷する記録方法、この記録方法によって印刷された記録物、およびこの記録方法を実行する手段を備えた記録装置
JP2002108691A (ja) 2000-09-29 2002-04-12 Mitsubishi Electric Corp 半導体記憶装置および半導体記憶装置の制御方法
US6804763B1 (en) 2000-10-17 2004-10-12 Igt High performance battery backed ram interface
DE60041263D1 (de) 2000-10-18 2009-02-12 St Microelectronics Srl Verschachtelte Speichereinrichtung mit willkürlichem und sequentiellem Zugriff
US6801994B2 (en) 2000-12-20 2004-10-05 Microsoft Corporation Software management systems and methods for automotive computing devices
US6934254B2 (en) 2001-01-18 2005-08-23 Motorola, Inc. Method and apparatus for dynamically allocating resources in a communication system
US6510488B2 (en) 2001-02-05 2003-01-21 M-Systems Flash Disk Pioneers Ltd. Method for fast wake-up of a flash memory system
JP4722305B2 (ja) 2001-02-27 2011-07-13 富士通セミコンダクター株式会社 メモリシステム
US6779045B2 (en) 2001-03-21 2004-08-17 Intel Corporation System and apparatus for increasing the number of operations per transmission for a media management system
US6990571B2 (en) 2001-04-25 2006-01-24 Intel Corporation Method for memory optimization in a digital signal processor
JP2002351741A (ja) 2001-05-30 2002-12-06 Matsushita Electric Ind Co Ltd 半導体集積回路装置
US6732221B2 (en) 2001-06-01 2004-05-04 M-Systems Flash Disk Pioneers Ltd Wear leveling of static areas in flash memory
JP4370063B2 (ja) 2001-06-27 2009-11-25 富士通マイクロエレクトロニクス株式会社 半導体記憶装置の制御装置および半導体記憶装置の制御方法
DE60237301D1 (de) 2001-10-22 2010-09-23 Rambus Inc Phaseneinstellvorrichtung und verfahren für ein speicherbaustein-signalisierungssystem
JP2003150445A (ja) 2001-11-13 2003-05-23 Fujitsu Ltd 外部記憶装置を有するコンピュータシステム
US6842829B1 (en) 2001-12-06 2005-01-11 Lsi Logic Corporation Method and apparatus to manage independent memory systems as a shared volume
US6754129B2 (en) 2002-01-24 2004-06-22 Micron Technology, Inc. Memory module with integrated bus termination
US7085866B1 (en) 2002-02-19 2006-08-01 Hobson Richard F Hierarchical bus structure and memory access protocol for multiprocessor systems
FI115562B (fi) 2002-03-27 2005-05-31 Nokia Corp Menetelmä ja järjestelmä tehonkulutuksen määrittämiseksi elektroniikkalaitteen yhteydessä ja elektroniikkalaite
US6892311B2 (en) 2002-05-08 2005-05-10 Dell Usa, L.P. System and method for shutting down a host and storage enclosure if the status of the storage enclosure is in a first condition and is determined that the storage enclosure includes a critical storage volume
WO2003102783A1 (en) 2002-05-31 2003-12-11 Nokia Corporation Method and memory adapter for handling data of a mobile device using non-volatile memory
JP2004021669A (ja) 2002-06-18 2004-01-22 Sanyo Electric Co Ltd 転送制御システム、転送制御装置、記録装置および転送制御方法
JP2004062928A (ja) 2002-07-25 2004-02-26 Hitachi Ltd 磁気ディスク装置及び記憶システム
JP4111789B2 (ja) 2002-09-13 2008-07-02 富士通株式会社 半導体記憶装置の制御方法及び半導体記憶装置
US6901298B1 (en) 2002-09-30 2005-05-31 Rockwell Automation Technologies, Inc. Saving and restoring controller state and context in an open operating system
WO2004034173A2 (en) 2002-10-08 2004-04-22 Koninklijke Philips Electronics N.V. Integrated circuit and method for exchanging data
US7181611B2 (en) 2002-10-28 2007-02-20 Sandisk Corporation Power management block for use in a non-volatile memory system
US20040088474A1 (en) 2002-10-30 2004-05-06 Lin Jin Shin NAND type flash memory disk device and method for detecting the logical address
JP2006505065A (ja) 2002-10-31 2006-02-09 リング テクノロジー エンタープライズィズ,エルエルシー ストレージシステムのための方法及びシステム
US7949777B2 (en) 2002-11-01 2011-05-24 Avid Technology, Inc. Communication protocol for controlling transfer of temporal data over a bus between devices in synchronization with a periodic reference signal
US7181574B1 (en) 2003-01-30 2007-02-20 Veritas Operating Corporation Server cluster using informed prefetching
FI117489B (fi) 2003-02-07 2006-10-31 Nokia Corp Menetelmä muistikortin osoittamiseksi, muistikorttia käyttävä järjestelmä, ja muistikortti
US7831790B2 (en) 2003-03-19 2010-11-09 Nxp B.V. Universal memory device having a profile storage unit
US7233335B2 (en) 2003-04-21 2007-06-19 Nividia Corporation System and method for reserving and managing memory spaces in a memory resource
US20040230317A1 (en) 2003-05-15 2004-11-18 Sun Microsystems, Inc. Method, system, and program for allocating storage resources
US6981123B2 (en) 2003-05-22 2005-12-27 Seagate Technology Llc Device-managed host buffer
US7231537B2 (en) 2003-07-03 2007-06-12 Micron Technology, Inc. Fast data access mode in a memory device
KR100532448B1 (ko) 2003-07-12 2005-11-30 삼성전자주식회사 메모리의 리프레시 주기를 제어하는 메모리 컨트롤러 및리프레시 주기 제어 방법
US7822105B2 (en) 2003-09-02 2010-10-26 Sirf Technology, Inc. Cross-correlation removal of carrier wave jamming signals
US20050071570A1 (en) 2003-09-26 2005-03-31 Takasugl Robin Alexis Prefetch controller for controlling retrieval of data from a data storage device
US7321958B2 (en) 2003-10-30 2008-01-22 International Business Machines Corporation System and method for sharing memory by heterogeneous processors
US7120766B2 (en) 2003-12-22 2006-10-10 Inernational Business Machines Corporation Apparatus and method to initialize information disposed in an information storage and retrieval system
US7594135B2 (en) 2003-12-31 2009-09-22 Sandisk Corporation Flash memory system startup operation
ATE381225T1 (de) 2004-02-27 2007-12-15 Orga Systems Gmbh Vorrichtung und verfahren zur aktualisierung der konfiguration des datenspeichers der chipkarte eines mobilen endgeräts
US20050204113A1 (en) 2004-03-09 2005-09-15 International Business Machines Corp. Method, system and storage medium for dynamically selecting a page management policy for a memory controller
ATE516549T1 (de) 2004-03-10 2011-07-15 St Ericsson Sa Integrierte schaltung und verfahren zur speicherzugriffsregelung
JP4402997B2 (ja) 2004-03-26 2010-01-20 株式会社日立製作所 ストレージ装置
EP1870814B1 (en) 2006-06-19 2014-08-13 Texas Instruments France Method and apparatus for secure demand paging for processor devices
JP2005309653A (ja) 2004-04-20 2005-11-04 Hitachi Global Storage Technologies Netherlands Bv ディスク装置及びキャッシュ制御方法
US20070234006A1 (en) 2004-04-26 2007-10-04 Koninklijke Philips Electronics, N.V. Integrated Circuit and Metod for Issuing Transactions
US7877569B2 (en) 2004-04-28 2011-01-25 Panasonic Corporation Reduction of fragmentation in nonvolatile memory using alternate address mapping
US7480749B1 (en) 2004-05-27 2009-01-20 Nvidia Corporation Main memory as extended disk buffer memory
US7958292B2 (en) 2004-06-23 2011-06-07 Marvell World Trade Ltd. Disk drive system on chip with integrated buffer memory and support for host memory access
JP4768237B2 (ja) 2004-06-25 2011-09-07 株式会社東芝 携帯可能電子装置及び携帯可能電子装置の制御方法
US7380095B2 (en) 2004-06-30 2008-05-27 Intel Corporation System and method for simulating real-mode memory access with access to extended memory
US8490102B2 (en) 2004-07-29 2013-07-16 International Business Machines Corporation Resource allocation management using IOC token requestor logic
US7233538B1 (en) 2004-08-02 2007-06-19 Sun Microsystems, Inc. Variable memory refresh rate for DRAM
US7334107B2 (en) 2004-09-30 2008-02-19 Intel Corporation Caching support for direct memory access address translation
US8843727B2 (en) 2004-09-30 2014-09-23 Intel Corporation Performance enhancement of address translation using translation tables covering large address spaces
US20060120235A1 (en) 2004-12-06 2006-06-08 Teac Aerospace Technologies System and method of erasing non-volatile recording media
US20060119602A1 (en) 2004-12-07 2006-06-08 Fisher Andrew J Address based graphics protocol
US7243173B2 (en) 2004-12-14 2007-07-10 Rockwell Automation Technologies, Inc. Low protocol, high speed serial transfer for intra-board or inter-board data communication
JP2006195569A (ja) 2005-01-11 2006-07-27 Sony Corp 記憶装置
KR100684942B1 (ko) 2005-02-07 2007-02-20 삼성전자주식회사 복수의 사상 기법들을 채용한 적응형 플래시 메모리 제어장치 및 그것을 포함한 플래시 메모리 시스템
US7450456B2 (en) 2005-03-30 2008-11-11 Intel Corporation Temperature determination and communication for multiple devices of a memory module
KR100626391B1 (ko) 2005-04-01 2006-09-20 삼성전자주식회사 원낸드 플래시 메모리 및 그것을 포함한 데이터 처리시스템
US7206230B2 (en) * 2005-04-01 2007-04-17 Sandisk Corporation Use of data latches in cache operations of non-volatile memories
US7275140B2 (en) 2005-05-12 2007-09-25 Sandisk Il Ltd. Flash memory management method that is resistant to data corruption by power loss
KR100706246B1 (ko) 2005-05-24 2007-04-11 삼성전자주식회사 읽기 성능을 향상시킬 수 있는 메모리 카드
JP2006343923A (ja) 2005-06-08 2006-12-21 Fujitsu Ltd ディスク記録装置
US20060288130A1 (en) 2005-06-21 2006-12-21 Rajesh Madukkarumukumana Address window support for direct memory access translation
US7610445B1 (en) 2005-07-18 2009-10-27 Palm, Inc. System and method for improving data integrity and memory performance using non-volatile media
US7571295B2 (en) 2005-08-04 2009-08-04 Intel Corporation Memory manager for heterogeneous memory control
JP4305429B2 (ja) 2005-08-18 2009-07-29 トヨタ自動車株式会社 インホイールサスペンション
JP2007052717A (ja) 2005-08-19 2007-03-01 Fujitsu Ltd データ転送装置およびデータ転送方法
JP4433311B2 (ja) 2005-09-12 2010-03-17 ソニー株式会社 半導体記憶装置、電子機器及びモード設定方法
JP4685567B2 (ja) 2005-09-15 2011-05-18 株式会社日立製作所 情報処理装置によるサービス提供システム
KR100673013B1 (ko) 2005-09-21 2007-01-24 삼성전자주식회사 메모리 컨트롤러 및 그것을 포함한 데이터 처리 시스템
CN101278352B (zh) 2005-09-30 2012-05-30 莫塞德技术公司 菊花链级联设备和方法
JP4903415B2 (ja) 2005-10-18 2012-03-28 株式会社日立製作所 記憶制御システム及び記憶制御方法
JP2007115382A (ja) 2005-10-24 2007-05-10 Renesas Technology Corp 半導体集回路、記憶装置、及び制御プログラム
US7783845B2 (en) 2005-11-14 2010-08-24 Sandisk Corporation Structures for the management of erase operations in non-volatile memories
JP2007156597A (ja) 2005-12-01 2007-06-21 Hitachi Ltd ストレージ装置
US20070136523A1 (en) 2005-12-08 2007-06-14 Bonella Randy M Advanced dynamic disk memory module special operations
US20070147115A1 (en) 2005-12-28 2007-06-28 Fong-Long Lin Unified memory and controller
US7492368B1 (en) 2006-01-24 2009-02-17 Nvidia Corporation Apparatus, system, and method for coalescing parallel memory requests
US20070226795A1 (en) 2006-02-09 2007-09-27 Texas Instruments Incorporated Virtual cores and hardware-supported hypervisor integrated circuits, systems, methods and processes of manufacture
JP4887824B2 (ja) 2006-02-16 2012-02-29 富士通セミコンダクター株式会社 メモリシステム
US7951008B2 (en) 2006-03-03 2011-05-31 Igt Non-volatile memory management technique implemented in a gaming machine
JP4167695B2 (ja) 2006-03-28 2008-10-15 株式会社Snkプレイモア 遊技機
US7925860B1 (en) 2006-05-11 2011-04-12 Nvidia Corporation Maximized memory throughput using cooperative thread arrays
JP5118130B2 (ja) 2006-05-23 2013-01-16 モサイド・テクノロジーズ・インコーポレーテッド シリアルで相互接続されたデバイス用にデバイス識別子を確立するための装置および方法
US7753281B2 (en) 2006-06-01 2010-07-13 Hewlett-Packard Development Company, L.P. System and method of updating a first version of a data file in a contactless flash memory device
JP4182993B2 (ja) 2006-06-30 2008-11-19 Tdk株式会社 メモリコントローラ及びメモリコントローラを備えるフラッシュメモリシステム、並びにフラッシュメモリの制御方法
EP2428962A2 (en) 2006-07-31 2012-03-14 Kabushiki Kaisha Toshiba Nonvolatile memory system, and data read/write method for nonvolatile memory system
US7676702B2 (en) * 2006-08-14 2010-03-09 International Business Machines Corporation Preemptive data protection for copy services in storage systems and applications
US9798528B2 (en) 2006-09-13 2017-10-24 International Business Machines Corporation Software solution for cooperative memory-side and processor-side data prefetching
US7787870B2 (en) 2006-09-29 2010-08-31 Motorola, Inc. Method and system for associating a user profile to a caller identifier
US20080081609A1 (en) 2006-09-29 2008-04-03 Motorola, Inc. Method and system for associating a user profile to a sim card
US20080082714A1 (en) 2006-09-29 2008-04-03 Nasa Hq's. Systems, methods and apparatus for flash drive
JP4933211B2 (ja) 2006-10-10 2012-05-16 株式会社日立製作所 ストレージ装置、制御装置及び制御方法
US8935302B2 (en) 2006-12-06 2015-01-13 Intelligent Intellectual Property Holdings 2 Llc Apparatus, system, and method for data block usage information synchronization for a non-volatile storage volume
TWM317043U (en) 2006-12-27 2007-08-11 Genesys Logic Inc Cache device of the flash memory address transformation layer
TWI463321B (zh) 2007-01-10 2014-12-01 Mobile Semiconductor Corp 用於改善外部計算裝置效能的調適性記憶體系統
KR100849182B1 (ko) 2007-01-22 2008-07-30 삼성전자주식회사 반도체 카드 패키지 및 그 제조방법
US8312559B2 (en) 2007-01-26 2012-11-13 Hewlett-Packard Development Company, L.P. System and method of wireless security authentication
KR100896181B1 (ko) 2007-01-26 2009-05-12 삼성전자주식회사 임베디드 낸드 플래시 메모리 제어 장치 및 방법
KR100823171B1 (ko) * 2007-02-01 2008-04-18 삼성전자주식회사 파티션된 플래시 변환 계층을 갖는 컴퓨터 시스템 및플래시 변환 계층의 파티션 방법
KR100881052B1 (ko) 2007-02-13 2009-01-30 삼성전자주식회사 플래시 메모리의 매핑 테이블 검색 시스템 및 그에 따른검색방법
US20080235477A1 (en) 2007-03-19 2008-09-25 Rawson Andrew R Coherent data mover
JP2008250961A (ja) 2007-03-30 2008-10-16 Nec Corp 記憶媒体の制御装置、データ記憶装置、データ記憶システム、方法、及び制御プログラム
JP2008250718A (ja) 2007-03-30 2008-10-16 Toshiba Corp 不揮発性キャッシュメモリを用いた記憶装置とその制御方法
US7760569B2 (en) 2007-04-05 2010-07-20 Qimonda Ag Semiconductor memory device with temperature control
KR100855578B1 (ko) 2007-04-30 2008-09-01 삼성전자주식회사 반도체 메모리 소자의 리프레시 주기 제어회로 및 리프레시주기 제어방법
US9100248B2 (en) 2007-05-07 2015-08-04 Vorne Industries, Inc. Method and system for extending the capabilities of embedded devices through network clients
US7606944B2 (en) 2007-05-10 2009-10-20 Dot Hill Systems Corporation Dynamic input/output optimization within a storage controller
JP2009003783A (ja) 2007-06-22 2009-01-08 Toshiba Corp 不揮発性メモリの制御装置及び制御方法及び記憶装置
EP2169558B1 (en) 2007-07-18 2015-01-07 Fujitsu Limited Memory refresh device and memory refresh method
JP5220747B2 (ja) 2007-07-31 2013-06-26 パナソニック株式会社 不揮発性記憶装置および不揮発性記憶システム
US8166238B2 (en) 2007-10-23 2012-04-24 Samsung Electronics Co., Ltd. Method, device, and system for preventing refresh starvation in shared memory bank
US7730248B2 (en) 2007-12-13 2010-06-01 Texas Instruments Incorporated Interrupt morphing and configuration, circuits, systems and processes
US8185685B2 (en) 2007-12-14 2012-05-22 Hitachi Global Storage Technologies Netherlands B.V. NAND flash module replacement for DRAM module
US8880483B2 (en) 2007-12-21 2014-11-04 Sandisk Technologies Inc. System and method for implementing extensions to intelligently manage resources of a mass storage system
EP2225643B1 (en) 2007-12-28 2020-05-06 Toshiba Memory Corporation Semiconductor storage device
US8892831B2 (en) * 2008-01-16 2014-11-18 Apple Inc. Memory subsystem hibernation
US8332572B2 (en) 2008-02-05 2012-12-11 Spansion Llc Wear leveling mechanism using a DRAM buffer
US8209463B2 (en) 2008-02-05 2012-06-26 Spansion Llc Expansion slots for flash memory based random access memory subsystem
US7962684B2 (en) 2008-02-14 2011-06-14 Sandisk Corporation Overlay management in a flash memory storage device
US8180975B2 (en) 2008-02-26 2012-05-15 Microsoft Corporation Controlling interference in shared memory systems using parallelism-aware batch scheduling
JP4672742B2 (ja) 2008-02-27 2011-04-20 株式会社東芝 メモリコントローラおよびメモリシステム
US8307180B2 (en) 2008-02-28 2012-11-06 Nokia Corporation Extended utilization area for a memory device
JP4643667B2 (ja) 2008-03-01 2011-03-02 株式会社東芝 メモリシステム
US8775718B2 (en) 2008-05-23 2014-07-08 Netapp, Inc. Use of RDMA to access non-volatile solid-state memory in a network storage system
US8099522B2 (en) 2008-06-09 2012-01-17 International Business Machines Corporation Arrangements for I/O control in a virtualized system
KR101456976B1 (ko) 2008-06-09 2014-11-03 삼성전자 주식회사 메모리 테스트 디바이스 및 메모리 테스트 방법
US20090313420A1 (en) * 2008-06-13 2009-12-17 Nimrod Wiesz Method for saving an address map in a memory device
US9223642B2 (en) 2013-03-15 2015-12-29 Super Talent Technology, Corp. Green NAND device (GND) driver with DRAM data persistence for enhanced flash endurance and performance
US8166229B2 (en) 2008-06-30 2012-04-24 Intel Corporation Apparatus and method for multi-level cache utilization
US8139430B2 (en) 2008-07-01 2012-03-20 International Business Machines Corporation Power-on initialization and test for a cascade interconnect memory system
WO2010020992A1 (en) 2008-08-21 2010-02-25 Xsignnet Ltd. Storage system and method of operating thereof
CN101667103B (zh) 2008-09-01 2011-05-04 智微科技股份有限公司 磁盘阵列5控制器及存取方法
US8181046B2 (en) 2008-10-29 2012-05-15 Sandisk Il Ltd. Transparent self-hibernation of non-volatile memory system
US8316201B2 (en) 2008-12-18 2012-11-20 Sandisk Il Ltd. Methods for executing a command to write data from a source location to a destination location in a memory device
US8639874B2 (en) 2008-12-22 2014-01-28 International Business Machines Corporation Power management of a spare DRAM on a buffered DIMM by issuing a power on/off command to the DRAM device
US8239613B2 (en) 2008-12-30 2012-08-07 Intel Corporation Hybrid memory device
US8094500B2 (en) 2009-01-05 2012-01-10 Sandisk Technologies Inc. Non-volatile memory and method with write cache partitioning
US8832354B2 (en) * 2009-03-25 2014-09-09 Apple Inc. Use of host system resources by memory controller
US8533445B2 (en) * 2009-04-21 2013-09-10 Hewlett-Packard Development Company, L.P. Disabling a feature that prevents access to persistent secondary storage
CN102804129B (zh) 2009-05-04 2015-12-16 惠普开发有限公司 具有可由请求方设备控制的控制字段的存储设备擦除命令
US8806144B2 (en) 2009-05-12 2014-08-12 Stec, Inc. Flash storage device with read cache
US8250282B2 (en) 2009-05-14 2012-08-21 Micron Technology, Inc. PCM memories for storage bus interfaces
US8180981B2 (en) 2009-05-15 2012-05-15 Oracle America, Inc. Cache coherent support for flash in a memory hierarchy
US8533437B2 (en) 2009-06-01 2013-09-10 Via Technologies, Inc. Guaranteed prefetch instruction
US20100332922A1 (en) 2009-06-30 2010-12-30 Mediatek Inc. Method for managing device and solid state disk drive utilizing the same
JP2011022657A (ja) 2009-07-13 2011-02-03 Fujitsu Ltd メモリシステムおよび情報処理装置
JP2011028537A (ja) 2009-07-27 2011-02-10 Buffalo Inc 外部記憶装置へのアクセスを高速化する方法および外部記憶システム
US8266481B2 (en) 2009-07-29 2012-09-11 Stec, Inc. System and method of wear-leveling in flash storage
JP5362010B2 (ja) 2009-07-29 2013-12-11 パナソニック株式会社 メモリ装置、ホスト装置およびメモリシステム
US8453021B2 (en) 2009-07-29 2013-05-28 Stec, Inc. Wear leveling in solid-state device
JP2011039849A (ja) 2009-08-12 2011-02-24 Canon Inc 情報処理装置及びその制御方法、並びにプログラム
US8667225B2 (en) 2009-09-11 2014-03-04 Advanced Micro Devices, Inc. Store aware prefetching for a datastream
US9952977B2 (en) 2009-09-25 2018-04-24 Nvidia Corporation Cache operations and policies for a multi-threaded client
US9003159B2 (en) 2009-10-05 2015-04-07 Marvell World Trade Ltd. Data caching in non-volatile memory
JP2011082911A (ja) 2009-10-09 2011-04-21 Sony Corp 周辺機器および機器接続システム
JP5526697B2 (ja) 2009-10-14 2014-06-18 ソニー株式会社 ストレージ装置およびメモリシステム
KR101602939B1 (ko) * 2009-10-16 2016-03-15 삼성전자주식회사 불휘발성 메모리 시스템 및 그것의 데이터 관리 방법
KR101638061B1 (ko) 2009-10-27 2016-07-08 삼성전자주식회사 플래시 메모리 시스템 및 그것의 플래시 조각 모음 방법
US8335897B2 (en) 2009-12-15 2012-12-18 Seagate Technology Llc Data storage management in heterogeneous memory systems
US8443263B2 (en) * 2009-12-30 2013-05-14 Sandisk Technologies Inc. Method and controller for performing a copy-back operation
US8255617B2 (en) * 2010-01-26 2012-08-28 Seagate Technology Llc Maintaining data integrity in a data storage device
US8364886B2 (en) * 2010-01-26 2013-01-29 Seagate Technology Llc Verifying whether metadata identifies a most current version of stored data in a memory space
US9128718B1 (en) 2010-03-29 2015-09-08 Amazon Technologies, Inc. Suspend using internal rewriteable memory
US8291172B2 (en) 2010-04-27 2012-10-16 Via Technologies, Inc. Multi-modal data prefetcher
JP4988007B2 (ja) 2010-05-13 2012-08-01 株式会社東芝 情報処理装置およびドライバ
US8966176B2 (en) * 2010-05-27 2015-02-24 Sandisk Il Ltd. Memory management storage to a host device
KR101734204B1 (ko) 2010-06-01 2017-05-12 삼성전자주식회사 프로그램 시퀀서를 포함하는 플래시 메모리 장치 및 시스템, 그리고 그것의 프로그램 방법
US8397101B2 (en) * 2010-06-03 2013-03-12 Seagate Technology Llc Ensuring a most recent version of data is recovered from a memory
US8826051B2 (en) 2010-07-26 2014-09-02 Apple Inc. Dynamic allocation of power budget to a system having non-volatile memory and a processor
WO2012021380A2 (en) 2010-08-13 2012-02-16 Rambus Inc. Fast-wake memory
KR101736384B1 (ko) * 2010-09-29 2017-05-16 삼성전자주식회사 비휘발성 메모리 시스템
US8938574B2 (en) 2010-10-26 2015-01-20 Lsi Corporation Methods and systems using solid-state drives as storage controller cache memory
TWI417727B (zh) 2010-11-22 2013-12-01 Phison Electronics Corp 記憶體儲存裝置、其記憶體控制器與回應主機指令的方法
EP2652623B1 (en) 2010-12-13 2018-08-01 SanDisk Technologies LLC Apparatus, system, and method for auto-commit memory
GB2486738B (en) 2010-12-24 2018-09-19 Qualcomm Technologies Int Ltd Instruction execution
US20120179874A1 (en) * 2011-01-07 2012-07-12 International Business Machines Corporation Scalable cloud storage architecture
US10631246B2 (en) 2011-02-14 2020-04-21 Microsoft Technology Licensing, Llc Task switching on mobile devices
US8694764B2 (en) 2011-02-24 2014-04-08 Microsoft Corporation Multi-phase resume from hibernate
US20130007348A1 (en) * 2011-07-01 2013-01-03 Apple Inc. Booting Raw Memory from a Host
US8706955B2 (en) * 2011-07-01 2014-04-22 Apple Inc. Booting a memory device from a host
US9645758B2 (en) 2011-07-22 2017-05-09 Sandisk Technologies Llc Apparatus, system, and method for indexing data of an append-only, log-based structure
US9141394B2 (en) 2011-07-29 2015-09-22 Marvell World Trade Ltd. Switching between processor cache and random-access memory
TWI521343B (zh) 2011-08-01 2016-02-11 Toshiba Kk An information processing device, a semiconductor memory device, and a semiconductor memory device
JP5762930B2 (ja) 2011-11-17 2015-08-12 株式会社東芝 情報処理装置および半導体記憶装置
CN102511044B (zh) 2011-09-06 2013-10-02 华为技术有限公司 一种数据删除方法及装置
US8719464B2 (en) 2011-11-30 2014-05-06 Advanced Micro Device, Inc. Efficient memory and resource management
US20130145055A1 (en) 2011-12-02 2013-06-06 Andrew Kegel Peripheral Memory Management
CN103975287B (zh) 2011-12-13 2017-04-12 英特尔公司 使用非易失性随机存取存储器的服务器中的增强***睡眠状态支持
KR101915073B1 (ko) 2011-12-20 2018-11-06 인텔 코포레이션 2-레벨 메모리 계층구조에서 메모리측 캐쉬의 동적인 부분적 전원 차단
EP2795552A4 (en) 2011-12-22 2015-07-01 Intel Corp ELECTRONIC MULTIUSER WALLETS AND ADMINISTRATION THEREOF
US9069551B2 (en) 2011-12-22 2015-06-30 Sandisk Technologies Inc. Systems and methods of exiting hibernation in response to a triggering event
US8879346B2 (en) 2011-12-30 2014-11-04 Intel Corporation Mechanisms for enabling power management of embedded dynamic random access memory on a semiconductor integrated circuit package
CN102609378B (zh) 2012-01-18 2016-03-30 中国科学院计算技术研究所 一种消息式内存访问装置及其访问方法
US9417998B2 (en) 2012-01-26 2016-08-16 Memory Technologies Llc Apparatus and method to provide cache move with non-volatile mass memory system
US9311226B2 (en) 2012-04-20 2016-04-12 Memory Technologies Llc Managing operational state data of a memory module using host memory in association with state change
US8930633B2 (en) 2012-06-14 2015-01-06 International Business Machines Corporation Reducing read latency using a pool of processing cores
US9164804B2 (en) 2012-06-20 2015-10-20 Memory Technologies Llc Virtual memory module
JP2014044490A (ja) 2012-08-24 2014-03-13 Toshiba Corp ホスト装置及びメモリデバイス
US9116820B2 (en) 2012-08-28 2015-08-25 Memory Technologies Llc Dynamic central cache memory
CN105103234A (zh) 2012-11-20 2015-11-25 查尔斯·I·派德尔 固态驱动器体系结构
US9652376B2 (en) 2013-01-28 2017-05-16 Radian Memory Systems, Inc. Cooperative flash memory control
US9229854B1 (en) 2013-01-28 2016-01-05 Radian Memory Systems, LLC Multi-array operation support and related devices, systems and software
KR102074329B1 (ko) 2013-09-06 2020-02-06 삼성전자주식회사 데이터 저장 장치 및 그것의 데이터 처리 방법
US10248587B2 (en) 2013-11-08 2019-04-02 Sandisk Technologies Llc Reduced host data command processing
US20150160863A1 (en) 2013-12-10 2015-06-11 Memory Technologies Llc Unified memory type aware storage module
WO2015089488A1 (en) 2013-12-12 2015-06-18 Memory Technologies Llc Channel optimized storage modules
CN103761988B (zh) 2013-12-27 2018-01-16 华为技术有限公司 固态硬盘及数据移动方法
US10249351B2 (en) 2016-11-06 2019-04-02 Intel Corporation Memory device with flexible internal data write control circuitry
KR20180055297A (ko) 2016-11-16 2018-05-25 삼성전자주식회사 언맵 리드를 수행하는 메모리 장치 및 메모리 시스템

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1517886A (zh) * 2003-01-07 2004-08-04 ض� 一种支持处理器的功率操作模式的高速缓存存储器
CN101714106A (zh) * 2008-09-30 2010-05-26 英特尔公司 在低电压操作期间禁用高速缓存部分
US20100312947A1 (en) * 2009-06-04 2010-12-09 Nokia Corporation Apparatus and method to share host system ram with mass storage memory ram

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111580744A (zh) * 2019-02-15 2020-08-25 爱思开海力士有限公司 存储器控制器及其操作方法
CN111580744B (zh) * 2019-02-15 2023-07-11 爱思开海力士有限公司 存储器控制器及其操作方法

Also Published As

Publication number Publication date
US20190034122A1 (en) 2019-01-31
US20220197565A1 (en) 2022-06-23
TWI695314B (zh) 2020-06-01
US11226771B2 (en) 2022-01-18
EP2657846A1 (en) 2013-10-30
US20200293232A1 (en) 2020-09-17
US20130282957A1 (en) 2013-10-24
TW202132970A (zh) 2021-09-01
TW201407468A (zh) 2014-02-16
TWI730753B (zh) 2021-06-11
CN106445834B (zh) 2022-11-18
TW201712528A (zh) 2017-04-01
US11782647B2 (en) 2023-10-10
US20230418523A1 (en) 2023-12-28
US9311226B2 (en) 2016-04-12
US10042586B2 (en) 2018-08-07
TW202032359A (zh) 2020-09-01
CN103377009A (zh) 2013-10-30
TWI645334B (zh) 2018-12-21
WO2013158953A1 (en) 2013-10-24
TW201917561A (zh) 2019-05-01
CN103377009B (zh) 2016-12-07
TWI581181B (zh) 2017-05-01
US20160246546A1 (en) 2016-08-25

Similar Documents

Publication Publication Date Title
CN103377009B (zh) 管理存储器模块中的操作状态数据
US11733869B2 (en) Apparatus and method to share host system RAM with mass storage memory RAM
US11797180B2 (en) Apparatus and method to provide cache move with non-volatile mass memory system

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant