CN106410008B - 一种高亮度发光二极管芯片及其制备方法 - Google Patents
一种高亮度发光二极管芯片及其制备方法 Download PDFInfo
- Publication number
- CN106410008B CN106410008B CN201610940578.4A CN201610940578A CN106410008B CN 106410008 B CN106410008 B CN 106410008B CN 201610940578 A CN201610940578 A CN 201610940578A CN 106410008 B CN106410008 B CN 106410008B
- Authority
- CN
- China
- Prior art keywords
- layer
- sublayer
- type semiconductor
- semiconductor layer
- transparency conducting
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000002360 preparation method Methods 0.000 title claims abstract description 17
- 239000004065 semiconductor Substances 0.000 claims abstract description 94
- 238000002161 passivation Methods 0.000 claims abstract description 40
- 230000004888 barrier function Effects 0.000 claims abstract description 22
- 239000000758 substrate Substances 0.000 claims description 38
- 230000008021 deposition Effects 0.000 claims description 32
- 238000000034 method Methods 0.000 claims description 17
- 230000008569 process Effects 0.000 claims description 13
- GWEVSGVZZGPLCZ-UHFFFAOYSA-N Titan oxide Chemical compound O=[Ti]=O GWEVSGVZZGPLCZ-UHFFFAOYSA-N 0.000 claims description 10
- MCMNRKCIXSYSNV-UHFFFAOYSA-N Zirconium dioxide Chemical compound O=[Zr]=O MCMNRKCIXSYSNV-UHFFFAOYSA-N 0.000 claims description 10
- 229910052681 coesite Inorganic materials 0.000 claims description 10
- 229910052906 cristobalite Inorganic materials 0.000 claims description 10
- 238000001259 photo etching Methods 0.000 claims description 10
- 239000000377 silicon dioxide Substances 0.000 claims description 10
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N silicon dioxide Inorganic materials O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 claims description 10
- 229910052682 stishovite Inorganic materials 0.000 claims description 10
- 229910052905 tridymite Inorganic materials 0.000 claims description 10
- 238000005530 etching Methods 0.000 claims description 9
- PNEYBMLMFCGWSK-UHFFFAOYSA-N aluminium oxide Inorganic materials [O-2].[O-2].[O-2].[Al+3].[Al+3] PNEYBMLMFCGWSK-UHFFFAOYSA-N 0.000 claims description 8
- 229910052593 corundum Inorganic materials 0.000 claims description 8
- 229910001845 yogo sapphire Inorganic materials 0.000 claims description 8
- 239000011265 semifinished product Substances 0.000 claims description 7
- PBCFLUZVCVVTBY-UHFFFAOYSA-N tantalum pentoxide Inorganic materials O=[Ta](=O)O[Ta](=O)=O PBCFLUZVCVVTBY-UHFFFAOYSA-N 0.000 claims description 6
- 230000005611 electricity Effects 0.000 claims description 4
- 238000000227 grinding Methods 0.000 claims description 3
- MRNHPUHPBOKKQT-UHFFFAOYSA-N indium;tin;hydrate Chemical compound O.[In].[Sn] MRNHPUHPBOKKQT-UHFFFAOYSA-N 0.000 claims description 3
- 239000004020 conductor Substances 0.000 claims description 2
- 239000010410 layer Substances 0.000 abstract description 241
- 239000011241 protective layer Substances 0.000 abstract description 5
- 238000000151 deposition Methods 0.000 description 30
- 238000010521 absorption reaction Methods 0.000 description 6
- 238000005538 encapsulation Methods 0.000 description 5
- 230000003760 hair shine Effects 0.000 description 4
- 229920002120 photoresistant polymer Polymers 0.000 description 4
- 229910052594 sapphire Inorganic materials 0.000 description 4
- 239000010980 sapphire Substances 0.000 description 4
- 230000008901 benefit Effects 0.000 description 3
- 238000000605 extraction Methods 0.000 description 3
- 238000004519 manufacturing process Methods 0.000 description 3
- 238000001020 plasma etching Methods 0.000 description 3
- 229910052581 Si3N4 Inorganic materials 0.000 description 2
- 230000000149 penetrating effect Effects 0.000 description 2
- 239000000047 product Substances 0.000 description 2
- 238000003860 storage Methods 0.000 description 2
- 230000008859 change Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000007613 environmental effect Effects 0.000 description 1
- 230000004927 fusion Effects 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 239000004575 stone Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/44—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the coatings, e.g. passivation layer or anti-reflective coating
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/005—Processes
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Led Devices (AREA)
Abstract
本发明公开了一种高亮度发光二极管芯片及其制备方法,属于半导体技术领域。包括反光层、基板、N型半导体层、发光层、P型半导体层、电子阻挡层、透明导电层、钝化保护层、以及P型电极和N型电极,N型半导体层、发光层、P型半导体层依次层叠在基板上,P型半导体层上设有延伸至N型半导体层的凹槽,电子阻挡层设置在P型半导体层上,透明导电层设置在电子阻挡层和P型半导体层上,P型电极设置在透明导电层上,N型电极设置在N型半导体层上,反光层设置在基板上,钝化保护层包括沉积在透明导电层和N型半导体层上的第一子层、以及沉积在凹槽的侧壁上的第二子层,第二子层沉积的厚度大于第一子层沉积的厚度。本发明可提高芯片的发光效率。
Description
技术领域
本发明涉及半导体技术领域,特别涉及一种高亮度发光二极管芯片及其制备方法。
背景技术
发光二极管(英文:Light Emitting Diode,简称:LED)作为高效、环保、绿色新一代固态照明光源,具有低电压、低功耗、体积小、重量轻、寿命长、高可靠性等优点,正在被迅速广泛地得到应用,如交通信号灯、汽车内外灯、城市景观照明、手机背光源、户外全彩显示屏等。尤其在照明领域,LED芯片得到了极大的应用,发挥了独特的不可替代的作用。
目前LED芯片包括蓝宝石衬底、以及依次在蓝宝石衬底上层叠的N型GaN层、InGaN/GaN有源层、P型GaN层、透明导电层、钝化层,P型GaN层上设有延伸至N型GaN层的凹槽,N型电极设置在N型GaN层上,P型电极设置在P型GaN层上。
在实现本发明的过程中,发明人发现现有技术至少存在以下问题:
目前的LED芯片存在着发光效率较低的问题,导致LED产品的性价比与传统照明产品差不多,LED芯片在照明领域的产业化推广受到了限制。
发明内容
为了解决现有技术的问题,本发明实施例提供了一种高亮度发光二极管芯片及其制备方法。所述技术方案如下:
一方面,本发明实施例提供了一种高亮度发光二极管芯片,所述高亮度发光二极管芯片包括反光层、基板、N型半导体层、发光层、P型半导体层、电子阻挡层、透明导电层、钝化保护层、以及P型电极和N型电极,所述N型半导体层、所述发光层、所述P型半导体层依次层叠在所述基板的第一表面上,所述P型半导体层上设有延伸至所述N型半导体层的凹槽,所述电子阻挡层设置在所述P型半导体层上,所述透明导电层设置在所述电子阻挡层和所述P型半导体层上,所述P型电极设置在所述透明导电层上,所述N型电极设置在所述N型半导体层上,所述反光层设置在所述基板的第二表面上,所述基板的第二表面为与所述基板的第一表面相反的表面,所述钝化保护层包括沉积在所述透明导电层和所述N型半导体层上的第一子层、以及沉积在所述凹槽的侧壁上的第二子层,所述第二子层沉积的厚度大于所述第一子层沉积的厚度。
可选地,所述第一子层沉积的厚度为200~400埃,所述第二子层沉积的厚度为2300~2500埃。
可选地,所述反光层包括多个依次层叠的反光子层,所述反光子层包括依次层叠的至少两种折射率不同的氧化层,所述反光子层的厚度为所述发光层的发射主波长的四分之一。
优选地,所述氧化层采用Ta2O5、ZrO2、Al2O3、TiO2、SiO2中的任一种。
优选地,所述反光子层的层数为2~40层。
可选地,所述透明导电层采用氧化铟锡或者ZnO。
另一方面,本发明实施例提供了一种高亮度发光二极管芯片的制备方法,所述制备方法包括:
在基板的第一表面上依次生长N型半导体层、发光层、P型半导体层;
在所述P型半导体层上形成延伸至所述N型半导体层的凹槽;
在所述P型半导体层上形成电子阻挡层;
在所述电子阻挡层和所述P型半导体层上形成透明导电层;
在所述透明导电层上设置P型电极,在所述N型半导体层上设置N型电极;
在所述透明导电层、所述凹槽的侧壁和所述N型半导体层上沉积钝化保护层;
对所述基板的第二表面进行减薄和研磨,所述基板的第二表面为与所述基板的第一表面相反的表面;
在研磨后的所述基板的第二表面上形成反光层,得到半成品;
对所述半成品进行划裂和测试,得到发光二极管芯片;
其中,所述钝化保护层包括沉积在所述透明导电层和所述N型半导体层上的第一子层、以及沉积在所述凹槽的侧壁上的第二子层,所述第二子层沉积的厚度大于所述第一子层沉积的厚度。
可选地,所述在所述透明导电层、所述凹槽的侧壁和所述N型半导体层上沉积钝化保护层,包括:
在所述透明导电层、所述凹槽的侧壁和所述N型半导体层上沉积所述第二子层;
采用光刻工艺和刻蚀工艺去除所述透明导电层和所述N型半导体层上沉积的所述第二子层;
在所述透明导电层、所述凹槽的侧壁和所述N型半导体层上沉积所述第一子层;
采用光刻工艺和刻蚀工艺去除所述P型电极所在的区域、所述N型电极所在的区域、以及所述凹槽的侧壁上沉积的所述第一子层。
可选地,所述第一子层沉积的厚度为200~400埃,所述第二子层沉积的厚度为2300~2500埃。
可选地,所述反光层包括多个依次层叠的反光子层,所述反光子层包括依次层叠的至少两种折射率不同的氧化层,所述反光子层的厚度为所述发光层的发射主波长的四分之一。
本发明实施例提供的技术方案带来的有益效果是:
通过钝化保护层沉积在凹槽的侧壁上的厚度大于沉积在透明导电层和N型半导体层上的厚度,一方面对凹槽的侧壁上的发光层通过沉积较厚的钝化保护层进行有效保护,避免其在后续的封装和应用过程中受到外界的水汽等污染物质的影响而产生漏电的问题,另一方面对透明导电层上等不会产生漏电隐患的区域沉积较薄的钝化保护层,由于透明导电层上对LED芯片出光影响很大,同时钝化保护层对光线有吸收作用,因此沉积较薄的钝化保护层可以减少LED芯片发光时对光线的吸收,使得更多的光子逃出LED芯片,起到改善LED芯片外量子效率的作用,从而有效提高发光亮度。也就是说,在不同的区域采用满足相应要求厚度的钝化保护层,既可以满足LED芯片使用的可靠性要求,又可以最大限度减少钝化保护层对出光的限制,改善了LED芯片的外量子效率,最终提高LED芯片的发光效率,有助于LED芯片在照明领域的产业化推广。而且LED芯片的结构简单,制备方法可以与现有技术很好的融合,不会产生较多的制造成本,也不需要新增不同类型的设备。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明实施例一提供的一种高亮度发光二极管芯片的主视图;
图2是本发明实施例一提供的一种高亮度发光二极管芯片的俯视图;
图3是本发明实施例一提供的钝化保护层的结构示意图;
图4是本发明实施例二提供的一种高亮度发光二极管芯片的制备方法的流程图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚,下面将结合附图对本发明实施方式作进一步地详细描述。
实施例一
本发明实施例提供了一种高亮度发光二极管芯片,参见图1和图2,该高亮度发光二极管芯片包括反光层20、基板10、N型半导体层11、发光层12、P型半导体层13、电子阻挡层14、透明导电层15、钝化保护层16、以及P型电极17和N型电极18。N型半导体层11、发光层12、P型半导体层13依次层叠在基板10的第一表面上,P型半导体层13上设有延伸至N型半导体层11的凹槽,电子阻挡层14设置在P型半导体层13上,透明导电层15设置在电子阻挡层14和P型半导体层13上,P型电极17设置在透明导电层15上,N型电极18设置在N型半导体层11上,反光层20设置在基板10的第二表面上,基板10的第二表面为与基板10的第一表面相反的表面。
在本实施例中,参见图1和图3,钝化保护层16包括沉积在透明导电层15和N型半导体层11上的第一子层16a、以及沉积在凹槽的侧壁上的第二子层16b,第二子层16b沉积的厚度大于透明导电层15沉积的厚度。
可选地,第一子层16a沉积的厚度可以为200~400埃,第二子层16b沉积的厚度可以为2300~2500埃。
优选地,第一子层16a沉积的厚度可以为300埃,第二子层16b沉积的厚度可以为2400埃。第二子层16b沉积的厚度为2400埃,可以避免量子阱在后续的封装和应用中受到外界的水汽等污染物质的影响,不会造成LED芯片在使用过程中产生微漏。而第一子层16a沉积的厚度为300埃,不会产生漏电隐患,通过减薄以提高LED芯片的发光亮度。
可选地,反光层20可以包括多个依次层叠的反光子层,反光子层包括依次层叠的至少两种折射率不同的氧化层,反光子层的厚度为发光层的发射主波长的四分之一。
优选地,反光子层可以包括依次层叠的两种折射率不同的氧化层,也可以包括依次层叠的三种折射率不同的氧化层。
优选地,氧化层可以采用Ta2O5、ZrO2、Al2O3、TiO2、SiO2中的任一种。其中,Ta2O5的折射率为2.06,ZrO2的折射率为1.92、Al2O3的折射率为1.77、TiO2的折射率为2.35,SiO2的折射率为1.46。
优选地,反光子层的层数可以为2~40层。
可选地,电子阻挡层14可以采用SiO2或者Si3N4。
可选地,透明导电层15可以采用氧化铟锡(英文:Indium tin oxide,简称:ITO)或者ZnO。
可选地,钝化保护层16可以采用SiO2或者Al2O3。
可选地,P型电极17可以包括依次层叠的Ti层和Al层,也可以包括依次层叠的Cr层、Ti层、Al层。N型电极18可以包括依次层叠的Ti层和Al层,也可以包括依次层叠的Cr层、Ti层、Al层。
具体地,基板10可以为蓝宝石基板,厚度约为150微米。N型半导体层11可以为N型GaN层,发光层12可以包括交替层叠的InGaN量子阱层和GaN量子垒层,P型半导体层13可以为P型GaN层。
进一步地,基板10和N型半导体层11之间还可以设置不掺杂的GaN层,以缓解蓝宝石和GaN之间的晶格失配。N型半导体层11和发光层12还可以设置N型电流扩展层,以使电子均匀注入发光层12。
在实际应用中,LED芯片的电压约为3V。
将本实施例的LED芯片与传统的LED芯片对比结果如下表一所示:
表一
由表一可知,本实施例的LED芯片的光功率提高了2.35%,同时其它参数保持一致。
本发明实施例通过钝化保护层沉积在凹槽的侧壁上的厚度大于沉积在透明导电层和N型半导体层上的厚度,一方面对凹槽的侧壁上的发光层通过沉积较厚的钝化保护层进行有效保护,避免其在后续的封装和应用过程中受到外界的水汽等污染物质的影响而产生漏电的问题,另一方面对透明导电层上等不会产生漏电隐患的区域沉积较薄的钝化保护层,由于透明导电层上对LED芯片出光影响很大,同时钝化保护层对光线有吸收作用,因此沉积较薄的钝化保护层可以减少LED芯片发光时对光线的吸收,使得更多的光子逃出LED芯片,起到改善LED芯片外量子效率的作用,从而有效提高发光亮度。也就是说,在不同的区域采用满足相应要求厚度的钝化保护层,既可以满足LED芯片使用的可靠性要求,又可以最大限度减少钝化保护层对出光的限制,改善了LED芯片的外量子效率,最终提高LED芯片的发光效率,有助于LED芯片在照明领域的产业化推广。而且LED芯片的结构简单,制备方法可以与现有技术很好的融合,不会产生较多的制造成本,也不需要新增不同类型的设备。
实施例二
本发明实施例提供了一种高亮度发光二极管芯片的制备方法,适用于制备实施例一提供的高亮度发光二极管芯片,参见图4,该制备方法包括:
步骤201:在基板的第一表面上依次生长N型半导体层、发光层、P型半导体层。
具体地,基板可以为蓝宝石基板。N型半导体层可以为N型GaN层,发光层可以包括交替层叠的InGaN量子阱层和GaN量子垒层,P型半导体层可以为P型GaN层。
步骤202:在P型半导体层上形成延伸至N型半导体层的凹槽。
具体地,该步骤202可以包括:
采用光刻技术和刻蚀技术在P型半导体层上形成延伸至N型半导体层的凹槽。
步骤203:在P型半导体层上形成电子阻挡层。
具体地,电子阻挡层可以采用SiO2或者Si3N4。
步骤204:在电子阻挡层和P型半导体层上形成透明导电层。
可选地,透明导电层可以采用ITO或者ZnO。
步骤205:在透明导电层上设置P型电极,在N型半导体层上设置N型电极。
可选地,P型电极可以包括依次层叠的Ti层和Al层,也可以包括依次层叠的Cr层、Ti层、Al层。N型电极可以包括依次层叠的Ti层和Al层,也可以包括依次层叠的Cr层、Ti层、Al层。
步骤206:在透明导电层、凹槽的侧壁和N型半导体层上沉积钝化保护层。
具体地,钝化保护层可以采用SiO2或者Al2O3。
在本实施例中,钝化保护层包括沉积在透明导电层和N型半导体层上的第一子层、以及沉积在凹槽的侧壁上的第二子层,第二子层沉积的厚度大于透明导电层沉积的厚度。
可选地,第一子层沉积的厚度可以为200~400埃,第二子层沉积的厚度可以为2300~2500埃。
优选地,第一子层沉积的厚度可以为300埃,第二子层沉积的厚度可以为2400埃。第二子层沉积的厚度为2400埃,可以避免量子阱在后续的封装和应用中受到外界的水汽等污染物质的影响,不会造成LED芯片在使用过程中产生微漏。而第一子层沉积的厚度为300埃,不会产生漏电隐患,通过减薄以提高LED芯片的发光亮度。
具体地,该步骤206可以包括:
在透明导电层、凹槽的侧壁和N型半导体层上沉积第二子层;
采用光刻工艺和刻蚀工艺去除透明导电层和N型半导体层上沉积的第二子层;
在透明导电层、凹槽的侧壁和N型半导体层上沉积第一子层;
采用光刻工艺和刻蚀工艺去除P型电极所在的区域、N型电极所在的区域、以及凹槽的侧壁上沉积的第一子层。
其中,以去除透明导电层和N型半导体层上沉积的第二子层为例,光刻工艺和刻蚀工艺过程如下:
在第二子层上形成一层光刻胶;
对光刻胶进行曝光和显影,去除透明导电层和N型半导体层对应区域的光刻胶;
采用反应离子刻蚀(英文:Reactive Ion Etching,简称:RIE)技术去除透明导电层和N型半导体层上沉积的第二子层;
剥离剩余的光刻胶。
步骤207:对基板的第二表面进行减薄和研磨。
在本实施例中,基板的第二表面为与基板的第一表面相反的表面。
具体地,减薄后的基板的厚度约为150微米。
步骤208:在研磨后的基板的第二表面上形成反光层,得到半成品。
可选地,反光层可以包括多个依次层叠的反光子层,反光子层包括依次层叠的至少两种折射率不同的氧化层,反光子层的厚度为发光层的发射主波长的四分之一。
优选地,反光子层可以包括依次层叠的两种折射率不同的氧化层,也可以包括依次层叠的三种折射率不同的氧化层。
优选地,氧化层可以采用Ta2O5、ZrO2、Al2O3、TiO2、SiO2中的任一种。其中,Ta2O5的折射率为2.06,ZrO2的折射率为1.92、Al2O3的折射率为1.77、TiO2的折射率为2.35,SiO2的折射率为1.46。
优选地,反光子层的层数可以为2~40层。
步骤209:对半成品进行划裂和测试,得到发光二极管芯片。
在实际应用中,各层堆叠出来的半成品通常很大,需要分成多个相互独立的发光二极管芯片。同时为了保证芯片质量,在入库之前,会对划裂得到的发光二极管芯片进行测试,将测试通过的发光二极管入库,测试不通过的发光二极管丢弃。
本发明实施例通过钝化保护层沉积在凹槽的侧壁上的厚度大于沉积在透明导电层和N型半导体层上的厚度,一方面对凹槽的侧壁上的发光层通过沉积较厚的钝化保护层进行有效保护,避免其在后续的封装和应用过程中受到外界的水汽等污染物质的影响而产生漏电的问题,另一方面对透明导电层上等不会产生漏电隐患的区域沉积较薄的钝化保护层,由于透明导电层上对LED芯片出光影响很大,同时钝化保护层对光线有吸收作用,因此沉积较薄的钝化保护层可以减少LED芯片发光时对光线的吸收,使得更多的光子逃出LED芯片,起到改善LED芯片外量子效率的作用,从而有效提高发光亮度。也就是说,在不同的区域采用满足相应要求厚度的钝化保护层,既可以满足LED芯片使用的可靠性要求,又可以最大限度减少钝化保护层对出光的限制,改善了LED芯片的外量子效率,最终提高LED芯片的发光效率,有助于LED芯片在照明领域的产业化推广。而且LED芯片的结构简单,制备方法可以与现有技术很好的融合,不会产生较多的制造成本,也不需要新增不同类型的设备。
以上所述仅为本发明的较佳实施例,并不用以限制本发明,凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。
Claims (9)
1.一种高亮度发光二极管芯片,所述高亮度发光二极管芯片包括反光层、基板、N型半导体层、发光层、P型半导体层、电子阻挡层、透明导电层、钝化保护层、以及P型电极和N型电极,所述N型半导体层、所述发光层、所述P型半导体层依次层叠在所述基板的第一表面上,所述P型半导体层上设有延伸至所述N型半导体层的凹槽,所述电子阻挡层设置在所述P型半导体层上,所述透明导电层设置在所述电子阻挡层和所述P型半导体层上,所述P型电极设置在所述透明导电层上,所述N型电极设置在所述N型半导体层上,所述反光层设置在所述基板的第二表面上,所述基板的第二表面为与所述基板的第一表面相反的表面,其特征在于,所述钝化保护层包括沉积在所述透明导电层和所述N型半导体层上的第一子层、以及沉积在所述凹槽的侧壁上的第二子层,所述第二子层沉积的厚度大于所述第一子层沉积的厚度;
其中,所述第一子层和所述第二子层采用以下方式沉积:
在所述透明导电层、所述凹槽的侧壁和所述N型半导体层上沉积所述第二子层;
采用光刻工艺和刻蚀工艺去除所述透明导电层和所述N型半导体层上沉积的所述第二子层;
在所述透明导电层、所述凹槽的侧壁和所述N型半导体层上沉积所述第一子层;
采用光刻工艺和刻蚀工艺去除所述P型电极所在的区域、所述N型电极所在的区域、以及所述凹槽的侧壁上沉积的所述第一子层。
2.根据权利要求1所述的高亮度发光二极管芯片,其特征在于,所述第一子层沉积的厚度为200~400埃,所述第二子层沉积的厚度为2300~2500埃。
3.根据权利要求1或2所述的高亮度发光二极管芯片,其特征在于,所述反光层包括多个依次层叠的反光子层,所述反光子层包括依次层叠的至少两种折射率不同的氧化层,所述反光子层的厚度为所述发光层的发射主波长的四分之一。
4.根据权利要求3所述的高亮度发光二极管芯片,其特征在于,所述氧化层采用Ta2O5、ZrO2、Al2O3、TiO2、SiO2中的任一种。
5.根据权利要求3所述的高亮度发光二极管芯片,其特征在于,所述反光子层的层数为2~40层。
6.根据权利要求1或2所述的高亮度发光二极管芯片,其特征在于,所述透明导电层采用氧化铟锡或者ZnO。
7.一种高亮度发光二极管芯片的制备方法,其特征在于,所述制备方法包括:
在基板的第一表面上依次生长N型半导体层、发光层、P型半导体层;
在所述P型半导体层上形成延伸至所述N型半导体层的凹槽;
在所述P型半导体层上形成电子阻挡层;
在所述电子阻挡层和所述P型半导体层上形成透明导电层;
在所述透明导电层上设置P型电极,在所述N型半导体层上设置N型电极;
在所述透明导电层、所述凹槽的侧壁和所述N型半导体层上沉积钝化保护层;
对所述基板的第二表面进行减薄和研磨,所述基板的第二表面为与所述基板的第一表面相反的表面;
在研磨后的所述基板的第二表面上形成反光层,得到半成品;
对所述半成品进行划裂和测试,得到发光二极管芯片;
其中,所述钝化保护层包括沉积在所述透明导电层和所述N型半导体层上的第一子层、以及沉积在所述凹槽的侧壁上的第二子层,所述第二子层沉积的厚度大于所述第一子层沉积的厚度;
其中,所述在所述透明导电层、所述凹槽的侧壁和所述N型半导体层上沉积钝化保护层,包括:
在所述透明导电层、所述凹槽的侧壁和所述N型半导体层上沉积所述第二子层;
采用光刻工艺和刻蚀工艺去除所述透明导电层和所述N型半导体层上沉积的所述第二子层;
在所述透明导电层、所述凹槽的侧壁和所述N型半导体层上沉积所述第一子层;
采用光刻工艺和刻蚀工艺去除所述P型电极所在的区域、所述N型电极所在的区域、以及所述凹槽的侧壁上沉积的所述第一子层。
8.根据权利要求7所述的制备方法,其特征在于,所述第一子层沉积的厚度为200~400埃,所述第二子层沉积的厚度为2300~2500埃。
9.根据权利要求7所述的制备方法,其特征在于,所述反光层包括多个依次层叠的反光子层,所述反光子层包括依次层叠的至少两种折射率不同的氧化层,所述反光子层的厚度为所述发光层的发射主波长的四分之一。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610940578.4A CN106410008B (zh) | 2016-10-25 | 2016-10-25 | 一种高亮度发光二极管芯片及其制备方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610940578.4A CN106410008B (zh) | 2016-10-25 | 2016-10-25 | 一种高亮度发光二极管芯片及其制备方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN106410008A CN106410008A (zh) | 2017-02-15 |
CN106410008B true CN106410008B (zh) | 2019-05-14 |
Family
ID=58013211
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610940578.4A Active CN106410008B (zh) | 2016-10-25 | 2016-10-25 | 一种高亮度发光二极管芯片及其制备方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN106410008B (zh) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107154451A (zh) * | 2017-03-20 | 2017-09-12 | 华灿光电(浙江)有限公司 | 一种发光二极管的芯片及其制备方法 |
CN110797440A (zh) * | 2018-08-03 | 2020-02-14 | 山东浪潮华光光电子股份有限公司 | 一种以氧化锌为电流扩展层的发光二极管芯片的制备方法 |
CN109324473A (zh) * | 2018-09-26 | 2019-02-12 | 苏州瑞而美光电科技有限公司 | 一种光刻掩膜版及其制备方法 |
CN111129249B (zh) * | 2019-12-31 | 2021-08-10 | 宁波安芯美半导体有限公司 | 一种深紫外线发光二极管及其制备方法 |
CN114188451B (zh) * | 2021-11-18 | 2023-05-12 | 重庆康佳光电技术研究院有限公司 | 一种发光芯片、制作方法以及显示面板 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN2694495Y (zh) * | 2003-09-11 | 2005-04-20 | 兆亨科技股份有限公司 | 具化合物反射结构的发光二极管 |
CN102646772A (zh) * | 2012-05-11 | 2012-08-22 | 东南大学 | 一种具有背镀结构的发光二极管 |
CN102751410A (zh) * | 2012-07-13 | 2012-10-24 | 合肥彩虹蓝光科技有限公司 | 具有阶梯式电流阻挡结构的led芯片及其制作方法 |
CN103078023A (zh) * | 2013-01-31 | 2013-05-01 | 武汉迪源光电科技有限公司 | 一种双反射发光二极管 |
CN103367618A (zh) * | 2013-07-19 | 2013-10-23 | 李刚 | 带光反射层的半导体发光芯片 |
-
2016
- 2016-10-25 CN CN201610940578.4A patent/CN106410008B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN2694495Y (zh) * | 2003-09-11 | 2005-04-20 | 兆亨科技股份有限公司 | 具化合物反射结构的发光二极管 |
CN102646772A (zh) * | 2012-05-11 | 2012-08-22 | 东南大学 | 一种具有背镀结构的发光二极管 |
CN102751410A (zh) * | 2012-07-13 | 2012-10-24 | 合肥彩虹蓝光科技有限公司 | 具有阶梯式电流阻挡结构的led芯片及其制作方法 |
CN103078023A (zh) * | 2013-01-31 | 2013-05-01 | 武汉迪源光电科技有限公司 | 一种双反射发光二极管 |
CN103367618A (zh) * | 2013-07-19 | 2013-10-23 | 李刚 | 带光反射层的半导体发光芯片 |
Also Published As
Publication number | Publication date |
---|---|
CN106410008A (zh) | 2017-02-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106410008B (zh) | 一种高亮度发光二极管芯片及其制备方法 | |
TWM255518U (en) | Vertical electrode structure of Gallium Nitride based LED | |
CN102368526A (zh) | 一种近紫外led器件的制造方法 | |
CN101075652A (zh) | 粗化电极用于高亮度正装led芯片和垂直led芯片的制作工艺 | |
CN103219352B (zh) | 阵列式结构的led组合芯片及其制作方法 | |
CN101355118A (zh) | 光学复合膜作电极的GaN功率型LED的制备方法 | |
KR20100095134A (ko) | 발광소자 및 그 제조방법 | |
US20140353709A1 (en) | Light emitting diode | |
CN108400206A (zh) | Led芯片结构及其制备方法 | |
CN103097113B (zh) | 制造纳米压印模具的方法、利用由此制造的纳米压印模具制造发光二极管的方法以及由此制造的发光二极管 | |
CN113066914A (zh) | 一种led芯片 | |
CN109346564A (zh) | 一种倒装发光二极管芯片的制作方法 | |
KR20110130204A (ko) | 반도체 발광소자 및 그 제조방법 | |
CN106784218A (zh) | 一种led芯片及其制作方法 | |
TWI481084B (zh) | 光學裝置及其製作方法 | |
CN107919424A (zh) | 一种发光二极管芯片及其制造方法 | |
CN203607447U (zh) | Led芯片 | |
CN110246934B (zh) | 发光二极管芯片的制作方法及发光二极管芯片 | |
CN102931308A (zh) | 渐变半径光子晶体发光二极管制备方法 | |
CN102881785A (zh) | 一种发光二极管芯片及其制作方法 | |
CN103715319A (zh) | 一种发光二极管及其制作方法 | |
CN103296046B (zh) | 一种led发光器件 | |
TW201401548A (zh) | 發光二極體結構及其製作方法 | |
TW201306308A (zh) | 具有漸變折射率導電層的發光二極體 | |
CN104393138B (zh) | 一种具有电极出光的发光二极管 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |