CN106158882B - 一种显示装置、显示面板、阵列基板及其制作方法 - Google Patents
一种显示装置、显示面板、阵列基板及其制作方法 Download PDFInfo
- Publication number
- CN106158882B CN106158882B CN201610854258.7A CN201610854258A CN106158882B CN 106158882 B CN106158882 B CN 106158882B CN 201610854258 A CN201610854258 A CN 201610854258A CN 106158882 B CN106158882 B CN 106158882B
- Authority
- CN
- China
- Prior art keywords
- layer
- via hole
- electrode
- source electrode
- semiconductor layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000000758 substrate Substances 0.000 title claims abstract description 103
- 238000002360 preparation method Methods 0.000 title abstract description 7
- 239000004065 semiconductor Substances 0.000 claims abstract description 78
- 239000010409 thin film Substances 0.000 claims abstract description 37
- 239000010410 layer Substances 0.000 claims description 295
- 238000002161 passivation Methods 0.000 claims description 53
- 238000005530 etching Methods 0.000 claims description 27
- 239000010408 film Substances 0.000 claims description 23
- 239000011229 interlayer Substances 0.000 claims description 17
- 238000004519 manufacturing process Methods 0.000 claims description 15
- 238000000034 method Methods 0.000 claims description 15
- 238000009413 insulation Methods 0.000 claims description 11
- 239000002344 surface layer Substances 0.000 claims 2
- 238000010586 diagram Methods 0.000 description 17
- 239000000463 material Substances 0.000 description 8
- 239000007772 electrode material Substances 0.000 description 4
- 239000004973 liquid crystal related substance Substances 0.000 description 3
- 239000002184 metal Substances 0.000 description 3
- 230000002159 abnormal effect Effects 0.000 description 2
- 230000005611 electricity Effects 0.000 description 2
- 239000007769 metal material Substances 0.000 description 2
- 229920002120 photoresistant polymer Polymers 0.000 description 2
- 230000003139 buffering effect Effects 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 230000003760 hair shine Effects 0.000 description 1
- 239000011810 insulating material Substances 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 230000003447 ipsilateral effect Effects 0.000 description 1
- 239000012528 membrane Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 230000000750 progressive effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09F—DISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
- G09F9/00—Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
- G09F9/30—Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
- G09F9/33—Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements being semiconductor devices, e.g. diodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1259—Multistep manufacturing methods
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/121—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
- H10K59/1213—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L2021/775—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate comprising a plurality of TFTs on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- General Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Nonlinear Science (AREA)
- Theoretical Computer Science (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Optics & Photonics (AREA)
- Geometry (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Thin Film Transistor (AREA)
- Liquid Crystal (AREA)
Abstract
本发明提供了一种显示装置、显示面板、阵列基板及其制作方法,包括基板以及设置在基板上的多个薄膜晶体管;薄膜晶体管包括半导体层、栅极、源极和漏极,半导体层设置在基板的表面,源极和漏极依次设置在半导体层的表面,且源极和半导体层之间具有绝缘层,漏极和源极之间具有平坦化层;源极通过贯穿绝缘层的第一过孔与半导体层连接,漏极通过贯穿平坦化层和绝缘层的第二过孔与半导体层连接。由于漏极和源极位于不同层,且源极和漏极之间具有平坦化层,因此,即便增大漏极与像素电极之间过孔的尺寸也不会导致源极和漏极短接,从而可以通过增大漏极与像素电极之间过孔的尺寸,来解决漏极与像素电极之间接触电阻过大以及容易出现接触异常的问题。
Description
技术领域
本发明涉及显示设备技术领域,更具体地说,涉及一种显示装置、显示面板、阵列基板及其制作方法。
背景技术
现有技术中公开了一种阵列基板,该阵列基板包括基板、设置在基板上的多条栅极线、多条数据线以及由多条栅极线和多条数据线绝缘交叉限定出的多个像素单元,每一个像素单元都包括像素电极和薄膜晶体管。当然,该阵列基板还包括向多个像素单元提供公共电压的公共电极等。
参考图1,图1为上述阵列基板的剖面结构示意图,其中,薄膜晶体管包括设置在基板10上的半导体层110、设置在半导体层110上的栅极111以及设置在栅极111上的源极112和漏极113。其中,半导体层110和栅极111之间具有栅极绝缘层114,源极112和漏极113位于同一层,二者与栅极111之间具有层间绝缘层115,漏极113与公共电极12之间具有平坦化层13,公共电极12和像素电极14之间具有钝化层15,像素电极14通过贯穿钝化层15、公共电极12和平坦化层13的过孔140与漏极113电连接。
随着人们对显示器件像素的要求越来越高,阵列基板上像素单元的面积越来越小,从而使得过孔140的尺寸L越来越小,这样就会导致像素电极14和漏极113之间的接触电阻较大。并且,过小的尺寸L容易导致过孔140出现断线等问题,进而导致像素电极14和漏极113接触异常。虽然增大过孔140的尺寸L可以解决接触电阻大和接触异常的问题,但是,增大过孔140的尺寸L又容易导致源极112和漏极113短接,影响薄膜晶体管的性能。
发明内容
有鉴于此,本发明提供了一种显示装置、显示面板、阵列基板及其制作方法,以在增大像素电极和漏极之间过孔尺寸的同时,避免源极和漏极的短接。
为实现上述目的,本发明提供如下技术方案:
一种阵列基板,包括基板以及设置在所述基板上的多个薄膜晶体管;
所述薄膜晶体管包括半导体层、栅极、源极和漏极,所述半导体层设置在所述基板的表面,所述源极和所述漏极依次设置在所述半导体层的表面,且所述源极和所述半导体层之间具有绝缘层,所述漏极和所述源极之间具有平坦化层;
所述源极通过贯穿所述绝缘层的第一过孔与所述半导体层连接,所述漏极通过贯穿所述平坦化层和所述绝缘层的第二过孔与所述半导体层连接。
一种显示面板,包括阵列基板以及与所述阵列基板相对设置的对向基板,所述阵列基板为如上所述的阵列基板。
一种显示装置,包括如上所述的显示面板。
一种阵列基板的制作方法,应用于如上所述的阵列基板,所述制作方法包括:
提供基板;
在所述基板表面依次形成半导体层、绝缘层、源极、平坦化层和漏极,所述源极通过贯穿所述绝缘层的第一过孔与所述半导体层连接,所述漏极通过贯穿所述平坦化层和所述绝缘层的第二过孔与所述半导体层连接。
与现有技术相比,本发明所提供的技术方案具有以下优点:
本发明所提供的显示装置、显示面板、阵列基板及其制作方法,由于源极和漏极依次设置在半导体层的表面,即漏极和源极位于不同层,且源极和漏极之间具有绝缘的平坦化层,因此,即便增大漏极与像素电极之间过孔的尺寸也不会导致源极和漏极短接,从而可以通过增大漏极与像素电极之间过孔的尺寸,来解决漏极与像素电极之间接触电阻过大以及容易出现接触异常的问题。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
图1为现有的一种阵列基板的剖面结构示意图;
图2为本发明实施例提供的阵列基板的俯视结构示意图;
图3为本发明实施例提供的一种薄膜晶体管的剖面结构示意图;
图4为本发明实施例提供的另一种薄膜晶体管的剖面结构示意图;
图5为本发明实施例提供的又一种薄膜晶体管的剖面结构示意图;
图6为本发明实施例提供的一种阵列基板的剖面结构示意图;
图7为本发明实施例提供的另一种阵列基板的剖面结构示意图;
图8为本发明实施例提供的一种显示面板的剖面结构示意图;
图9为本发明实施例提供的另一种显示面板的剖面结构示意图;
图10为本发明实施例提供的阵列基板的制作方法的流程图;
图11为本发明实施例提供的一种薄膜晶体管的制作方法的流程图;
图12为本发明实施例提供的另一种薄膜晶体管的制作方法的流程图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明的实施例提供了一种阵列基板,参考图2,图2为本发明实施例提供的阵列基板的俯视结构示意图,该阵列基板包括基板20、设置在基板20上的多条栅极线21、多条数据线22、由多条栅极线21和多条数据线22绝缘交叉限定出的多个像素单元23、与多个像素单元23对应设置的公共电极24、与多条栅极线相连的栅极驱动电路25和与多条数据线22相连的显示驱动芯片,显示驱动芯片中包括数据驱动电路26等。
其中,每一个像素单元23又包括像素电极230和薄膜晶体管231。栅极驱动电路25通过栅极线21向相应的薄膜晶体管231提供扫描信号,以控制薄膜晶体管231开启。薄膜晶体管231开启后,数据驱动电路26通过数据线22和薄膜晶体管231向相应的像素电极230提供数据信号,以使像素电极230和公共电极24之间形成驱动像素单元23进行图像显示的电场。
参考图3,图3为本发明实施例提供的一种薄膜晶体管的剖面结构示意图,该薄膜晶体管231包括半导体层2310、栅极2311、源极2312和漏极2313,其中,半导体层2310设置在基板20的表面,源极2312和漏极2313依次设置在半导体层2310的表面,且源极2312和半导体层2310之间具有绝缘层2314,漏极2313和源极2312之间具有平坦化层2315。
其中,源极2312通过贯穿绝缘层2314的第一过孔A1与半导体层2310连接,漏极2313通过贯穿平坦化层2315和绝缘层2314的第二过孔A2与半导体层2310连接。并且,需要说明的是,基板20和半导体层2310之间还具有遮光层201以及设置在遮光层201表面的缓冲层202,其中,遮光层201用于阻挡背光模组出射的背光影响半导体层2310的性能。
在图3所示的结构中,栅极2311设置在源极2312和半导体层2310之间,并且,栅极2311与半导体层2310之间具有栅极绝缘层2314a,栅极2311和源极2312之间具有层间绝缘层2314b,也就是说,绝缘层2314包括栅极绝缘层2314a和层间绝缘层2314b。基于此,源极2312通过贯穿栅极绝缘层2314a和层间绝缘层2314b的第一过孔A1与半导体层2310连接,漏极2313通过贯穿平坦化层2315、栅极绝缘层2314a和层间绝缘层2314b的第二过孔A2与半导体层2310连接。
其中,图3所示的薄膜晶体管为顶栅结构的薄膜晶体管,由于其栅极2311、源极2312和漏极2313位于半导体层2310的同一侧,因此,该薄膜晶体管具有开启电压较低和工作电流较大等优点。当然,本发明并不仅限于此,在其他实施例中,薄膜晶体管还可以为底栅结构的薄膜晶体管。
本实施例提供的薄膜晶体管,由于采用新的膜层来形成漏极2313,采用与源极2312不同的膜层来搭接半导体层2310,漏极2313与源极2312形成错层,可以增加与源极2312同层的数据线走线的宽度,降低了源极、数据线金属层在层间绝缘层处的断线风险。如图4所示,图4为本发明实施例提供的另一种薄膜晶体管的剖面结构示意图,其中,栅极2311设置在半导体层2310和基板20之间,并且,栅极2311和半导体层2310之间具有栅极绝缘层2314a。此时,源极2312和半导体层2310之间的绝缘层2314为层间绝缘层。由于栅极2311、源极2312和漏极2313位于半导体层2310的不同侧,因此,栅极2311、源极2312和漏极2313相互之间的寄生电容较小,薄膜晶体管的性能更稳定。
在图3和图4所示的结构中,可以在形成平坦化层2315之后,通过一次刻蚀工艺在第二过孔A2对应的区域进行刻蚀形成第二过孔A2,当然,本发明并不仅限于此,在其他实施例中,可以通过两次刻蚀工艺形成第二过孔A2。
以图3所示结构的薄膜晶体管为例进行说明,在对第一过孔A1对应区域的栅极绝缘层2314a和层间绝缘层2314b进行刻蚀形成第一过孔A1的同时,对第二过孔A2对应区域的栅极绝缘层2314a和层间绝缘层2314b进行刻蚀形成第一子过孔A21,然后在层间绝缘层2314b表面形成源极2312,在形成源极2312的过程中,部分源极材料会填充到第一子过孔A21中。之后在源极2312表面形成平坦化层2315,对第一子过孔A21对应区域的平坦化层2315进行刻蚀形成第二子过孔A22,该第二子过孔A22与第一子过孔A21连通,之后在平坦化层2315表面形成漏极2313,在此过程中,漏极材料会填充到第二子过孔A22中。由于源极材料和漏极材料都为导电的金属材料,因此,漏极2313和半导体层2310可通过第一子过孔A21和第二子过孔A22电连接。
基于此,参考图5,图5为本发明实施例提供的又一种薄膜晶体管的剖面结构示意图。第二过孔A2包括第一子过孔A21和第二子过孔A22,第一子过孔A21贯穿绝缘层2314即栅极绝缘层2314a和层间绝缘层2314b,第二子过孔A22贯穿平坦化层2315,且第一子过孔A21和第二子过孔A22相互连通。通过两次刻蚀工艺形成第二过孔A2时,由于每次刻蚀的膜层厚度都较小,因此,可以减少刻蚀时光刻胶层的厚度,不仅降低了光刻胶残留的风险,而且不容易出现第二过孔A2断线的问题,并且,先形成第一子过孔A21,可以使得后续制程对半导体层2310的影响较小,此外,由于第二子过孔A22形成在第一子过孔A21上方,并且,漏极2313的厚度可调节,因此,不易出现第二子过孔A22上方的像素电极230等膜层断裂的问题。
下面以图3所示的薄膜晶体管231为例对阵列基板的结构进行说明,如图6所示,图6为本发明实施例提供的一种阵列基板的剖面结构示意图,该阵列基板还包括依次设置在漏极2313表面的第一钝化层2301和像素电极230,以及设置在像素电极表面的第二钝化层240和公共电极24。其中,像素电极230通过贯穿第一钝化层2301的第三过孔A3与漏极2313连接。基于此,当薄膜晶体管231开启时,源极2312和漏极2313通过第一过孔A1、半导体层2310和第二过孔A2导通,数据线22输入的数据信号通过导通的源极2312和漏极2313以及第三过孔A3传输至像素电极230。
在本发明的另一实施例中,如图7所示,图7为本发明实施例提供的另一种阵列基板的剖面结构示意图,该阵列基板还包括依次设置在漏极2313表面的第二钝化层241、公共电极24、第一钝化层2301和像素电极230。其中,像素电极230通过贯穿第二钝化层241、公共电极24和第一钝化层2301的第四过孔A4与漏极2313连接,且像素电极230与公共电极24相互绝缘。
在图6和图7所示的结构中,由于源极2312和漏极2313位于不同层,且源极2312和漏极2313之间具有绝缘的平坦化层2315,因此,即便增大漏极2313与像素电极230之间的第三过孔A3或第四过孔A4的尺寸L1也不会导致源极2312和漏极2313短接,从而可以通过适当增大第三过孔A3或第四过孔A4的尺寸L1,来解决漏极2313与像素电极230之间接触电阻过大以及容易出现接触异常的问题。
需要说明的是,本实施例中的半导体层2310为多晶硅层,栅极绝缘层2314a、层间绝缘层2314b、平坦化层2315、第一钝化层2301和第二钝化层240都是由绝缘材料制作而成的,其具体材料本发明并不限定。
本发明所提供的阵列基板,由于源极和漏极依次设置在半导体层的表面,即漏极和源极不同层,且源极和漏极之间具有绝缘的平坦化层,因此,即便增大漏极与像素电极之间过孔的尺寸也不会导致源极和漏极短接,从而可以通过适当增大漏极与像素电极之间过孔的尺寸,来解决漏极与像素电极之间接触电阻过大以及容易出现接触异常的问题。
本发明实施例还提供了一种显示面板,该显示面板包括阵列基板以及与该阵列基板相对设置的对向基板,该阵列基板为上述任一实施例提供的阵列基板。其中,对向基板可以为彩膜基板,显示面板可以为液晶显示面板,也可以为LED(Light Emitting Diode,发光二极管)或OLED(Organic Light-Emitting Diode,有机发光二极管)显示面板等。
以显示面板为液晶显示面板为例进行说明,如图8和图9所示,图8为本发明实施例提供的一种显示面板的剖面结构示意图,图9为本发明实施例提供的另一种显示面板的剖面结构示意图,该显示面板包括阵列基板1、对向基板2以及设置在阵列基板1和对向基板2之间的多个支撑物3、液晶层等(图中未示出),该支撑物3与阵列基板1接触的一端位于相邻的两个第二过孔A2之间。
如图8和图9所示,第二过孔A2以及第二过孔A2上方的像素电极230等形成凸起B1,而在相邻的两个第二过孔A2之间,由于漏极形成的突起,相对应的,会在相邻两个过孔A2之间形成凹陷B2。并且凸起B1可以由漏极金属厚度调节,漏极金属厚度越厚,相应的形成的突起B1就越高。凹陷B2位于两个凸起B1之间,相应的凹陷B2就会越深。如图8所示,支撑物3与阵列基板1接触的一端可以嵌合在相邻的两个第二过孔A2对应的两个凸起B1之间,即限定在凹陷B2之内,以通过两个第二过孔A2对应的两个凸起B1限制支撑物3滑动,避免由于支撑物3滑动导致的漏光问题。或者,如图9所示,支撑物3与阵列基板1接触的一端可以与相邻两个突起B1接触,即支撑物3与阵列基板具有两个支撑点,由于阵列基板1与支撑物3接触的表面不是平滑的表面,而是具有凹凸起伏的表面,因此,也可以起到限制支撑物3滑动的作用。
并且,如图8和图9所示,相比图1中现有技术的显示面板,像素电极230通过钝化层即可与位于平坦化层2315上的漏极2313电连接,不同于现有技术中像素电极需要穿过钝化层以及平坦化层才与漏极电连接。由于钝化层厚度大大小于平坦化层厚度,提高了过孔连接的可靠性。
本发明所提供的显示面板,不仅可以通过适当增大漏极与像素电极之间过孔的尺寸,来解决漏极与像素电极之间接触电阻过大以及容易出现接触异常的问题,而且,还可以通过设置膜层的厚度以及相邻两个第二过孔之间的尺寸或支撑物与阵列基板接触的一端的尺寸,使得支撑物与阵列基板接触的一端嵌合在相邻的两个第二过孔之间,进而可以限制支撑物滑动,避免由于支撑物滑动导致的漏光问题。
本发明实施例还提供了一种显示装置,包括上述实施例提供的显示面板。
本发明实施例还提供了一种阵列基板的制作方法,应用于上述任一实施例提供的阵列基板,如图10所示,图10为本发明实施例提供的阵列基板的制作方法的流程图,该制作方法包括:
S101:提供基板;
S102:在所述基板表面依次形成半导体层、绝缘层、源极、平坦化层和漏极,源极通过贯穿绝缘层的第一过孔与半导体层连接,漏极通过贯穿平坦化层和绝缘层的第二过孔与半导体层连接。
其中,薄膜晶体管包括半导体层、栅极、源极和漏极等,也就是说,在基板表面依次形成半导体层、绝缘层、源极、平坦化层和漏极的过程就是在基板表面形成薄膜晶体管的过程,在本发明的一个实施例中,如图11所示,图11为本发明实施例提供的一种薄膜晶体管的制作方法的流程图,在基板表面依次形成半导体层、绝缘层、源极、平坦化层和漏极的过程包括:
S110:在所述基板表面依次形成半导体层和绝缘层;
S111:对所述绝缘层进行刻蚀,形成贯穿所述绝缘层的第一过孔;
S112:在所述绝缘层表面形成源极,以使所述源极通过所述第一过孔与所述半导体层连接;
S113:在所述源极表面形成平坦化层;
S114:对所述平坦化层和所述绝缘层进行刻蚀,形成贯穿所述平坦化层和所述绝缘层的第二过孔;
S115:在所述平坦化层表面形成漏极,以使所述漏极通过所述第二过孔与所述半导体层连接。
参考图3,先在基板20表面依次形成遮光层201、缓冲层202、半导体层2310、栅极绝缘层2314a、栅极2311和层间绝缘层2314b,然后对绝缘层2314即栅极绝缘层2314a和层间绝缘层2314b进行刻蚀,形成贯穿绝缘层2314的第一过孔A1,在层间绝缘层2314b表面形成源极2312,以使源极2312通过第一过孔A1与半导体层2310连接,在源极2312表面形成平坦化层2315,对第二过孔A2对应区域的平坦化层2315和绝缘层2314进行刻蚀,形成贯穿平坦化层2315和绝缘层2314的第二过孔A2,在平坦化层2315表面形成漏极2313,以使漏极2313通过第二过孔A2与半导体层2310连接。
在本发明的另一实施例中,如图12所示,图12为本发明实施例提供的另一种薄膜晶体管的制作方法的流程图,在所述基板表面依次形成半导体层、绝缘层、源极、平坦化层和漏极包括:
S120:在所述基板表面依次形成半导体层和绝缘层;
S121:对所述绝缘层进行刻蚀,形成贯穿所述绝缘层的第一过孔和第二子过孔;
S122:在所述绝缘层表面形成源极,以使所述源极通过所述第一过孔与所述半导体层连接;
S123:在所述源极表面形成平坦化层;
S124:对所述第一子过孔对应区域的平坦化层进行刻蚀,形成贯穿所述平坦化层且与所述第一子过孔连接的第二子过孔;
S125:在所述平坦化层表面形成漏极,以使所述漏极通过所述第二子过孔和所述第一子过孔与所述半导体层连接。
参考图5,在基板20表面依次形成遮光层201、缓冲层202、半导体层2310、栅极绝缘层2314a、栅极2311和层间绝缘层2314b,然后对绝缘层2314即栅极绝缘层2314a和层间绝缘层2314b进行刻蚀,形成贯穿绝缘层2314的第一过孔A1和第一子过孔A21,在绝缘层2314表面形成源极2312,以使源极2312通过第一过孔A1与半导体层2310连接,在形成源极2312的过程中,部分源极材料会填充到第一子过孔A21中。之后在源极2312表面形成平坦化层2315,对第一子过孔A21对应区域的平坦化层2315进行刻蚀,形成贯穿平坦化层2315且与第一子过孔A21连接的第二子过孔A22,之后在平坦化层2315表面形成漏极2313,在此过程中,部分漏极材料会填充到第二子过孔A22中。由于源极材料和漏极材料都为导电的金属材料,因此,漏极2313和半导体层2310可通过第一子过孔A21和第二子过孔A22电连接。
在本实施例提供的一种阵列基板的制作方法中,在基板表面依次形成半导体层、绝缘层、源极、平坦化层和漏极之后,还包括:
在所述漏极表面形成第一钝化层;
对所述第一钝化层进行刻蚀,形成贯穿所述第一钝化层的第三过孔;
在所述第一钝化层表面形成像素电极,以使所述像素电极通过所述第三过孔与所述漏极连接。
参考图6,在漏极2313表面形成第一钝化层2301,对第一钝化层2301进行刻蚀,形成贯穿第一钝化层2301的第三过孔A3,在第一钝化层2301表面形成像素电极230,以使像素电极230通过第三过孔A3与漏极2313连接。
在本实施例提供的另一种阵列基板的制作方法中,在基板表面依次形成半导体层、绝缘层、源极、平坦化层和漏极之后,还包括:
在所述漏极表面依次形成第二钝化层、公共电极和第一钝化层;
对所述第一钝化层、公共电极和第二钝化层进行刻蚀,形成贯穿所述第一钝化层、所述公共电极和所述第二钝化层的第四过孔;
在所述第一钝化层表面形成像素电极,以使所述像素电极通过所述第四过孔与所述漏极连接,所述像素电极与所述公共电极绝缘。
参考图7,在漏极2313表面依次形成第二钝化层241、公共电极24和第一钝化层2301,对第一钝化层2301、公共电极24和第二钝化层241进行刻蚀,形成贯穿第一钝化层2301、公共电极24和第二钝化层241的第四过孔A4,在第一钝化层2301表面形成像素电极230,以使像素电极230通过第四过孔A4与漏极2313连接。
其中,像素电极230与公共电极24绝缘,可选的,可在形成公共电极24之后,对公共电极24与第四过孔A4对应的区域进行刻蚀,以避免公共电极24通过第四过孔A4中的导电材料与像素电极230连接。
本发明所提供的阵列基板的制作方法,在半导体层的表面依次形成源极和漏极,使得漏极和源极不同层,且由于源极和漏极之间具有绝缘的平坦化层,因此,即便增大漏极与像素电极之间过孔的尺寸也不会导致源极和漏极短接,从而可以通过适当增大漏极与像素电极之间过孔的尺寸,来解决漏极与像素电极之间接触电阻过大以及容易出现接触异常的问题。
本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。对于实施例公开的装置而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。
对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本发明。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本发明的精神或范围的情况下,在其它实施例中实现。因此,本发明将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。
Claims (13)
1.一种阵列基板,其特征在于,包括基板以及设置在所述基板上的多个薄膜晶体管;
所述薄膜晶体管包括半导体层、栅极、源极和漏极,所述半导体层设置在所述基板的表面,所述源极和所述漏极依次设置在所述半导体层的表面,且所述源极和所述半导体层之间具有绝缘层,所述漏极和所述源极之间具有平坦化层;
所述源极通过贯穿所述绝缘层的第一过孔与所述半导体层连接,所述漏极通过贯穿所述平坦化层和所述绝缘层的第二过孔与所述半导体层连接;
还包括像素电极,所述像素电极与所述漏极异层设置且相互电连接。
2.根据权利要求1所述的阵列基板,其特征在于,所述阵列基板还包括依次设置在所述薄膜晶体管的漏极表面的第一钝化层和像素电极;
所述像素电极通过贯穿所述第一钝化层的第三过孔与所述薄膜晶体管的漏极连接。
3.根据权利要求1所述的阵列基板,其特征在于,所述阵列基板还包括依次设置在所述薄膜晶体管漏极表面的第二钝化层、公共电极、第一钝化层和像素电极;
所述像素电极通过贯穿所述第一钝化层、所述公共电极和所述第二钝化层的第四过孔与所述薄膜晶体管的漏极连接,且所述像素电极与所述公共电极绝缘。
4.根据权利要求1所述的阵列基板,其特征在于,所述栅极设置在所述源极和所述半导体层之间,所述栅极与所述半导体层之间具有栅极绝缘层,所述栅极和所述源极之间具有层间绝缘层,所述绝缘层包括所述栅极绝缘层和所述层间绝缘层;
或者,所述栅极设置在所述半导体层和所述基板之间,所述栅极和所述半导体层之间具有栅极绝缘层。
5.根据权利要求1所述的阵列基板,其特征在于,所述第二过孔包括第一子过孔和第二子过孔,所述第一子过孔贯穿所述绝缘层,所述第二子过孔贯穿所述平坦化层,且所述第一子过孔和所述第二子过孔相互连通。
6.一种显示面板,其特征在于,包括阵列基板以及与所述阵列基板相对设置的对向基板,所述阵列基板为权利要求1至5任一项所述的阵列基板。
7.根据权利要求6所述的显示面板,其特征在于,还包括设置在所述阵列基板和所述对向基板之间的多个支撑物;
所述支撑物与所述阵列基板接触的一端位于相邻的两个所述第二过孔之间。
8.一种显示装置,其特征在于,包括权利要求6或7所述的显示面板。
9.一种阵列基板的制作方法,其特征在于,应用于权利要求1至5任一项所述的阵列基板,所述制作方法包括:
提供基板;
在所述基板表面依次形成半导体层、绝缘层、源极、平坦化层和漏极,所述源极通过贯穿所述绝缘层的第一过孔与所述半导体层连接,所述漏极通过贯穿所述平坦化层和所述绝缘层的第二过孔与所述半导体层连接;
在所述漏极表面形成像素电极,所述像素电极与所述漏极异层设置且相互电连接。
10.根据权利要求9所述的方法,其特征在于,在所述基板表面依次形成半导体层、绝缘层、源极、平坦化层和漏极包括:
在所述基板表面依次形成半导体层和绝缘层;
对所述绝缘层进行刻蚀,形成贯穿所述绝缘层的第一过孔;
在所述绝缘层表面形成源极,以使所述源极通过所述第一过孔与所述半导体层连接;
在所述源极表面形成平坦化层;
对所述平坦化层和所述绝缘层进行刻蚀,形成贯穿所述平坦化层和所述绝缘层的第二过孔;
在所述平坦化层表面形成漏极,以使所述漏极通过所述第二过孔与所述半导体层连接。
11.根据权利要求9所述的方法,其特征在于,在所述基板表面依次形成半导体层、绝缘层、源极、平坦化层和漏极包括:
在所述基板表面依次形成半导体层和绝缘层;
对所述绝缘层进行刻蚀,形成贯穿所述绝缘层的第一过孔和第一子过孔;
在所述绝缘层表面形成源极,以使所述源极通过所述第一过孔与所述半导体层连接;
在所述源极表面形成平坦化层;
对所述第一子过孔对应区域的平坦化层进行刻蚀,形成贯穿所述平坦化层且与所述第一子过孔连接的第二子过孔;
在所述平坦化层表面形成漏极,以使所述漏极通过所述第二子过孔和所述第一子过孔与所述半导体层连接。
12.根据权利要求9所述的方法,其特征在于,在所述漏极表面形成像素电极,包括:
在所述漏极表面形成第一钝化层;
对所述第一钝化层进行刻蚀,形成贯穿所述第一钝化层的第三过孔;
在所述第一钝化层表面形成像素电极,以使所述像素电极通过所述第三过孔与所述漏极连接。
13.根据权利要求9所述的方法,其特征在于,在所述漏极表面形成像素电极,包括:
在所述漏极表面依次形成第二钝化层、公共电极和第一钝化层;
对所述第一钝化层、公共电极和第二钝化层进行刻蚀,形成贯穿所述第一钝化层、所述公共电极和所述第二钝化层的第四过孔;
在所述第一钝化层表面形成像素电极,以使所述像素电极通过所述第四过孔与所述漏极连接,所述像素电极与所述公共电极绝缘。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610854258.7A CN106158882B (zh) | 2016-09-27 | 2016-09-27 | 一种显示装置、显示面板、阵列基板及其制作方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610854258.7A CN106158882B (zh) | 2016-09-27 | 2016-09-27 | 一种显示装置、显示面板、阵列基板及其制作方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN106158882A CN106158882A (zh) | 2016-11-23 |
CN106158882B true CN106158882B (zh) | 2019-02-26 |
Family
ID=57340964
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610854258.7A Active CN106158882B (zh) | 2016-09-27 | 2016-09-27 | 一种显示装置、显示面板、阵列基板及其制作方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN106158882B (zh) |
Families Citing this family (25)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106531692A (zh) * | 2016-12-01 | 2017-03-22 | 京东方科技集团股份有限公司 | 阵列基板的制备方法、阵列基板及显示装置 |
KR102618350B1 (ko) * | 2016-12-14 | 2023-12-28 | 삼성디스플레이 주식회사 | 디스플레이 장치 |
CN108346620A (zh) | 2017-01-23 | 2018-07-31 | 京东方科技集团股份有限公司 | 阵列基板及其制作方法、显示装置 |
CN106920804B (zh) | 2017-04-28 | 2020-03-24 | 厦门天马微电子有限公司 | 一种阵列基板、其驱动方法、显示面板及显示装置 |
CN107167972A (zh) * | 2017-06-12 | 2017-09-15 | 昆山龙腾光电有限公司 | 阵列基板及其制作方法和显示装置 |
CN107180598A (zh) * | 2017-07-21 | 2017-09-19 | 武汉华星光电技术有限公司 | 一种阵列基板及显示面板 |
CN107240590B (zh) * | 2017-07-24 | 2020-01-17 | 武汉华星光电技术有限公司 | 阵列基板及其制作方法 |
CN107490917A (zh) | 2017-09-27 | 2017-12-19 | 武汉华星光电技术有限公司 | 一种薄膜晶体管阵列基板及显示装置 |
CN107706224B (zh) * | 2017-09-30 | 2020-09-04 | 武汉华星光电技术有限公司 | 一种显示面板及其制作方法 |
CN107611181A (zh) * | 2017-10-26 | 2018-01-19 | 京东方科技集团股份有限公司 | 薄膜晶体管、阵列基板及其制造方法、显示装置 |
CN107799538B (zh) * | 2017-10-26 | 2020-06-19 | 上海天马微电子有限公司 | 一种显示面板和显示装置 |
CN108008582A (zh) * | 2017-11-22 | 2018-05-08 | 深圳市华星光电半导体显示技术有限公司 | 一种tft阵列基板、制作方法以及液晶显示面板 |
CN108010945B (zh) * | 2017-11-28 | 2021-08-10 | 武汉天马微电子有限公司 | 显示面板和显示装置 |
CN110085601A (zh) * | 2018-01-26 | 2019-08-02 | 华为技术有限公司 | 一种阵列基板及其制备方法、显示面板、终端设备 |
CN108550612B (zh) * | 2018-05-29 | 2020-11-13 | 武汉华星光电半导体显示技术有限公司 | 显示面板及其制作方法 |
CN109410751B (zh) * | 2018-10-30 | 2021-04-27 | 京东方科技集团股份有限公司 | 一种显示基板及其制作方法、显示面板、显示装置 |
CN111244128A (zh) * | 2018-11-29 | 2020-06-05 | 上海和辉光电有限公司 | 一种显示面板及显示装置 |
CN110649043B (zh) * | 2019-09-30 | 2021-11-19 | 厦门天马微电子有限公司 | 阵列基板、显示面板、显示装置及阵列基板的制备方法 |
CN111863842B (zh) * | 2020-07-31 | 2022-08-05 | Oppo广东移动通信有限公司 | 电子设备、显示模组及其显示面板 |
CN112802878B (zh) * | 2020-12-30 | 2024-01-30 | 天马微电子股份有限公司 | 一种显示面板和显示装置 |
CN113514991B (zh) * | 2021-04-06 | 2023-10-17 | 深圳市华星光电半导体显示技术有限公司 | 阵列基板以及液晶显示面板 |
CN115524889A (zh) * | 2021-04-14 | 2022-12-27 | 深圳市华星光电半导体显示技术有限公司 | 阵列基板、显示面板及阵列基板的制作方法 |
CN113325636B (zh) * | 2021-05-28 | 2023-07-11 | 京东方科技集团股份有限公司 | 一种显示面板、显示装置及显示面板的制作方法 |
CN113433724B (zh) * | 2021-07-05 | 2022-09-09 | 武汉华星光电技术有限公司 | 显示面板及显示装置 |
CN115032842B (zh) * | 2022-07-01 | 2023-11-28 | 武汉华星光电技术有限公司 | 显示面板及显示终端 |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101196668A (zh) * | 2006-12-07 | 2008-06-11 | 三菱电机株式会社 | 显示装置及其制造方法 |
CN101527307A (zh) * | 2008-03-07 | 2009-09-09 | 三星电子株式会社 | 薄膜晶体管面板和所述薄膜晶体管面板的制造方法 |
CN102683338A (zh) * | 2011-09-13 | 2012-09-19 | 京东方科技集团股份有限公司 | 一种低温多晶硅tft阵列基板及其制造方法 |
CN103943649A (zh) * | 2013-02-15 | 2014-07-23 | 上海天马微电子有限公司 | Oled显示面板及其驱动方法 |
CN104538421A (zh) * | 2014-12-16 | 2015-04-22 | 深圳市华星光电技术有限公司 | Oled显示基板及其制造方法 |
CN104576705A (zh) * | 2015-01-27 | 2015-04-29 | 京东方科技集团股份有限公司 | 一种阵列基板及制作方法、显示装置 |
CN105470266A (zh) * | 2016-01-04 | 2016-04-06 | 武汉华星光电技术有限公司 | Ffs型阵列基板及其制作方法 |
CN105679765A (zh) * | 2016-01-12 | 2016-06-15 | 武汉华星光电技术有限公司 | Tft阵列基板结构 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100611148B1 (ko) * | 2003-11-25 | 2006-08-09 | 삼성에스디아이 주식회사 | 박막트랜지스터, 그의 제조방법 및 이를 사용하는 유기전계발광소자 |
-
2016
- 2016-09-27 CN CN201610854258.7A patent/CN106158882B/zh active Active
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101196668A (zh) * | 2006-12-07 | 2008-06-11 | 三菱电机株式会社 | 显示装置及其制造方法 |
CN101527307A (zh) * | 2008-03-07 | 2009-09-09 | 三星电子株式会社 | 薄膜晶体管面板和所述薄膜晶体管面板的制造方法 |
CN102683338A (zh) * | 2011-09-13 | 2012-09-19 | 京东方科技集团股份有限公司 | 一种低温多晶硅tft阵列基板及其制造方法 |
CN103943649A (zh) * | 2013-02-15 | 2014-07-23 | 上海天马微电子有限公司 | Oled显示面板及其驱动方法 |
CN104538421A (zh) * | 2014-12-16 | 2015-04-22 | 深圳市华星光电技术有限公司 | Oled显示基板及其制造方法 |
CN104576705A (zh) * | 2015-01-27 | 2015-04-29 | 京东方科技集团股份有限公司 | 一种阵列基板及制作方法、显示装置 |
CN105470266A (zh) * | 2016-01-04 | 2016-04-06 | 武汉华星光电技术有限公司 | Ffs型阵列基板及其制作方法 |
CN105679765A (zh) * | 2016-01-12 | 2016-06-15 | 武汉华星光电技术有限公司 | Tft阵列基板结构 |
Also Published As
Publication number | Publication date |
---|---|
CN106158882A (zh) | 2016-11-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106158882B (zh) | 一种显示装置、显示面板、阵列基板及其制作方法 | |
US9711541B2 (en) | Display panel and method for forming an array substrate of a display panel | |
CN104699321B (zh) | 触控显示基板和触控显示装置 | |
CN103296030B (zh) | Tft-lcd阵列基板 | |
CN109585462A (zh) | 一种阵列基板及其制作方法、柔性显示面板、拼接屏 | |
CN207216226U (zh) | 显示装置 | |
CN102315165B (zh) | 边缘电场型液晶显示器阵列基板及其制造方法 | |
CN104699356B (zh) | 阵列基板、触控显示面板和触控显示装置 | |
CN104617106A (zh) | 一种阵列基板及显示装置 | |
US10088724B2 (en) | Display panel and displaying device | |
CN204179080U (zh) | 显示装置 | |
CN103811499A (zh) | 薄膜晶体管阵列面板及其制造方法 | |
CN104716147B (zh) | 一种tft阵列基板及其制备方法、显示装置 | |
CN106653772B (zh) | 一种显示面板及制程 | |
CN105655380A (zh) | 一种有机发光显示面板 | |
CN109300995B (zh) | 一种薄膜晶体管及其制作方法、阵列基板和显示面板 | |
CN106229310B (zh) | 阵列基板及其制作方法 | |
CN104090401A (zh) | 阵列基板及其制备方法、显示装置 | |
CN105572927A (zh) | 阵列基板及液晶显示面板 | |
EP3163617B1 (en) | Flexible substrate, flexible display panel and flexible display device | |
CN204315573U (zh) | 一种阵列基板、显示面板和显示装置 | |
US9429804B2 (en) | Display device and manufacturing method thereof | |
CN209119104U (zh) | 一种阵列基板、柔性显示面板、拼接屏 | |
CN104733477A (zh) | 阵列基板及其制作方法、显示面板、显示装置 | |
CN106783884A (zh) | 一种显示面板及制程 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |