CN105869588B - 基于ltps半导体薄膜晶体管的goa电路 - Google Patents
基于ltps半导体薄膜晶体管的goa电路 Download PDFInfo
- Publication number
- CN105869588B CN105869588B CN201610363726.0A CN201610363726A CN105869588B CN 105869588 B CN105869588 B CN 105869588B CN 201610363726 A CN201610363726 A CN 201610363726A CN 105869588 B CN105869588 B CN 105869588B
- Authority
- CN
- China
- Prior art keywords
- electrically connected
- node
- film transistor
- tft
- thin film
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/1368—Active matrix addressed cells in which the switching element is a three-electrode device
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0404—Matrix technologies
- G09G2300/0408—Integration of the drivers onto the display substrate
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/04—Maintaining the quality of display appearance
- G09G2320/043—Preventing or counteracting the effects of ageing
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Crystallography & Structural Chemistry (AREA)
- Chemical & Material Sciences (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Nonlinear Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Mathematical Physics (AREA)
- Optics & Photonics (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Shift Register Type Memory (AREA)
- Thin Film Transistor (AREA)
Abstract
本发明提供的基于LTPS半导体薄膜晶体管的GOA电路,引入了第九薄膜晶体管调整第二节点P(n)对应的电压的高低电平。采用第九薄膜晶体管的栅极和源极均电性连接于第二节点P(n),漏极电性连接于第二时钟信号;或者采用第九薄膜晶体管的栅极电性连接于第四时钟信号,源极电性连接于第二节点P(n),漏极电性连接于第二时钟信号;能够在输出端G(n)保持低电平的阶段,按一定频率拉低第二节点P(n)的电平,有效避免了第二节点P(n)长时间处于高电平,防止因第四与第七薄膜晶体管长T4、T7时间工作引起的阈值电压偏移问题,提升GOA电路的稳定性。
Description
技术领域
本发明涉及液晶显示领域,尤其是涉及一种可以提升GOA电路稳定性的基于LTPS半导体薄膜晶体管的GOA电路。
背景技术
GOA(Gate Driver on Array,集成在阵列基板上的行扫描)技术,是利用现有TFT-LCD(Thin Film Transistor-Liquid Crystal Display,薄膜晶体管液晶显示器)阵列制程将Gate行扫描驱动电路制作在阵列基板上,实现对Gate逐行扫描的驱动方式的一项技术。GOA技术能减少外接IC(Integrated Circuit,集成电路板)的焊接(bonding)工序,有机会提升产能并跳变产品成本,而且可以使液晶显示面板更适合制作窄边框或无边框的显示产品。
随着低温多晶硅(Low Temperature Poly-silicon,LTPS)半导体薄膜晶体管的发展,LTPS-TFT液晶显示器也越来越受关注,LTPS-TFT液晶显示器具有高分辨率、反应速度快、高亮度、高开口率等优点。而且由于LTPS半导体本身具有超高载流子迁移率的特性,可以采用GOA技术将栅极驱动器制作在薄膜晶体管阵列基板上,达到***整合的目标、节省空间及驱动IC的成本。为了保证输出端G(n)点的稳定,都会引入Q(n)、P(n)两节点,Q(n)点为用于控制栅极驱动信号输出的点;P(n)点为用于维持Q(n)点及输出端G(n)点低电平的稳定点,而Q(n)、P(n)两节点之间多为相互牵制的关系。
参考图1,现有的基于LTPS半导体薄膜晶体管的GOA电路的示意图。所述的GOA电路包括级联的多个GOA单元,设n为正整数,第n级GOA单元包括:第一薄膜晶体管T1,其栅极电性连接于第一时钟信号CK1,源极电性连接于上一级第n-1级GOA单元的输出端G(n-1),漏极电性连接于第三节点H(n);第二薄膜晶体管T2,其栅极电性连接于第一节点Q(n),源极电性连接于第二时钟信号CK2,漏极电性连接于输出端G(n);第三薄膜晶体管T3,其栅极电性连接于第三时钟信号CK3,源极电性连接于下一级第n+1级GOA单元的输出端G(n+1),漏极电性连接于第三节点H(n);第四薄膜晶体管T4,其栅极电性连接于第二节点P(n),源极电性连接于恒压低电平VGL,漏极电性连接于输出端G(n);第五薄膜晶体管T5,其栅极电性连接于恒压高电平VGH,源极电性连接于第三节点H(n),漏极电性连接于第一节点Q(n);第六薄膜晶体管T6,其栅极电性连接于第三节点H(n),源极电性连接于恒压低电平VGL,漏极电性连接于第二节点P(n);第七薄膜晶体管T7,其栅极电性连接于第二节点P(n),源极电性连接于恒压低电平VGL,漏极电性连接于第一节点Q(n);第八薄膜晶体管T8,其栅极与源极均电性连接于第二时钟信号CK2,漏极电性连接于第二节点P(n);第十薄膜晶体管T10,其栅极电性连接于第四时钟信号CK4,源极电性连接于恒压低电平VGL,漏极电性连接于输出端G(n);第一电容C1,其一端电性连接于第一节点Q(n),另一端电性连接于输出端G(n);第二电容C2,其一端电性连接于第二节点P(n),另一端电性连接于恒压低电平VGL。
图1所示的GOA电路既可以正向扫描也可以反向扫描,正、反向扫描的工作过程类似。结合图1与图2,以正向扫描为例进行说明,其中,图2为图1所示现有的基于LTPS半导体薄膜晶体管的GOA电路的正向扫描时序图。在正向扫描时,其工作过程为:阶段1,预充电:G(n-1)与CK1同时提供高电平,T1导通,T5栅极接恒压高电平VGH因此T5一直处于导通的状态,第三节点H(n)被预充电至高电平,T6导通;第三节点H(n)与第一节点Q(n)的电平始终相同,第一节点Q(n)被预充电至高电平,第二节点P(n)被拉低,T4、T7截止。阶段2,输出端G(n)输出高电平:G(n-1)与CK1跳变为低电平,CK2提供高电平;第一节点Q(n)因第一电容C1的存储作用保持高电平,T2导通,CK2的高电平输出到输出端G(n),从而输出端G(n)输出高电平,并使得第一节点Q(n)被抬升至更高的电平。阶段3,输出端G(n)输出低电平:CK3与G(n+1)同时提供高电平,第一节点Q(n)被保持在高电平;CK2跳变为低电平,CK2的低电平输出到输出端G(n),从而输出端G(n)输出低电平。阶段4,第一节点Q(n)拉低到恒压低电平VGL:CK1再次提供高电平,G(n-1)保持低电平,T1导通拉低第一节点Q(n)至恒压低电平VGL,T6截止。阶段5,第一节点Q(n)及输出端G(n)低电平维持阶段:CK2跳变为高电平,T8导通,第二节点P(n)被充电至高电平,T4、T7导通,分别继续拉低第一节点Q(n)及输出端G(n)至恒压低电平VGL,在第二电容C2的存储作用下,第二节点P(n)持续保持高电平,T4、T7在一帧时间内一直导通,保持第一节点Q(n)及输出端G(n)的低电平。
在上述现有的GOA电路中,由于第二节点P(n)一直处于高电平的状态,也就是T4、T7一直处于导通的状态。T4、T7长时间工作,会造成T4、T7这两个关键薄膜晶体管发生阈值电压偏移(Vth Shift),造成电路的稳定能力下降,从而引起GOA电路输出异常。
因此,亟需提供一种新的GOA电路,以提升GOA电路的稳定性。
发明内容
本发明的目的在于,提供一种基于LTPS半导体薄膜晶体管的GOA电路,与现有的基于LTPS半导体薄膜晶体管的GOA电路相比,可以避免第二节点P(n)长时间处于高电平,防止因第四与第七薄膜晶体管长T4、T7时间工作引起的阈值电压偏移问题,提升GOA电路的稳定性,提高液晶面板显示品质。
为实现上述目的,本发明提供了一种基于LTPS半导体薄膜晶体管的GOA电路,包括:级联的多个GOA单元,每一级GOA单元均包括扫描控制模块、输出模块、下拉模块以及节点控制模块;设n为正整数,除第一级与最后一级GOA单元以外,在第n级GOA单元中:所述扫描控制模块包括:第一薄膜晶体管、第三薄膜晶体管以及第五薄膜晶体管;所述第一薄膜晶体管的栅极电性连接于第一时钟信号,源极电性连接于上一级第n-1级GOA单元的输出端G(n-1),漏极电性连接于第三节点;所述第三薄膜晶体管的栅极电性连接于第三时钟信号,源极电性连接于下一级第n+1级GOA单元的输出端G(n+1),漏极电性连接于所述第三节点;所述第五薄膜晶体管的栅极电性连接于恒压高电平,源极电性连接于所述第三节点,漏极电性连接于第一节点;所述输出模块包括:第二薄膜晶体管以及第一自举电容;所述第二薄膜晶体管的栅极电性连接于所述第一节点,源极电性连接于第二时钟信号,漏极电性连接于输出端G(n);所述第一自举电容的一端电性连接于所述第一节点,另一端电性连接于所述输出端G(n);所述下拉模块包括:第四薄膜晶体管、第六薄膜晶体管、第七薄膜晶体管、第八薄膜晶体管、第十薄膜晶体管以及第二自举电容;所述第四薄膜晶体管的栅极电性连接于第二节点,源极电性连接于恒压低电平,漏极电性连接于所述输出端G(n);所述第六薄膜晶体管的栅极电性连接于所述第三节点,源极电性连接于所述恒压低电平,漏极电性连接于所述第二节点;所述第七薄膜晶体管的栅极电性连接于所述第二节点,源极电性连接于所述恒压低电平,漏极电性连接于所述第一节点;所述第八薄膜晶体管的栅极和源极均电性连接于所述第二时钟信号,漏极电性连接于所述第二节点;所述第十薄膜晶体管的栅极电性连接于第四时钟信号,源极电性连接于所述恒压低电平,漏极电性连接于所述输出端G(n);所述第二自举电容的一端电性连接于所述第二节点,另一端电性连接于所述恒压低电平;以及所述节点控制模块电性连接所述第二时钟信号和所述第二节点,用于根据所述第二时钟信号控制所述第二节点在高低电平间转换。
本发明的优点在于,本发明提供的基于LTPS半导体薄膜晶体管的GOA电路,引入了第九薄膜晶体管调整第二节点P(n)对应的电压的高低电平。采用第九薄膜晶体管的栅极和源极均电性连接于第二节点P(n),漏极电性连接于第二时钟信号;或者采用第九薄膜晶体管的栅极电性连接于第四时钟信号,源极电性连接于第二节点P(n),漏极电性连接于第二时钟信号;能够在输出端G(n)保持低电平的阶段,按一定频率拉低第二节点P(n)的电平,有效避免了第二节点P(n)长时间处于高电平,防止因第四与第七薄膜晶体管长T4、T7时间工作引起的阈值电压偏移问题,提升GOA电路的稳定性,以适用高解析度的液晶面板设计。本发明所提供的GOA电路可应用于手机,显示器,电视的栅极驱动领域。
附图说明
图1为现有的基于LTPS半导体薄膜晶体管的GOA电路的示意图;
图2为图1所示现有的基于LTPS半导体薄膜晶体管的GOA电路的正向扫描时序图;
图3,本发明所述的基于LTPS半导体薄膜晶体管的GOA电路一实施例的示意图;
图4为图3所示本发明的基于LTPS半导体薄膜晶体管的GOA电路的正向扫描时序图;
图5为图3所示本发明的基于LTPS半导体薄膜晶体管的GOA电路的反向扫描时序图;
图6,本发明所述的基于LTPS半导体薄膜晶体管的GOA电路另一实施例的示意图;
图7为图6所示本发明的基于LTPS半导体薄膜晶体管的GOA电路的正向扫描时序图;
图8为图6所示本发明的基于LTPS半导体薄膜晶体管的GOA电路的反向扫描时序图。
具体实施方式
下面结合附图对本发明提供的基于LTPS半导体薄膜晶体管的GOA电路做详细说明。
参考图3,本发明所述的基于LTPS半导体薄膜晶体管的GOA电路一实施例的示意图。所述的GOA电路包括:级联的多个GOA单元,每一级GOA单元均包括扫描控制模块32、输出模块34、下拉模块36以及节点控制模块38。
设n为正整数,除第一级与最后一级GOA单元以外,在第n级GOA单元中:所述扫描控制模块32包括:第一薄膜晶体管T1、第三薄膜晶体管T3以及第五薄膜晶体管T5;所述输出模块34包括:第二薄膜晶体管T2以及第一自举电容C1;所述下拉模块36包括:第四薄膜晶体管T4、第六薄膜晶体管T6、第七薄膜晶体管T7、第八薄膜晶体管T8、第十薄膜晶体管T10以及第二自举电容C2。
在所述扫描控制模块32中:第一薄膜晶体管T1的栅极电性连接于第一时钟信号CK1,源极电性连接于上一级第n-1级GOA单元的输出端G(n-1),漏极电性连接于第三节点H(n);第三薄膜晶体管T3的栅极电性连接于第三时钟信号CK3,源极电性连接于下一级第n+1级GOA单元的输出端G(n+1),漏极电性连接于第三节点H(n);第五薄膜晶体管T5的栅极电性连接于恒压高电平VGH,源极电性连接于第三节点H(n),漏极电性连接于第一节点Q(n)。
在所述输出模块34中:第二薄膜晶体管T2的栅极电性连接于第一节点Q(n),源极电性连接于第二时钟信号CK2,漏极电性连接于输出端G(n);第一自举电容C1的一端电性连接于第一节点Q(n),另一端电性连接于输出端G(n)。
在所述下拉模块36中:第四薄膜晶体管T4的栅极电性连接于第二节点P(n),源极电性连接于恒压低电平VGL,漏极电性连接于输出端G(n);第六薄膜晶体管T6的栅极电性连接于第三节点H(n),源极电性连接于恒压低电平VGL,漏极电性连接于第二节点P(n);第七薄膜晶体管T7的栅极电性连接于第二节点P(n),源极电性连接于恒压低电平VGL,漏极电性连接于第一节点Q(n);第八薄膜晶体管T8的栅极和源极均电性连接于第二时钟信号CK2,漏极电性连接于第二节点P(n);第十薄膜晶体管T10的栅极电性连接于第四时钟信号CK4,源极电性连接于恒压低电平VGL,漏极电性连接于输出端G(n);第二自举电容C2的一端电性连接于第二节点P(n),另一端电性连接于恒压低电平VGL。
所述节点控制模块38电性连接第二时钟信号CK2和第二节点P(n),用于根据第二时钟信号CK2控制第二节点P(n)在高低电平间转换。
在本实施例中,所述节点控制模块包括:第九薄膜晶体管T9,第九薄膜晶体管T9的栅极和源极均电性连接于第二节点P(n),漏极电性连接于第二时钟信号CK2。在输出端G(n)保持低电平的阶段,第二节点P(n)的电平随着第二时钟信号CK2跳变成高电平而发生同样的高电平跳变,并随着第二时钟信号CK2跳变成低电平而下降至低电平。
具体的,本发明所述的各个薄膜晶体管均为低温多晶硅半导体薄膜晶体管。
具体的,所述的GOA电路的四条时钟信号:所述第一时钟信号CK1、所述第二时钟信号CK2、所述第三时钟信号CK3和所述第四时钟信号CK4的脉冲是依序轮流输出,且互不重叠。
特别地,在第一级GOA单元中,第一薄膜晶体管T1的源极电性连接于电路起始信号STV;在最后一级GOA单元中,第三薄膜晶体管T3的源极电性连接于电路起始信号STV。本发明所述的基于LTPS半导体薄膜晶体管的GOA电路既可以从第一级向最后一级逐级进行正向扫描,也可以从最后一级向第一级逐级进行反向扫描。其中,在正向扫描时,首先向第一级GOA单元中的第一薄膜晶体管T1提供第一条时钟信号(即CK1为高电平)和电路起始信号STV;也即正向扫描时,与所述第一薄膜晶体管T1电性连接的第一时钟信号CK1和上一级第n-1级GOA单元的输出端G(n-1)同时提供高电平。反向扫描时,首先向最后一级GOA单元中的第三薄膜晶体管T3提供第一条时钟信号(即CK3为高电平)和电路起始信号STV;也即反向扫描时,与所述第三薄膜晶体管电性连接的第三时钟信号CK3和下一级第n+1级GOA单元的输出端G(n+1)同时提供高电平。
本发明所述的基于LTPS半导体薄膜晶体管的GOA电路,无论是在正向扫描时还是反向扫描时,均能够按一定频率拉低第二节点P(n)的电平。
参考图4,其为图3所示本发明的基于LTPS半导体薄膜晶体管的GOA电路的正向扫描时序图。在正向扫描时,其工作过程为:
阶段1、预充电:时钟信号CK1与输出端G(n-1)均提供高电平,时钟信号CK2、CK3、CK4均提供低电平,输出端G(n+1)也提供低电平;第一薄膜晶体管T1受时钟信号CK1的控制导通,第三节点H(n)被预充电至高电平,受第三节点H(n)控制的第六薄膜晶体管T6导通;第五薄膜晶体管T5受恒压高电平VGH的控制始终导通,故第三节点H(n)与第一节点Q(n)的电平始终相同,第一节点Q(n)被预充电至高电平;第二节点P(n)被拉低至恒压低电平VGL,受第二节点P(n)控制的第四、第七薄膜晶体管T4、T7截止。
阶段2、输出端G(n)输出高电平:时钟信号CK1与输出端G(n-1)均跳变为低电平,时钟信号CK2提供高电平,时钟信号CK3、CK4和输出端G(n+1)仍提供低电平;第一节点Q(n)因第一自举电容C1的存储作用保持高电平;第二薄膜晶体管T2导通,时钟信号CK2的高电平输出到输出端G(n),从而输出端G(n)输出高电平,并使得第一节点Q(n)被抬升至更高的电平,第六薄膜晶体管T6仍导通;第二节点P(n)保持恒压低电平VGL,受第二节点P(n)控制的第四、第七薄膜晶体管T4、T7仍截止。
阶段3、输出端G(n)输出低电平:时钟信号CK2跳变为低电平,时钟信号CK3与输出端G(n+1)均提供高电平,时钟信号CK1、CK4及输出端G(n-1)仍提供低电平;受时钟信号CK3控制的第三薄膜晶体管T3导通;第一节点Q(n)保持高电平,第二、第六薄膜晶体管T2、T6仍导通;第二节点P(n)仍保持恒压低电平VGL,受第二节点P(n)控制的第四、第七薄膜晶体管T4、T7仍截止;由于第二薄膜晶体管T2仍导通,时钟信号CK2的低电平输出到输出端G(n),从而输出端G(n)输出低电平。
阶段4,第一节点Q(n)拉低到恒压低电平VGL:时钟信号CK1再次提供高电平,时钟信号CK2、CK3、CK4和输出端G(n-1)提供低电平;受时钟信号CK1控制的第一薄膜晶体管T1导通,拉低第一节点Q(n)至恒压低电平VGL,使得第二、第六薄膜晶体管T2、T6截止。
阶段5、第一节点Q(n)及输出端G(n)低电平维持阶段:时钟信号CK1跳变为低电平,时钟信号CK2提供高电平,时钟信号CK3、CK4和输出端G(n-1)、G(n+1)提供低电平;第八薄膜晶体管T8导通,第二节点P(n)被充电至高电平,第四、第七薄膜晶体管T4、T7导通,使得第一节点Q(n)及输出端G(n)保持低电平;在第二自举电容C2的存储作用下,第二节点P(n)持续保持高电平;当时钟信号CK2由高电平跳变成低电平时,而此时由于第二节点P(n)是高电平,第九薄膜晶体管T9会处于导通的状态,时钟信号CK2的低电平会一定程度上将第二节点P(n)拉低。由于第二自举电容C2的存储作用,第二节点P(n)会在时钟信号CK2跳变成低电平时延迟一端时间后呈直线下降至低电平。即在输出端G(n)保持低电平的阶段,第二节点P(n)的电平随着时钟信号CK2跳变成高电平而发生同样的高电平跳变,并随着时钟信号CK2跳变成低电平而下降至低电平。
相比于现有技术中第二节点P(n)长时间保持高电平,第四、第七薄膜晶体管T4、T7在一帧时间内一直导通,本发明提供的基于LTPS薄膜晶体管的GOA电路在阶段5中第二节点P(n)按一定频率被拉低,有效避免了第二节点P(n)长时间处于高电平,防止因第四、第七薄膜晶体管T4、T7长时间工作引起的阈值电压偏移问题,提升GOA电路的稳定性。
参考图5,其为图3所示本发明的基于LTPS半导体薄膜晶体管的GOA电路的反向扫描时序图,由于正、反向扫描的工作过程类似,以下简述反向扫描的工作过程。在反向扫描时,其工作过程为:
阶段1、预充电:时钟信号CK3与输出端G(n+1)均提供高电平,第三薄膜晶体管T3受时钟信号CK3的控制导通,第三节点H(n)被预充电至高电平,受第三节点H(n)控制的第六薄膜晶体管T6导通;第五薄膜晶体管T5受恒压高电平VGH的控制始终导通,故第三节点H(n)与第一节点Q(n)的电平始终相同,第一节点Q(n)被预充电至高电平;第二节点P(n)被拉低至恒压低电平VGL,第四、第七薄膜晶体管T4、T7截止。
阶段2、输出端G(n)输出高电平:时钟信号CK2提供高电平,第一节点Q(n)因第一自举电容C1的存储作用保持高电平,第二薄膜晶体管T2导通,时钟信号CK2的高电平输出到输出端G(n),从而输出端G(n)输出高电平,并使得第一节点Q(n)被抬升至更高的电平。
阶段3、输出端G(n)输出低电平:时钟信号CK2跳变为低电平,时钟信号CK1与输出端G(n-1)均提供高电平,第一节点Q(n)仍为高电平,第二薄膜晶体管T2仍导通,时钟信号CK2的低电平输出到输出端G(n),从而输出端G(n)输出低电平。
阶段4,第一节点Q(n)拉低到恒压低电平VGL:时钟信号CK3再次提供高电平,输出端G(n+1)提供低电平;第三薄膜晶体管T3导通,拉低第一节点Q(n)至恒压低电平VGL。
阶段5、第一节点Q(n)及输出端G(n)低电平维持阶段:时钟信号CK3跳变为低电平,时钟信号CK2提供高电平;第八薄膜晶体管T8导通,第二节点P(n)被充电至高电平,第四、第七薄膜晶体管T4、T7导通,使得第一节点Q(n)及输出端G(n)保持低电平;在第二自举电容C2的存储作用下,第二节点P(n)持续保持高电平;当时钟信号CK2由高电平跳变成低电平时,而此时由于第二节点P(n)是高电平,第九薄膜晶体管T9会处于导通的状态,时钟信号CK2的低电平会一定程度上将第二节点P(n)拉低。由于第二自举电容C2的存储作用,第二节点P(n)会在时钟信号CK2跳变成低电平时延迟一端时间后呈直线下降至低电平。即在输出端G(n)保持低电平的阶段,第二节点P(n)的电平随着时钟信号CK2跳变成高电平而发生同样的高电平跳变,并随着时钟信号CK2跳变成低电平而下降至低电平。
相比于现有技术中第二节点P(n)长时间保持高电平,第四、第七薄膜晶体管T4、T7在一帧时间内一直导通,本发明提供的基于LTPS薄膜晶体管的GOA电路在阶段5中第二节点P(n)按一定频率被拉低,有效避免了第二节点P(n)长时间处于高电平,防止因第四、第七薄膜晶体管T4、T7长时间工作引起的阈值电压偏移问题,提升GOA电路的稳定性。
参考图6,本发明所述的基于LTPS半导体薄膜晶体管的GOA电路另一实施例的示意图。与图3所示实施例的不同之处在于,在本实施例中,在所述节点控制模块38中,第九薄膜晶体管T9的栅极电性连接于第四时钟信号CK4,源极电性连接于第二节点P(n),漏极电性连接于第二时钟信号CK2。在本实施例中,在所述输出端G(n)保持低电平的阶段,第二节点P(n)的电平随着第二时钟信号CK2跳变成高电平而发生同样的高电平跳变,并随着第四时钟信号CK4跳变成高电平而发生低电平跳变。
图7是图6所示本发明的基于LTPS半导体薄膜晶体管的GOA电路的正向扫描时序图;图7与图4的差异在于,在输出端G(n)保持低电平的阶段,第二节点P(n)的电平随着第四时钟信号CK4跳变成高电平而发生低电平跳变,但是本领域技术人员可依据图3、图6所揭示的GOA电路单元中第九薄膜晶体管T9的连接关系了解两者的时序差异,在此不另赘述。
图8是图6所示本发明的基于LTPS半导体薄膜晶体管的GOA电路的反向扫描时序图;图8与图5的差异在于,在输出端G(n)保持低电平的阶段,第二节点P(n)的电平随着第四时钟信号CK4跳变成高电平而发生低电平跳变,但是本领域技术人员可依据图3、图6所揭示的GOA电路单元中第九薄膜晶体管T9的连接关系了解两者的时序差异,在此不另赘述。
综上所述,本发明提供的基于LTPS半导体薄膜晶体管的GOA电路,引入了第九薄膜晶体管调整第二节点P(n)对应的电压的高低电平。采用第九薄膜晶体管的栅极和源极均电性连接于第二节点P(n),漏极电性连接于第二时钟信号;或者采用第九薄膜晶体管的栅极电性连接于第四时钟信号,源极电性连接于第二节点P(n),漏极电性连接于第二时钟信号;能够在输出端G(n)保持低电平的阶段,按一定频率拉低第二节点P(n)的电平,有效避免了第二节点P(n)长时间处于高电平,防止因第四与第七薄膜晶体管长T4、T7时间工作引起的阈值电压偏移问题,提升GOA电路的稳定性,以适用高解析度的液晶面板设计。本发明所提供的GOA电路可应用于手机,显示器,电视的栅极驱动领域。
以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。
Claims (6)
1.一种基于LTPS半导体薄膜晶体管的GOA电路,其特征在于,包括:级联的多个GOA单元,每一级GOA单元均包括扫描控制模块、输出模块、下拉模块以及节点控制模块;设n为正整数,除第一级与最后一级GOA单元以外,在第n级GOA单元中:
所述扫描控制模块包括:第一薄膜晶体管、第三薄膜晶体管以及第五薄膜晶体管;所述第一薄膜晶体管的栅极电性连接于第一时钟信号,源极电性连接于第n-1级GOA单元的输出端G(n-1),漏极电性连接于第三节点;所述第三薄膜晶体管的栅极电性连接于第三时钟信号,源极电性连接于第n+1级GOA单元的输出端G(n+1),漏极电性连接于所述第三节点;所述第五薄膜晶体管的栅极电性连接于恒压高电平,源极电性连接于所述第三节点,漏极电性连接于第一节点;
所述输出模块包括:第二薄膜晶体管以及第一自举电容;所述第二薄膜晶体管的栅极电性连接于所述第一节点,源极电性连接于第二时钟信号,漏极电性连接于输出端G(n);所述第一自举电容的一端电性连接于所述第一节点,另一端电性连接于所述输出端G(n);
所述下拉模块包括:第四薄膜晶体管、第六薄膜晶体管、第七薄膜晶体管、第八薄膜晶体管、第十薄膜晶体管以及第二自举电容;所述第四薄膜晶体管的栅极电性连接于第二节点,源极电性连接于恒压低电平,漏极电性连接于所述输出端G(n);所述第六薄膜晶体管的栅极电性连接于所述第三节点,源极电性连接于所述恒压低电平,漏极电性连接于所述第二节点;所述第七薄膜晶体管的栅极电性连接于所述第二节点,源极电性连接于所述恒压低电平,漏极电性连接于所述第一节点;所述第八薄膜晶体管的栅极和源极均电性连接于所述第二时钟信号,漏极电性连接于所述第二节点;所述第十薄膜晶体管的栅极电性连接于第四时钟信号,源极电性连接于所述恒压低电平,漏极电性连接于所述输出端G(n);所述第二自举电容的一端电性连接于所述第二节点,另一端电性连接于所述恒压低电平;以及
所述节点控制模块电性连接所述第二时钟信号和所述第二节点,用于根据所述第二时钟信号控制所述第二节点在高低电平间转换;
所述节点控制模块包括:第九薄膜晶体管,所述第九薄膜晶体管的源极电性连接于所述第二节点,漏极电性连接于所述第二时钟信号,栅极电性连接于所述第二节点或所述第四时钟信号的其中之一。
2.如权利要求1所述的GOA电路,其特征在于,当所述第九薄膜晶体管的栅极电性连接于所述第二节点时,在所述输出端G(n)保持低电平的阶段,所述第二节点的电平随着所述第二时钟信号跳变成高电平而发生同样的高电平跳变,并随着所述第二时钟信号跳变成低电平而下降至低电平。
3.如权利要求1所述的GOA电路,其特征在于,当所述第九薄膜晶体管的栅极电性连接于所述第四时钟信号时,在所述输出端G(n)保持低电平的阶段,所述第二节点的电平随着所述第二时钟信号跳变成高电平而发生同样的高电平跳变,并随着所述第四时钟信号跳变成高电平而发生低电平跳变。
4.如权利要求1所述的GOA电路,其特征在于,所述第一时钟信号、所述第二时钟信号、所述第三时钟信号和所述第四时钟信号的脉冲是依序轮流输出,且互不重叠。
5.如权利要求1所述的GOA电路,其特征在于,正向扫描时,与所述第一薄膜晶体管电性连接的所述第一时钟信号和所述输出端G(n-1)同时提供高电平;反向扫描时,与所述第三薄膜晶体管电性连接的所述第三时钟信号和所述输出端G(n+1)同时提供高电平。
6.如权利要求1所述的GOA电路,其特征在于,所有薄膜晶体管均为低温多晶硅半导体薄膜晶体管。
Priority Applications (7)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610363726.0A CN105869588B (zh) | 2016-05-27 | 2016-05-27 | 基于ltps半导体薄膜晶体管的goa电路 |
US15/126,418 US10126621B2 (en) | 2016-05-27 | 2016-06-30 | Gate driver on array circuit based on low temperature poly-silicon semiconductor thin film transistors |
JP2018555631A JP2019518982A (ja) | 2016-05-27 | 2016-06-30 | Ltps半導体薄膜トランジスタに基づくgoa回路 |
KR1020187035664A KR102177425B1 (ko) | 2016-05-27 | 2016-06-30 | 저온 폴리 실리콘 반도체 박막 트랜지스터에 기초한 게이트 드라이버 온 어레이 회로 |
EA201892812A EA036256B1 (ru) | 2016-05-27 | 2016-06-30 | Схема драйвера затворов на матрице, основанная на низкотемпературном полупроводниковом тонкопленочном транзисторе из поликристаллического кремния |
PCT/CN2016/087799 WO2017201810A1 (zh) | 2016-05-27 | 2016-06-30 | 基于ltps半导体薄膜晶体管的goa电路 |
GB1814495.6A GB2564583B (en) | 2016-05-27 | 2016-06-30 | LTPS Semiconductor thin-film transistor-based GOA circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610363726.0A CN105869588B (zh) | 2016-05-27 | 2016-05-27 | 基于ltps半导体薄膜晶体管的goa电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105869588A CN105869588A (zh) | 2016-08-17 |
CN105869588B true CN105869588B (zh) | 2018-06-22 |
Family
ID=56641474
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610363726.0A Active CN105869588B (zh) | 2016-05-27 | 2016-05-27 | 基于ltps半导体薄膜晶体管的goa电路 |
Country Status (7)
Country | Link |
---|---|
US (1) | US10126621B2 (zh) |
JP (1) | JP2019518982A (zh) |
KR (1) | KR102177425B1 (zh) |
CN (1) | CN105869588B (zh) |
EA (1) | EA036256B1 (zh) |
GB (1) | GB2564583B (zh) |
WO (1) | WO2017201810A1 (zh) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20180070997A (ko) * | 2016-12-19 | 2018-06-27 | 엘지디스플레이 주식회사 | 게이트 구동회로 |
KR102445577B1 (ko) | 2017-10-27 | 2022-09-20 | 엘지디스플레이 주식회사 | 게이트 구동부 및 이를 포함하는 표시 장치 |
CN108154856B (zh) * | 2017-12-27 | 2020-10-02 | 南京中电熊猫液晶显示科技有限公司 | 栅极扫描驱动电路 |
WO2020061802A1 (zh) * | 2018-09-26 | 2020-04-02 | 深圳市柔宇科技有限公司 | Goa电路、阵列基板及显示装置 |
CN109830212A (zh) * | 2019-03-15 | 2019-05-31 | 深圳市华星光电半导体显示技术有限公司 | 一种oled显示面板 |
CN111312177B (zh) * | 2020-03-03 | 2021-04-02 | 武汉华星光电技术有限公司 | Goa驱动电路、显示面板及显示装置 |
CN113643641A (zh) * | 2021-08-03 | 2021-11-12 | 武汉华星光电技术有限公司 | 栅极驱动电路及显示面板 |
CN116648751A (zh) * | 2021-12-22 | 2023-08-25 | 京东方科技集团股份有限公司 | 显示基板及其制备方法、显示装置 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104252853A (zh) * | 2014-09-04 | 2014-12-31 | 京东方科技集团股份有限公司 | 移位寄存器单元及驱动方法、栅极驱动电路及显示器件 |
CN104766580A (zh) * | 2015-04-23 | 2015-07-08 | 合肥京东方光电科技有限公司 | 移位寄存器单元及驱动方法、栅极驱动电路和显示装置 |
CN105206243A (zh) * | 2015-10-28 | 2015-12-30 | 京东方科技集团股份有限公司 | 一种移位寄存器、栅极集成驱动电路及显示装置 |
CN105390086A (zh) * | 2015-12-17 | 2016-03-09 | 武汉华星光电技术有限公司 | 栅极驱动电路和使用栅极驱动电路的显示器 |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI393093B (zh) * | 2004-06-30 | 2013-04-11 | Samsung Display Co Ltd | 移位暫存器,具有該移位暫存器之顯示裝置,及其驅動方法 |
US7203264B2 (en) * | 2005-06-28 | 2007-04-10 | Wintek Corporation | High-stability shift circuit using amorphous silicon thin film transistors |
JP2007242129A (ja) * | 2006-03-08 | 2007-09-20 | Mitsubishi Electric Corp | シフトレジスタ回路およびそれを備える画像表示装置 |
JP5116277B2 (ja) * | 2006-09-29 | 2013-01-09 | 株式会社半導体エネルギー研究所 | 半導体装置、表示装置、液晶表示装置、表示モジュール及び電子機器 |
JP5413870B2 (ja) * | 2008-02-26 | 2014-02-12 | 株式会社ジャパンディスプレイ | シフトレジスタ回路および表示装置ならびに電子機器 |
JP2009205706A (ja) * | 2008-02-26 | 2009-09-10 | Sony Corp | シフトレジスタ回路および表示装置ならびに電子機器 |
CN102651208B (zh) * | 2012-03-14 | 2014-12-03 | 京东方科技集团股份有限公司 | 一种栅极驱动电路及显示器 |
KR102015396B1 (ko) * | 2012-11-27 | 2019-08-28 | 엘지디스플레이 주식회사 | 쉬프트 레지스터와 이의 구동방법 |
CN104318909B (zh) * | 2014-11-12 | 2017-02-22 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路及其驱动方法、显示面板 |
CN104537992B (zh) * | 2014-12-30 | 2017-01-18 | 深圳市华星光电技术有限公司 | 用于液晶显示装置的goa电路 |
CN105139820B (zh) * | 2015-09-29 | 2017-11-10 | 深圳市华星光电技术有限公司 | 一种goa电路及液晶显示器 |
CN105185347B (zh) * | 2015-10-29 | 2018-01-26 | 武汉华星光电技术有限公司 | 一种基于ltps的goa电路及显示面板 |
CN105355187B (zh) * | 2015-12-22 | 2018-03-06 | 武汉华星光电技术有限公司 | 基于ltps半导体薄膜晶体管的goa电路 |
CN105489180B (zh) * | 2016-01-04 | 2018-06-01 | 武汉华星光电技术有限公司 | Goa电路 |
-
2016
- 2016-05-27 CN CN201610363726.0A patent/CN105869588B/zh active Active
- 2016-06-30 US US15/126,418 patent/US10126621B2/en active Active
- 2016-06-30 WO PCT/CN2016/087799 patent/WO2017201810A1/zh active Application Filing
- 2016-06-30 GB GB1814495.6A patent/GB2564583B/en active Active
- 2016-06-30 EA EA201892812A patent/EA036256B1/ru not_active IP Right Cessation
- 2016-06-30 JP JP2018555631A patent/JP2019518982A/ja active Pending
- 2016-06-30 KR KR1020187035664A patent/KR102177425B1/ko active IP Right Grant
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104252853A (zh) * | 2014-09-04 | 2014-12-31 | 京东方科技集团股份有限公司 | 移位寄存器单元及驱动方法、栅极驱动电路及显示器件 |
CN104766580A (zh) * | 2015-04-23 | 2015-07-08 | 合肥京东方光电科技有限公司 | 移位寄存器单元及驱动方法、栅极驱动电路和显示装置 |
CN105206243A (zh) * | 2015-10-28 | 2015-12-30 | 京东方科技集团股份有限公司 | 一种移位寄存器、栅极集成驱动电路及显示装置 |
CN105390086A (zh) * | 2015-12-17 | 2016-03-09 | 武汉华星光电技术有限公司 | 栅极驱动电路和使用栅极驱动电路的显示器 |
Also Published As
Publication number | Publication date |
---|---|
GB2564583A (en) | 2019-01-16 |
EA201892812A1 (ru) | 2019-05-31 |
KR20190002694A (ko) | 2019-01-08 |
GB2564583B (en) | 2021-06-16 |
GB201814495D0 (en) | 2018-10-24 |
EA036256B1 (ru) | 2020-10-20 |
US10126621B2 (en) | 2018-11-13 |
CN105869588A (zh) | 2016-08-17 |
WO2017201810A1 (zh) | 2017-11-30 |
JP2019518982A (ja) | 2019-07-04 |
KR102177425B1 (ko) | 2020-11-11 |
US20180136500A1 (en) | 2018-05-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105869588B (zh) | 基于ltps半导体薄膜晶体管的goa电路 | |
CN105788553B (zh) | 基于ltps半导体薄膜晶体管的goa电路 | |
CN105976775B (zh) | 基于ltps半导体薄膜晶体管的goa电路 | |
CN105405406B (zh) | 栅极驱动电路和使用栅极驱动电路的显示器 | |
CN106098003B (zh) | Goa电路 | |
CN106128379B (zh) | Goa电路 | |
CN105741802B (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 | |
CN106205461B (zh) | 移位寄存器单元、驱动方法、栅极驱动电路及显示装置 | |
CN104318909B (zh) | 移位寄存器单元、栅极驱动电路及其驱动方法、显示面板 | |
CN105355187B (zh) | 基于ltps半导体薄膜晶体管的goa电路 | |
CN104282287B (zh) | 一种goa单元及驱动方法、goa电路和显示装置 | |
CN105632441B (zh) | 栅极驱动电路 | |
TWI398852B (zh) | 可降低時脈偶合效應之移位暫存器及移位暫存器單元 | |
CN106251804B (zh) | 移位寄存器单元、驱动方法、栅极驱动电路及显示装置 | |
CN104157252B (zh) | 一种移位寄存器、栅极驱动电路及显示装置 | |
CN107358931B (zh) | Goa电路 | |
CN107633833A (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 | |
CN105336302A (zh) | 基于ltps半导体薄膜晶体管的goa电路 | |
CN105225652B (zh) | 一种显示装置的驱动方法、装置及显示装置 | |
CN104766576B (zh) | 基于p型薄膜晶体管的goa电路 | |
CN105390086B (zh) | 栅极驱动电路和使用栅极驱动电路的显示器 | |
CN105047155B (zh) | 液晶显示装置及其goa扫描电路 | |
CN105469760A (zh) | 基于ltps半导体薄膜晶体管的goa电路 | |
CN104732904B (zh) | 显示器及其栅极驱动电路和栅极驱动单元电路 | |
CN107221299B (zh) | 一种goa电路及液晶显示器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |