CN105405861A - 一种三维阻变存储器的制备方法 - Google Patents
一种三维阻变存储器的制备方法 Download PDFInfo
- Publication number
- CN105405861A CN105405861A CN201510939568.4A CN201510939568A CN105405861A CN 105405861 A CN105405861 A CN 105405861A CN 201510939568 A CN201510939568 A CN 201510939568A CN 105405861 A CN105405861 A CN 105405861A
- Authority
- CN
- China
- Prior art keywords
- layer
- insulating barrier
- preparation
- storing device
- bit line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B63/00—Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
Landscapes
- Semiconductor Memories (AREA)
Abstract
本发明涉及存储器领域,尤其涉及一种三维阻变存储器的制备方法。提供一半导体衬底,制备第一绝缘层覆盖半导体衬底的表面后,制备金属位线层贯穿第一绝缘层至半导体衬底的表面,制备第一薄膜层覆盖第一绝缘层及金属位线层的表面后,按照从下至上顺序依次制备第二薄膜层和第三薄膜层于第三薄膜层之上形成沿子线阵列方向及位线阵列方向呈阵列分布的多个牺牲柱;以多个牺牲柱为掩膜,依次刻蚀第一薄膜层、第二薄膜层及第三薄膜层至第一绝缘层的上表面,去除多个牺牲柱后,在第一绝缘层之上形成多个相互隔离的双向选通管,基于多个相互隔离的双向选通管制备位于金属位线层之上的若干第一相变单元;于若干第一相变单元之上形成金属字线层。
Description
技术领域
本发明涉及存储器领域,尤其涉及一种三维阻变存储器的制备方法。
背景技术
存储器的发展追求高速度,高集成密度,高数据保持力,低功耗等。在存储器结构的研究中,二极管阵列器件及其高密度阻变存储器是目前比较关心的部分,目前用于存储器的驱动器件的研制与开发主要集中在NMOSFET,三极管和二极管以及在此基础上的一些新的器件结构,MOSFET作为一种主流的半导体器件,由于其成熟的工艺技术和相对较低的成本以及为维持其庞大的45nmCMOS单元库的可使用性,大多企业采用标准的MOSFET+相变电阻(1T1R)的结构,如此,为获得足够大的驱动电流以保证所有存储单元工作正常,每个存储单元的选通的MOS管也必须足够大,从而使存储单元面积扩大造成密度降低,二极管作为选通器件成为实现高密度,大容量相变存储器产业化的必然选择。
在目前成熟的各类存储器中,MOSFET被广泛的用作选择开关器件,相变存储器在执行RESET操作时,需要提供较大的瞬间电流。如果选择MOSFET作为选择开关,就必须增加沟道宽度来满足大电流的需求,单元面积也相应增加。因此以MOSFET作为选通器件就无法参与高密度大容量存储器的竞争。
为提高选择开关器件的电流驱动能力,同时保持存储单元面积不变,双极型器件是最佳的选择,而双极型驱动器件的开发和制备成为了实现高密度,大容量相变存储器芯片产业化的关键。
目前已经商用的阻变存储器技术是基于二维(2D)工艺的技术,主要用于替代NOR型闪存。虽然器件性能较闪存有很大提升,但是芯片成本与NAND型闪存,特别是三维(3D)NAND闪存存在较大差距。为了使阻变存储技术在成本上更具有优势,进一步提升存储密度,intel和Micron联合开发了基于OTS选通管的3D堆叠阻变存储技术。Hynix在金属层之上制备多晶硅二极管作为选通器件以实现阻变存储单元的堆叠。如何制备可堆叠的选通器件是3D存储技术的关键。OTS是一种新的合金材料,如何低成本的实现与CMOS工艺的集成是一个难题,此外在先进CMOS工艺制程(40nm/28nm/14nm)中更加难以实现集成。
发明内容
针对现有技术中存在的问题,本发明提出了一种三维阻变存储器的制备方法,以实现高速度,高密度,大容量的相变存储器芯片的设计和生产,大幅的降低工艺流程的成本。
本发明采用如下技术方案:
一种三维阻变存储器的制备方法,所述制备方法包括:
步骤S1,提供一半导体衬底,制备第一绝缘层覆盖所述半导体衬底的表面后,制备金属位线层贯穿所述第一绝缘层至所述半导体衬底的表面;
步骤S2,沿所述金属位线层延伸方向,制备第一薄膜层覆盖所述第一绝缘层及所述金属位线层的表面后,按照从下至上顺序依次制备第二薄膜层和第三薄膜层;
步骤S3,于所述第三薄膜层之上形成沿子线阵列方向及位线阵列方向呈阵列分布的多个牺牲柱;
步骤S4,以所述多个牺牲柱为掩膜,依次刻蚀所述第一薄膜层、所述第二薄膜层及所述第三薄膜层至所述第一绝缘层的上表面,去除所述多个牺牲柱后,在所述第一绝缘层之上形成多个相互隔离的双向选通管;
步骤S5,基于所述多个相互隔离的双向选通管制备位于所述金属位线层之上的若干第一相变单元;
步骤S6,于所述若干第一相变单元之上形成金属字线层,并沿所述金属字线层延伸方向,重复步骤S2~步骤S5,以形成位于所述金属字线层之上的若干第二相变单元;
步骤S7,基于所述若干第一相变单元和所述若干第二相变单元制备所述三维阻变存储器。
优选的,所述步骤S4还包括:
形成所述双向选通管后,制备第二绝缘层覆盖第一绝缘层和所述金属位线层暴露的表面,并将保留的所述牺牲柱的上表面予以暴露。
优选的,所述步骤S4还包括:
制备所述第二绝缘层后,去除所述牺牲柱。
优选的,所述步骤S4还包括:
去除所述牺牲柱后,制备电极层覆盖所述第二绝缘层和所述第三薄膜层。
优选的,所述步骤S5中:
制备所述电极层后,沉积第三绝缘层覆盖所述电极层,并磨平所述第二绝缘层上的所述电极层和所述第三绝缘层,以将所述电极层隔离开形成所述第一相变单元。
优选的,所述步骤S5还包括:
涂上光刻胶并空出空出两根位线之间的宽度区域。
优选的,所述步骤S5还包括:
对所述宽度区域进行刻蚀并且刻蚀停止于所述金属位线层,形成弯折的电极层后去除所述光刻胶。
优选的,所述步骤S5还包括:
沉积第四绝缘层填充刻蚀的区域,并对所述第四绝缘层进行平坦化工艺,使所述第四绝缘层与所述电极层的表面平齐。
优选的,所述步骤S5还包括:
对所述电极层进行回刻,形成凹槽,并在所述凹槽中沉积阻变材料层。
优选的,所述步骤S6中:
于所述阻变材料层上制备贯穿于第五绝缘层的上电极材料层,并于所述上电极材料层上继续制备所述金属字线层。
本发明的有益效果是:
本发明提出一种90°旋转加热电极的三维阻变存储器结构及制备方法,包括采用氮化物夹层结构制备双向选通管,阻变加热电极的制备采用牺牲材料去除后镶嵌的方法,与主流金属栅工艺兼容,采用字线位线交替互换,加热电极90°旋转的三维堆叠方式。具有与主流金属栅铜互连工艺兼容,制造成本低,芯片密度大,工艺简单的特点。
附图说明
图1a-19a为本发明沿位线阵列(BL)方向的截面图;
图1b-19b为本发明沿字线阵列(WL)方向的截面图。
具体实施方式
需要说明的是,在不冲突的情况下,下述技术方案,技术特征之间可以相互组合。
下面结合附图对本发明的具体实施方式作进一步的说明:
本发明提出的一种90°旋转加热电极的三维阻变存储器结构及制备方法。图1a-19a是沿位线阵列(BL)方向的截面图,图1b-19b是沿字线阵列(WL)方向的截面图。本发明的具体实施例中省略了很多标准CMOS工艺的步骤,主要强调如何在CMOS逻辑工艺中制备90°旋转电极的三维阻变存储器存储单元。
本实施例中附图对应标号的含义如下所列:
1是起始硅晶圆,其包括已经制备好的CMOS电路区域,二极管功能区域等;2是绝缘层,通常是二氧化硅,氮化物等;3是金属层,材料优先为铜;4是双向选通管正极材料,材料为TiN或TaN;5是双向选通管负极材料,材料为SiNx或AsTeGeSiN;6是牺牲材料;7是绝缘层,材料选择二氧化硅,氮化物等;8是加热电极材料,优先为氮化钛和钨;9是绝缘材料;10是光刻胶;11是绝缘材料;12是凹槽,WL截面上的Y型凹槽,12′是阻变存储单元材料,可以是相变材料,优选的相变材料为锗锑碲(GeSbTe)、锑碲(SbTe)等及其掺杂物,也可以是阻变材料,优选材料为钙钛矿氧化物,过渡金属氧化物等;13是上电极材料,优先氮化钛。
本实施例提出的一种90°旋转加热电极的三维阻变存储器结构及制备方法具体实施方式包括以下步骤。
步骤一:选用已经制备好CMOS电路区域,双极型晶体管电路区域,二极管电路区域等功能区域的单晶硅晶圆作为起始衬底1,在起始衬底1上制备金属位线层3,如图1a-b所示,位线与位线之间用材料2进行绝缘隔离,通常绝缘材料(第一绝缘层)可选氧化物,氮化物或者是二者的结合物。金属位线材料3为金属材料铜,厚度在5nm~500nm。此金属层也可用于***CMOS电路的互连。
步骤二:在步骤一制备好的材料结构基础上清洗抛光将其平坦化后,沉积一层薄膜层4(第一薄膜层),材料为TiN或TaN,如图2a-b所示,沉积方法通常选择化学气相沉积,物理气相沉积和原子层沉积中的一个。
步骤三:在步骤二制备好的材料上沉积一层薄膜层5(第二薄膜层),材料为SiNx或AsTeGeSiN。如图3a-b所示。
步骤四:在步骤三制备好的材料结构基础上再次进行沉积一层薄膜层4(第三薄膜层),如图4a-b所示,如此形成双向选通管。
步骤五:在步骤四制备好的材料表面沉积牺牲材料6,采用光刻和刻蚀的方法,制备成立方体结构(牺牲柱),如图5a-b所示。
步骤六:在步骤五所述基础上,进一步刻蚀,刻穿双向选通材料,底部刻蚀到金属位线的表面位置,如此将双向选通管隔离开,如图6a-b所示。
步骤七:步骤六基础上,沉积绝缘材料7(第二绝缘层),并进行化学机械抛光平坦化,如图7a-b所示。
步骤八:去除牺牲材料6,形成凹槽如图8a-b所示,去除方法可为干法刻蚀或湿法腐蚀。
步骤九:在步骤八制备的材料结构基础上沉积电极材料8(电极层),优先选择氮化钛,如图9a-b所示。
步骤十:在步骤九制备的材料结构基础上再沉积一层绝缘材料9(第三绝缘层),来保护加热电极,如图10a-b所示。
步骤十一:将步骤十所述的材料表面用化学机械抛光方法磨平,去除水平方向的加热电极材料,使凹槽壁上的加热电极材料隔离开,形成多个相变单元(第一相变单元),如图11a-b所示。
步骤十二:利用光刻,涂上光刻胶10,空出两根位线之间的宽度区域,如图12a-b所示。
步骤十三:在步骤十二基础上进行刻蚀,刻透双向选通管层,底部停止在金属位线绝缘层,形成L型电极材料,去除光刻胶,如图13a-b所示。
步骤十四:在步骤十三的基础上,沉积绝缘材料11(第四绝缘层),对材料表面进行化学机械抛光,将其平坦化,如图14a-b所示。
步骤十五:对加热电极上表面进行干法回刻,形成Y型凹槽12,如图15a-b所示。
步骤十六:用物理气相沉积的方法沉积阻变材料层12′,优选的相变材料为锗锑碲(GeSbTe)、锑碲(SbTe)等及其掺杂物,优选的阻变材料为钙钛矿氧化物,过渡金属氧化物等,如图16a-b所示。
步骤十七:在阻变材料12′表面沉积上电极材料(上电极材料层),优选为氮化物,如TiN,SiN等,以保护相变单元发生相变产生的能量不会迅速传掉,同时连接相变单元和上层金属线,电极之间用绝缘材料(第五绝缘层)填充起来,如图17a-b所示。
步骤十八:在上电极材料表面沉积金属层13,制作金属字线,金属线之间用绝缘层隔开,如图18a-b所示。
步骤十九:在步骤十八制备好的材料结构基础上,将其平坦化,将第一层金属字线作为第二层的金属位线,只是方向旋转了90°,以此类推,不断重复步骤二到步骤十八即可实现三维阻变存储器存储单元的堆叠。四层结构的阻变存储单元阵列从字线方向和位线方向的剖面图如图19a-b所示。
综上所述,本发明提出一种90°旋转加热电极的三维阻变存储器结构及制备方法,包括采用氮化物夹层结构制备双向选通管,阻变加热电极的制备采用牺牲材料去除后镶嵌的方法,与主流金属栅工艺兼容,采用字线位线交替互换,加热电极90°旋转的三维堆叠方式。具有与主流金属栅铜互连工艺兼容,制造成本低,芯片密度大,工艺简单的特点。
通过说明和附图,给出了具体实施方式的特定结构的典型实施例,基于本发明精神,还可作其他的转换。尽管上述发明提出了现有的较佳实施例,然而,这些内容并不作为局限。
对于本领域的技术人员而言,阅读上述说明后,各种变化和修正无疑将显而易见。因此,所附的权利要求书应看作是涵盖本发明的真实意图和范围的全部变化和修正。在权利要求书范围内任何和所有等价的范围与内容,都应认为仍属本发明的意图和范围内。
Claims (10)
1.一种三维阻变存储器的制备方法,其特征在于,所述制备方法包括:
步骤S1,提供一半导体衬底,制备第一绝缘层覆盖所述半导体衬底的表面后,制备金属位线层贯穿所述第一绝缘层至所述半导体衬底的表面;
步骤S2,沿所述金属位线层延伸方向,制备第一薄膜层覆盖所述第一绝缘层及所述金属位线层的表面后,按照从下至上顺序依次制备第二薄膜层和第三薄膜层;
步骤S3,于所述第三薄膜层之上形成沿子线阵列方向及位线阵列方向呈阵列分布的多个牺牲柱;
步骤S4,以所述多个牺牲柱为掩膜,依次刻蚀所述第一薄膜层、所述第二薄膜层及所述第三薄膜层至所述第一绝缘层的上表面,去除所述多个牺牲柱后,在所述第一绝缘层之上形成多个相互隔离的双向选通管;
步骤S5,基于所述多个相互隔离的双向选通管制备位于所述金属位线层之上的若干第一相变单元;
步骤S6,于所述若干第一相变单元之上形成金属字线层,并沿所述金属字线层延伸方向,重复步骤S2~步骤S5,以形成位于所述金属字线层之上的若干第二相变单元;
步骤S7,基于所述若干第一相变单元和所述若干第二相变单元制备所述三维阻变存储器。
2.根据权利要求1所述的三维阻变存储器的制备方法,其特征在于,所述步骤S4还包括:
形成所述双向选通管后,制备第二绝缘层覆盖第一绝缘层和所述金属位线层暴露的表面,并将保留的所述牺牲柱的上表面予以暴露。
3.根据权利要求2所述的三维阻变存储器的制备方法,其特征在于,所述步骤S4还包括:
制备所述第二绝缘层后,去除所述牺牲柱。
4.根据权利要求3所述的三维阻变存储器的制备方法,其特征在于,所述步骤S4还包括:
去除所述牺牲柱后,制备电极层覆盖所述第二绝缘层和所述第三薄膜层。
5.根据权利要求4所述的三维阻变存储器的制备方法,其特征在于,所述步骤S5中:
制备所述电极层后,沉积第三绝缘层覆盖所述电极层,并磨平所述第二绝缘层上的所述电极层和所述第三绝缘层,以将所述电极层隔离开形成所述第一相变单元。
6.根据权利要求5所述的三维阻变存储器的制备方法,其特征在于,所述步骤S5还包括:
涂上光刻胶并空出空出两根位线之间的宽度区域。
7.根据权利要求6所述的三维阻变存储器的制备方法,其特征在于,所述步骤S5还包括:
对所述宽度区域进行刻蚀并且刻蚀停止于所述金属位线层,形成弯折的电极层后去除所述光刻胶。
8.根据权利要求7所述的三维阻变存储器的制备方法,其特征在于,所述步骤S5还包括:
沉积第四绝缘层填充刻蚀的区域,并对所述第四绝缘层进行平坦化工艺,使所述第四绝缘层与所述电极层的表面平齐。
9.根据权利要求8所述的三维阻变存储器的制备方法,其特征在于,所述步骤S5还包括:
对所述电极层进行回刻,形成凹槽,并在所述凹槽中沉积阻变材料层。
10.根据权利要求9所述的三维阻变存储器的制备方法,其特征在于,所述步骤S6中:
于所述阻变材料层上制备贯穿于第五绝缘层的上电极材料层,并于所述上电极材料层上继续制备所述金属字线层。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510939568.4A CN105405861A (zh) | 2015-12-15 | 2015-12-15 | 一种三维阻变存储器的制备方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510939568.4A CN105405861A (zh) | 2015-12-15 | 2015-12-15 | 一种三维阻变存储器的制备方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN105405861A true CN105405861A (zh) | 2016-03-16 |
Family
ID=55471248
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510939568.4A Pending CN105405861A (zh) | 2015-12-15 | 2015-12-15 | 一种三维阻变存储器的制备方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN105405861A (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105514136A (zh) * | 2016-01-26 | 2016-04-20 | 上海新储集成电路有限公司 | 三维阻变存储器的制备方法 |
CN110943102A (zh) * | 2019-11-12 | 2020-03-31 | 华中科技大学 | 一种高密度的相变存储器三维集成电路结构 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20090196091A1 (en) * | 2008-01-31 | 2009-08-06 | Kau Derchang | Self-aligned phase change memory |
CN102122636A (zh) * | 2010-12-08 | 2011-07-13 | 中国科学院上海微***与信息技术研究所 | 三维电阻转换存储芯片制备方法 |
CN102148329A (zh) * | 2011-01-24 | 2011-08-10 | 中国科学院上海微***与信息技术研究所 | 一种电阻转换存储器结构及其制造方法 |
US20130256621A1 (en) * | 2012-03-29 | 2013-10-03 | Samsung Electronics Co., Ltd. | Phase-change memory devices |
CN103515533A (zh) * | 2012-06-25 | 2014-01-15 | 三星电子株式会社 | 开关元件和器件、存储器件、及其制造方法 |
CN104798201A (zh) * | 2012-11-21 | 2015-07-22 | 美光科技公司 | 用于形成窄垂直柱的方法及具有窄垂直柱的集成电路装置 |
-
2015
- 2015-12-15 CN CN201510939568.4A patent/CN105405861A/zh active Pending
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20090196091A1 (en) * | 2008-01-31 | 2009-08-06 | Kau Derchang | Self-aligned phase change memory |
CN102122636A (zh) * | 2010-12-08 | 2011-07-13 | 中国科学院上海微***与信息技术研究所 | 三维电阻转换存储芯片制备方法 |
CN102148329A (zh) * | 2011-01-24 | 2011-08-10 | 中国科学院上海微***与信息技术研究所 | 一种电阻转换存储器结构及其制造方法 |
US20130256621A1 (en) * | 2012-03-29 | 2013-10-03 | Samsung Electronics Co., Ltd. | Phase-change memory devices |
CN103515533A (zh) * | 2012-06-25 | 2014-01-15 | 三星电子株式会社 | 开关元件和器件、存储器件、及其制造方法 |
CN104798201A (zh) * | 2012-11-21 | 2015-07-22 | 美光科技公司 | 用于形成窄垂直柱的方法及具有窄垂直柱的集成电路装置 |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105514136A (zh) * | 2016-01-26 | 2016-04-20 | 上海新储集成电路有限公司 | 三维阻变存储器的制备方法 |
CN110943102A (zh) * | 2019-11-12 | 2020-03-31 | 华中科技大学 | 一种高密度的相变存储器三维集成电路结构 |
CN110943102B (zh) * | 2019-11-12 | 2023-07-18 | 华中科技大学 | 一种高密度的相变存储器三维集成电路结构 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107731816B (zh) | 三维存储器阵列架构 | |
JP5660882B2 (ja) | 可変抵抗メモリ装置及びその製造方法 | |
US10424619B2 (en) | Variable resistance memory devices and methods of manufacturing the same | |
TWI508091B (zh) | 三維記憶體陣列架構 | |
KR100745761B1 (ko) | 다이오드겸용 저항소자를 구비하는 상변화 램과 그 제조 및동작 방법 | |
CN110707209B (zh) | 一种三维堆叠相变存储器及其制备方法 | |
CN108807667B (zh) | 一种三维堆叠存储器及其制备方法 | |
KR20100082604A (ko) | 가변저항 메모리 장치 및 그의 형성 방법 | |
CN110943102B (zh) | 一种高密度的相变存储器三维集成电路结构 | |
TWI455382B (zh) | 包含二極體記憶體單元的積體電路 | |
WO2017084237A1 (zh) | 一种三维存储器及其制备方法 | |
CN102460684A (zh) | 经囊封相变单元结构及方法 | |
CN110858623B (zh) | 可变电阻存储器件及其制造方法 | |
CN105428528A (zh) | 三维相变存储器存储单元的制备方法 | |
CN105405972A (zh) | 保留空气层的三维阻变存储器的制备方法 | |
CN105405861A (zh) | 一种三维阻变存储器的制备方法 | |
CN105514136A (zh) | 三维阻变存储器的制备方法 | |
KR101052860B1 (ko) | 상변환 기억 소자 및 그 제조방법 | |
KR100997785B1 (ko) | 상변환 기억 소자 및 그 제조방법 | |
KR20200115949A (ko) | 가변 저항 메모리 장치 및 그 제조 방법 | |
CN102376884B (zh) | 相变存储器相变层的制作方法 | |
CN103325940B (zh) | 相变存储单元及其制造方法 | |
CN101826546B (zh) | 纳米级侧壁限制电阻转换存储器单元及制造方法 | |
CN101504949B (zh) | 电阻转换存储器及其制造方法 | |
CN104201282A (zh) | 相变存储器及其制备方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20160316 |