CN105405420B - 显示装置、显示面板的驱动器和图像数据信号的传输方法 - Google Patents

显示装置、显示面板的驱动器和图像数据信号的传输方法 Download PDF

Info

Publication number
CN105405420B
CN105405420B CN201510568725.5A CN201510568725A CN105405420B CN 105405420 B CN105405420 B CN 105405420B CN 201510568725 A CN201510568725 A CN 201510568725A CN 105405420 B CN105405420 B CN 105405420B
Authority
CN
China
Prior art keywords
pixel data
pixel
data
piece
clock
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201510568725.5A
Other languages
English (en)
Other versions
CN105405420A (zh
Inventor
中山晃
高桥敦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Lapis Semiconductor Co Ltd
Original Assignee
Lapis Semiconductor Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Lapis Semiconductor Co Ltd filed Critical Lapis Semiconductor Co Ltd
Publication of CN105405420A publication Critical patent/CN105405420A/zh
Application granted granted Critical
Publication of CN105405420B publication Critical patent/CN105405420B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • G09G5/008Clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Dc Digital Transmission (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

本发明涉及显示装置、显示面板的驱动器和图像数据信号的传输方法。按照具有像素数据块的单位发送块的每一个与像素数据块的排头部连结地附加时钟数据。此时,在时钟数据和像素数据块的边界未产生数据转变的情况下,使像素数据块所包含的像素数据片逻辑反转。然后,将在时钟数据的稍前附加示出是否对像素数据块所包含的像素数据片施行了逻辑反转处理的反转标记而成的单位发送块连续的发送图像数据信号发送到显示面板的驱动器中。驱动器基于所接收的发送图像数据信号所包含的时钟数据来生成时钟信号,并基于发送图像数据信号中的反转标记来根据时钟信号导入使单位发送块所包含的像素数据片或该像素数据片的逻辑电平反转后的像素数据片。

Description

显示装置、显示面板的驱动器和图像数据信号的传输方法
技术领域
本发明涉及显示装置、对显示面板进行驱动的驱动器以及在显示装置内将图像数据发送到驱动器中的图像数据信号的传输方法。
背景技术
在作为显示装置的液晶显示装置中,包含液晶显示面板,并且,包含驱动该液晶显示面板的多个驱动器以及向该驱动器的每一个送出图像数据的控制部。此外,近年来,为了显示高清晰图像,液晶显示面板被高分辨率化,与此伴随地,图像数据的传输频率变高。由此,在图像数据的传输时,产生电磁干扰所谓的EMI(Electro-Magnetic Interference,电磁干扰),针对液晶显示面板的驱动变得不稳定。
因此,为了抑制由伴随着图像数据的高频率化而产生的EMI造成的坏影响,提出了采用向各驱动器发送将时钟信息***到图像数据后的数据的PPDS(point to pointdifferential signaling:点对点差分信号传输)传输方式的驱动方法(例如,参照专利文献1、2和3)。
现有技术文献
专利文献
专利文献1:日本特开2009-163239号公报;
专利文献2:日本特表2011-513790号公报;
专利文献3:日本特开2011-221487号公报。
发明要解决的课题
然而,为了能够在各驱动器内从图像数据中识别时钟信息,需要按照图像数据的每个单位块***时钟识别用的数据,这成为高速处理的妨碍。
发明内容
本发明的目的在于提供能够在显示装置内高速地传输图像数据的显示装置、显示面板的驱动器以及图像数据信号的传输方法。
用于解决课题的方案
本发明的显示装置是,一种显示装置,基于包含表示各像素的亮度电平的像素数据片的序列的输入图像数据来进行图像显示,所述显示装置包含:驱动器,对形成在显示面板中的多个数据线施加像素驱动电压;以及控制部,生成具有像素数据块的单位发送块连续的发送图像数据信号,并将其发送到所述驱动器中,所述像素数据块包含所述输入图像数据中的所述像素数据片的序列中的至少1个所述像素数据片,所述控制部具有:第一处理部,按照每个所述单位发送块与所述像素数据块的排头部连结地附加时钟数据;第二处理部,判定在所述时钟数据和所述像素数据块的边界是否产生数据转变;第三处理部,在判定为未产生所述数据转变的情况下,使所述像素数据块所包含的所述像素数据片的逻辑电平反转;以及第四处理部,在所述时钟数据的稍前附加示出是否对所述像素数据块所包含的所述像素数据片施行了逻辑电平的反转处理的反转标记,所述驱动器具有:时钟生成部,生成与所接收的所述发送图像数据信号所包含的所述时钟数据的后沿部相位同步的时钟信号;数据导入部,在所接收的所述发送图像数据信号所包含的所述反转标记示出施行了所述反转处理的情况下,根据所述时钟信号导入使所接收的所述发送图像数据信号所包含的所述像素数据片的逻辑电平反转后的像素数据片并输出,另一方面,在所述反转标记示出未施行所述反转处理的情况下,根据所述时钟信号导入所述像素数据片并输出;以及灰度电压生成部,将从所述数据导入部输出的所述像素数据片的每一个变换为所述像素驱动电压。
此外,本发明的显示面板的驱动器是,一种显示面板的驱动器,所述驱动器对具有像素数据块的单位发送块连续的图像数据信号进行接收并且基于所接收的所述图像数据信号来驱动显示面板,所述像素数据块包含至少一个的表示像素的亮度电平的像素数据片,在所述单位发送块各自的所述像素数据块的排头部连结并附加时钟数据,在所述时钟数据的稍前附加示出是否对所述像素数据片施行了逻辑电平的反转处理的反转标记,所述驱动器具有:时钟生成部,生成与所接收的所述图像数据信号所包含的所述时钟数据相位同步的时钟信号;数据导入部,在所接收的所述图像数据信号所包含的所述反转标记示出施行了所述反转处理的情况下,根据所述时钟信号导入使所接收的所述图像数据信号所包含的所述像素数据片的逻辑电平反转后的像素数据片并输出,另一方面,在所述反转标记示出未施行所述反转处理的情况下,根据所述时钟信号导入所述像素数据片并输出;以及灰度电压生成部,将从所述数据导入部输出的所述像素数据片的每一个变换为像素驱动电压并施加到所述显示面板的多个数据线。
此外,本申请发明的图像数据信号的传输方法是,一种图像数据信号的传输方法,在所述传输方法中,基于包含表示各像素的亮度电平的像素数据片的序列的输入图像数据将发送图像数据信号发送到显示面板的驱动器中,所述传输方法具有:第一步骤,按照包含像素数据块和与所述像素数据块的排头部连结的时钟数据的单位发送块的每一个判定在所述时钟数据和所述像素数据块的边界是否产生了数据转变,所述像素数据块包含所述输入图像数据中的所述像素数据片的序列中的至少一个所述像素数据片;第二步骤,在判定为未产生所述数据转变的情况下,使所述像素数据块所包含的所述像素数据片的逻辑电平反转;第三步骤,在所述时钟数据的稍前附加示出是否对所述像素数据块所包含的所述像素数据片施行了逻辑电平的反转处理的反转标记;以及第四步骤,将所述单位发送块连续的所述发送图像数据信号发送到所述显示面板的驱动器中。
发明效果
在本发明中,在将叠加有时钟数据的图像数据信号发送到显示面板的驱动器中时,按照具有包含至少一个像素数据片的像素数据块的单位发送块的每一个在像素数据块的稍前附加反转标记和时钟数据。在此,在时钟数据和像素数据块的边界未产生数据转变的情况下,使像素数据片的逻辑电平反转,并且,将示出是否对像素数据片施行了该反转处理的信息设定为上述反转标记。由此,在时钟数据和像素数据块的排头部的边界一定出现时钟识别用的后沿部,并且,在接受侧的驱动器中,能够基于反转标记来恢复原来的像素数据片。
因此,根据本发明,只要按照每个单位发送块分别附加1位周期的量的反转标记和时钟数据即可,因此,能够高速传输叠加有时钟数据的图像数据信号。
附图说明
图1是示出本发明的显示装置的概略结构的图。
图2是示出输入图像数据VD的格式的一个例子的图。
图3是示出发送图像数据信号VDT的格式的一个例子的图。
图4是示出数据驱动器12的内部结构的框图。
图5是示出发送图像数据信号VDT的生成和发送控制的顺序的流程图。
图6是示出时钟数据CD的脉冲为正极性并且反转标记为逻辑电平0的情况下的发送图像数据信号VDT的一个例子的图。
图7是示出时钟数据CD的脉冲为正极性并且反转标记为逻辑电平1的情况下的发送图像数据信号VDT的一个例子的图。
图8是示出数据导入工作的顺序的流程图。
图9是示出反转标记为逻辑电平1的情况下的发送图像数据信号VDT的另一例子的图。
图10是示出发送图像数据信号VDT的格式的另一例子的图。
图11是示出发送图像数据信号VDT的格式的另一例子的图。
图12是示出时钟数据CD的脉冲为负极性并且反转标记为逻辑电平0的情况下的发送图像数据信号VDT的一个例子的图。
图13是示出时钟数据CD的脉冲为负极性并且反转标记为逻辑电平1的情况下的发送图像数据信号VDT的一个例子的图。
具体实施方式
图1是示出本发明的显示装置的概略结构的图。
在图1中,在例如作为液晶面板的显示面板20设置有液晶层(未图示)、在二维画面的水平方向上伸展的n个(n为2以上的整数)水平扫描线S1~Sn、以及在二维画面的垂直方向上伸展的m个(m为2以上的整数)数据线D1~Dm。在水平扫描线和数据线的交叉部的区域中形成有担负红色显示的红显示单元PR、担负绿色显示的绿显示单元PG或担负蓝色显示的蓝显示单元PB。再有,在数据线D1~Dm之中,在第(3·t-2)个(t为自然数)数据线即D1、D4、D7、…、Dm-2的每一个形成有红显示单元PR。此外,在数据线D1~Dm之中排列为第(3·t-1)个的数据线即D2、D5、D8、…、Dm-1的每一个形成有绿显示单元PG。此外,在数据线D1~Dm之中排列为第(3·t)个的数据线即D3、D6、D9、…、Dm形成有蓝显示单元PB
如图1所示,在水平扫描线的S1~Sn的每一个上,通过彼此邻接的3个显示单元即红显示单元PR、绿显示单元PG和蓝显示单元PB形成一个像素PX(由虚线所包围的区域)。因此,在1个水平扫描线上并置有(m/3)个像素PX。
驱动控制部10生成与输入图像数据VD同步的扫描控制信号,将其供给到扫描驱动器11中。
输入图像数据VD如图2所示那样由表示各像素的亮度电平的像素数据QD的序列构成。例如以8位表示红色分量的亮度电平的像素数据QDR、例如以8位表示绿色分量的亮度电平的像素数据QDG和例如以8位表示蓝色分量的亮度电平的像素数据QDB对应于各像素PX。即,在输入图像数据VD中如图2所示那样包含每一个包含QDR、QDG和QDB的像素数据块QDS的序列。
驱动控制部10基于输入图像数据VD来生成由图3所示的数据格式构成的1位串行方式的发送图像数据信号VDT,并将其发送到数据驱动器12中。
发送图像数据信号VDT如图3所示那样由每一个包含反转标记FLG、时钟数据CD、像素数据PDR、像素数据PDG和像素数据PDB的单位发送块DB的序列构成。
像素数据PDR、PDG和PDB分别例如以8位表示与1个像素PX对应的红色、绿色和蓝色分量各自的亮度电平。也就是说,像素数据PDR、PDG和PDB与输入图像数据VD中的像素数据QDR、QDG和QDB对应。在1个单位发送块DB中如图3所示那样包含由1个像素的量的像素数据PDR、PDG和PDB的序列构成的像素数据块PDS。再有,在图3所示的一个例子中,在像素数据块PDS内PDR成为排头,但是,PDG或PDB也可以为排头。
时钟数据CD与这样的像素数据块PDS的排头部连结设置。时钟数据CD由用于在数据驱动器12侧识别时钟定时的1位周期BT的脉冲构成。作为该脉冲,为脉冲的后沿(rearedge)从逻辑电平0转变为1的所谓的逻辑电平0的负极性脉冲或者从逻辑电平1转变为0的逻辑电平1的正极性脉冲的哪一个都可以。
反转标记FLG被设置在该时钟数据CD的稍前。反转标记FLG是示出是否对本身所属的单位发送块DB所包含的像素数据块PDS的各像素数据(PDR、PDG、PDB)施加了逻辑电平的反转处理的1位周期BT的标记。例如,在反转标记FLG表示逻辑电平0的情况下,像素数据块PDS的各像素数据(PDR、PDG、PDB)的逻辑电平与输入图像数据VD中的各像素数据(QDR、QDG、QDB)的逻辑电平相同。另一方面,在反转标记FLG表示逻辑电平1的情况下,像素数据块PDS的各像素数据(PDR、PDG、PDB)的逻辑电平为使输入图像数据VD中的各像素数据(QDR、QDG、QDB)的逻辑电平反转后的逻辑电平。
扫描驱动器11根据从驱动控制部10供给的扫描控制信号生成扫描脉冲,将其依次择一地施加于显示面板20的水平扫描线S1~Sn
数据驱动器12被分散形成在单一的半导体芯片或多个半导体芯片。数据驱动器12如图4所示那样包含数据接收导入部121和灰度电压生成部122。
数据接收导入部121接收从驱动控制部10发送的发送图像数据信号VDT。
数据接收导入部121的时钟生成部121a对发送图像数据信号VDT的各单位发送块DB所包含的时钟数据CD进行检测,生成具有与该时钟数据CD的后沿部相位同步的数据导入用的频率的时钟信号。时钟生成部121a将时钟信号供给到反转部121b和数据锁存器121c中。
反转部121b基于所接收的发送图像数据信号VDT的各单位发送块DB所包含的反转标记FLG对单位发送块DB所包含的像素数据PDR、PDG和PDB施行逻辑电平的反转处理。即,反转部121b在反转标记FLG表示逻辑电平1的情况下,在时钟信号的定时将使像素数据PDR、PDG和PDB各自的全部位的逻辑电平反转后的像素数据向数据锁存器121c供给。另一方面,在反转标记FLG表示逻辑电平0的情况下,反转部121b不实施这样的逻辑电平的反转处理而在时钟信号的定时直接将单位发送块DB所包含的像素数据PDR、PDG和PDB向数据锁存器121c供给。
数据锁存器121c依次在与时钟信号对应的定时导入经由反转部121b依次供给的像素数据PDR、PDG和PDB。在此,每当完成1个水平扫描线的量即m个像素数据片(PDR、PDG、PDB)的导入时,数据锁存器121c将与m个像素数据片分别对应的像素数据SD1~SDm供给到灰度电压生成部122中。
灰度电压生成部122将像素数据SD1~SDm变换为与每一个表示的亮度电平对应的模拟的灰度电压。然后,灰度电压生成部122将与像素数据SD1~SDm分别对应的灰度电压作为像素驱动电压G1~Gm施加到显示面板20的数据线D1~Dm
在以下,将时钟数据CD的脉冲为正极性的脉冲的情况采用为例子来对由驱动控制部10进行的发送图像数据信号VDT的生成和发送工作进行说明。
驱动控制部10进行按照图5所示的发送图像数据信号VDT的生成和发送流程的控制。
在图5中,首先,驱动控制部10按照图2所示的输入图像数据VD中的每个像素数据块QDS将该像素数据块QDS的排头的位提取为排头位SB(步骤S1)。例如,在图2所示的一个例子中,驱动控制部10按照每个像素数据块QDS将像素数据QDR的排头位提取为排头位SB。
接着,驱动控制部10按照每个像素数据块QDS判定该排头位SB与时钟数据CD的逻辑电平是否为相同的逻辑电平1(步骤S2)。也就是说,在步骤S2中,判定在时钟数据CD和像素数据块QDS的排头部的边界是否产生数据转变。
在步骤S2中判定为排头位SB不是逻辑电平1的情况下,驱动控制部10将像素数据块QDS所包含的像素数据QDR、QDG、QDB直接做成像素数据PDR、PDG、PDB,对由这些PDR、PDG、PDB构成的像素数据块PDS进行设定(步骤S3)。也就是说,在步骤S2中判定为在时钟数据CD和像素数据块QDS的排头部的边界产生了数据转变的情况下,通过步骤S3,将像素数据块QDS所包含的像素数据QD直接做成像素数据PD,对由该PD构成的像素数据块PDS进行设定。
在步骤S3的执行后,驱动控制部10设定表示未施行逻辑电平的反转处理的逻辑电平0的反转标记FLG(步骤S4)。
另一方面,在步骤S2中判定为排头位SB是逻辑电平1的情况下,驱动控制部10将使像素数据块QDS所包含的像素数据QDR、QDG、QDB各自的全部位(24位)的逻辑电平反转后的像素数据做成像素数据PDR、PDG、PDB,对由这些PDR、PDG、PDB构成的像素数据块PDS进行设定(步骤S5)。也就是说,在步骤S2中判定为在时钟数据CD和像素数据块QDS的排头部的边界未产生数据转变的情况下,通过步骤S5,将使像素数据块QDS所包含的各像素数据QD的全部位的逻辑电平反转后的像素数据做成像素数据PD,对由该PD构成的像素数据块PDS进行设定。
在步骤S5的执行后,驱动控制部10设定表示施行了逻辑电平的反转处理的逻辑电平1的反转标记FLG(步骤S6)。
在步骤S4或S6的执行后,驱动控制部10在所设定的反转标记FLG和像素数据块PDS之间附加由1位周期BT的正极性脉冲构成的逻辑电平1的时钟数据CD而生成单位发送块DB(步骤S7)。
接着,驱动控制部10将按照每个像素数据块QDS生成的单位发送块DB连续的发送图像数据信号VDT向数据驱动器12发送(步骤S8)。
通过图5所示的发送图像数据信号VDT的生成和发送控制,驱动控制部10例如针对排头位SB为逻辑电平0的像素数据块QDS生成图6所示的那样的单位发送块DB。也就是说,在时钟数据CD和像素数据块QDS的排头部的边界产生数据转变的情况下,执行步骤S3、S4和S7。由此,如图6所示,生成由逻辑电平0的反转标记FLG、由正极性的脉冲构成的时钟数据CD、以及与像素数据块QDS相同的位组的像素数据块PDS构成的单位发送块DB。
另一方面,在排头位SB为逻辑电平1即在时钟数据CD和像素数据块QDS的排头部的边界未产生数据转变的情况下,驱动控制部10生成如图7所示的那样的单位发送块DB。即,此时,通过步骤S5~S7的执行,生成如图7所示那样由逻辑电平1的反转标记FLG、由正极性的脉冲构成的时钟数据CD、以及具有使像素数据块QDS的全部位的逻辑电平反转后的位组的像素数据块PDS构成的单位发送块DB。
然后,驱动控制部10将如上述那样生成的单位发送块DB连续的发送图像数据信号VDT向数据驱动器12发送。
接着,对由数据驱动器12的数据接收导入部121进行的发送图像数据信号VDT的接收和数据的导入工作进行说明。
当接收到发送图像数据信号VDT时,数据接收导入部121的时钟生成部121a从发送图像数据信号VDT中提取图6或图7所示的时钟数据CD,生成与其后沿部EG相位同步的时钟信号。
在此,数据接收导入部121的反转部121b和数据锁存器121c按照图8所示的数据导入流程在与该时钟信号同步的定时进行发送图像数据信号VDT所包含的像素数据PD的导入。
如图8所示,首先,数据接收导入部121的反转部121b从发送图像数据信号VDT中的各单位发送块DB提取反转标记FLG(步骤S21)。接着,反转部121b按照每个单位发送块DB判定反转标记FLG是否为表示施行了逻辑电平的反转处理的逻辑电平1(步骤S22)。
当在步骤S22中判定为反转标记FLG不是逻辑电平1时,反转部121b在时钟信号的定时从单位发送块DB导入像素数据块PDS所包含的像素数据PDR、PDG和PDB,并将它们供给到数据锁存器121c中。数据锁存器121c依次在时钟信号的定时导入像素数据PDR、PDG和PDB的每一个来作为8位并行的像素数据SD(步骤S23)。
另一方面,在步骤S22中判定为反转标记FLG为逻辑电平1的情况下,反转部121b在时钟信号的定时从单位发送块DB导入像素数据块PDS所包含的像素数据PDR、PDG和PDB。然后,将使这些像素数据PDR、PDG和PDB各自的全部位的逻辑电平反转后的像素数据供给到数据锁存器121c中。数据锁存器121c依次在时钟信号的定时导入被施行了上述的反转处理的像素数据PDR、PDG和PDB的每一个来作为8位并行的像素数据SD(步骤S24)。
在通过上述步骤S23或S24的执行而完成了与1个水平扫描线对应的m个像素数据SD1~SDm的导入之后,数据锁存器121c将这些像素数据SD1~SDm向灰度电压生成部122送出(步骤S25)。
像这样,数据接收导入部121按照每个单位发送块DB基于该单位发送块DB所包含的反转标记FLG来判定是否对该单位发送块DB所包含的像素数据PDR、PDG和PDB施行了逻辑电平的反转处理(S22)。此时,在未施行逻辑电平的反转处理的情况下,直接将像素数据PDR、PDG和PDB作为3个像素数据SD供给到灰度电压生成部122中(S23、S25)。另一方面,在施行了逻辑电平的反转处理的情况下,使像素数据PDR、PDG和PDB各自的全部位的逻辑电平反转,由此,恢复由输入图像数据VD所示的原来的像素数据QDR、QDG和QDB,将它们作为像素数据SD向灰度电压生成部122送出(S24、S25)。
如以上那样,在图1所示的显示装置中,在驱动控制部10将叠加有时钟识别用的数据的图像数据信号向数据驱动器12发送时,生成以下那样的发送图像数据信号VDT。即,驱动控制部10按照具有包含像素数据PDR、PDG和PDB的像素数据块PDS的单位发送块DB的每一个与像素数据块PDS的排头部连接地附加时钟数据CD,在该时钟数据CD的稍前附加反转标记FLG。在此,在时钟数据CD和像素数据块PDS的边界未产生数据转变的情况下,将供给为输入图像数据的原来的像素数据QD的逻辑电平反转后的像素数据做成像素数据PD。另一方面,在产生数据转变的情况下,直接将原来的像素数据QD做成像素数据PD。此外,驱动控制部10将示出是否对像素数据片施行了上述那样的逻辑电平的反转处理的信息设定为上述反转标记。
然后,驱动控制部10生成如上述那样形成的单位发送块DB连续的发送图像数据信号VDT,将其发送到数据驱动器12中。
由此,在时钟数据CD和像素数据块PDS的排头部的边界一定出现时钟识别用的后沿部EG,并且,在接收侧的数据驱动器12中,能够基于反转标记FLG来恢复原来的像素数据片。
因此,根据本发明,只要按照每个单位发送块DB分别附加1位周期BT的量的反转标记FLG和时钟数据CD即可,因此,能够高速传输叠加有时钟数据的图像数据信号。
再有,在上述实施例中,在时钟数据CD和像素数据块QDS的排头位SB之间未产生数据转变的情况下,通过使像素数据块QDS所包含的像素数据QDR、QDG和QDB各自的全部位的逻辑电平反转后的像素数据来形成像素数据块PDS。然而,在这样的情况下,也可以仅使像素数据块QDS中的至少排头位的逻辑电平反转。
例如,如图9所示,在像素数据块QDS的排头的像素数据QDR的排头位SB为逻辑电平1的情况下,将仅使该排头位SB反转逻辑电平并且维持剩下的23位的每一个的逻辑电平的数据做成像素数据块PDS。此时,在数据接收导入部121的反转部121b中,在反转标记FLG为逻辑电平1的情况下,仅使像素数据块PDS中的排头位SB的逻辑电平反转。
此外,在上述实施例中,如图3所示那样由1个像素的量的3个像素数据PDR、PDG和PDB来构成像素数据块PDS,但是,各单位发送块DB所包含的像素数据PD的数量并不限定于3个,也可以是单一或2个以上。
例如,也可以如图10所示那样仅由单一的像素数据PD来形成像素数据块PDS。也就是说,如图10所示,与像素数据PDR、PDG和PDB各自的排头部连结地附加时钟数据CD和反转标记FLG,将每一个构成为1个单位发送块DB。
此外,也可以如图11所示那样由2个像素数据PD来形成像素数据块PDS。也就是说,将输入图像数据VD中的像素数据PDR、PDG、PDB的序列按照邻接的每2个像素数据PD划分并且与该一对像素数据PD的排头部连接地附加时钟数据CD和反转标记FLG,将每一个做成1个单位发送块DB。
进而,也可以采用图10或图11所示的数据格式来实施针对上述的图7或图9所示的那样的像素数据的逻辑电平的反转处理。
此外,在上述实施例中,使时钟数据CD为与逻辑电平1对应的正极性的脉冲,但是,作为该时钟数据CD,也可以为如图12和图13所示那样与逻辑电平0对应的负极性的脉冲。
此时,驱动控制部10在如图12所示那样输入图像数据VD中的像素数据块QDS的排头位SB为与时钟数据CD的脉冲不同的逻辑电平1的情况下,直接将像素数据块QDS做成像素数据块PDS而包含于单位发送块DB。
另一方面,在如图13所示那样像素数据块QDS的排头位SB为与时钟数据CD的脉冲相同的逻辑电平0的情况下,驱动控制部10将使像素数据块QDS的全部位的逻辑电平反转后的像素数据块做成像素数据块PDS而包含于单位发送块DB。
总之,驱动控制部(10)如以下那样生成具有包含输入图像数据信号(VD)所包含的像素数据片(QD)的序列中的至少1个像素数据片的像素数据块(PDS)的单位发送块(DB)连续的发送图像数据信号(VDT),并将其发送到驱动器(12)中。
即,驱动控制部按照每个单位发送块与上述像素数据块的排头部连结地附加时钟数据(CD)(S7)。此外,驱动控制部判定在该时钟数据和像素数据块的排头部的边界是否产生数据转变(S2),仅在判定为未产生数据转变的情况下,使像素数据块所包含的像素数据片的逻辑电平反转(S24)。进而,驱动控制部在时钟数据的稍前附加示出是否对该像素数据块所包含的像素数据片施行了逻辑电平的反转处理的反转标记(FLG)(S4、S6)。
当接收到这样的发送图像数据信号(VDT)时,驱动器(12)生成与该发送图像数据信号所包含的时钟数据相位同步的时钟信号(121a)。在此,驱动器在所接收的发送图像数据信号所包含的反转标记示出施行了反转处理的情况下,根据上述的时钟信号导入使该发送图像数据信号所包含的像素数据片的逻辑电平反转后的像素数据片并输出(121b、121c)。另一方面,在反转标记示出未施行反转处理的情况下,根据时钟信号导入上述的像素数据片并输出(121b、121c)。然后,将如上述那样输出的像素数据片的每一个变换为像素驱动电压(G),并施加于显示面板(20)的数据线(D)。
附图标记的说明
10 驱动控制部
12 数据驱动器
20 显示面板
121 数据接收导入部。

Claims (17)

1.一种显示装置,基于包含表示各像素的亮度电平的像素数据片的序列的输入图像数据来进行图像显示,其特征在于,包含:
驱动器,对形成在显示面板中的多个数据线施加像素驱动电压;以及
控制部,生成具有像素数据块的单位发送块连续的发送图像数据信号,并将其发送到所述驱动器中,所述像素数据块包含所述输入图像数据中的所述像素数据片的序列中的至少1个所述像素数据片,
所述控制部具有:
第一处理部,按照每个所述单位发送块以与所述像素数据块的排头部连结的方式附加时钟数据;
第二处理部,判定在所述时钟数据和所述像素数据块的边界是否产生数据转变;
第三处理部,在判定为未产生所述数据转变的情况下,使所述像素数据块所包含的所述像素数据片的逻辑电平反转;以及
第四处理部,在所述时钟数据的稍前附加示出是否对所述像素数据块所包含的所述像素数据片施行了逻辑电平的反转处理的反转标记,
所述驱动器具有:
时钟生成部,生成与所接收的所述发送图像数据信号所包含的所述时钟数据的后沿部相位同步的时钟信号;
数据导入部,在所接收的所述发送图像数据信号所包含的所述反转标记示出施行了所述反转处理的情况下,根据所述时钟信号导入使所接收的所述发送图像数据信号所包含的所述像素数据片的逻辑电平反转后的像素数据片并输出,另一方面,在所述反转标记示出未施行所述反转处理的情况下,根据所述时钟信号导入所述像素数据片并输出;以及
灰度电压生成部,将从所述数据导入部输出的所述像素数据片的每一个变换为所述像素驱动电压。
2.根据权利要求1所述的显示装置,其特征在于,
所述第三处理部在判定为未产生所述数据转变的情况下使所述像素数据块所包含的所述像素数据片的全部位的逻辑电平反转,
所述数据导入部在所述反转标记示出施行了所述反转处理的情况下使所述像素数据片的全部位的逻辑电平反转。
3.根据权利要求1所述的显示装置,其特征在于,
所述第三处理部在判定为未产生所述数据转变的情况下仅使所述像素数据块的排头所包含的所述像素数据片的排头位的逻辑电平反转,
所述数据导入部在所述反转标记示出施行了所述反转处理的情况下仅使所述像素数据块的排头所包含的所述像素数据片的排头位的逻辑电平反转。
4.根据权利要求1~3的任一项所述的显示装置,其特征在于,所述第二处理部在所述时钟数据的逻辑电平与所述像素数据块的排头位的逻辑电平一致的情况下判定为未产生所述数据转变,另一方面,在所述时钟数据的逻辑电平与所述排头位的逻辑电平不一致的情况下判定为产生了所述数据转变。
5.根据权利要求1~3的任一项所述的显示装置,其特征在于,
所述像素数据片的序列包含表示红色的亮度电平的第一像素数据片、表示绿色的亮度电平的第二像素数据片、以及表示蓝色的亮度电平的第三像素数据片,
所述像素数据块由所述第一~第三像素数据片构成。
6.根据权利要求1~3的任一项所述的显示装置,其特征在于,
所述像素数据片的序列包含表示红色的亮度电平的第一像素数据片、表示绿色的亮度电平的第二像素数据片、以及表示蓝色的亮度电平的第三像素数据片,
所述像素数据块由所述第一~第三像素数据片之中的2个所述像素数据片构成。
7.一种显示面板的驱动器,所述驱动器对具有像素数据块的单位发送块连续的图像数据信号进行接收并且基于所接收的所述图像数据信号来驱动显示面板,所述像素数据块包含至少一个的表示像素的亮度电平的像素数据片,所述驱动器的特征在于,
在所述单位发送块各自的所述像素数据块的排头部连结并附加时钟数据,在所述时钟数据的稍前附加示出是否对所述像素数据片施行了逻辑电平的反转处理的反转标记,
所述驱动器具有:
时钟生成部,生成与所接收的所述图像数据信号所包含的所述时钟数据相位同步的时钟信号;
数据导入部,在所接收的所述图像数据信号所包含的所述反转标记示出施行了所述反转处理的情况下,根据所述时钟信号导入使所接收的所述图像数据信号所包含的所述像素数据片的逻辑电平反转后的像素数据片并输出,另一方面,在所述反转标记示出未施行所述反转处理的情况下,根据所述时钟信号导入所述像素数据片并输出;以及
灰度电压生成部,将从所述数据导入部输出的所述像素数据片的每一个变换为像素驱动电压并施加到所述显示面板的多个数据线。
8.根据权利要求7所述的显示面板的驱动器,其特征在于,所述数据导入部在所述反转标记示出施行了所述反转处理的情况下使所述像素数据片的全部位的逻辑电平反转。
9.根据权利要求7所述的显示面板的驱动器,其特征在于,所述数据导入部在所述反转标记示出施行了所述反转处理的情况下仅使所述像素数据块的排头所包含的所述像素数据片的排头位的逻辑电平反转。
10.根据权利要求7~9的任一项所述的显示面板的驱动器,其特征在于,
所述像素数据片的序列包含表示红色的亮度电平的第一像素数据片、表示绿色的亮度电平的第二像素数据片、以及表示蓝色的亮度电平的第三像素数据片,
所述像素数据块由所述第一~第三像素数据片构成。
11.根据权利要求7~9的任一项所述的显示面板的驱动器,其特征在于,
所述像素数据片的序列包含表示红色的亮度电平的第一像素数据片、表示绿色的亮度电平的第二像素数据片、以及表示蓝色的亮度电平的第三像素数据片,
所述像素数据块由所述第一~第三像素数据片之中的2个所述像素数据片构成。
12.一种图像数据信号的传输方法,在所述传输方法中,基于包含表示各像素的亮度电平的像素数据片的序列的输入图像数据将发送图像数据信号发送到显示面板的驱动器中,所述传输方法的特征在于,具有:
第一步骤,按照包含像素数据块和与所述像素数据块的排头部连结的时钟数据的单位发送块的每一个判定在所述时钟数据和所述像素数据块的边界是否产生了数据转变,所述像素数据块包含所述输入图像数据中的所述像素数据片的序列中的至少一个所述像素数据片;
第二步骤,在判定为未产生所述数据转变的情况下,使所述像素数据块所包含的所述像素数据片的逻辑电平反转;
第三步骤,在所述时钟数据的稍前附加示出是否对所述像素数据块所包含的所述像素数据片施行了逻辑电平的反转处理的反转标记;以及
第四步骤,将所述单位发送块连续的所述发送图像数据信号发送到所述显示面板的驱动器中。
13.根据权利要求12所述的图像数据信号的传输方法,其特征在于,在所述第二步骤中,在判定为未产生所述数据转变的情况下使所述像素数据块所包含的所述像素数据片的全部位的逻辑电平反转。
14.根据权利要求12所述的图像数据信号的传输方法,其特征在于,在所述第二步骤中,在判定为未产生所述数据转变的情况下仅使所述像素数据块的排头所包含的所述像素数据片的排头位的逻辑电平反转。
15.根据权利要求12~14的任一项所述的图像数据信号的传输方法,其特征在于,在所述第一步骤中,在所述时钟数据的逻辑电平与所述像素数据块的排头位的逻辑电平一致的情况下判定为未产生所述数据转变,另一方面,在所述时钟数据的逻辑电平与所述排头位的逻辑电平不一致的情况下判定为产生了所述数据转变。
16.根据权利要求12~14的任一项所述的图像数据信号的传输方法,其特征在于,
所述像素数据片的序列包含表示红色的亮度电平的第一像素数据片、表示绿色的亮度电平的第二像素数据片、以及表示蓝色的亮度电平的第三像素数据片,
所述像素数据块由所述第一~第三像素数据片构成。
17.根据权利要求12~14的任一项所述的图像数据信号的传输方法,其特征在于,
所述像素数据片的序列包含表示红色的亮度电平的第一像素数据片、表示绿色的亮度电平的第二像素数据片、以及表示蓝色的亮度电平的第三像素数据片,
所述像素数据块由所述第一~第三像素数据片之中的2个所述像素数据片构成。
CN201510568725.5A 2014-09-09 2015-09-09 显示装置、显示面板的驱动器和图像数据信号的传输方法 Active CN105405420B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2014183067A JP6553340B2 (ja) 2014-09-09 2014-09-09 表示装置、表示パネルのドライバ及び画像データ信号の伝送方法
JP2014-183067 2014-09-09

Publications (2)

Publication Number Publication Date
CN105405420A CN105405420A (zh) 2016-03-16
CN105405420B true CN105405420B (zh) 2019-08-20

Family

ID=55438047

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510568725.5A Active CN105405420B (zh) 2014-09-09 2015-09-09 显示装置、显示面板的驱动器和图像数据信号的传输方法

Country Status (3)

Country Link
US (1) US10096297B2 (zh)
JP (1) JP6553340B2 (zh)
CN (1) CN105405420B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2020030346A (ja) * 2018-08-23 2020-02-27 堺ディスプレイプロダクト株式会社 表示装置及び表示装置におけるデータ伝送方法

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61278233A (ja) * 1985-06-03 1986-12-09 Canon Inc デ−タ伝送及び検出方式
DE69128616T2 (de) * 1990-11-13 1998-08-06 Hewlett Packard Co Gleichstromfreier leitungskode und bit- und rahmensynchronisation für beliebige datenübertragung
US6463092B1 (en) * 1998-09-10 2002-10-08 Silicon Image, Inc. System and method for sending and receiving data signals over a clock signal line
CN1306467C (zh) * 2003-02-27 2007-03-21 奇景光电股份有限公司 使用于液晶显示面板的数据驱动器
KR101174768B1 (ko) * 2007-12-31 2012-08-17 엘지디스플레이 주식회사 평판 표시 장치의 데이터 인터페이스 장치 및 방법
JP5066121B2 (ja) * 2008-03-20 2012-11-07 アナパス・インコーポレーテッド クロック情報とデータを伝送する装置及び方法
WO2009128280A1 (ja) * 2008-04-18 2009-10-22 シャープ株式会社 表示装置および携帯端末
KR100986041B1 (ko) 2008-10-20 2010-10-07 주식회사 실리콘웍스 클럭 신호가 임베딩된 단일 레벨 신호 전송을 이용한 디스플레이 구동 시스템
CN101882414A (zh) * 2009-05-06 2010-11-10 奇景光电股份有限公司 显示装置及其中传送图像数据的方法
KR101125504B1 (ko) * 2010-04-05 2012-03-21 주식회사 실리콘웍스 클럭 신호가 임베딩된 단일 레벨의 데이터 전송을 이용한 디스플레이 구동 시스템
JP2014085619A (ja) * 2012-10-26 2014-05-12 Lapis Semiconductor Co Ltd 表示パネルドライバ及びその駆動方法
CN103839506B (zh) * 2012-11-20 2016-06-08 联咏科技股份有限公司 显示装置及其驱动电路、显示面板的驱动方法与显示***

Also Published As

Publication number Publication date
CN105405420A (zh) 2016-03-16
JP6553340B2 (ja) 2019-07-31
US20160071472A1 (en) 2016-03-10
JP2016057432A (ja) 2016-04-21
US10096297B2 (en) 2018-10-09

Similar Documents

Publication Publication Date Title
CN101587691B (zh) 液晶显示器
CN105047146B (zh) 显示设备
CN105652540B (zh) 显示面板
CN1269098C (zh) 连接器及利用该连接器驱动液晶显示器的装置及方法
KR101570554B1 (ko) 입체 표시 장치의 구동 방법 및 입체 표시 장치
CN102402963B (zh) 液晶显示器的驱动电路及驱动方法
CN104464667B (zh) Goa型显示面板及其驱动电路结构和驱动方法
CN101414448B (zh) 驱动设备及包括该驱动设备的显示装置
CN106210593B (zh) 显示控制装置、显示控制方法和显示装置
CN110010092A (zh) 显示接口装置
CN103903576A (zh) 显示装置及其驱动方法、时序控制电路的数据处理及输出方法
US20170243566A1 (en) Driving Method and Driving Apparatus for Display Panel, and Display Device
CN101908312B (zh) 显示设备及其驱动方法
CN104049812A (zh) 显示信号输入装置、显示信号输入方法和显示***
CN101800022B (zh) 基于子行驱动技术场致发射显示的低灰度增强方法
KR101801635B1 (ko) 데이터 처리 방법 및 상기 데이터 처리 방법을 수행하는 표시 장치
CN105405420B (zh) 显示装置、显示面板的驱动器和图像数据信号的传输方法
KR102196087B1 (ko) 구동 모듈의 동기화 방법 및 이를 수행하는 표시 장치
CN103617785B (zh) 一种三维液晶显示装置及显示控制方法
CN105374328B (zh) 显示装置以及图像数据信号的传输处理方法
KR20120109720A (ko) 표시 패널의 구동 방법 및 이를 수행하는 표시 장치
CN101295495B (zh) 控制显示方法的方法以及显示用信号生成装置、显示装置和显示***
JP7379194B2 (ja) 表示装置及びソースドライバ
CN106454308A (zh) 显示装置及处理输入到显示面板的图像信号的方法
CN103856737A (zh) 帧率转换器、时序控制器及图像数据的处理装置及方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant