CN105162465A - 一种提高流水线型模数转化器中余量放大器建立速度电路 - Google Patents

一种提高流水线型模数转化器中余量放大器建立速度电路 Download PDF

Info

Publication number
CN105162465A
CN105162465A CN201510542266.3A CN201510542266A CN105162465A CN 105162465 A CN105162465 A CN 105162465A CN 201510542266 A CN201510542266 A CN 201510542266A CN 105162465 A CN105162465 A CN 105162465A
Authority
CN
China
Prior art keywords
switch
amplifier
surplus
operational amplifier
disconnects
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201510542266.3A
Other languages
English (en)
Other versions
CN105162465B (zh
Inventor
廖浩勤
严伟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
XI'AN AEROSEMI TECHNOLOGY Co.,Ltd.
Original Assignee
Xi'an Qiwei Dieyi Semiconductor Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xi'an Qiwei Dieyi Semiconductor Technology Co Ltd filed Critical Xi'an Qiwei Dieyi Semiconductor Technology Co Ltd
Priority to CN201510542266.3A priority Critical patent/CN105162465B/zh
Publication of CN105162465A publication Critical patent/CN105162465A/zh
Application granted granted Critical
Publication of CN105162465B publication Critical patent/CN105162465B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Analogue/Digital Conversion (AREA)
  • Amplifiers (AREA)

Abstract

本发明公开了一种提高流水线型模数转化器中余量放大器建立速度的电路。该电路包含了一个带电容补偿的两级运算放大器OPA、一个采样电容Cs、一个反馈电容Cf、一个负载电容Cl、一个Sub-dac电路和开关S1、开关S2、开关S3、开关S4、开关S5。此电路通过将两级运算放大器的内部节点预充到高电位,加快运算放大器输出端的电压建立,从而减小运算放大器单位带宽积的设计要求,降低运算放大器的功耗。最终实现模拟数字转化器的低功耗设计。

Description

一种提高流水线型模数转化器中余量放大器建立速度电路
技术领域
本发明涉及半导体集成电路技术领域,特别涉及流水线型模数转化器。
背景技术
在过去的几十年中,集成电路技术得到了迅猛的发展。特别是以通讯为首的电子***,向着高速率、高性能、高集成度、低成本的方向不断向前发展。这就对***中的各个模块提出了更高的要求。如模数转化器,***要求提高模数转化器的采样速率、量化精度等要求的同时,也希望提高模数转化器的转化效率,降低其功耗。
随着采样速率的提高,流水线模数转化器中余量放大器的建立时间变短。对于传统的流水线电路,只能通过增加运算放大器的功耗来提高带宽,提高余量放大器的建立速度。然而,在同一工艺条件不变的前提下,通过增加功耗并不能有效地提高高速运算放大器的带宽。而且,在增加运算放大器的带宽的同时,会降低其直流增益,降低余量放大器的有效建立精度。
发明内容
本发明所要解决的技术问题是提供一种提高流水线型模数转化器中余量放大器建立速度电路,可以在不增加电路功耗的前提下提高余量放大器输出信号的建立速度。
为达到上述目的,本发明提供了一种提高流水线型模数转化器中余量放大器建立速度电路,其特征在于:包含一个带内部复位开关的两级运算放大器OPA,输入采样电容Cs,反馈电容Cf,负载电容Cl,一个sub-dac电路和开关S1、开关S2、开关S3;所述的余量放大器电路以单端电路显示,开关S1、开关S2、开关S3、运算放大器的内部开关S4、开关S5均连接到虚拟地。
所述的运算放大器OPA包含复位开关S4、开关S5,补偿电容Cc;所述的运算放大器OPA的第一级输出跨导为gm1,第二级输出跨导为gm2;所述的复位开关S4连接在运算放大器的第一级输出端和虚拟地之间;当余量放大器进入余量放大阶段,所述的运算放大器OPA需要从复位状态切换成正常的放大模式,开关S4先断开,经过延时量Δt后,开关S5再断开。
所述的Sub-dac电路,在开关S3断开时,量化输入信号,并将结果通过开关S2输入到余量放大器的电容反馈网络。
所述电路在采样时刻点,所述开关S3从闭合状态切换到断开状态,所述开关S1、开关S4、开关S5处于闭合状态,开关S2处于断开状态;当开关S3完全断开后,开关S1断开,其它开关保持不变;随后,开关S2由断开状态切换到闭合状态,开关S4由闭合状态切换到断开状态;开关S2的闭合可以早于开关S4的断开;开关S4断开Δt时间后,开关S5断开;余量放大器进入复位相位时,开关S2从闭合状态切换到断开状态早于开关S1从闭合状态切换到断开状态。
所述电路,当余量放大器进入余量放大相位时,延迟运算放大器OPA输出端的复位开关S5由闭合状态切换到断开状态;将运算放大器OPA的第一级输出节点vo1预充到一定的电压值;当开关S5断开时,节点vo1的电位,可以加快运算放大器OPA第二级的建立速度。
附图说明
图1为本发明一种提高流水线型模数转化器中余量放大器建立速度电路的结构图;
图2为本发明一种提高流水线型模数转化器中余量放大器建立速度电路的工作时序图;
图3为本发明一种提高流水线型模数转化器中余量放大器建立速度电路在不同延时量下,余量放大器的建立情况对比图。
具体实施例
下面结合附图对本发明作进一步描述。
本发明的电路结构如图1所示。包含一个带内部复位开关的两级运算放大器OPA,输入采样电容Cs,反馈电容Cf,负载电容Cl,一个sub-dac电路和开关S1、开关S2、开关S3;所述的余量放大器电路以单端电路显示,开关S1、开关S2、开关S3、运算放大器的内部开关S4、开关S5均连接到虚拟地。图2是本发明电路的工作时序,当时序信号为高时,开关闭合;反之,开关断开。
在输入跟随相位,开关S1、开关S3、开关S4、开关S5都处于闭合状态,而开关S2处于断开状态。开关信号S3的下降沿是本发明的采样时刻点。开关S3的下降沿必须超前开关S1、开关S4、开关S5的下降沿和开关S2的上升沿。假设在采样时刻点,模数转化器的模拟输入信号的差分电压为va。那么采样电容上的电压被锁定在va。
随后,开关S1断开,开关S2闭合。开关S2的作用是将模数转化器的输入电压的量化结果和输入信号相减。假设量化结果为vax。那么在开关S2闭合后,电容Cs需要转移到电容Cf上的总电荷量为
Q0=(va-vax)*Cs
当余量放大器建立完成后,余量放大器的输出为
v o = ( v a - v a x ) * C s C f
开关信号S4的下降沿可以和开关信号S2的上升沿重合,或者滞后于开关信号S2。当开关S4断开后,两级运算放大的第一级的输出端vo1开始充电。将开关S4断开的时刻点记为t=0。此时运算放大器的输入端电压是
v i ( 0 ) = - ( v a - v a x ) C s C s + C f
在开关S5断开前,运算放大器的输入端电压vi不变,即
v i ( Δ t ) = v i ( 0 ) = - ( v a - v a x ) C s C s + C f
经过Δt时间后,vo1的电压为
v o 1 ( Δ t ) = Δ t * v i ( 0 ) * g m 1 C c = Δ t * g m 1 * ( v a - v a x ) * C s ( C s + C f ) * C c
其中gm1是运算放大器第一级的跨导值,Cc是运算放大器的补偿电容值。
当开关S5断开时,运算放大器的输出节点vo开始充放电。由于节点vo1被预充到一个非零电位,并且该电位的极性和运算放大器的最终输出电压的极性相反。而运算放大器的第二级是一个反向放大器。在开关S5断开的瞬间,运算放大器的输出端输出一个大电流
I v o ( Δ t ) = - v o 1 ( Δ t ) * g m 2 = Δ t * g m 1 * g m 2 * ( v a - v a x ) * C s ( C s + C f ) * C c
该输出电流和余量放大器的最终建立电压的极性是一致的,可以加快余量放大器的建立。而在传统的余量放大器电路中,开关S4、开关S5是同时断开的。在断开的瞬间,运算放大器的输出端的初始电流为零。
设定Cs=6.4pF,Cf=0.8pF,Cc=1pF,Cl=1pF,gm1=8mS,gm2=20mS。开关S4在第1ns断开。而开关S5分别延时0n、1n、1.5n后断开。电路的输入va-vax=125mV。图3是运算放大器输出端vo的响应波形图。图中的实线、点虚线、点线分别对应Δt为0n、1n、1.5n。如果要求余量放大器建立到千分之一的误差,那么需要的建立时间分别是7.91n、5.34n、8.65n。从建立的结果可以知道,只要设定合适的延时量Δt,就可以加快余量放大器的建立。使用本发明提供的方法,只需调整运算放大器输出端复位开关的时序,即可减小余量放大器的建立时间,提高模数转化器的最高转化速率。

Claims (5)

1.一种提高流水线型模数转化器中余量放大器建立速度电路,其特征在于:包含一个带内部复位开关的两级运算放大器OPA,输入采样电容Cs,反馈电容Cf,负载电容Cl,一个sub-dac电路和开关S1、开关S2、开关S3;所述的余量放大器电路以单端电路显示,开关S1、开关S2、开关S3、运算放大器的内部开关S4、开关S5均连接到虚拟地。
2.根据权利要求1所述的一种提高流水线型模数转化器中余量放大器建立速度电路,其特征在于:所述的运算放大器OPA包含复位开关S4、开关S5,补偿电容Cc;所述的运算放大器OPA的第一级输出跨导为gm1,第二级输出跨导为gm2;所述的复位开关S4连接在运算放大器的第一级输出端和虚拟地之间;当余量放大器进入余量放大阶段,所述的运算放大器OPA需要从复位状态切换成正常的放大模式,开关S4先断开,经过延时量Δt后,开关S5再断开。
3.根据权利要求1所述的一种提高流水线型模数转化器中余量放大器建立速度电路,其特征在于:所述的Sub-dac电路,在开关S3断开时,量化输入信号,并将结果通过开关S2输入到余量放大器的电容反馈网络。
4.根据权利要求1所述的一种提高流水线型模数转化器中余量放大器建立速度电路,其特征在于:在采样时刻点,所述开关S3从闭合状态切换到断开状态,所述开关S1、开关S4、开关S5处于闭合状态,开关S2处于断开状态;当开关S3完全断开后,开关S1断开,其它开关保持不变;随后,开关S2由断开状态切换到闭合状态,开关S4由闭合状态切换到断开状态;开关S2的闭合可以早于开关S4的断开;开关S4断开Δt时间后,开关S5断开;余量放大器进入复位相位时,开关S2从闭合状态切换到断开状态早于开关S1从闭合状态切换到断开状态。
5.根据权利要求1所述的一种提高流水线型模数转化器中余量放大器建立速度电路,其特征在于:当余量放大器进入余量放大相位时,延迟运算放大器OPA输出端的复位开关S5由闭合状态切换到断开状态;将运算放大器OPA的第一级输出节点vo1预充到一定的电压值;当开关S5断开时,节点vo1的电位,可以加快运算放大器OPA第二级的建立速度。
CN201510542266.3A 2015-08-28 2015-08-28 一种提高流水线型模数转化器中余量放大器建立速度电路 Active CN105162465B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510542266.3A CN105162465B (zh) 2015-08-28 2015-08-28 一种提高流水线型模数转化器中余量放大器建立速度电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510542266.3A CN105162465B (zh) 2015-08-28 2015-08-28 一种提高流水线型模数转化器中余量放大器建立速度电路

Publications (2)

Publication Number Publication Date
CN105162465A true CN105162465A (zh) 2015-12-16
CN105162465B CN105162465B (zh) 2019-03-08

Family

ID=54803243

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510542266.3A Active CN105162465B (zh) 2015-08-28 2015-08-28 一种提高流水线型模数转化器中余量放大器建立速度电路

Country Status (1)

Country Link
CN (1) CN105162465B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110784219A (zh) * 2019-11-29 2020-02-11 江苏波瑞电气有限公司 一种基于电力载波通信芯片adc的结构
CN112019216A (zh) * 2020-10-19 2020-12-01 微龛(广州)半导体有限公司 提高输入驱动放大器建立速度的电路、方法及模数转换器

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070176814A1 (en) * 2006-02-02 2007-08-02 Clariphy Communications, Inc. Analog-to-digital Converter Using Lookahead Pipelined Architecture and Open-loop Residue Amplifiers
US20090295609A1 (en) * 2006-06-08 2009-12-03 Venkatesh T S System and method for reducing power dissipation in an analog to digital converter
CN104038228A (zh) * 2013-03-06 2014-09-10 亚德诺半导体技术公司 放大器、残差放大器和包括残差放大器的模拟到数字转换器
CN104124969A (zh) * 2013-04-26 2014-10-29 上海华虹宏力半导体制造有限公司 流水线模数转换器
CN204993306U (zh) * 2015-08-28 2016-01-20 西安启微迭仪半导体科技有限公司 一种提高流水线型模数转化器中余量放大器建立速度电路

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070176814A1 (en) * 2006-02-02 2007-08-02 Clariphy Communications, Inc. Analog-to-digital Converter Using Lookahead Pipelined Architecture and Open-loop Residue Amplifiers
US20090295609A1 (en) * 2006-06-08 2009-12-03 Venkatesh T S System and method for reducing power dissipation in an analog to digital converter
CN104038228A (zh) * 2013-03-06 2014-09-10 亚德诺半导体技术公司 放大器、残差放大器和包括残差放大器的模拟到数字转换器
CN104124969A (zh) * 2013-04-26 2014-10-29 上海华虹宏力半导体制造有限公司 流水线模数转换器
CN204993306U (zh) * 2015-08-28 2016-01-20 西安启微迭仪半导体科技有限公司 一种提高流水线型模数转化器中余量放大器建立速度电路

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
张鸿 等: "流水线模数转换器中高速低功耗开环余量放大器的设计", 《西安交通大学学报》 *
黄显洋 等: "一种适用于高速高精度流水线ADC的放大器", 《电子学报》 *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110784219A (zh) * 2019-11-29 2020-02-11 江苏波瑞电气有限公司 一种基于电力载波通信芯片adc的结构
CN112019216A (zh) * 2020-10-19 2020-12-01 微龛(广州)半导体有限公司 提高输入驱动放大器建立速度的电路、方法及模数转换器

Also Published As

Publication number Publication date
CN105162465B (zh) 2019-03-08

Similar Documents

Publication Publication Date Title
CN102025378B (zh) 共用运算放大器的多通道∑-△转换电路及其辅助方法
CN102270981A (zh) 采样开关电路
CN107332563A (zh) 降低开关电容输入电流的电路及开关电容的采样方法
CN101521496B (zh) 寄生效应不敏感、低功耗的小增益开关电容同相积分器
CN104184478B (zh) 互补共源共栅反相器及增量Sigma‑Delta模数转换电路
CN104092466A (zh) 一种流水线逐次逼近模数转换器
CN111555727B (zh) 一种高增益低噪声的开关电容可调增益放大器
US20100156561A1 (en) Filter circuit and communication device
CN105162465A (zh) 一种提高流水线型模数转化器中余量放大器建立速度电路
CN107147394B (zh) 一种基于双采样技术的高压信号采样电路
CN102195571B (zh) 开关电容放大器
US7450041B2 (en) Error cancelling comparator based switch capacitor circuit and method thereof
CN204993306U (zh) 一种提高流水线型模数转化器中余量放大器建立速度电路
CN106160745A (zh) 模拟数字转换装置及其初始化方法
CN111669177A (zh) 一种模数转换器
CN103279162A (zh) 基于流水线adc的低功耗基准电压缓冲器
CN103023499A (zh) 模数转换器及其工作方法
CN204906364U (zh) 一种时间交织流水线模数转换器
CN101834606A (zh) 一种模数转换器前端采样保持和余量放大的电路
CN203747798U (zh) 采样开关电路
CN101534097B (zh) 寄生效应不敏感、低功耗的小增益开关电容反相积分器
CN102291116B (zh) 翻转式采样保持电路
CN108347248B (zh) 采样保持电路
CN103762985A (zh) 采样保持电路
CN105049047B (zh) 一种模数转换器参考电压的驱动电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
TR01 Transfer of patent right

Effective date of registration: 20210608

Address after: 710000 5 / F, Weixing building, No.70 Jinye Road, high tech Zone, Xi'an City, Shaanxi Province

Patentee after: XI'AN AEROSEMI TECHNOLOGY Co.,Ltd.

Address before: 710075 room 209, building 1, No.38, Gaoxin 6th Road, Gaoxin District, Xi'an City, Shaanxi Province

Patentee before: XI'AN QIWEI DIEYI SEMICONDUCTOR TECHNOLOGY Co.,Ltd.

TR01 Transfer of patent right