CN104917492A - 一种cmos振荡器 - Google Patents

一种cmos振荡器 Download PDF

Info

Publication number
CN104917492A
CN104917492A CN201510390957.6A CN201510390957A CN104917492A CN 104917492 A CN104917492 A CN 104917492A CN 201510390957 A CN201510390957 A CN 201510390957A CN 104917492 A CN104917492 A CN 104917492A
Authority
CN
China
Prior art keywords
nmos tube
pmos
inverter
output
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201510390957.6A
Other languages
English (en)
Other versions
CN104917492B (zh
Inventor
方健
梁湛
周义明
李桂英
沈逸骅
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
University of Electronic Science and Technology of China
Original Assignee
University of Electronic Science and Technology of China
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by University of Electronic Science and Technology of China filed Critical University of Electronic Science and Technology of China
Priority to CN201510390957.6A priority Critical patent/CN104917492B/zh
Publication of CN104917492A publication Critical patent/CN104917492A/zh
Application granted granted Critical
Publication of CN104917492B publication Critical patent/CN104917492B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Logic Circuits (AREA)

Abstract

本发明属于模拟集成电路技术领域,具体的说涉及一种CMOS振荡器。本发明采用电容的泵压特性,代替了传统的电阻电容充放电过程,采用了电平转换和电容泵压相结合的方式,轻易的实现了高速的振荡器特性,所发明的电路结构简单,减小了传统的使用运算放大器的振荡器电路面积并且降低了成本;同时,引入了双稳态电路,与电平转换电路相结合,利用电平转换电路延迟小的特点,在电源上电时,能够快速启动响应,大大缩短了振荡器的启动时间。本发明特别适用于高频CMOS振荡器。

Description

一种CMOS振荡器
技术领域
本发明属于模拟集成电路技术领域,具体的说涉及一种CMOS振荡器。
背景技术
振荡器(英文:Oscillator),简称OSC,是一种用来产生重复电子信号(通常是正弦波或者矩形波)的电子装置,其产生的各种振荡信号可提供各种时序、开关控制以及信号的各种调制等,成为模拟和数字电路***中的关键功能模块,对数字和模拟信号处理的性能具有重要的影响。随着半导体CMOS技术的日趋成熟,CMOS振荡器发展很快,并逐渐取代了传统的振荡器。
振荡器按照电路结构的不同主要分为RC振荡器、LC振荡器以及晶体振荡器等。图1所示为传统的RC振荡器结构框图,包括:运算放大器A1、A2,充放电电容C0,RS触发器以及充放电控制电路部分。其中充放电控制电路与运放A1的正相输入端以及运放A2的反相输入端连接,充放电电容C0与运放A1的反相输入端以及运放A2的正相输入端连接,RS触发器的输入S端与运放A1的输出端连接,RS触发器的输入R端与运放A2的输出端连接,V1和V2都是翻转电压,其中V1与运放A1的反相输入端连接,V2与运放A2的正相输入端连接。电容C0在充放电的过程中产生周期性的锯齿波,锯齿波与两个翻转电压V1、V2相比较,进而两个运放A1、A2的输出端产生周期性的脉冲信号,两个脉冲信号经过RS触发器,最终产生周期性的振荡信号。
传统的RC振荡器应用十分广泛,但是也存在着不小的缺点:由于电路中存在两个翻转电压V1、V2,因此电路需要两个运放A1、A2来作为比较器,这样就会增加电路的面积和成本,增加了电路结构的复杂程度,而且两个比较器的失调电压的不同又会造成振荡器输出频率的偏差。
发明内容
本发明所要解决的,就是针对上述传统RC振荡器存在的问题,提出一种结构简单的高频CMOS振荡器。
为实现上述目的,本发明采用如下技术方案:
一种CMOS振荡器,如图2所示,包括电平转换电路、充放电电路、电流源I 1、第一反相器N1、第二反相器N2、第三反相器N3、第四反相器N4、第五反相器N5、第一NMOS管N1、第二NMOS管N2、与非门NAND、直流电源VDC和第一电容C1构成;其中,所述电平转换电路的电源输入端接电源VDD,其第一输入端接第二NMOS管N2的漏极、第五反相器的输出端和第四反相器的输入端,其第二输入端接第一NMOS管N1的漏极、第五反相器的输入端和第四反相器的输出端,其输出端接充放电电路的第一输入端以及与非门NAND的第一输入端和第一反相器的输入端;所述充放电电路的电源输入端接电流源I 1的输出端,其第二输入端接与非门NAND的输出端,其第一输出端接第二NMOS管N2的栅极,其第二输出端接第一NMOS管N1的栅极;与非门NAND的第二输入端接直流电源VDC的正极;直流电源VDC的负极接地GND;第一反相器N1的输出端接第二反相器N2的输入端;第二反相器N2的输出端接第三方向器N3的输出端;第二反相器N2和第三反相器N3的连接点通过第一电容C1后接地GND;第三反相器N3的输出端为振荡器的输出端。
进一步的,如图3所示,所述充放电电路由第一PMOS管P1、第二PMOS管P2、第三NMOS管N3、第四NMOS管N4、第二电容C2和第三电容C3构成;其中,第一PMOS管P1的源极和第二PMOS管P2的源极为充放电电路的电源输入端;第一PMOS管P1的栅极作为充放电电路的第一输入端;第一PMOS管P1的栅极接第三NMOS管N3的栅极作为充放电电路的第三输出端;第二PMOS管P2的栅极接第四NMOS管MN4的栅极作为充放电电路的第二输入端;第一PMOS管P1的漏极接第三NMOS管N3的漏极和第三电容C3的一端;第一PMOS管P1、第三NMOS管N3和第三电容C3的连接点作为充放电电路的第一输出端;第二PMOS管P2的漏极接第四NMOS管N4的漏极和第三电容C3的另一端;第二PMOS管P2的漏极、第四NMOS管N4的漏极和第三电容C3的连接点作为充放电电路的第二输出端;第二输出端还通过第二电容C2后接地GND。
更进一步的,如图4所示,所述电平转换电路由第三PMOS管P3、第四PMOS管P4、第五NMOS管N5、第六NMOS管N6构成;其中,第三PMOS管P3的源极和第四PMOS管P4的源极为电平转换电路的电源输入端;第三PMOS管P3的栅极接第四PMOS管P4的漏极和第六NMOS管N6的漏极作为电平转换电路的输出端,其漏极接第四PMOS管P4的栅极和第五NMOS管N5的漏极;第五NMOS管N5的栅极为电平转换电路的第一输入端,其源极接地GND;第六NMOS管N6的栅极为电平转换电路的第二输入端,其源极接地GND。
本发明的有益效果为,简化并改善了传统RC振荡器的电路结构,从而降低了电路的面积和成本,同时采用电平转换和带有电荷泵效果的充放电电路使得振荡器的频率很高,而且,由于双稳态电路以及电平转换电路的作用,使得电路的上电启动响应时间非常快。
附图说明
图1为传统的RC振荡器电路结构示意图;
图2为本发明的振荡器结构示意图;
图3为本发明的充放电电路具体结构示意图;
图4为本发明的电平转换结构示意图;
图5为本发明的振荡器总体结构具体示意图;
图6为本发明的仿真结果示意图。
具体实施方式
下面结合附图,详细描述本发明的技术方案:
本发明提出的一种CMOS振荡器,如图2所示,包括电平转换电路、充放电电路、电流源I 1、第一反相器N1、第二方向器N2、第三方向器N3、第四反相器N4、第五反相器N5、第一NMOS管N1、第二NMOS管N2、与非门NAND、直流电源VDC和第一电容C1构成;其中,所述电平转换电路的电源输入端接电源VDD,其第一输入端接第二NMOS管N2的漏极、第五反相器的输出端和第四反相器的输入端,其第二输入端接第一NMOS管N1的漏极、第五反相器的输入端和第四反相器的输出端,其输出端接充放电电路的第一输入端以及与非门NAND的第一输入端和第一反相器的输入端;所述充放电电路的电源输入端接电流源I 1的输出端,其第二输入端接与非门NAND的输出端,其第一输出端接第二NMOS管N2的栅极,其第二输出端接第一NMOS管N1的栅极;与非门NAND的第二输入端接直流电源VDC的正极;直流电源VDC的负极接地GND;第一反相器N1的输出端接第二反相器N2的输入端;第二反相器N2的输出端接第三方向器N3的输出端;第二反相器N2和第三反相器N3的连接点通过第一电容C1后接地GND;第三反相器N3的输出端为振荡器的输出端。
上述方案中,第四反相器N4和第五反相器N5构成的双稳态电路、第一NMOS管N1、第二NMOS管N2、与非门NAND、直流电源VDC、滤波电容C1、第一反相器N1、第二反相器N2、第三反相器N3构成的整形电路。
如图3所示,所述充放电电路由第一PMOS管P1、第二PMOS管P2、第三NMOS管N3、第四NMOS管N4、第二电容C2和第三电容C3构成;其中,第一PMOS管P1的源极和第二PMOS管P2的源极为充放电电路的电源输入端;第一PMOS管P1的栅极接第三NMOS管N3的栅极作为充放电电路的第一输入端;第二PMOS管P2的栅极接第四NMOS管MN4的栅极作为充放电电路的第二输入端;第一PMOS管P1的漏极接第三NMOS管N3的漏极和第三电容C3的一端;第一PMOS管P1、第三NMOS管N3和第三电容C3的连接点作为充放电电路的第一输出端;第二PMOS管P2的漏极接第四NMOS管N4的漏极和第三电容C3的另一端;第二PMOS管P2的漏极、第四NMOS管N4的漏极和第三电容C3的连接点作为充放电电路的第二输出端;第二输出端还通过第二电容C2后接地GND。
充放电电路的工作原理如下:第一PMOS管P1的栅极以及第三NMOS管N3的栅极连接的是与非门NAND的一个输入端,当此输入端为高电平时,经过与非门NAND的作用,与非门NAND的输出端为低电平,第二PMOS管P2导通,电流源I 1通过第二PMOS管P2对电容C2充电,电容C2充当充电电容,当电容C2的上端口被充至大于第一NMOS管N1的阈值电压时,第一NMOS管N1导通,而且此时电容C3的右端口的电位和电容C2的上端口电位相同,第一NMOS管N1的导通致使双稳态电路切换状态,通过前述的电平转换电路,使得第一PMOS管P1的栅极以及第三NMOS管N3的栅极,即与非门NAND的一个输入端变为低电平,此时经过与非门NAND的作用,与非门NAND的输出端为高电平,即第四NMOS管N4的栅极和第二PMOS管P2的栅极为高电平,进而,第四NMOS管N4导通,此时,由于电容C3的泵压作用,使得电容C3左端口的电平被迅速抬高,从而使得NMOS管M2的栅极为高电平,进而第二NMOS管N2导通,第二NMOS管N2的导通使得双稳态电路的状态再次切换,于是进入了下一个循环,周而复始。本发明的这种独特充放电电路结构,很好的代替了传统电阻电容充电放电的过程,而且由于泵压电容C3的作用,使得电平的变化更加迅速,进而达到了本发明的结构简单,轻易达到高速的目的。
如图4所示,所述电平转换电路由第三PMOS管P3、第四PMOS管P4、第五NMOS管N5、第六NMOS管N6构成;其中,第三PMOS管P3的源极和第四PMOS管P4的源极为电平转换电路的电源输入端;第三PMOS管P3的栅极接第四PMOS管P4的漏极和第六NMOS管N6的漏极作为电平转换电路的输出端,其漏极接第四PMOS管P4的栅极和第五NMOS管N5的漏极;第五NMOS管N5的栅极为电平转换电路的第一输入端,其源极接地GND;第六NMOS管N6的栅极为电平转换电路的第二输入端,其源极接地GND。
电平转换电路的工作原理如下:第五NMOS管N5的栅极连接的信号和第六NMOS管N6的栅极连接的信号是反相的,即如图4所示的in1和in2是反相的,假定in1为高电平,则in2为低电平,此时第五NMOS管N5导通,NMOS管M4截止,第五NMOS管N5的漏极被拉至低电平,同时第四PMOS管P4的栅极也被拉至低电平,从而第四PMOS管P4导通,于是第四PMOS管P4的漏极被拉高为高电平,整个转换过程的延迟很小,速度很快,适用于本发明的高速环境,并且有助于缩短本发明的上电启动时间。
如图5所示,为本发明的整体电路结构,本发明的电路总体工作原理如下:首先,电路上电,假定双稳态电路的初始状态为高电平,即反相器N5的输入端以及反相器N4的输出端为高电平,电平转换电路使得输出端第三PMOS管P3的栅极以及第四PMOS管P4的漏极迅速变为高电平,此信号经过三级反相器N1、N2、N3的整形,最终输出信号为低电平,同时高电平使得第三NMOS管N3导通,同时与非门NAND的输出为低电平,使得第二PMOS管P2导通,电流源I 1通过第二PMOS管P2和第三NMOS管N3给电容C3和C2充电,使得第一NMOS管N1的栅极电位不断抬高,直至超过第一NMOS管N1的阈值电压,第一NMOS管N1导通,双稳态的状态被拉为低电平,即反相器N5的输入端以及反相器N4的输出端为低电平,从而反相器N5的输出端以及反相器N4的输入端为高电平,电平转换电路使得输出端第三PMOS管P3的栅极以及第四PMOS管P4的漏极迅速变为低电平,此低电平使得与非门NAND的输出端变为高电平,进而第四NMOS管N4导通,此时由于电容C3的泵压作用,使得电容C3左端口的电压被迅速抬高,使得第二NMOS管N2迅速导通,反相器N5的输出端以及反相器N4的输入端被迅速拉至低电平,进而反相器N5的输入端以及反相器N4的输出端为高电平,回到初始状态,进入下一轮循环,从而在输出端产生周期性高低变化的电平。由于电容C3的泵压作用代替了传统RC振荡器单纯的电容充放电过程,使得本发明的振荡频率轻易达到高速,由于双稳态电路以及电平转换电路的作用,使得本发明的上电启动时间很短。
本发明的仿真结果如图6所示,振荡器频率达到了3.3MHz,启动时间为0.16us。达到了本发明的目的,即结构新颖简单,代替了传统RC振荡器需要两个运放的复杂结构,节省了电路面积和成本,同时轻易达到高速,并且启动时间很短。

Claims (3)

1.一种CMOS振荡器,包括电平转换电路、充放电电路、电流源I1、第一反相器N1、第二反相器N2、第三反相器N3、第四反相器N4、第五反相器N5、第一NMOS管N1、第二NMOS管N2、与非门NAND、直流电源VDC和第一电容C1构成;其中,所述电平转换电路的电源输入端接电源VDD,其第一输入端接第二NMOS管N2的漏极、第五反相器的输出端和第四反相器的输入端,其第二输入端接第一NMOS管N1的漏极、第五反相器的输入端和第四反相器的输出端,其第一输出端接充放电电路的第一输入端以及与非门NAND的第一输入端和第一反相器N1的输入端;所述充放电电路的电源输入端接电流源I1的输出端,其第二输入端接与非门NAND的输出端,其第一输出端接第二NMOS管N2的栅极,其第二输出端接第一NMOS管N1的栅极;与非门NAND的第二输入端接直流电源VDC的正极;直流电源VDC的负极接地GND;第一反相器N1的输出端接第二反相器N2的输入端;第二反相器N2的输出端接第三方向器N3的输出端;第二反相器N2和第三反相器N3的连接点通过第一电容C1后接地GND;第三反相器N3的输出端为振荡器的输出端。
2.根据权利要求1所述的一种CMOS振荡器,其特征在于,所述充放电电路由第一PMOS管P1、第二PMOS管P2、第三NMOS管N3、第四NMOS管N4、第二电容C2和第三电容C3构成;其中,第一PMOS管P1的源极和第二PMOS管P2的源极为充放电电路的电源输入端;第一PMOS管P1的栅极接第三NMOS管N3的栅极作为充放电电路的第一输入端;第二PMOS管P2的栅极接第四NMOS管N4的栅极作为充放电电路的第二输入端;第一PMOS管P1的漏极接第三NMOS管N3的漏极和第三电容C3的一端;第一PMOS管P1、第三NMOS管N3和第三电容C3的连接点作为充放电电路的第一输出端;第二PMOS管P2的漏极接第四NMOS管N4的漏极和第三电容C3的另一端;第二PMOS管P2的漏极、第四NMOS管N4的漏极和第三电容C3的连接点作为充放电电路的第二输出端;第二输出端还通过第二电容C2后接地GND。
3.根据权利要求2所述的一种CMOS振荡器,其特征在于,所述电平转换电路由第三PMOS管P3、第四PMOS管P4、第五NMOS管N5、第六NMOS管N6构成;其中,第三PMOS管P3的源极和第四PMOS管P4的源极为电平转换电路的电源输入端;第三PMOS管P3的栅极接第四PMOS管P4的漏极和第六NMOS管N6的漏极作为电平转换电路的输出端,其漏极接第四PMOS管P4的栅极和第五NMOS管N5的漏极;第五NMOS管N5的栅极为电平转换电路的第一输入端,其源极接地GND;第六NMOS管N6的栅极为电平转换电路的第二输入端,其源极接地GND。
CN201510390957.6A 2015-07-06 2015-07-06 一种cmos振荡器 Expired - Fee Related CN104917492B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510390957.6A CN104917492B (zh) 2015-07-06 2015-07-06 一种cmos振荡器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510390957.6A CN104917492B (zh) 2015-07-06 2015-07-06 一种cmos振荡器

Publications (2)

Publication Number Publication Date
CN104917492A true CN104917492A (zh) 2015-09-16
CN104917492B CN104917492B (zh) 2017-12-19

Family

ID=54086253

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510390957.6A Expired - Fee Related CN104917492B (zh) 2015-07-06 2015-07-06 一种cmos振荡器

Country Status (1)

Country Link
CN (1) CN104917492B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105932983A (zh) * 2016-04-21 2016-09-07 深圳创维-Rgb电子有限公司 一种单路比较的振荡器和电源管理芯片
CN106059534A (zh) * 2016-06-15 2016-10-26 电子科技大学 一种用于能量采集***的cmos振荡器
CN109327205A (zh) * 2018-08-23 2019-02-12 思瑞浦微电子科技(苏州)股份有限公司 一种升压时钟发生电路

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102377412A (zh) * 2010-08-11 2012-03-14 义隆电子股份有限公司 低耗电的弛张型振荡器
CN103078607A (zh) * 2011-10-25 2013-05-01 旺宏电子股份有限公司 时钟集成电路
US20140250278A1 (en) * 2013-03-01 2014-09-04 Arm Limited Integrated level shifting latch circuit and method of operation of such a latch circuit
US20150180454A1 (en) * 2012-04-27 2015-06-25 Freescale Semiconductor, Inc. Delay compensation circuit

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102377412A (zh) * 2010-08-11 2012-03-14 义隆电子股份有限公司 低耗电的弛张型振荡器
CN103078607A (zh) * 2011-10-25 2013-05-01 旺宏电子股份有限公司 时钟集成电路
US20150180454A1 (en) * 2012-04-27 2015-06-25 Freescale Semiconductor, Inc. Delay compensation circuit
US20140250278A1 (en) * 2013-03-01 2014-09-04 Arm Limited Integrated level shifting latch circuit and method of operation of such a latch circuit

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
刘小威等: "一种频率可精确控制的电流控制振荡器", 《四川省电子学会半导体与集成技术专委会2006年度学术年会论文集》 *

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105932983A (zh) * 2016-04-21 2016-09-07 深圳创维-Rgb电子有限公司 一种单路比较的振荡器和电源管理芯片
CN105932983B (zh) * 2016-04-21 2018-10-26 深圳创维-Rgb电子有限公司 一种单路比较的振荡器和电源管理芯片
CN106059534A (zh) * 2016-06-15 2016-10-26 电子科技大学 一种用于能量采集***的cmos振荡器
CN106059534B (zh) * 2016-06-15 2018-09-21 电子科技大学 一种用于能量采集***的cmos振荡器
CN109327205A (zh) * 2018-08-23 2019-02-12 思瑞浦微电子科技(苏州)股份有限公司 一种升压时钟发生电路

Also Published As

Publication number Publication date
CN104917492B (zh) 2017-12-19

Similar Documents

Publication Publication Date Title
CN101304209B (zh) 半导体装置
CN104796171B (zh) 一种应用于soi cmos射频开关的控制电路
CN104714589A (zh) 一种cmos片上直流负电压产生电路
CN108649791B (zh) 一种电荷泵控制电路
CN106655757A (zh) 电容式电荷泵
CN103248223A (zh) 时钟电路以及升压稳压器
CN104205641A (zh) 用于时钟转换器电路的***
CN102290983B (zh) 电荷泵
CN103560686A (zh) 用于低功率的芯片上交流直流转换的无二极管的全波整流器
CN103178813A (zh) 一种低失调全动态比较器
CN108551257B (zh) 一种电荷泵结构
CN105119604A (zh) 一种适用于低电源电压模数转换器采样的自举开关电路
CN104917492A (zh) 一种cmos振荡器
CN102148614A (zh) 脉冲产生电路及方法、基准电压产生及其推动电路及方法
CN103532375A (zh) 升压式电荷泵
KR20100120265A (ko) 전하 펌프 회로 및 방법
CN103151944B (zh) 用于芯片上交流直流转换的自启动晶体管全波整流器
CN105529907A (zh) 一种dc-dc负压产生电路及方法
CN103152051A (zh) 一种低功耗逐次逼近型模数转换器
CN106160460A (zh) 快速充电的电荷泵电路
CN104901681A (zh) 一种vdd耐压cmos的2vdd电平转换电路
CN104393752A (zh) 电容式电荷泵装置
CN102487244A (zh) 高电压发生器和产生高电压的方法
CN102280998B (zh) 基于Dickson结构的抗辐照电荷泵电路
CN108282083A (zh) 一种混合结构电荷泵电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20171219

Termination date: 20200706