CN104579263B - 一种高响应速度、低温度系数的复位电路 - Google Patents
一种高响应速度、低温度系数的复位电路 Download PDFInfo
- Publication number
- CN104579263B CN104579263B CN201310477759.4A CN201310477759A CN104579263B CN 104579263 B CN104579263 B CN 104579263B CN 201310477759 A CN201310477759 A CN 201310477759A CN 104579263 B CN104579263 B CN 104579263B
- Authority
- CN
- China
- Prior art keywords
- circuit
- nmos pass
- pass transistor
- voltage
- reset
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Electronic Switches (AREA)
Abstract
一种高响应速度、低温度系数的复位电路,涉及集成电路技术领域。本发明包括依次相连接的电压采样电路、电压检测电路和输出电路。所述电压采样电路包括第一电阻、第一NMOS晶体管和第二NMOS晶体管的漏极。所述电压检测电路包括第一CMOS反相器和第一电容,第一CMOS反相器包括第一PMOS晶体管和第三NMOS晶体管。所述输出电路包括依次相连接的第一施密特触发器、第二CMOS反相器和第三CMOS反相器。输出电路的输出连接到延时电路的输入端,延时电路根据电路***的复位要求调节输出复位信号时间的长短和对复位信号整形。本发明是一种具备高响应速度、接近零温度系数的复位电路,能充分保证复位电路工作的可靠性。
Description
技术领域
本发明涉及集成电路技术领域,特别是可集成到芯片内部的高响应速度、低温度系数的复位电路。
背景技术
随着大规模集成电路的高速发展,复位电路可以说是在每个IC芯片电路中都有的电路模块,多用于数字***做异步复位信号,检测电源电压是否正常上、下电,保证电路内部数字逻辑的正确性。
复位电压要求在电源各种上、下电情况下都能给出正确的复位信号,所以该电路所包含的电压检测电路就不能采用常规的靠采样电路对电源电压采样,利用模拟比较器将采样电压与BANDGAP输出的基准电压做比较的方法实现,这是由于BANDGAP电路本身存在启动电压,在低于启动电压的情况下,GANDGAP不能给出正确的基准电压,会导致比较器输出结果在电源电压上电过程中不正确,不能准确的提供***复位。
参看图1,现有技术中,集成电路里常用的复位电路包括分压电路和电压检测电路。分压电路由限流电阻(或者是有源电阻、电流源)和栅极与漏极相连的NMOS晶体管组成,由于复位电阻要符合低功耗的要求,限流电阻R1必须很大,所以流过M1晶体管的电流IDS1很小,并通过饱和区晶体管电流公式:
可得VGS1≈Vthn,由于NMOS晶体管的开启电压Vthn具有负温度系数,所以电源电压采样电路的输出电压VA=VGS1≈Vthn也具有负温度系数;电压检测电路由CMOS反相器组成,假设它的翻转阈值电压为Vt,即当VDD大于等于电压Vt时,CMOS反相器的输出为高电平,反之为低电平;它的输入电压具有负温度系数的VA,当VDD达到CMOS反相器的翻转阈值电压(复位阈值电压Vt)时,即Vt,流过M0和M2晶体管的电流相等,由:
从图1中可看出,M1晶体管和M2晶体管成比例(K)镜像的关系,可列:
进一步推出流过M0晶体管的电流
显而易见,IM2、IM0都与温度有关,并且IM0呈现出更大的负温度系数(与Vth成平方的关系),最终导致电压检测电路的输出复位信号具有很大的温度系数,不能满足现今电路***对复位信号的要求。
上述传统电路的下电响应速度很低,当电源电压正常时,PORN为高电平,图1中B点也为高电平,M2晶体管处于饱和区并且M0、M2晶体管通路持续流过IM12。当电源出现快速掉电情况时,VDD电压降低,A点节点电位由于M0晶体管的寄生电容的影响,会出现大的电压波动,M0、M2晶体管的VGS也随之出现大的电压波动。M0晶体管的VGS减小并最终导致M0晶体管截止,M2晶体管由于VGS不稳定下降导致B节点不能快速变为低电平。
综上所述,现有技术中的复位电路温度对其影响很大,并且下电响应速度慢,这些都不能很好满足现在集成电路对高响应速度、低温度系数的复位信号的要求。
发明内容
针对上述现有技术中存在的不足,本发明的目的是提供一种高响应速度、低温度系数的复位电路。它是一种具备高响应速度、接近零温度系数的复位电路,能充分保证复位电路工作的可靠性。
为了达到上述发明目的,本发明的技术方案以如下方式实现:
一种高响应速度、低温度系数的复位电路。其结构特点是,它包括依次相连接的电压采样电路、电压检测电路和输出电路。所述电压采样电路包括第一电阻,第一电阻的一端接电源VDD,第一电阻的另一端接第一NMOS晶体管的漏极和栅极,第一NMOS晶体管的源极接第二NMOS晶体管的漏极,第二NMOS晶体管的栅极接第一NMOS晶体管的漏极,第二NMOS晶体管的源极接地VSS。所述电压检测电路包括第一CMOS反相器和第一电容,第一CMOS反相器的输入端接到电压采样电路中第一NMOS晶体管的源极和第二NMOS晶体管的漏极。第一CMOS反相器包括第一PMOS晶体管和第三NMOS晶体管。第一电容的一端接第一CMOS反相器的输入端,第一电容的另一端接地VSS。所述输出电路包括依次相连接的第一施密特触发器、第二CMOS反相器和第三CMOS反相器。第一施密特触发器的输入端接电压检测电路的输出端,第三CMOS反相器的输出端输出一个有效的复位信号。第二CMOS反相器包括第四PMOS晶体管和第五NMOS晶体管,第三CMOS反相器包括第七PMOS晶体管和第六NMOS晶体管。输出电路的输出连接到延时电路的输入端,延时电路根据电路***的复位要求调节输出复位信号时间的长短和对复位信号整形。
在上述复位电路中,所述第一NMOS晶体管为原生NMOS晶体管,第一NMOS晶体管采用的低开启电压值在0~0.3V,第二NMOS晶体管采用的标准开启电压值在0.3V~0.7V。
在上述复位电路中,所述第一电阻采用电流源、无源电阻或者有源器件PMOS晶体管。
在上述复位电路中,所述电压检测电路中的第一电容采用原生电容。
本发明由于采用了上述的结构,与现有的技术方案相比,具有以下优势:
1)本发明电压采样电路中的第一NMOS晶体管,具有低开启电压,它的开启电压值在0~0.3V。第二NMOS晶体管,具有标准开启电压,它的开启电压值在0.3V~0.7V。这样电压采样电路的输出电压就变成VGS2-VGS1,VGS2和VGS1的温度系数都是由各自开启电压Vth(具有负温度系数)引入的负温度系数,两者相减可以抵消相互的负温度系数。由于电压采样电路的变化,电压检测电路中的第一NMOS晶体管和第一PMOS晶体管组成的反相器的翻转阈值可以通过改变相应管子的宽长比的比值来调整温度系数,这样设计合适的第一NMOS晶体管和第一PMOS晶体管的器件参数,可以得到接近于零温度系数的复位电压阈值Vt。
2)当电源电压正常时,输出的复位信号PORN为高电平,电压检测电路中的第一NMOS晶体管处于饱和区。电压检测电路中的第三NMOS晶体管和第一PMOS晶体管通路持续流过,当电源出现快速掉电情况时,VDD电压降低,A点节点电位由于有第一电容作用,不出现大的电压波动。电压检测电路中的第三NMOS晶体管的VGS3稳定,电压检测电路中的第一PMOS晶体管的VGS0减小并最终导致第一PMOS晶体管截止,第三NMOS晶体管快速下拉至B节点变为低电平。电压检测电路中的第三NMOS晶体管的放电电流为几个uA,B节点只有器件寄生的一点点容性负载,电容值大概十几fF到几十fF,所以B的放电时间能达到100ns之内,提高了下电复位电路的速度。
下面结合附图和具体实施方式对本发明做进一步说明。
附图说明
图1为现有技术中复位电路示意图;
图2为本发明实施例中的复位电路示意图;
图3为本发明实施例中的延迟电路示意图;
图4为本发明实施例中复位电路的复位阈值电压(Vt)变化示意图。
具体实施方式
参看图2,本发明复位电路包括依次相连接的电压采样电路101、电压检测电路102和输出电路103。电压采样电路101包括采用电流源、无源电阻或者有源器件PMOS晶体管的第一电阻R1,第一电阻R1的一端接电源VDD,第一电阻R1的另一端接第一NMOS晶体管M1的漏极和栅极。第一NMOS晶体管M1的源极接第二NMOS晶体管M2的漏极。第二NMOS晶体管M2的栅极接第一NMOS晶体管M1的漏极,第二NMOS晶体管M2的源极接地VSS。第一NMOS晶体管M1的栅极和第二NMOS晶体管M2的栅极连接到第一NMOS晶体管M1的漏极。第一NMOS晶体管M1为原生NMOS晶体管,第一NMOS晶体管M1采用的低开启电压值在0~0.3V,第二NMOS晶体管M2采用的的标准开启电压值在0.3V~0.7V。电压检测电路102包括第一CMOS反相器和第一电容C1,第一CMOS反相器的输入端接到电压采样电路101中第一NMOS晶体管M1的源极和第二NMOS晶体管M2的漏极。第一CMOS反相器包括第一PMOS晶体管M0和第三NMOS晶体管M3。第一电容C1的一端接第一CMOS反相器的输入端,第一电容C1的另一端接地VSS。输出电路103包括依次相连接的第一施密特触发器S1、第二CMOS反相器和第三CMOS反相器。第一施密特触发器S1的输入端接电压检测电路102的输出端,第三CMOS反相器的输出端输出一个有效的复位信号PORN。第二CMOS反相器包括第四PMOS晶体管M4和第五NMOS晶体管M5,第三CMOS反相器包括第七PMOS晶体管M7和第六NMOS晶体管M6。输出电路103的输出连接到延时电路的输入端,延时电路根据电路***的复位要求调节输出复位信号时间的长短和对复位信号整形。
参看图2和图3,本发明复位电路的工作过程为:
1)上电复位过程中:初始状态电源电压VDD从零开始增大,当VDD电压低于电压采样电路101中第二NMOS晶体管M2的开启电压时,电压检测电路102的第一PMOS晶体管M0处于截止区,第一NMOS晶体管M1处于亚阈值区,所以电压检测电路102中第一CMOS反相器的下拉电流能力要大于上拉电流能力,使得电压检测电路102的输出端的输出复位信号为低电平。
当电源电压VDD的值大于电压采样电路101中第二NMOS晶体管M2的开启电压时,第一NMOS晶体管M1和第二NMOS晶体管M2都导通,电压检测电路102的两管也导通,但第一电阻R1比较大,所以流过的电流很小,通过公式:
VA=VGS1-VGS2 1-8
可得:
显而易见,VA的第一项和中的un工艺参数受温度影响,但是同向偏移,第二项Vth1和Vth2具有负温度系数,也是同向偏移,所以同向偏移的两项相减可以抵消相互的温度影响。
电压检测电路102中第一CMOS反相器的阈值电压Vt,当VA=Vt时,反相器翻转,此时第一PMOS晶体管M0的IDS0和第三NMOS晶体管M3的IDS3电流相等,可得:
IDS0=IDS3 1-10
可设计成
|VGS0|-|Vthp|=VGS3-Vthn 1-13
显而易见,1-12式子的和中的un工艺参数受温度影响,但是同向偏移,1-13式子中的|VGS0|-|Vthp|和VGS3-Vthn具有负温度系数,也是同向偏移,所以同向偏移的两项相减可以抵消相互的温度影响。
电压检测电路102输出一个接近零温度系数的信号,再将其输入到输出电路103的第二CMOS反相器,第二CMOS反相器的输出端接第三CMOS反相器的输入端,第三CMOS反相器的输出端输出有效的复位信号PORN,供给芯片进行有效的复位。
2)下电过程中:当电源电压正常时,复位信号PORN为高电平,图2中B点也为高电平,电压采样电路101中的第一NMOS晶体管M1处于饱和区,并且电压检测电路102中的第三NMOS晶体管M3和第一PMOS晶体管M0通路持续流过。当电源出现快速掉电情况时,VDD电压降低,A点节点电位由于有电容作用,不出现大的电压波动,第三NMOS晶体管M3的VGS3稳定,第一PMOS晶体管M0的VGS0减小并最终导致第一PMOS晶体管M0截止,第三NMOS晶体管M3快速下拉至B节点变为低电平。第三NMOS晶体管M3的放电电流为几个uA,B节点只有器件寄生的一点点容性负载,电容值大概十几fF到几十fF,所以B的放电时间能达到100ns之内,提高了上电复位电路的速度,同上电过程一样下电复位信号也具有接近温度系数的特性,原理与上电过程一样,这里不再多述。
综上所述,本发明的工作流程为,上电过程对电源电压VDD做初步的判断,当被检测的电源电压低于***要求的工作电压即电压检测电路的阈值电压Vt时给出低电平接近零温度系数的复位信号。下电过程当被检测的电源电压VDD高于电压检测电路的阈值电压Vt时也同样快速地给出高电平接近零温度系数的复位信号。
参看图3,为本发明复位电路可选择的延迟电路。本发明实施例输出的复位信号PRON作为输入端,第二电阻R2一端接电源VDD,另一端接第八NMOS晶体管M8的漏极;第八NMOS晶体管M8的栅极接输出电路的输出端,源极接地VSS。第二电容C2的一端接第八NMOS晶体管M8的漏极,并接第二施密特触发器S2的输入端,另一端接地VSS。第二施密特触发器S2的输出端接第四CMOS反相器,第四CMOS反相器的输出端接第五CMOS反相器的输入端,输出端输出具有接近零温度系数、复位时间长的复位信号PORN2。
参看图4,通过仿真数据进一步说明本发明的结果:图中从右向左分别代表-40℃、22.5℃、和85℃的上电复位阈值(Vt=1.8V)的仿真情况。通过图上的仿真结果可以看出,复位阈值(Vt)在-40℃~85℃范围内,偏差在正负0.5%之内,说明本发明可以很好的抑制温度对复位电路的影响,满足电路***对复位信号的要求。
通过对本发明复位电路后续连接延迟电路,会对输出电路103输出的复位信号PORN进行延迟时间,进而有效的避免了由于复位信号PORN时间过短导致不能进行有效复位,进一步提高了本发明复位电路的抗干扰能力。
需要说明的是,图1至图4仅以示意方式说明本发明的基本思路,图1至图4仅显示与本发明中有关的组成电路而非按照实际实施时的组成电路数目、形状、器件排列方式、连接方式绘制,其实际实施时各电路的型态、数量、连接方式、器件排列方式、器件参数可为随意的改变,其各电路组合方式也可能很复杂。
以上所述的实施例仅是本发明较佳的实施例而已,不能用来限制本发明。凡属本领域技术人员在本发明技术方案基础上所作的任何公知技术的修改、等同变化和显而易见的改换等,均应属于本发明的保护范围之内。
Claims (4)
1.一种高响应速度、低温度系数的复位电路,其特征在于,它包括依次相连接的电压采样电路(101)、电压检测电路(102)和输出电路(103);所述电压采样电路(101)包括第一电阻(R1),第一电阻(R1)的一端接电源VDD,第一电阻(R1)的另一端接第一NMOS晶体管(M1)的漏极和栅极,第一NMOS晶体管(M1)的源极接第二NMOS晶体管(M2)的漏极,第二NMOS晶体管(M2)的栅极接第一NMOS晶体管(M1)的漏极,第二NMOS晶体管(M2)的源极接地VSS;所述电压检测电路(102)包括第一CMOS反相器和第一电容(C1),第一CMOS反相器的输入端接到电压采样电路(101)中第一NMOS晶体管(M1)的源极和第二NMOS晶体管(M2)的漏极,第一CMOS反相器包括第一PMOS晶体管(M0)和第三NMOS晶体管(M3);第一电容(C1)的一端接第一CMOS反相器的输入端,第一电容(C1)的另一端接地VSS;所述输出电路(103)包括依次相连接的第一施密特触发器(S1)、第二CMOS反相器和第三CMOS反相器,第一施密特触发器(S1)的输入端接电压检测电路(102)的输出端,第三CMOS反相器的输出端输出一个有效的复位信号(PORN),第二CMOS反相器包括第四PMOS晶体管(M4)和第五NMOS晶体管(M5),第三CMOS反相器包括第七PMOS晶体管(M7)和第六NMOS晶体管(M6);输出电路(103)的输出连接到延时电路的输入端,延时电路根据电路***的复位要求调节输出复位信号时间的长短和对复位信号整形。
2.根据权利要求1所述的高响应速度、低温度系数的复位电路,其特征在于,所述第一NMOS晶体管(M1)为原生NMOS晶体管,第一NMOS晶体管(M1)采用的低开启电压值在0~0.3V,第二NMOS晶体管(M2)采用的标准开启电压值在0.3V~0.7V。
3.根据权利要求1或2所述的高响应速度、低温度系数的复位电路,其特征在于,所述第一电阻(R1)采用电流源、无源电阻或者有源器件PMOS晶体管。
4.根据权利要求3所述的高响应速度、低温度系数的复位电路,其特征在于,所述电压检测电路(102)中的第一电容(C1)采用原生电容。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310477759.4A CN104579263B (zh) | 2013-10-14 | 2013-10-14 | 一种高响应速度、低温度系数的复位电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310477759.4A CN104579263B (zh) | 2013-10-14 | 2013-10-14 | 一种高响应速度、低温度系数的复位电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN104579263A CN104579263A (zh) | 2015-04-29 |
CN104579263B true CN104579263B (zh) | 2018-04-10 |
Family
ID=53094615
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201310477759.4A Active CN104579263B (zh) | 2013-10-14 | 2013-10-14 | 一种高响应速度、低温度系数的复位电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN104579263B (zh) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106936414B (zh) * | 2015-12-30 | 2021-11-12 | 上海贝岭股份有限公司 | 上电复位电路 |
US9780776B1 (en) * | 2016-11-01 | 2017-10-03 | Nuvoton Technology Corporation | Power detector circuit using native transistor |
CN108111150B (zh) * | 2017-12-21 | 2021-08-13 | 上海贝岭股份有限公司 | 上电复位电路及集成电路和eeprom*** |
WO2019227422A1 (zh) * | 2018-05-31 | 2019-12-05 | 华为技术有限公司 | 上电复位电路及隔离式半桥驱动器 |
TWI667881B (zh) * | 2019-02-12 | 2019-08-01 | 新唐科技股份有限公司 | 上電清除電路 |
CN110634454B (zh) * | 2019-09-25 | 2021-05-04 | 京东方科技集团股份有限公司 | 开关时序控制电路及其方法、显示装置 |
CN111879999B (zh) * | 2020-07-31 | 2023-03-14 | 东南大学 | 一种低温度系数快速电压检测电路 |
CN111781984A (zh) * | 2020-08-29 | 2020-10-16 | 深圳市爱协生科技有限公司 | 一种por电路及其设计方法 |
CN113315497B (zh) * | 2021-06-17 | 2023-02-17 | 深圳木芯科技有限公司 | 上电复位电路及电子装置 |
CN115118261B (zh) * | 2022-07-11 | 2024-04-05 | 北京泽声科技有限公司 | 上电复位电路 |
CN117040510B (zh) * | 2023-10-10 | 2024-01-16 | 浙江地芯引力科技有限公司 | 电源上下电检测复位电路、芯片和电子设备 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4633107A (en) * | 1984-11-20 | 1986-12-30 | Harris Corporation | CMOS power-up reset circuit for gate arrays and standard cells |
CN103066971B (zh) * | 2012-12-31 | 2016-03-02 | 成都锐成芯微科技有限责任公司 | 超低功耗高精度上电复位电路 |
CN103178820B (zh) * | 2013-03-18 | 2015-10-21 | 珠海市杰理科技有限公司 | 上电复位电路 |
CN203554401U (zh) * | 2013-10-14 | 2014-04-16 | 北京同方微电子有限公司 | 高响应速度、低温度系数的复位电路 |
-
2013
- 2013-10-14 CN CN201310477759.4A patent/CN104579263B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
CN104579263A (zh) | 2015-04-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104579263B (zh) | 一种高响应速度、低温度系数的复位电路 | |
CN105892553B (zh) | 电源电压上电检测电路及其检测上电的实现方法 | |
CN102291110B (zh) | 一种具有零静态电流消耗和稳定起拉电压的上电复位电路 | |
CN104967095B (zh) | 过温保护电路 | |
CN105988495B (zh) | 一种ldo过冲保护电路 | |
CN204190734U (zh) | 一种上电复位电路 | |
CN105281726B (zh) | 一种上电复位电路 | |
CN105467193B (zh) | 电压检测电路 | |
CN204465489U (zh) | 一种新型低压上电复位电路 | |
CN107664711A (zh) | 掉电侦测器 | |
CN104808735B (zh) | 低电压差分信号驱动电路 | |
CN104682931B (zh) | 一种电压可调的上电掉电复位电路 | |
CN103378830A (zh) | 上电复位电路 | |
CN107707232A (zh) | 复位阈值电平可变的上电复位电路 | |
CN103607184A (zh) | 一种cmos施密特触发电路 | |
CN105867518A (zh) | 一种有效抑制电源电压影响的电流镜 | |
CN105634453A (zh) | 上电复位电路 | |
CN203554401U (zh) | 高响应速度、低温度系数的复位电路 | |
CN106961266A (zh) | 电源开启重置电路 | |
WO2020098404A1 (zh) | 带电压隔离的低功耗pmos管衬底切换电路和集成芯片 | |
CN108111150B (zh) | 上电复位电路及集成电路和eeprom*** | |
CN106921371A (zh) | 低功耗上电复位电路 | |
CN206224465U (zh) | Iic器件可变总线地址的电路 | |
CN106130518B (zh) | 延时电路 | |
CN106953618A (zh) | 一种增强型cmos施密特电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C53 | Correction of patent for invention or patent application | ||
CB02 | Change of applicant information |
Address after: 100083 Beijing City, Haidian District Wudaokou Wangzhuang Road No. 1 Tongfang Technology Plaza D floor 18 West Applicant after: Beijing Tongfang Microelectronics Company Address before: 100083 Haidian District Tsinghua Tongfang Technology Plaza, block A, floor 29, Beijing Applicant before: Beijing Tongfang Microelectronics Company |
|
GR01 | Patent grant | ||
GR01 | Patent grant |