CN104506270A - 一种时间频率同步一体化实现***及实现方法 - Google Patents

一种时间频率同步一体化实现***及实现方法 Download PDF

Info

Publication number
CN104506270A
CN104506270A CN201410829415.XA CN201410829415A CN104506270A CN 104506270 A CN104506270 A CN 104506270A CN 201410829415 A CN201410829415 A CN 201410829415A CN 104506270 A CN104506270 A CN 104506270A
Authority
CN
China
Prior art keywords
unit
signal
frequency
time
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201410829415.XA
Other languages
English (en)
Other versions
CN104506270B (zh
Inventor
黄成�
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Datang Telecommunication Science & Technology Co., Ltd.
Original Assignee
Datang Telecom Chengdu Information Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Datang Telecom Chengdu Information Technology Co Ltd filed Critical Datang Telecom Chengdu Information Technology Co Ltd
Priority to CN201410829415.XA priority Critical patent/CN104506270B/zh
Publication of CN104506270A publication Critical patent/CN104506270A/zh
Application granted granted Critical
Publication of CN104506270B publication Critical patent/CN104506270B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Electric Clocks (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

本发明公开了一种时间频率同步一体化实现***及实现方法,包括时间参考输入单元、频率参考输入单元、钟控单元、时间输出单元、频率输出单元、***控制单元、电源单元、风扇单元以及背板单元;本发明将时间参考输入单元与频率参考输入单元相结合,通过***控制单元对整个设备的告警、输入输出状态、性能参数进行查询以及配置管理,实现了同时融合时间同步和频率同步的功能,为用户建网提供了极大的方便和降低了建网成本,并可以灵活的满足不同用户对时间和频率同步不同的需求量的要求。

Description

一种时间频率同步一体化实现***及实现方法
技术领域
本发明属于时间频率同步技术领域,具体涉及一种时间频率同步一体化实现***及实现方法。
背景技术
在通信行业中,一直对时间频率的同步有较高的要求。以前是对频率同步的需求,现在随着3G/4G技术发展和成熟,还有同步以太网等多种新兴技术的发展,不仅仅需要频率同步,也对时间同步存在了较高的要求。
目前,市场上频率同步和时间同步几乎都是分开的2种设备,用户要实现频率和时间同步的话,就必须同时采购2种设备,并分别接入***中,这样就存在建网成本较高,维护困难,维护成本也较高等缺陷。随着技术的进步和市场的需求,目前2种同步设备融为一体的趋势已经非常的明显,单套设备同时满足用户对时间和频率同步的综合需求,也为用户建网提供了极大的方便和降低了建网成本,并可以灵活的满足不同用户对时间和频率同步不同的需求量的要求。
发明内容
本发明的目的在于解决上述问题,提供一种时间频率同步一体化实现***及实现方法,该***能够同时实现单台设备的时间同步和频率同步。
为了实现上述目的,本发明的所采用的技术方案是:
一种时间频率同步一体化实现***,包括时间参考输入单元、频率参考输入单元、钟控单元、时间输出单元、频率输出单元、***控制单元、电源单元、风扇单元以及背板单元;
时间参考输入单元用于接收时间参考信号的输入;
频率参考输入模块用于接收频率参考信号输入;
钟控单元用于接收时间频率参考输入单元的参考信号,并对这些信号进行滤波、解码、鉴频和鉴相运算,运算出一个高精度时间信号和高精度频率信号,输出到时间输出单元和频率输出单元;
时间输出单元用于进行时间同步信号输出;
频率输出单元用于进行频率同步信号输出;
***控制单元用于对整个设备的告警、输入输出状态、性能参数进行查询以及配置管理;
电源单元用于给***其他单元进行供电;
风扇单元用于负责给***其他单元进行散热;
背板单元用于给***各个单元提供物理连接,同时背板单元还为时间输出单元和频率输出单元的1+1保护输出功能提供相应的硬件接口。
所述时间参考输入单元采用MAX3232ESE芯片和RJ45插座的方式来接收时间参考信号输入。
所述频率参考输入模块采用DS26303芯片和CC4同轴头的方式来接收频率参考信号输入。
所述钟控单元由S3C2440、XC3S700AN以及高精度铷钟组成。
所述时间输出单元采用MAX3232ESE芯片和RJ45插座的方式来进行时间同步信号输出。
所述频率输出单元采用DS26303和CC4插座的方式来进行频率同步信号输出。
所述***控制单元由S3C2440、XC3S250E、XC95144XL和RTL8201CP组成。
计算机管理软件通过以太网与***控制单元进行通信,实现对整个设备的告警、输入输出状态、性能参数进行查询、配置管理;
其中,S3C2440是主控CPU,用于对整个设备信息的收集和下发;
XC3S250E用于对各个功能单元的信息进行硬件检测,并上报到CPU;
XC95144XL用于对XC3S250E的I/O进行扩展;
RTL8201CP用于将CPU的信息转换为以太网信号上传到计算机管理软件。
一种时间频率同步一体化实现方法,包括以下步骤:
1)时间参考输入单元接收外部的时间信号,并对时间信号进行解码,产生时间参考1PPS信号和TOD信号,输出到钟控单元;
2)频率参考输入单元接收外部的2MBit信号和2MHz信号,通过分频产生频率参考1PPS信号,输出到钟控单元;
3)钟控单元的铷钟产生10MHz信号,通过10MHz信号产生***1PPS;
4)当***只有频率参考1PPS信号输入时,***1PPS信号直接与频率参考1PPS信号进行鉴相产生原始鉴相数据;当***只有时间参考1PPS信号输入时,***1PPS信号直接与时间参考1PPS信号进行鉴相产生原始鉴相数据;当***既有时间参考1PPS信号输入,又有频率参考1PPS信号输入时,***1PPS信号将根据上位机的配置来决定与时间参考1PPS信号还是与频率参考1PPS信号来进行鉴相运算产生原始鉴相数据;
5)钟控单元对原始鉴相数据进行中值滤波后,根据滤波后的鉴相数据对铷钟的频率进行调整。
所述步骤5)中,具体调整算法如下:
5-1)设备上电启动时处于初始化状态Init,检测到各个功能模块均正常工作后,进入保持状态Hold;
5-2)当铷钟工作就绪后,设备进入快捕状态Fasttrack,在快捕状态***会根据鉴相值对铷钟进行较大步长的调整,使得***的1PPS输出精度在400ns以内;当连续10分钟***的1PPS精度都优于400ns后,设备会根据当前的跟踪状态进入如下4种状态:Quadrant1、Quadrant2、Quadrant3以及Quadrant4,这4种状态分别对应正弦函数的4个象限;
5-3)***就在这4种状态依次转换:
Quadrant1→Quadrant2→Quadrant3→Quadrant4→Quadrant1
其中,Quadrant2→Quadrant3和Quadrant4→Quadrant1这两种状态称为***过零点,对应的相位点为0和π,在过零点时,铷钟调整量要比上一次的调整量线性减小,减小比例常数与铷钟的性能相对应,***的输出1PPS相位就呈现阻尼振荡,最终稳定±50ns之内。
本发明将时间参考输入单元与频率参考输入单元相结合,通过***控制单元对整个设备的告警、输入输出状态、性能参数进行查询以及配置管理,实现了同时融合时间同步和频率同步的功能,为用户建网提供了极大的方便和降低了建网成本,并可以灵活的满足不同用户对时间和频率同步不同的需求量的要求。本发明背板单元直接输出1PPS+TOD时间信号以及10MHz频率信号,对于时间输出板卡,直接将1PPS+TOD信号转换成需要的格式即可输出。对于频率输出板卡,则相邻两个槽位的板卡构成保护组输出,一个保护组内的两个板卡同时锁定同一个1PPS信号,同时板卡之间还互送监测信号,这样这两个板卡的输出频率和相位就完全一致,满足YD/T 1479-2006国家标准。
附图说明
图1为本发明的逻辑结构框图;
图2为本发明的状态转移图。
具体实施方式
下面结合附图对本发明的技术方案做进一步说明
如图1所示,本发明是一种时间频率同步一体化实现方案的逻辑框图。该方案由如下单元组成:时间参考输入单元、频率参考输入单元、钟控单元、时间输出单元、频率输出单元、***控制单元、电源单元、风扇单元、背板单元。
时间参考输入单元采用MAX3232ESE芯片+RJ45插座的方式来接收时间参考信号输入。
频率参考输入模块采用DS26303芯片+CC4同轴头的方式来接收频率参考信号输入。
钟控单元是本方案的核心部分。钟控单元由S3C2440+XC3S700AN+高精度铷钟组成。主要负责接收时间频率参考输入单元的参考信号,并对这些信号进行滤波,解码,鉴频,鉴相等数字运算,运算出一个高精度时间信号和高精度频率信号,输出到时间输出单元和频率输出单元。
时间输出单元采用MAX3232ESE芯片+RJ45插座的方式来进行时间同步信号输出。
频率输出单元采用DS26303+CC4插座的方式来进行频率同步信号输出。
***控制单元由S3C2440+XC3S250E+XC95144XL+RTL8201CP组成。计算机管理软件通过以太网与***控制单元进行通信,实现对整个设备的告警、输入输出状态、性能参数进行查询、配置管理。其中S3C2440是主控CPU,负责对整个设备信息的收集和下发,XC3S250E对各个功能单元的信息进行硬件检测,并上报到CPU。XC95144XL是对XC3S250E的I/O进行扩展。RTL8201CP则是将CPU的信息转换为以太网信号上传到计算机管理软件。
电源单元负责给***其他单元进行供电。
风扇单元负责给***其他单元进行散热。
背板单元则是给***各个单元提供物理连接,同时背板单元还为时间输出单元和频率输出单元的1+1保护输出功能提供相应的硬件接口。
本发明的工作流程:
时间参考输入单元接收外部的时间信号,并对时间信号进行解码,产生时间参考1PPS信号和TOD信号,输出到钟控单元。
频率参考输入单元接收外部的2MBit信号和2MHz信号,通过分频产生频率参考1PPS信号,输出到钟控单元。
钟控单元的铷钟产生10MHz信号,通过10MHz信号产生***1PPS。
当***只有频率参考1PPS信号输入时,***1PPS信号直接与频率参考1PPS信号进行鉴相产生原始鉴相数据;当***只有时间参考1PPS信号输入时,***1PPS信号直接与时间参考1PPS信号进行鉴相产生原始鉴相数据;当***既有时间参考1PPS信号输入,又有频率参考1PPS信号输入时,***1PPS信号将根据上位机的配置来决定与时间参考1PPS信号还是与频率参考1PPS信号来进行鉴相运算。
钟控单元对原始鉴相数据进行中值滤波后,将根据滤波后的鉴相数据对铷钟的频率进行调整,调整算法如下:
本***是实现时间频率融合输出,既要保证频率输出的精度,又要保证时间输出的精度,因此需要用到过零检测和阻尼调整技术。本发明采用FPGA实现,关键部分的状态转移如图2所示。
工作原理如下:设备上电启动时处于Init(初始化状态),检测到各个功能模块均正常工作后,进入Hold(保持状态),这是由于铷钟正常工作温度是60℃,因此在刚上电这段时间需要加热大约10分钟左右。当铷钟工作就绪后,设备进入Fasttrack(快捕状态),在快捕状态***会根据鉴相值对铷钟进行较大步长的调整,使得***的1pps输出精度在400ns以内。当连续10分钟***的1pps精度都优于400ns后,设备会根据当前的跟踪状态进入如下4种状态:Quadrant1,Quadrant2,Quadrant3,Quadrant4,分别对应正弦函数的4个象限。然后***就在这4种状态依次转换:Quadrant1→Quadrant2→Quadrant3→Quadrant4→Quadrant1。其中Quadrant2→Quadrant3,Quadrant4→Quadrant1这两种状态称为***过零点,对应的相位点为0和π,在过零点时,铷钟调整量要比上一次的调整量线性减小,减小比例常数一般跟铷钟的性能有关,这样***的输出1pps相位就呈现阻尼振荡,最终稳定±50ns之内。
时间频率一体化输出:本发明背板单元直接输出1PPS+TOD时间信号以及10MHz频率信号,对于时间输出板卡,直接将1PPS+TOD信号转换成需要的格式即可输出。对于频率输出板卡,则相邻两个槽位的板卡构成保护组输出,一个保护组内的两个板卡同时锁定同一个1PPS信号,同时板卡之间还互送监测信号,这样这两个板卡的输出频率和相位就完全一致,满足YD/T 1479-2006国家标准。
以上内容仅为说明本发明的技术思想,不能以此限定本发明的保护范围,凡是按照本发明提出的技术思想,在技术方案基础上所做的任何改动,均落入本发明权利要求书的保护范围之内。

Claims (10)

1.一种时间频率同步一体化实现***,其特征在于:包括时间参考输入单元、频率参考输入单元、钟控单元、时间输出单元、频率输出单元、***控制单元、电源单元、风扇单元以及背板单元;
时间参考输入单元用于接收时间参考信号的输入;
频率参考输入模块用于接收频率参考信号输入;
钟控单元用于接收时间频率参考输入单元的参考信号,并对这些信号进行滤波、解码、鉴频和鉴相运算,运算出一个高精度时间信号和高精度频率信号,输出到时间输出单元和频率输出单元;
时间输出单元用于进行时间同步信号输出;
频率输出单元用于进行频率同步信号输出;
***控制单元用于对整个设备的告警、输入输出状态、性能参数进行查询以及配置管理;
电源单元用于给***其他单元进行供电;
风扇单元用于负责给***其他单元进行散热;
背板单元用于给***各个单元提供物理连接,同时背板单元还为时间输出单元和频率输出单元的1+1保护输出功能提供相应的硬件接口。
2.根据权利要求1所述的时间频率同步一体化实现***,其特征在于:所述时间参考输入单元采用MAX3232ESE芯片和RJ45插座的方式来接收时间参考信号输入。
3.根据权利要求1所述的时间频率同步一体化实现***,其特征在于:所述频率参考输入模块采用DS26303芯片和CC4同轴头的方式来接收频率参考信号输入。
4.根据权利要求1所述的时间频率同步一体化实现***,其特征在于:所述钟控单元由S3C2440、XC3S700AN以及高精度铷钟组成。
5.根据权利要求1所述的时间频率同步一体化实现***,其特征在于:所述时间输出单元采用MAX3232ESE芯片和RJ45插座的方式来进行时间同步信号输出。
6.根据权利要求1所述的时间频率同步一体化实现***,其特征在于:所述频率输出单元采用DS26303和CC4插座的方式来进行频率同步信号输出。
7.根据权利要求1所述的时间频率同步一体化实现***,其特征在于:所述***控制单元由S3C2440、XC3S250E、XC95144XL和RTL8201CP组成。
8.根据权利要求7所述的时间频率同步一体化实现***,其特征在于:计算机管理软件通过以太网与***控制单元进行通信,实现对整个设备的告警、输入输出状态、性能参数进行查询、配置管理;
其中,S3C2440是主控CPU,用于对整个设备信息的收集和下发;
XC3S250E用于对各个功能单元的信息进行硬件检测,并上报到CPU;
XC95144XL用于对XC3S250E的I/O进行扩展;
RTL8201CP用于将CPU的信息转换为以太网信号上传到计算机管理软件。
9.一种如权利要求1-8任意一项所述实现***的时间频率同步一体化实现方法,其特征在于,包括以下步骤:
1)时间参考输入单元接收外部的时间信号,并对时间信号进行解码,产生时间参考1PPS信号和TOD信号,输出到钟控单元;
2)频率参考输入单元接收外部的2MBit信号和2MHz信号,通过分频产生频率参考1PPS信号,输出到钟控单元;
3)钟控单元的铷钟产生10MHz信号,通过10MHz信号产生***1PPS;
4)当***只有频率参考1PPS信号输入时,***1PPS信号直接与频率参考1PPS信号进行鉴相产生原始鉴相数据;当***只有时间参考1PPS信号输入时,***1PPS信号直接与时间参考1PPS信号进行鉴相产生原始鉴相数据;当***既有时间参考1PPS信号输入,又有频率参考1PPS信号输入时,***1PPS信号将根据上位机的配置来决定与时间参考1PPS信号还是与频率参考1PPS信号来进行鉴相运算产生原始鉴相数据;
5)钟控单元对原始鉴相数据进行中值滤波后,根据滤波后的鉴相数据对铷钟的频率进行调整。
10.根据权利要求9所述的时间频率同步一体化实现方法,其特征在于,所述步骤5)中,具体调整算法如下:
5-1)设备上电启动时处于初始化状态Init,检测到各个功能模块均正常工作后,进入保持状态Hold;
5-2)当铷钟工作就绪后,设备进入快捕状态Fasttrack,在快捕状态***会根据鉴相值对铷钟进行较大步长的调整,使得***的1PPS输出精度在400ns以内;当连续10分钟***的1PPS精度都优于400ns后,设备会根据当前的跟踪状态进入如下4种状态:Quadrant1、Quadrant2、Quadrant3以及Quadrant4,这4种状态分别对应正弦函数的4个象限;
5-3)***就在这4种状态依次转换:
Quadrant1→Quadrant2→Quadrant3→Quadrant4→Quadrant1
其中,Quadrant2→Quadrant3和Quadrant4→Quadrant1这两种状态称为***过零点,对应的相位点为0和π,在过零点时,铷钟调整量要比上一次的调整量线性减小,减小比例常数与铷钟的性能相对应,***的输出1PPS相位就呈现阻尼振荡,最终稳定±50ns之内。
CN201410829415.XA 2014-12-25 2014-12-25 一种时间频率同步一体化实现***及实现方法 Active CN104506270B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410829415.XA CN104506270B (zh) 2014-12-25 2014-12-25 一种时间频率同步一体化实现***及实现方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410829415.XA CN104506270B (zh) 2014-12-25 2014-12-25 一种时间频率同步一体化实现***及实现方法

Publications (2)

Publication Number Publication Date
CN104506270A true CN104506270A (zh) 2015-04-08
CN104506270B CN104506270B (zh) 2017-06-16

Family

ID=52947992

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410829415.XA Active CN104506270B (zh) 2014-12-25 2014-12-25 一种时间频率同步一体化实现***及实现方法

Country Status (1)

Country Link
CN (1) CN104506270B (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104935329A (zh) * 2015-06-29 2015-09-23 大唐电信(成都)信息技术有限公司 一种时间同步设备多路参考源软倒换方法及***
CN109194431A (zh) * 2018-08-13 2019-01-11 郑州威科姆华大北斗导航科技有限公司 一种时钟时频一体传输方法及装置
CN110752877A (zh) * 2019-11-04 2020-02-04 深圳市慧宇***有限公司 光纤中传递时间频率信号的***和方法
CN112187363A (zh) * 2020-09-18 2021-01-05 中国科学院上海光学精密机械研究所 兼容以太网的高精度光纤时间频率传递***及方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1592134A (zh) * 2003-08-27 2005-03-09 华为技术有限公司 主备时钟的相位对齐方法
CN101686120A (zh) * 2008-09-26 2010-03-31 大唐移动通信设备有限公司 一种实现时钟同步的装置及方法
CN102064827A (zh) * 2010-11-11 2011-05-18 国网电力科学研究院 基于铷振荡器的标准频率与时间调整方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1592134A (zh) * 2003-08-27 2005-03-09 华为技术有限公司 主备时钟的相位对齐方法
CN101686120A (zh) * 2008-09-26 2010-03-31 大唐移动通信设备有限公司 一种实现时钟同步的装置及方法
CN102064827A (zh) * 2010-11-11 2011-05-18 国网电力科学研究院 基于铷振荡器的标准频率与时间调整方法

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104935329A (zh) * 2015-06-29 2015-09-23 大唐电信(成都)信息技术有限公司 一种时间同步设备多路参考源软倒换方法及***
CN104935329B (zh) * 2015-06-29 2018-09-25 大唐电信(成都)信息技术有限公司 一种时间同步设备多路参考源软倒换方法及***
CN109194431A (zh) * 2018-08-13 2019-01-11 郑州威科姆华大北斗导航科技有限公司 一种时钟时频一体传输方法及装置
CN109194431B (zh) * 2018-08-13 2020-04-21 郑州威科姆华大北斗导航科技有限公司 一种时钟时频一体传输方法及装置
CN110752877A (zh) * 2019-11-04 2020-02-04 深圳市慧宇***有限公司 光纤中传递时间频率信号的***和方法
CN110752877B (zh) * 2019-11-04 2021-12-07 深圳市慧宇***有限公司 光纤中传递时间频率信号的***和方法
CN112187363A (zh) * 2020-09-18 2021-01-05 中国科学院上海光学精密机械研究所 兼容以太网的高精度光纤时间频率传递***及方法

Also Published As

Publication number Publication date
CN104506270B (zh) 2017-06-16

Similar Documents

Publication Publication Date Title
EP2433194B1 (en) Compound universal serial bus architecture providing precision synchronisation to an external timebase
CN101252429B (zh) 一种提高分布式网络***中时钟同步精度的方法
CN103532652B (zh) 一种时间同步装置和方法
CN104506270A (zh) 一种时间频率同步一体化实现***及实现方法
US20040222857A1 (en) Phase detector for a programmable clock synchronizer
WO2013128325A3 (en) Frequency distribution using precision time protocol
CN101453316A (zh) 时间信息同步***及方法以及相关装置
CN102882626A (zh) 融合b码解码技术的ieee1588智能电网时间传输方法与装置
CN103138754A (zh) 频率产生器及产生频率信号的方法
CN102916921A (zh) 一种载波同步方法、装置及***
CN108647173A (zh) 一种同步触发脉冲信号再生装置及其运行方法
CN103795790A (zh) 一种基于通信实现的分布式同步采样控制***及其方法
CN103888309A (zh) 同步状态监测方法及装置
CN101399653B (zh) 一种时钟同步的实现方法
CN103560486B (zh) 适用于变压器差动保护的电压锁相同步网络化采样方法
CN110471491A (zh) 一种刀片服务器中管理***时间同步的方法
CN203870506U (zh) 一种多冗余计算机***低频时钟信号同步电路
CN206788690U (zh) 一种具有断电检测功能的时间服务器
CN104850417B (zh) 一种信息处理的方法及电子设备
CN102751982B (zh) 一种适用于通信设备背板开销处理的时钟选择电路
CN106209090B (zh) 一种基于fpga的合并单元秒脉冲同步输出***及方法
CN102255682B (zh) 精确时间协议时钟转换为irig-b码的方法和装置
CN202798579U (zh) 跟踪振荡器电路和控制器局域网总线***
CN100518045C (zh) 一种实现时钟互同步的方法
CN205195718U (zh) 基于fpga的嵌入式网络同步***

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
TR01 Transfer of patent right

Effective date of registration: 20180118

Address after: 100094 Yongjia North Road, Haidian District, Haidian District, Beijing, 5

Patentee after: Datang Telecommunication Science & Technology Co., Ltd.

Address before: 1800 G District No. 610000 Sichuan city of Chengdu province Yizhou Road 4 6 floor

Patentee before: DATANG TELECOM (CHENGDU) INFORMATION TECHNOLOGY CO., LTD.

TR01 Transfer of patent right
EE01 Entry into force of recordation of patent licensing contract

Application publication date: 20150408

Assignee: DATANG TELECOM (CHENGDU) INFORMATION TECHNOLOGY CO., LTD.

Assignor: Datang Telecommunication Science & Technology Co., Ltd.

Contract record no.: 2019990000003

Denomination of invention: Time and frequency synchronization integration implementation system and method

Granted publication date: 20170616

License type: Common License

Record date: 20190107

EE01 Entry into force of recordation of patent licensing contract