CN104269134B - 一种栅极驱动器、显示装置及栅极驱动方法 - Google Patents
一种栅极驱动器、显示装置及栅极驱动方法 Download PDFInfo
- Publication number
- CN104269134B CN104269134B CN201410510753.7A CN201410510753A CN104269134B CN 104269134 B CN104269134 B CN 104269134B CN 201410510753 A CN201410510753 A CN 201410510753A CN 104269134 B CN104269134 B CN 104269134B
- Authority
- CN
- China
- Prior art keywords
- logic circuit
- pulse
- film transistor
- shift register
- pulse width
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3258—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/28—Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2230/00—Details of flat display driving waveforms
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0814—Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0202—Addressing of scan or signal lines
- G09G2310/0218—Addressing of scan or signal lines with collection of electrodes in groups for n-dimensional addressing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0297—Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
- G09G2330/023—Power management, e.g. power saving using energy recovery or conservation
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
本发明公开了一种栅极驱动器、显示装置及栅极驱动方法,用以实现栅极驱动器输出多脉冲波形的功能。本发明提供的栅极驱动器包括:多组驱动单元,每组驱动单元包括N行移位寄存器和逻辑电路,N为大于1的整数,每行的移位寄存器的输出端与该行的逻辑电路相连;移位寄存器对多个时序的时钟信号进行复用,输出至逻辑电路,采用逻辑电路对时钟信号进行选择输出,从而实现栅极驱动器输出多脉冲波形的功能,为带有补偿功能移位寄存器做准备,从而使多行扫描移位寄存器在显示面板上成为可能。
Description
技术领域
本发明涉及显示器技术领域,尤其涉及一种栅极驱动器、显示装置及栅极驱动方法。
背景技术
如图1所示,在有源矩阵有机发光二极管显示(ActiveMatrixOLED)中,各行的扫描线(scanline)和各列的数据线(dataline)交叉构成了一个有源矩阵。一般采用逐行扫描的方法,依次打开各行的门管,将数据线上的电压传入像素驱动管,并转化为电流驱动有机发光二极管(OLED)发光显示。
通常扫描线的驱动电路由移位寄存器(shiftregister)来实现,移位寄存器按照类型可分为动态移位寄存器和静态移位寄存器,通常动态移位寄存器的结构相对简单,需要较少数量的薄膜晶体管(TFT),但是它的功耗较大,且工作频率带宽有限。静态移位寄存器需要较多的TFT器件,但是工作带宽大,功耗较低。随着显示面板尺寸的增大,行扫描驱动电路通常采用非晶硅(a-Si)或多晶硅(p-Si)的TFT晶体管实现并直接制作在面板之上,这样可以减少和***驱动电路之间的互联,减小尺寸和成本。基于面板设计的行扫描驱动电路对速度要求不高,但是需要结构紧凑,占用面积小,因此多用动态移位寄存器来实现。此外传统的采用P沟道金属氧化物半导体(PositivechannelMetalOxideSemiconductor,PMOS)和N型金属氧化物半导体(N-Mental-Oxide-Semiconductor,NMOS)晶体管设计的移位寄存器,在工艺实现上比较复杂,成本很高(通常需要7~9层掩模板),并且瞬态电流较大,因此基于面板的设计多仅使用NMOS或PMOS的动态电路。在考量移位寄存器的性能时,要综合考虑工作电压、功耗、可靠性和面积的因素,但是随着面板尺寸的逐渐增大,功耗和可靠性已成为更为重要的性能参数指标。通常,由于材料和膜厚的原因,基于非晶硅和低温多晶硅工艺的薄膜晶体管的阈值电压Vth(绝对值)都比较大,这使得移位寄存器的工作电压和功耗都比较大。
现有的阵列基板的栅极驱动器(GOA)都是产生单脉冲波形的逻辑电路,如图2所示,为了防止Vth漂移造成面板显示不均匀性,OLED像素结构大多是带有内部补偿功能的像素电路。现有的GOA电路在输入双脉冲时,会出现如图3所示的仿真结果。
从图3的仿真结果看,现有的GOA输入双脉冲波形,无法输出双脉冲波形,Q点的波形在第二个脉冲过来的时候,无法被拉上去,从而使Q点工作不正常,GOA电路无法完成输出多脉冲波形的功能。
发明内容
本发明实施例提供了一种栅极驱动器、显示装置及栅极驱动方法,用以实现栅极驱动器输出多脉冲波形的功能。
本发明实施例提供的一种栅极驱动器,包括:多组驱动单元,每组驱动单元包括N行移位寄存器和逻辑电路,N为大于1的整数,每行的移位寄存器的输出端与该行的逻辑电路相连;
第m行逻辑电路的输出端作为该栅极驱动器的输出端,用于与第m行像素的栅极扫描线相连,第m行的逻辑电路的输出端连接第m+1行的移位寄存器的触发信号输入端,m的取值范围为[1,M-1],M为像素的总行数;
第k行逻辑电路的输出端连接第k-(N-1)行移位寄存器的复位端,k的取值范围为[N,M];
所有逻辑电路共用一个时钟信号。
较佳地,在每组驱动单元中:各行移位寄存器复用N个不同时序的时钟信号,各行逻辑电路输出不同时序的包括多个脉冲的信号,该脉冲的脉冲宽度为所有逻辑电路共用的时钟信号的脉冲宽度。
因此,通过该栅极驱动器中的移位寄存器对多个时序的时钟信号进行复用,输出至相应的逻辑电路,采用逻辑电路对时钟信号进行选择输出,从而实现栅极驱动器输出多脉冲波形的功能,为带有补偿功能移位寄存器做准备,从而使多行扫描移位寄存器在显示面板上成为可能,解决玻璃面板上多行扫描的技术问题。
较佳地,第m行中的逻辑电路包括:第一薄膜晶体管、第二薄膜晶体管,以及连接在所述第一薄膜晶体管的栅极和所述第二薄膜晶体管的栅极之间的反相器;
其中,第一薄膜晶体管的漏级与第二薄膜晶体管的漏级相连,并作为该逻辑电路的输出端;第一薄膜晶体管的源极作为逻辑电路共用的时钟信号的输入端;第一薄膜晶体管的栅极作为与第m行中的移位寄存器的输出端相连的输入端;第二薄膜晶体管的源极作为低电平信号的输入端。
较佳地,所有逻辑电路共用一个脉冲宽度为第一脉冲宽度、脉冲周期为第一脉冲周期的时钟信号;
在每组驱动单元中:第n行移位寄存器输入第n时钟信号,其中每一时钟信号的脉冲宽度均为第二脉冲宽度、脉冲周期均为第二脉冲周期,所述第二脉冲宽度大于所述第一脉冲宽度,所述第二脉冲周期大于所述第一脉冲周期,各行逻辑电路输出不同时序的包括多个脉冲宽度为所述第一脉冲宽度的脉冲的信号,n的取值范围为[1,N]。
较佳地,所述第二脉冲宽度是所述第一脉冲宽度的2*(N-1)倍,所述第二脉冲周期是所述第一脉冲周期的N倍;
在每组驱动单元中:第n+1时钟信号的时序晚于第n时钟信号一个所述第一脉冲周期;每行逻辑电路输出包括N-1个脉冲宽度为所述第一脉冲宽度的脉冲的信号,第n+1行逻辑电路的输出信号的时序晚于第n行逻辑电路的输出信号一个所述第一脉冲周期,其中,n+1最大为N。
较佳地,每行包括一个移位寄存器和一个逻辑电路。
较佳地,第m行中的移位寄存器包括:第一薄膜晶体管、第二薄膜晶体管、第三薄膜晶体管、第四薄膜晶体管、第一电容、第二电容和电阻;
其中,第一薄膜晶体管的栅极与源极短接,当m为1时,作为初始触发信号的输入端,当m大于1时,作为该移位寄存器的触发信号输入端连接第m-1行中的逻辑电路的输出端;
第一薄膜晶体管与第二薄膜晶体管串联,第一薄膜晶体管与第二薄膜晶体管的连接点连接第一电容的一端以及第三薄膜晶体管的栅极,第三薄膜晶体管与第四薄膜晶体管串联,第三薄膜晶体管与第四薄膜晶体管的连接点连接第一电容的另一端以及电阻的一端,并作为该移位寄存器的输出端,第三薄膜晶体管的源极作为时钟信号的输入端,第三薄膜晶体管的栅极和第四薄膜晶体管的栅极均作为该移位寄存器的复位端,电阻的另一端与第二电容的一端相连,第二电容的另一端、第二薄膜晶体管的漏级以及第四薄膜晶体管的漏级均作为低电平信号的输入端。
本发明实施例提供的一种显示装置,包括本发明实施例任一所述的栅极驱动器。
本发明实施例提供的采用所述的栅极驱动器进行栅极驱动的方法,该方法包括:在每组驱动单元中:
每一行上的移位寄存器分别输入不同时序的时钟信号,并输出信号给同一行的逻辑电路;
每一行逻辑电路接收位于同一行的移位寄存器的输出信号,并通过对该输出信号与所有逻辑电路共用的时钟信号进行逻辑运算,输出不同时序的包括多个脉冲的信号,该脉冲的脉冲宽度为所有逻辑电路共用的时钟信号的脉冲宽度。
较佳地,所有逻辑电路共用一个脉冲宽度为第一脉冲宽度、脉冲周期为第一脉冲周期的时钟信号;
在每组驱动单元中:第n行移位寄存器输入第n时钟信号,其中每一时钟信号的脉冲宽度均为第二脉冲宽度、脉冲周期均为第二脉冲周期,所述第二脉冲宽度大于所述第一脉冲宽度,所述第二脉冲周期大于所述第一脉冲周期,各行逻辑电路输出不同时序的包括多个脉冲宽度为所述第一脉冲宽度的脉冲的信号,n的取值范围为[1,N]。
较佳地,所述第二脉冲宽度是所述第一脉冲宽度的2*(N-1)倍,所述第二脉冲周期是所述第一脉冲周期的N倍;
在每组驱动单元中:第n+1时钟信号的时序晚于第n时钟信号一个所述第一脉冲周期;每行逻辑电路输出包括N-1个脉冲宽度为所述第一脉冲宽度的脉冲的信号,第n+1行逻辑电路的输出信号的时序晚于第n行逻辑电路的输出信号一个所述第一脉冲周期,其中,n+1最大为N。
附图说明
图1为现有技术中的有源矩阵示意图;
图2为现有GOA的电路结构示意图;
图3为现有的GOA电路在输入双脉冲时的输出信号的仿真结果示意图;
图4为本发明实施例提供的栅极驱动器的电路结构示意图;
图5为本发明实施例提供的每8行移位寄存器复用的时钟信号,与所有逻辑电路共用的时钟信号,以及第1行移位寄存器输入的初始触发信号STV之间的时序关系示意图;
图6为本发明实施例提供的移位寄存器的电路结构示意图;
图7为本发明实施例提供的逻辑电路的电路结构示意图;
图8为本发明实施例提供的图7所示的逻辑电路的等效电路结构示意图;
图9为本发明实施例提供的栅极驱动器的仿真结果示意图。
具体实施方式
本发明实施例提供了一种栅极驱动器、显示装置及栅极驱动方法,用以实现栅极驱动器输出多脉冲波形的功能。
本发明实施例提供的栅极驱动器中,移位寄存器每N(N为大于1的整数)行共用一组时钟信号,移位寄存器的输出信号输入给逻辑电路,移位寄存器的输出信号经过逻辑电路的处理,对时钟信号进行选择输出,最终输出多脉冲的移位信号,并传送给每一行像素的栅极扫描线的Gate端,实现多行扫描。从而,实现栅极驱动器输出多脉冲波形的功能,为带有补偿功能移位寄存器做准备,从而使多行扫描移位寄存器在显示面板上成为可能,解决玻璃面板上多行扫描的技术问题。
以下本发明实施例中以N等于8为例进行说明,当然N也可以取其他值,例如可以为9,N的具体取值取决于扫描一行像素所需的时间。
由于薄膜晶体管(TFT)的阈值电压(Vth)漂移会使OLED显示产生不均匀性,为了消除这种不均匀性,很多OLED像素电路结构都具有内部补偿的作用,工作过程一般会包含预充、补偿、写数据以及发光阶段,与现有的液晶显示器栅极驱动(LCDGATEDriving)扫描波形不同,OLED栅极驱动(GATEDriver)会更复杂些,本发明实施例提供的GOA输出具有多脉冲波形的功能,可以提前为具有带补偿功能波形的像素电路做准备。
参见图4,本发明实施例提供的栅极驱动器包括:多组驱动单元,每组驱动单元包括N行移位寄存器和逻辑电路,本实施例中,每行包括一个移位寄存器和一个逻辑电路,对应一行像素,N为大于1的整数,本实施例中,N=8,每行的移位寄存器的输出端与该行的逻辑电路相连;图4中,ON1表示第1行的移位寄存器的输出端,ON2表示第2行的移位寄存器的输出端,ON3表示第4行的移位寄存器的输出端,以此类推,ON16表示第16行的移位寄存器的输出端;
第m行逻辑电路的输出端作为该栅极驱动器的输出端,用于与第m行像素的栅极扫描线相连,为第m行像素提供栅极驱动信号,第m行的逻辑电路的输出端连接第m+1行的移位寄存器的输入端IN,m的取值范围为[1,M-1],M为像素的总行数;即如图4所示,第1行的逻辑电路的输出端连接第2行的移位寄存器的输入端IN,第2行的逻辑电路的输出端连接第3行的移位寄存器的输入端IN,第3行的逻辑电路的输出端连接第4行的移位寄存器的输入端IN,以此类推,第15行的逻辑电路的输出端连接第16行的移位寄存器的输入端IN。
图4中,Output1表示第1行逻辑电路的输出端,Output2表示第12行逻辑电路的输出端,Output3表示第3行逻辑电路的输出端,以此类推,Output16表示第16行逻辑电路的输出端;移位寄存器1表示第1行移位寄存器,移位寄存器2表示第2行移位寄存器,移位寄存器3表示第3行移位寄存器,以此类推,移位寄存器16表示第16行移位寄存器;逻辑电路1表示第1行逻辑电路,逻辑电路2表示第2行逻辑电路,逻辑电路3表示第3行逻辑电路,以此类推,逻辑电路16表示第16行逻辑电路。
第k行逻辑电路的输出端连接第k-(N-1)行移位寄存器的复位端,k的取值范围为[N,M];本实施例中,k从8开始取值,即第8行逻辑电路的输出端连接第1行移位寄存器的复位端(reset),第9行逻辑电路的输出端连接第2行移位寄存器的复位端(reset),第10行逻辑电路的输出端连接第3行移位寄存器的复位端(reset),以此类推。
所有逻辑电路共用一个脉冲宽度为第一脉冲宽度、脉冲周期为第一脉冲周期的时钟信号(图4中,以及以下均用CLK表示);
在每组驱动单元中(即每8行中):各行移位寄存器复用N个时序的时钟信号,其中每一时钟信号的脉冲宽度均为第二脉冲宽度、脉冲周期均为第二脉冲周期,所述第二脉冲宽度是所述第一脉冲宽度的2*(N-1)倍,所述第二脉冲周期是所述第一脉冲周期的N倍;第n行移位寄存器输入第n时钟信号,第n+1时钟信号的时序晚于第n时钟信号一个所述第一脉冲周期,每行逻辑电路输出包括N-1个脉冲宽度为所述第一脉冲宽度的脉冲的信号,第n+1行逻辑电路的输出信号的时序晚于第n行逻辑电路的输出信号一个所述第一脉冲周期,其中,n+1最大为N。
本实施例中,N=8,如图4所示,每8行移位寄存器复用的8个时序的时钟信号分别为CLK1、CLK2......CLK8。每组驱动单元中:第1行移位寄存器输入CLK1信号,第2行移位寄存器输入CLK2信号,以此类推,第8行移位寄存器输入CLK8信号。
每8行移位寄存器复用的8个时序的时钟信号CLK1、CLK2......CLK8,与所有逻辑电路共用的时钟信号CLK,以及第1行移位寄存器输入的初始触发信号STV之间的时序关系,如图5所示。
参见图6,第m行中的移位寄存器包括:第一薄膜晶体管M1、第二薄膜晶体管M2、第三薄膜晶体管M3、第四薄膜晶体管M4、第一电容C1、第二电容C2和电阻R1;
其中,第一薄膜晶体管M1的栅极与源极短接,当m为1时,作为初始触发信号STV的输入端,当m大于1时,作为该移位寄存器的触发信号输入端连接第m-1行中的逻辑电路的输出端Output(m-1);
第一薄膜晶体管M1与第二薄膜晶体管M2串联,第一薄膜晶体管M1与第二薄膜晶体管M2的连接点连接第一电容C1的一端以及第三薄膜晶体管M3的栅极,第三薄膜晶体管M3与第四薄膜晶体管M4串联,第三薄膜晶体管M3与第四薄膜晶体管M4的连接点连接第一电容C1的另一端以及电阻R1的一端,并作为该移位寄存器的输出端ON(m),第三薄膜晶体管M3的源极作为时钟信号CLK(n)的输入端,第三薄膜晶体管M3的栅极和第四薄膜晶体管M4的栅极均作为该移位寄存器的复位端reset,电阻R1的另一端与第二电容C2的一端相连,第二电容C2的另一端、第二薄膜晶体管M2的漏级以及第四薄膜晶体管M4的漏级均作为低电平信号VSS的输入端。本发明不对GOA具体电路做限定。
参见图7,第m行中的逻辑电路包括:第一薄膜晶体管T1、第二薄膜晶体管T2,以及连接在所述第一薄膜晶体管T1的栅极和所述第二薄膜晶体管T2的栅极之间的反相器P1;
其中,第一薄膜晶体管T1的漏级与第二薄膜晶体管T2的漏级相连,并作为该逻辑电路的输出端Output(m);第一薄膜晶体管T1的源极作为逻辑电路共用的时钟信号CLK的输入端;第一薄膜晶体管T1的栅极作为与第m行中的移位寄存器的输出端ON(m)相连的输入端;第二薄膜晶体管T2的源极作为低电平信号VSS的输入端。
图7所示的逻辑电路的等效电路,如图8所示,其中的OP(m)表示ON(m)输出信号的反向信号。即本实施例中提供的逻辑电路,相当于由一个反相器、两个与门以及一个或门组成。
参见图9,本实施例中,用在移位寄存器的时钟信号包括8个不同时序的时钟信号CLK1、CLK2......CLK8,移位寄存器对八种CLK进行复用,生成一种时钟信号,这种时钟信号的宽脉冲宽度是逻辑电路中T1管源极输入的时钟信号CLK的窄脉冲宽度的14倍,即移位寄存器的时钟信号的一个脉冲对应逻辑电路的时钟信号的7个脉冲,两种信号经过逻辑与、非、或的运算,经过这样的逻辑单元处理,选择出具有7个脉冲的多脉冲输出Outputn.
从图9所示的仿真结果可以看出,移位寄存器在复用了CLK1、CLK2......CLK8的时钟信号后,产生了ON1~ON8输出信号的波形,在本仿真中,ON是被选择信号CLK信号的窄脉冲宽度的14倍,ON经过逻辑非运算输入给图7中的T2管作为逻辑或电路备用,ON信号与CLK信号通过逻辑与运算进行选择,再通过逻辑或运算最终将CLK信号处理成具有7个脉冲的输出Outputn,从而实现栅极驱动器输出多脉冲波形的功能,为带有补偿功能移位寄存器做准备,从而使多行扫描移位寄存器在显示面板上成为可能,解决玻璃面板上多行扫描的技术问题。
本发明实施例提供的一种显示装置,包括上述本发明实施例所述的栅极驱动器(GOA),该显示装置,例如可以是OLED显示器。
本发明实施例提供的一种采用所述的栅极驱动器进行栅极驱动的方法,包括:在每组驱动单元中:
每一行上的移位寄存器分别输入不同时序的时钟信号,并输出信号给同一行的逻辑电路;
每一行逻辑电路接收位于同一行的移位寄存器的输出信号,并通过对该输出信号与所有逻辑电路共用的时钟信号进行逻辑运算,输出不同时序的包括多个脉冲的信号,该脉冲的脉冲宽度为所有逻辑电路共用的时钟信号的脉冲宽度。
较佳地,所有逻辑电路共用一个脉冲宽度为第一脉冲宽度、脉冲周期为第一脉冲周期的时钟信号;
在每组驱动单元中:第n行移位寄存器输入第n时钟信号,其中每一时钟信号的脉冲宽度均为第二脉冲宽度、脉冲周期均为第二脉冲周期,所述第二脉冲宽度大于所述第一脉冲宽度,所述第二脉冲周期大于所述第一脉冲周期,各行逻辑电路输出不同时序的包括多个脉冲宽度为所述第一脉冲宽度的脉冲的信号,n的取值范围为[1,N]。
较佳地,所述第二脉冲宽度是所述第一脉冲宽度的2*(N-1)倍,所述第二脉冲周期是所述第一脉冲周期的N倍;
在每组驱动单元中:第n+1时钟信号的时序晚于第n时钟信号一个所述第一脉冲周期;每行逻辑电路输出包括N-1个脉冲宽度为所述第一脉冲宽度的脉冲的信号,第n+1行逻辑电路的输出信号的时序晚于第n行逻辑电路的输出信号一个所述第一脉冲周期,其中,n+1最大为N。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。
Claims (11)
1.一种栅极驱动器,其特征在于,该栅极驱动器包括:多组驱动单元,每组驱动单元包括N行移位寄存器和逻辑电路,N为大于1的整数,每行的移位寄存器的输出端与该行的逻辑电路相连;
第m行逻辑电路的输出端作为该栅极驱动器的输出端,用于与第m行像素的栅极扫描线相连,第m行的逻辑电路的输出端连接第m+1行的移位寄存器的触发信号输入端,m的取值范围为[1,M-1],M为像素的总行数;
第k行逻辑电路的输出端连接第k-(N-1)行移位寄存器的复位端,k的取值范围为[N,M];
所有逻辑电路共用一个时钟信号。
2.根据权利要求1所述的栅极驱动器,其特征在于,在每组驱动单元中:各行移位寄存器复用N个不同时序的时钟信号,各行逻辑电路输出不同时序的包括多个脉冲的信号,该脉冲的脉冲宽度为所有逻辑电路共用的时钟信号的脉冲宽度。
3.根据权利要求1所述的栅极驱动器,其特征在于,第m行中的逻辑电路包括:第一薄膜晶体管、第二薄膜晶体管,以及连接在所述第一薄膜晶体管的栅极和所述第二薄膜晶体管的栅极之间的反相器;
其中,第一薄膜晶体管的漏极与第二薄膜晶体管的漏极相连,并作为该逻辑电路的输出端;第一薄膜晶体管的源极作为逻辑电路共用的时钟信号的输入端;第一薄膜晶体管的栅极作为与第m行中的移位寄存器的输出端相连的输入端;第二薄膜晶体管的源极作为低电平信号的输入端。
4.根据权利要求1所述的栅极驱动器,其特征在于,所有逻辑电路共用一个脉冲宽度为第一脉冲宽度、脉冲周期为第一脉冲周期的时钟信号;
在每组驱动单元中:第n行移位寄存器输入第n时钟信号,其中每一时钟信号的脉冲宽度均为第二脉冲宽度、脉冲周期均为第二脉冲周期,所述第二脉冲宽度大于所述第一脉冲宽度,所述第二脉冲周期大于所述第一脉冲周期,各行逻辑电路输出不同时序的包括多个脉冲宽度为所述第一脉冲宽度的脉冲的信号,n的取值范围为[1,N]。
5.根据权利要求4所述的栅极驱动器,其特征在于,所述第二脉冲宽度是所述第一脉冲宽度的2*(N-1)倍,所述第二脉冲周期是所述第一脉冲周期的N倍;
在每组驱动单元中:第n+1时钟信号的时序晚于第n时钟信号一个所述第一脉冲周期;每行逻辑电路输出包括N-1个脉冲宽度为所述第一脉冲宽度的脉冲的信号,第n+1行逻辑电路的输出信号的时序晚于第n行逻辑电路的输出信号一个所述第一脉冲周期,其中,n+1最大为N。
6.根据权利要求5所述的栅极驱动器,其特征在于,每行包括一个移位寄存器和一个逻辑电路。
7.根据权利要求5所述的栅极驱动器,其特征在于,第m行中的移位寄存器包括:第一薄膜晶体管、第二薄膜晶体管、第三薄膜晶体管、第四薄膜晶体管、第一电容、第二电容和电阻;
其中,第一薄膜晶体管的栅极与源极短接,当m为1时,作为初始触发信号的输入端,当m大于1时,作为该移位寄存器的触发信号输入端连接第m-1行中的逻辑电路的输出端;
第一薄膜晶体管与第二薄膜晶体管串联,第一薄膜晶体管与第二薄膜晶体管的连接点连接第一电容的一端以及第三薄膜晶体管的栅极,第三薄膜晶体管与第四薄膜晶体管串联,第三薄膜晶体管与第四薄膜晶体管的连接点连接第一电容的另一端以及电阻的一端,并作为该移位寄存器的输出端,第三薄膜晶体管的源极作为时钟信号的输入端,第二薄膜晶体管的栅极和第四薄膜晶体管的栅极均作为该移位寄存器的复位端,电阻的另一端与第二电容的一端相连,第二电容的另一端、第二薄膜晶体管的漏极以及第四薄膜晶体管的漏极均作为低电平信号的输入端。
8.一种显示装置,其特征在于,包括权利要求1-7任一权项所述的栅极驱动器。
9.一种采用权利要求1所述的栅极驱动器进行栅极驱动的方法,其特征在于,该方法包括:在每组驱动单元中:
每一行上的移位寄存器分别输入不同时序的时钟信号,并输出信号给同一行的逻辑电路;
每一行逻辑电路接收位于同一行的移位寄存器的输出信号,并通过对该输出信号与所有逻辑电路共用的时钟信号进行逻辑运算,输出不同时序的包括多个脉冲的信号,该脉冲的脉冲宽度为所有逻辑电路共用的时钟信号的脉冲宽度。
10.根据权利要求9所述的方法,其特征在于,所有逻辑电路共用一个脉冲宽度为第一脉冲宽度、脉冲周期为第一脉冲周期的时钟信号;
在每组驱动单元中:第n行移位寄存器输入第n时钟信号,其中每一时钟信号的脉冲宽度均为第二脉冲宽度、脉冲周期均为第二脉冲周期,所述第二脉冲宽度大于所述第一脉冲宽度,所述第二脉冲周期大于所述第一脉冲周期,各行逻辑电路输出不同时序的包括多个脉冲宽度为所述第一脉冲宽度的脉冲的信号,n的取值范围为[1,N]。
11.根据权利要求10所述的方法,其特征在于,所述第二脉冲宽度是所述第一脉冲宽度的2*(N-1)倍,所述第二脉冲周期是所述第一脉冲周期的N倍;
在每组驱动单元中:第n+1时钟信号的时序晚于第n时钟信号一个所述第一脉冲周期;每行逻辑电路输出包括N-1个脉冲宽度为所述第一脉冲宽度的脉冲的信号,第n+1行逻辑电路的输出信号的时序晚于第n行逻辑电路的输出信号一个所述第一脉冲周期,其中,n+1最大为N。
Priority Applications (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410510753.7A CN104269134B (zh) | 2014-09-28 | 2014-09-28 | 一种栅极驱动器、显示装置及栅极驱动方法 |
KR1020157023231A KR101718272B1 (ko) | 2014-09-28 | 2015-01-30 | 게이트 구동기, 디스플레이 장치 및 게이트 구동 방법 |
US14/770,364 US9799271B2 (en) | 2014-09-28 | 2015-01-30 | Gate driver, display apparatus and gate driving method of outputting a multi-pulse waveform |
PCT/CN2015/071918 WO2016045290A1 (zh) | 2014-09-28 | 2015-01-30 | 一种栅极驱动器、显示装置及栅极驱动方法 |
JP2017535948A JP6755250B2 (ja) | 2014-09-28 | 2015-01-30 | ゲートドライバ、表示装置及びゲート駆動方法 |
EP15750618.9A EP3200179B1 (en) | 2014-09-28 | 2015-01-30 | Gate driver, display device, and gate driving method |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410510753.7A CN104269134B (zh) | 2014-09-28 | 2014-09-28 | 一种栅极驱动器、显示装置及栅极驱动方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN104269134A CN104269134A (zh) | 2015-01-07 |
CN104269134B true CN104269134B (zh) | 2016-05-04 |
Family
ID=52160650
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201410510753.7A Active CN104269134B (zh) | 2014-09-28 | 2014-09-28 | 一种栅极驱动器、显示装置及栅极驱动方法 |
Country Status (6)
Country | Link |
---|---|
US (1) | US9799271B2 (zh) |
EP (1) | EP3200179B1 (zh) |
JP (1) | JP6755250B2 (zh) |
KR (1) | KR101718272B1 (zh) |
CN (1) | CN104269134B (zh) |
WO (1) | WO2016045290A1 (zh) |
Families Citing this family (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104269134B (zh) | 2014-09-28 | 2016-05-04 | 京东方科技集团股份有限公司 | 一种栅极驱动器、显示装置及栅极驱动方法 |
CN104537977B (zh) | 2015-01-20 | 2017-08-11 | 京东方科技集团股份有限公司 | 一种goa单元及驱动方法、goa电路和显示装置 |
CN104575396B (zh) | 2015-02-05 | 2017-07-18 | 京东方科技集团股份有限公司 | 移位寄存器单元及其驱动方法、栅极扫描电路 |
CN104766587B (zh) * | 2015-04-30 | 2016-03-02 | 京东方科技集团股份有限公司 | 扫描驱动电路及其驱动方法、阵列基板、显示装置 |
CN105206225B (zh) * | 2015-10-12 | 2017-09-01 | 深圳市华星光电技术有限公司 | Oled栅极驱动电路架构 |
CN106057150A (zh) * | 2016-07-14 | 2016-10-26 | 江苏万邦微电子有限公司 | 高精度栅极驱动电路 |
CN106023940B (zh) * | 2016-07-29 | 2018-07-17 | 武汉华星光电技术有限公司 | 一种两级单mos管goa扫描驱动电路及显示面板 |
CN107452316A (zh) * | 2017-08-22 | 2017-12-08 | 京东方科技集团股份有限公司 | 一种选择输出电路及显示装置 |
CN107622755B (zh) * | 2017-10-30 | 2023-09-12 | 北京小米移动软件有限公司 | 栅极驱动电路及其驱动方法、电子设备 |
CN108230981B (zh) * | 2018-01-19 | 2021-06-01 | 厦门天马微电子有限公司 | 一种显示面板和显示装置 |
CN108182905B (zh) | 2018-03-27 | 2021-03-30 | 京东方科技集团股份有限公司 | 开关电路、控制单元、显示装置、栅极驱动电路及方法 |
CN108766357B (zh) * | 2018-05-31 | 2020-04-03 | 京东方科技集团股份有限公司 | 信号合并电路、栅极驱动单元、栅极驱动电路和显示装置 |
CN108538257B (zh) * | 2018-07-13 | 2020-07-24 | 京东方科技集团股份有限公司 | 栅极驱动单元及其驱动方法、栅极驱动电路和显示基板 |
CN109686296B (zh) * | 2019-03-05 | 2022-05-20 | 合肥鑫晟光电科技有限公司 | 移位寄存器模块及驱动方法、栅极驱动电路 |
CN109767716B (zh) * | 2019-03-12 | 2022-09-06 | 京东方科技集团股份有限公司 | 一种阵列基板、显示装置及驱动方法 |
CN110827778B (zh) * | 2019-10-25 | 2021-10-08 | 深圳市华星光电半导体显示技术有限公司 | 栅极扫描驱动电路及显示面板 |
CN113037260B (zh) * | 2019-12-09 | 2022-10-14 | 圣邦微电子(北京)股份有限公司 | 一种信号开关管的驱动电路以及信号传输电路 |
JP2022099473A (ja) | 2020-12-23 | 2022-07-05 | 武漢天馬微電子有限公司 | 表示装置 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5692026A (en) * | 1996-05-31 | 1997-11-25 | Hewlett-Packard Company | Apparatus for reducing capacitive loading of clock and shift signals by shifting register-based devices |
CN101105918A (zh) * | 2006-07-13 | 2008-01-16 | 三菱电机株式会社 | 图像显示装置 |
CN101599257A (zh) * | 2008-06-06 | 2009-12-09 | 索尼株式会社 | 扫描驱动电路以及包括该扫描驱动电路的显示设备 |
CN102144253A (zh) * | 2008-10-10 | 2011-08-03 | 夏普株式会社 | 显示装置及其驱动方法 |
CN102654975A (zh) * | 2011-11-01 | 2012-09-05 | 京东方科技集团股份有限公司 | Amoled驱动补偿电路、方法及其显示装置 |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB2323957A (en) * | 1997-04-04 | 1998-10-07 | Sharp Kk | Active matrix drive circuits |
JP3968499B2 (ja) | 2001-10-17 | 2007-08-29 | ソニー株式会社 | 表示装置 |
KR101019416B1 (ko) * | 2004-06-29 | 2011-03-07 | 엘지디스플레이 주식회사 | 쉬프트레지스터 및 이를 포함하는 평판표시장치 |
US7586476B2 (en) * | 2005-06-15 | 2009-09-08 | Lg. Display Co., Ltd. | Apparatus and method for driving liquid crystal display device |
KR101157252B1 (ko) | 2005-06-20 | 2012-06-15 | 엘지디스플레이 주식회사 | 액정표시장치 및 그 구동방법 |
US8358292B2 (en) | 2005-08-01 | 2013-01-22 | Sharp Kabushiki Kaisha | Display device, its drive circuit, and drive method |
JP4912023B2 (ja) * | 2006-04-25 | 2012-04-04 | 三菱電機株式会社 | シフトレジスタ回路 |
KR100807062B1 (ko) * | 2007-04-06 | 2008-02-25 | 삼성에스디아이 주식회사 | 유기 전계 발광 표시 장치 |
CN101266769B (zh) | 2008-04-21 | 2010-06-16 | 昆山龙腾光电有限公司 | 时序控制器、液晶显示装置及液晶显示装置的驱动方法 |
JP4844598B2 (ja) | 2008-07-14 | 2011-12-28 | ソニー株式会社 | 走査駆動回路 |
CN101783117B (zh) | 2009-01-20 | 2012-06-06 | 联咏科技股份有限公司 | 栅极驱动器及应用其的显示驱动器 |
KR101573460B1 (ko) * | 2009-04-30 | 2015-12-02 | 삼성디스플레이 주식회사 | 게이트 구동회로 |
CN102103294B (zh) | 2009-12-17 | 2012-11-28 | 联咏科技股份有限公司 | 栅极驱动电路及相关液晶显示器 |
KR101481675B1 (ko) * | 2011-10-04 | 2015-01-22 | 엘지디스플레이 주식회사 | 양 방향 쉬프트 레지스터 |
US9711238B2 (en) * | 2011-12-16 | 2017-07-18 | Sharp Kabushiki Kaisha | Shift register, scan signal line driver circuit, display panel and display device |
CN103578433B (zh) * | 2012-07-24 | 2015-10-07 | 北京京东方光电科技有限公司 | 一种栅极驱动电路、方法及液晶显示器 |
CN104269134B (zh) | 2014-09-28 | 2016-05-04 | 京东方科技集团股份有限公司 | 一种栅极驱动器、显示装置及栅极驱动方法 |
-
2014
- 2014-09-28 CN CN201410510753.7A patent/CN104269134B/zh active Active
-
2015
- 2015-01-30 US US14/770,364 patent/US9799271B2/en active Active
- 2015-01-30 WO PCT/CN2015/071918 patent/WO2016045290A1/zh active Application Filing
- 2015-01-30 EP EP15750618.9A patent/EP3200179B1/en active Active
- 2015-01-30 JP JP2017535948A patent/JP6755250B2/ja active Active
- 2015-01-30 KR KR1020157023231A patent/KR101718272B1/ko active IP Right Grant
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5692026A (en) * | 1996-05-31 | 1997-11-25 | Hewlett-Packard Company | Apparatus for reducing capacitive loading of clock and shift signals by shifting register-based devices |
CN101105918A (zh) * | 2006-07-13 | 2008-01-16 | 三菱电机株式会社 | 图像显示装置 |
CN101599257A (zh) * | 2008-06-06 | 2009-12-09 | 索尼株式会社 | 扫描驱动电路以及包括该扫描驱动电路的显示设备 |
CN102144253A (zh) * | 2008-10-10 | 2011-08-03 | 夏普株式会社 | 显示装置及其驱动方法 |
CN102654975A (zh) * | 2011-11-01 | 2012-09-05 | 京东方科技集团股份有限公司 | Amoled驱动补偿电路、方法及其显示装置 |
Also Published As
Publication number | Publication date |
---|---|
WO2016045290A1 (zh) | 2016-03-31 |
EP3200179B1 (en) | 2020-10-28 |
KR101718272B1 (ko) | 2017-03-20 |
JP2017533474A (ja) | 2017-11-09 |
KR20160052461A (ko) | 2016-05-12 |
US9799271B2 (en) | 2017-10-24 |
EP3200179A4 (en) | 2018-04-25 |
EP3200179A1 (en) | 2017-08-02 |
US20160372046A1 (en) | 2016-12-22 |
CN104269134A (zh) | 2015-01-07 |
JP6755250B2 (ja) | 2020-09-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104269134B (zh) | 一种栅极驱动器、显示装置及栅极驱动方法 | |
US11749158B2 (en) | Shift register unit, gate driving circuit, display device, and driving method | |
EP3825994B1 (en) | Shift register unit, driving method therefor, gate driving circuit and display device | |
CN108711401B (zh) | 移位寄存器单元、栅极驱动电路、显示装置及驱动方法 | |
JP5230853B2 (ja) | 走査信号線駆動回路およびそれを備えた表示装置 | |
CN102682689B (zh) | 一种移位寄存器、栅极驱动电路及显示装置 | |
CN103440840B (zh) | 一种显示装置及其像素电路 | |
WO2020024641A1 (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置 | |
US9721510B2 (en) | Gate driving unit for outputting gate driving signals of two rows of pixel units, gate driving circuit thereof, and display device thereof | |
CN103730089B (zh) | 栅极驱动电路、方法、阵列基板行驱动电路和显示装置 | |
CN101326587B (zh) | 移位寄存器电路以及显示驱动装置 | |
CN105096889A (zh) | 一种移位寄存器、其驱动方法、栅极驱动电路及显示装置 | |
CN103137081A (zh) | 一种显示面板栅驱动电路及显示屏 | |
US10140930B2 (en) | Signal generating unit, shift register, display device and signal generating method | |
CN101939777A (zh) | 显示装置及显示装置的驱动方法 | |
CN202196566U (zh) | 移位寄存器及其栅极驱动装置 | |
CN110503927A (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置 | |
CN103489423A (zh) | 移位寄存器单元、移位寄存器、阵列基板及显示装置 | |
US11244595B2 (en) | Shift register unit comprising input circuit, first control circuit, blanking control circuit, first output circuit, and second output circuit, driving method, gate driving circuit, and display device | |
CN101059934B (zh) | 扫描驱动电路和使用该扫描驱动电路的有机发光显示器 | |
CN110114817B (zh) | 移位寄存器及其驱动方法、栅极驱动电路和显示装置 | |
CN104966489A (zh) | 阵列基板行驱动电路 | |
CN106997755A (zh) | 移位寄存器及其驱动方法、栅极驱动电路、显示装置 | |
US10789893B1 (en) | Scan driving circuit | |
CN105679238B (zh) | 移位寄存器电路及其驱动方法、阵列基板、显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |