CN103972735A - 信号切换电路及包括该电路的pcie连接器组合 - Google Patents

信号切换电路及包括该电路的pcie连接器组合 Download PDF

Info

Publication number
CN103972735A
CN103972735A CN201310035451.4A CN201310035451A CN103972735A CN 103972735 A CN103972735 A CN 103972735A CN 201310035451 A CN201310035451 A CN 201310035451A CN 103972735 A CN103972735 A CN 103972735A
Authority
CN
China
Prior art keywords
pcie
port multiplier
connector
pin
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201310035451.4A
Other languages
English (en)
Inventor
刘磊
陈国义
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hongfujin Precision Electronics Tianjin Co Ltd
Hon Hai Precision Industry Co Ltd
Original Assignee
Hongfujin Precision Electronics Tianjin Co Ltd
Hon Hai Precision Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hongfujin Precision Electronics Tianjin Co Ltd, Hon Hai Precision Industry Co Ltd filed Critical Hongfujin Precision Electronics Tianjin Co Ltd
Priority to CN201310035451.4A priority Critical patent/CN103972735A/zh
Priority to TW102104139A priority patent/TW201443652A/zh
Priority to US13/957,536 priority patent/US9235542B2/en
Publication of CN103972735A publication Critical patent/CN103972735A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Information Transfer Systems (AREA)
  • Bus Control (AREA)
  • Mathematical Physics (AREA)
  • Computer Hardware Design (AREA)

Abstract

一种信号切换电路包括第一及第二多路器,两多路器的输入端分别与芯片组的两组引脚相连,以分别接收芯片组的两PCIE信号。第一多路器的两输出端分别与两PCIE连接器的第一组引脚相连,第二多路器的两输出端分别与第二及第一PCIE连接器的第二组引脚相连,两多路器的使能端分别与两PCIE连接器的侦测引脚相连。两PCIE连接器根据其上是否有插接PCIE外接卡以及所插接的PCIE外接卡的类型通过侦测引脚输出对应的侦测信号,两多路器的使能端接收对应的侦测信号并对应控制输入端与第一或第二输出端之间的导通,以对应调整两PCIE连接器所接收的PCIE信号。本发明还提供了一种包括上述信号切换电路的PCIE连接器组合。

Description

信号切换电路及包括该电路的PCIE连接器组合
技术领域
本发明涉及一种信号切换电路及包括该信号切换电路的PCIE连接器组合。
背景技术
现今个人电脑的主板上一般都具有两个PCIE×16连接器,但其实每个PCIE×16连接器的内部只有PCIE×8的信号,这是由于晶片组或CPU所提供的通道数不够而导致的。比如说,一主板上设置有一芯片组及两个PCIE×16连接器。所述芯片组可提供十六对通道数,其中每一PCIE×16连接器占用八对通道。如此,当PCIE×16的显卡插设于其中一PCIE×16连接器内而另一PCIE×16连接器空置时,所述PCIE×16的显卡仍然只能以PCIE×8的速率与PCIE×16连接器通信,此时,另一PCIE×16连接器上所分配的八对通道数将形同浪费。
发明内容
鉴于以上内容,有必要提供一种可弹性调配各PCIE连接器所占用的通道数的信号切换电路以及包括上述信号切换电路的PCIE连接器组合。
一种信号切换电路,连接于第一及第二PCIE连接器之间,所述信号切换电路包括第一及第二多路器,所述第一及第二多路器的输入端分别与芯片组的第一及第二组引脚相连,以分别接收芯片组的第一及第二组PCIE信号,所述第一多路器的第一及第二输出端分别与第一及第二PCIE连接器的第一组引脚相连,所述第二多路器的第一及第二输出端分别与第二及第一PCIE连接器的第二组引脚相连,所述第一及第二多路器的使能端分别与第一及第二PCIE连接器的侦测引脚相连;所述第一及第二PCIE连接器根据其上是否有插接PCIE外接卡以及所插接的PCIE外接卡的类型通过侦测引脚输出对应的侦测信号,所述第一及第二多路器的使能端接收对应的侦测信号并对应控制输入端与第一或第二输出端之间的导通,以对应调整第一及第二PCIE连接器所接收的PCIE信号。
一种PCIE连接器组合,包括:
第一多路器,包括使能端、输入端、第一及第二输出端,所述第一多路器的输入端与芯片组的第一组引脚相连,以接收来自芯片组的第一组PCIE信号;
第二多路器,所述第二多路器的输入端与芯片组的第二组引脚相连,以接收来自芯片组的第二组PCIE信号;
第一PCIE连接器,所述第一PCIE连接器的第一组引脚与第一多路器的第一输出端相连,所述第一PCIE连接器的第二组引脚与第二多路器的第二输出端相连,所述第一PCIE连接器的侦测引脚与第一多路器的使能端相连,以根据第一PCIE连接器上是否有插接PCIE外接卡以及所插接的PCIE外接卡的类型输出对应的侦测信号至第一多路器的使能端;以及
第二PCIE连接器,所述第二PCIE连接器的第一组引脚与第一多路器的第二输出端相连,所述第二PCIE连接器的第二组引脚与第二多路器的第一输出端相连,所述第二PCIE连接器的侦测引脚与第二多路器的使能端相连,以根据第二PCIE连接器上是否有插接PCIE外接卡以及所插接的PCIE外接卡的类型输出对应的侦测信号至第二多路器的使能端;
所述第一多路器根据其使能端所接收的侦测信号选择性的导通其输入端与第一输出端或第二输出端,进而将第一多路器所接收的第一组PCIE信号传输至第一或第二PCIE连接器的第一组引脚;所述第二多路器根据其使能端所接收的侦测信号选择性的导通其输入端与第一输出端或第二输出端,进而将第二多路器所接收的第二组PCIE信号传输至第一或第二PCIE连接器的第二组引脚。
上述信号切换电路及PCIE连接器组合通过多路器侦测插接至各PCIE连接器上的外接卡的类型,并发出对应的侦测信号至多路器的使能端,以使得多路器选择性的将其输入端与第一或第二输出端导通,进而选择性的输出通道数据至各PCIE连接器,以根据实际情况实现数据通道的分配。
附图说明
图1是本发明信号切换电路的较佳实施方式的原理图。
主要元件符号说明
PCIE×16连接器 20、22
多路器 100、110
如下具体实施方式将结合上述附图进一步说明本发明。
具体实施方式
下面结合附图及较佳实施方式对本发明作进一步详细描述:
请参考图1,本发明信号切换电路设置于一主板上,并假设所述主板上的芯片组可提供的用于PCIE协议的通道数为十六对,且所述主板上设置有两个PCIE×16连接器20及22。
所述信号切换电路的较佳实施方式包括两个多路器(Multiplexer)100及110,其中所述多路器100及110的输入端I1及I2均与主板上的芯片组相连,分别用于接收芯片组所提供的八对通道。所述多路器100的第一输出端A1与PCIE×16连接器20相连,所述多路器100的第二输出端B1与PCIE×16连接器22相连,以选择性的将其所接收的八对通道数据传输至PCIE×16连接器20或22。所述多路器110的第一输出端A2与PCIE×16连接器22相连,所述多路器110的第二输出端B2与PCIE×16连接器20相连,以选择性的将其所接收的八对通道数据传输至PCIE×16连接器22或20。
所述多路器100的使能端E1与PCIE×16连接器20的侦测引脚Present1#相连,所述多路器110的使能端E2与PCIE×16连接器22的侦测引脚Present2#相连。所述多路器100及110根据其使能端所接收的电平信号选择性的将其输入端与第一输出端或第二输出端导通,以将其所接收的来自芯片组的八对通道数据传输至PCIE×16连接器20或22。
具体而言,当PCIE×16连接器20上插接一PCIE×16外接卡、PCIE×16连接器22上未插接任何外接卡时,所述PCIE×16连接器20的侦测引脚Present1#变为低电平,所述PCIE×16连接器22的侦测引脚Present2#变为高电平,即多路器100的使能端E1接收到低电平信号,多路器110的使能端E2接收到高电平信号,进而使得多路器100的输入端I1与其第一输出端A1导通、多路器110的输入端I2与其第二输出端A2导通,此时,由多路器100所接收的八对通道数据被传输至PCIE×16连接器20、由多路器100所接收的八对通道数据亦被传输至PCIE×16连接器20,即PCIE×16连接器20上所分配的通道数为十六对。
当PCIE×16连接器20上未插接外接卡、PCIE×16连接器22上插接一PCIE×16外接卡时,所述PCIE×16连接器20的侦测引脚Present1#变为高电平,所述PCIE×16连接器22的侦测引脚Present2#变为低电平,即多路器100的使能端E1接收到高电平信号,多路器110的使能端E2接收到低电平信号,进而使得多路器100的输入端I1与其第二输出端B1导通、多路器110的输入端I2与其第一输出端A2导通,此时,由多路器100所接收的八对通道数据被传输至PCIE×16连接器22、由多路器110所接收的八对通道数据亦被传输至PCIE×16连接器22,即PCIE×16连接器22上所分配的通道数为十六对。
当PCIE×16连接器20及PCIE×16连接器22上各插接一PCIE×8外接卡时,所述PCIE×16连接器20的侦测引脚Present1#及PCIE×16连接器22的侦测引脚Present2#均变为高电平,即多路器100的使能端E1及多路器110的使能端E2均接收到高电平信号,进而使得多路器100的输入端I1与其第二输出端B1导通、多路器110的输入端I2亦与其第二输出端B2导通,此时,由多路器100所接收的八对通道数据被传输至PCIE×16连接器22、由多路器110所接收的八对通道数据则被传输至PCIE×16连接器20,即每一PCIE×16连接器上所分配的通道数均为八对。
上述信号切换电路通过多路器侦测插接至PCIE×16连接器上的外接卡是否为PCIE×16外接卡,并发出对应的侦测信号至多路器的使能端,以使得多路器选择性的将其输入端与第一或第二输出端导通,进而选择性的输出八对通道数据至PCIE×16连接器20或22,以根据实际情况实现数据通道的分配。
本实施方式以PCIE×16连接器20及22来说明信号切换电路的工作原理,其他实施方式中,亦可采用诸如PCIE×8、PCIE×32等规格的连接器。也就是说,多路器100的输入端与芯片组的第一组引脚相连,以占用芯片组的第一组数据通道,多路器110的输入端与芯片组的第二组引脚相连,以占用芯片组的第二组数据通道;多路器100的第一输出端与第一PCIE的第一组引脚相连,第二输出端与第二PCIE的第一组引脚相连,以将其所占用的芯片组的第一组数据通道分配给第一PCIE连接器或第二PCIE连接器的第一组引脚;多路器110的第一输出端与第二PCIE连接器的第二组引脚相连,第二输出端与第一PCIE连接器的第二组引脚相连,以将其所占用的芯片组的第二组数据通道分配给第一PCIE连接器或第二PCIE连接器的第二组引脚。所述多路器100及110的使能端则分别与第一及第二PCIE连接器的侦测引脚相连。

Claims (4)

1.一种信号切换电路,连接于第一及第二PCIE连接器之间,所述信号切换电路包括第一及第二多路器,所述第一及第二多路器的输入端分别与芯片组的第一及第二组引脚相连,以分别接收芯片组的第一及第二组PCIE信号,所述第一多路器的第一及第二输出端分别与第一及第二PCIE连接器的第一组引脚相连,所述第二多路器的第一及第二输出端分别与第二及第一PCIE连接器的第二组引脚相连,所述第一及第二多路器的使能端分别与第一及第二PCIE连接器的侦测引脚相连;所述第一及第二PCIE连接器根据其上是否有插接PCIE外接卡以及所插接的PCIE外接卡的类型通过侦测引脚输出对应的侦测信号,所述第一及第二多路器的使能端接收对应的侦测信号并对应控制输入端与第一或第二输出端之间的导通,以对应调整第一及第二PCIE连接器所接收的PCIE信号。
2.如权利要求1所述的信号切换电路,其特征在于:所述第一及第二PCIE连接器均为PCIE×16连接器,所述芯片组所输出的第一及第二组PCIE信号均占用八对数据通道;当第一PCIE连接器上插接一PCIE×16外接卡时,所述第一PCIE连接器的侦测引脚输出低电平的侦测信号,当第一PCIE连接器上插接一PCIE×8外接卡或没有插接外接卡时,所述第一PCIE连接器的侦测引脚输出高电平的侦测信号;当第二PCIE连接器上插接一PCIE×16外接卡时,所述第二PCIE连接器的侦测引脚输出低电平的侦测信号,当第二PCIE连接器上插接一PCIE×8外接卡或没有插接外接卡时,所述第二PCIE连接器的侦测引脚输出高电平的侦测信号;当所述第一多路器的使能端接收到低电平的侦测信号时,所述第一多路器导通其输入端与第一输出端,当所述第一多路器的使能端接收到高电平的侦测信号时,所述第一多路器导通其输入端与第二输出端;当所述第二多路器的使能端接收到低电平的侦测信号时,所述第二多路器导通其输入端与第一输出端,当所述第二多路器的使能端接收到高电平的侦测信号时,所述第二多路器导通其输入端与第二输出端。
3.一种PCIE连接器组合,包括:
第一多路器,包括使能端、输入端、第一及第二输出端,所述第一多路器的输入端与芯片组的第一组引脚相连,以接收来自芯片组的第一组PCIE信号;
第二多路器,所述第二多路器的输入端与芯片组的第二组引脚相连,以接收来自芯片组的第二组PCIE信号;
第一PCIE连接器,所述第一PCIE连接器的第一组引脚与第一多路器的第一输出端相连,所述第一PCIE连接器的第二组引脚与第二多路器的第二输出端相连,所述第一PCIE连接器的侦测引脚与第一多路器的使能端相连,以根据第一PCIE连接器上是否有插接PCIE外接卡以及所插接的PCIE外接卡的类型输出对应的侦测信号至第一多路器的使能端;以及
第二PCIE连接器,所述第二PCIE连接器的第一组引脚与第一多路器的第二输出端相连,所述第二PCIE连接器的第二组引脚与第二多路器的第一输出端相连,所述第二PCIE连接器的侦测引脚与第二多路器的使能端相连,以根据第二PCIE连接器上是否有插接PCIE外接卡以及所插接的PCIE外接卡的类型输出对应的侦测信号至第二多路器的使能端;
所述第一多路器根据其使能端所接收的侦测信号选择性的导通其输入端与第一输出端或第二输出端,进而将第一多路器所接收的第一组PCIE信号传输至第一或第二PCIE连接器的第一组引脚;所述第二多路器根据其使能端所接收的侦测信号选择性的导通其输入端与第一输出端或第二输出端,进而将第二多路器所接收的第二组PCIE信号传输至第一或第二PCIE连接器的第二组引脚。
4.如权利要求3所述的PCIE连接器组合,其特征在于:所述第一及第二PCIE连接器均为PCIE×16连接器,所述芯片组所输出的第一及第二组PCIE信号均占用八对数据通道;当第一PCIE连接器上插接一PCIE×16外接卡时,所述第一PCIE连接器的侦测引脚输出低电平的侦测信号,当第一PCIE连接器上插接一PCIE×8外接卡或没有插接外接卡时,所述第一PCIE连接器的侦测引脚输出高电平的侦测信号;当第二PCIE连接器上插接一PCIE×16外接卡时,所述第二PCIE连接器的侦测引脚输出低电平的侦测信号,当第二PCIE连接器上插接一PCIE×8外接卡或没有插接外接卡时,所述第二PCIE连接器的侦测引脚输出高电平的侦测信号;当所述第一多路器的使能端接收到低电平的侦测信号时,所述第一多路器导通其输入端与第一输出端,当所述第一多路器的使能端接收到高电平的侦测信号时,所述第一多路器导通其输入端与第二输出端;当所述第二多路器的使能端接收到低电平的侦测信号时,所述第二多路器导通其输入端与第一输出端,当所述第二多路器的使能端接收到高电平的侦测信号时,所述第二多路器导通其输入端与第二输出端。
CN201310035451.4A 2013-01-30 2013-01-30 信号切换电路及包括该电路的pcie连接器组合 Pending CN103972735A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201310035451.4A CN103972735A (zh) 2013-01-30 2013-01-30 信号切换电路及包括该电路的pcie连接器组合
TW102104139A TW201443652A (zh) 2013-01-30 2013-02-04 訊號切換電路及包括該電路的pcie連接器組合
US13/957,536 US9235542B2 (en) 2013-01-30 2013-08-02 Signal switching circuit and peripheral component interconnect express connector assembly having the signal switching circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201310035451.4A CN103972735A (zh) 2013-01-30 2013-01-30 信号切换电路及包括该电路的pcie连接器组合

Publications (1)

Publication Number Publication Date
CN103972735A true CN103972735A (zh) 2014-08-06

Family

ID=51241950

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310035451.4A Pending CN103972735A (zh) 2013-01-30 2013-01-30 信号切换电路及包括该电路的pcie连接器组合

Country Status (3)

Country Link
US (1) US9235542B2 (zh)
CN (1) CN103972735A (zh)
TW (1) TW201443652A (zh)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104317763A (zh) * 2014-10-29 2015-01-28 华为数字技术(苏州)有限公司 一种串行信号合并装置、***及方法
CN107577627A (zh) * 2017-07-31 2018-01-12 郑州云海信息技术有限公司 一种pcie转接卡及其检测方法
WO2020113825A1 (zh) * 2018-12-04 2020-06-11 深圳市华星光电技术有限公司 显示驱动电路的斜插保护***及斜插保护方法
CN114461027A (zh) * 2021-12-30 2022-05-10 苏州浪潮智能科技有限公司 硬盘连接装置及服务器
TWI764749B (zh) * 2021-06-07 2022-05-11 嘉雨思科技股份有限公司 訊號傳輸電路元件、多工器電路元件及解多工器電路元件
CN114610663A (zh) * 2022-03-21 2022-06-10 苏州浪潮智能科技有限公司 一种支持多种板卡的装置和服务器
TWI785561B (zh) * 2021-03-23 2022-12-01 嘉雨思科技股份有限公司 路由積體電路元件
US11955975B2 (en) 2021-03-23 2024-04-09 Lerain Technology Co., Ltd. Routing integrated circuit element

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10097636B1 (en) 2015-06-15 2018-10-09 Western Digital Technologies, Inc. Data storage device docking station
KR20180095765A (ko) 2017-02-17 2018-08-28 삼성전자주식회사 스토리지 장치 및 스토리지 장치의 동작 방법
CN111104360B (zh) * 2019-11-30 2021-08-10 北京浪潮数据技术有限公司 一种基于NVMe协议的固态硬盘

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1924844A (zh) * 2005-08-31 2007-03-07 英业达股份有限公司 自动调整总线宽度的方法及装置
US20070139422A1 (en) * 2005-12-15 2007-06-21 Via Technologies, Inc. Switching method and system for multiple GPU support
US20070294454A1 (en) * 2006-06-15 2007-12-20 Radoslav Danilak Motherboard for cost-effective high performance graphics system with two or more graphics processing units
CN101609442A (zh) * 2009-06-17 2009-12-23 成都市华为赛门铁克科技有限公司 一种接口自适应的方法及其装置、***
CN102467482A (zh) * 2010-11-12 2012-05-23 华硕电脑股份有限公司 输入输出端口切换电路、切换方法及电子装置
CN102890665A (zh) * 2011-07-22 2013-01-23 鸿富锦精密工业(深圳)有限公司 连接器组合及其附属卡

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5913045A (en) * 1995-12-20 1999-06-15 Intel Corporation Programmable PCI interrupt routing mechanism
US7539801B2 (en) * 2005-05-27 2009-05-26 Ati Technologies Ulc Computing device with flexibly configurable expansion slots, and method of operation
US7657663B2 (en) * 2006-12-19 2010-02-02 International Business Machines Corporation Migrating stateless virtual functions from one virtual plane to another
US7573295B1 (en) * 2007-05-14 2009-08-11 Xilinx, Inc. Hard macro-to-user logic interface
US8605879B2 (en) * 2008-04-15 2013-12-10 Mitel Networks Corporation Method, system and apparatus for requesting confirmation of a communication handling rule change
US8151051B2 (en) * 2009-04-23 2012-04-03 International Business Machines Corporation Redundant solid state disk system via interconnect cards
US8473663B2 (en) * 2010-01-22 2013-06-25 United States Of America As Represented By The Administrator Of The National Aeronautics And Space Administration Stackable form-factor peripheral component interconnect device and assembly
US8055934B1 (en) * 2010-06-22 2011-11-08 International Business Machines Corporation Error routing in a multi-root communication fabric
US8745292B2 (en) * 2010-06-23 2014-06-03 International Business Machines Corporation System and method for routing I/O expansion requests and responses in a PCIE architecture
US8677180B2 (en) * 2010-06-23 2014-03-18 International Business Machines Corporation Switch failover control in a multiprocessor computer system
US8615622B2 (en) * 2010-06-23 2013-12-24 International Business Machines Corporation Non-standard I/O adapters in a standardized I/O architecture
US8918573B2 (en) * 2010-06-23 2014-12-23 International Business Machines Corporation Input/output (I/O) expansion response processing in a peripheral component interconnect express (PCIe) environment
US8645606B2 (en) * 2010-06-23 2014-02-04 International Business Machines Corporation Upbound input/output expansion request and response processing in a PCIe architecture
GB2485765B (en) * 2010-11-16 2014-02-12 Canon Kk Client based congestion control mechanism
US8645746B2 (en) * 2010-12-03 2014-02-04 International Business Machines Corporation Cable redundancy and failover for multi-lane PCI express IO interconnections
US8677176B2 (en) * 2010-12-03 2014-03-18 International Business Machines Corporation Cable redundancy and failover for multi-lane PCI express IO interconnections
JP5435001B2 (ja) * 2011-09-28 2014-03-05 株式会社デンソー 地図データ配信装置、電子機器及び地図更新システム

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1924844A (zh) * 2005-08-31 2007-03-07 英业达股份有限公司 自动调整总线宽度的方法及装置
US20070139422A1 (en) * 2005-12-15 2007-06-21 Via Technologies, Inc. Switching method and system for multiple GPU support
US20070294454A1 (en) * 2006-06-15 2007-12-20 Radoslav Danilak Motherboard for cost-effective high performance graphics system with two or more graphics processing units
CN101609442A (zh) * 2009-06-17 2009-12-23 成都市华为赛门铁克科技有限公司 一种接口自适应的方法及其装置、***
CN102467482A (zh) * 2010-11-12 2012-05-23 华硕电脑股份有限公司 输入输出端口切换电路、切换方法及电子装置
CN102890665A (zh) * 2011-07-22 2013-01-23 鸿富锦精密工业(深圳)有限公司 连接器组合及其附属卡

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104317763A (zh) * 2014-10-29 2015-01-28 华为数字技术(苏州)有限公司 一种串行信号合并装置、***及方法
CN107577627A (zh) * 2017-07-31 2018-01-12 郑州云海信息技术有限公司 一种pcie转接卡及其检测方法
WO2020113825A1 (zh) * 2018-12-04 2020-06-11 深圳市华星光电技术有限公司 显示驱动电路的斜插保护***及斜插保护方法
TWI785561B (zh) * 2021-03-23 2022-12-01 嘉雨思科技股份有限公司 路由積體電路元件
US11955975B2 (en) 2021-03-23 2024-04-09 Lerain Technology Co., Ltd. Routing integrated circuit element
TWI764749B (zh) * 2021-06-07 2022-05-11 嘉雨思科技股份有限公司 訊號傳輸電路元件、多工器電路元件及解多工器電路元件
CN114461027A (zh) * 2021-12-30 2022-05-10 苏州浪潮智能科技有限公司 硬盘连接装置及服务器
CN114461027B (zh) * 2021-12-30 2023-07-14 苏州浪潮智能科技有限公司 硬盘连接装置及服务器
CN114610663A (zh) * 2022-03-21 2022-06-10 苏州浪潮智能科技有限公司 一种支持多种板卡的装置和服务器
CN114610663B (zh) * 2022-03-21 2023-08-08 苏州浪潮智能科技有限公司 一种支持多种板卡的装置和服务器

Also Published As

Publication number Publication date
TW201443652A (zh) 2014-11-16
US9235542B2 (en) 2016-01-12
US20140223070A1 (en) 2014-08-07

Similar Documents

Publication Publication Date Title
CN103972735A (zh) 信号切换电路及包括该电路的pcie连接器组合
US8291147B2 (en) Computer motherboard with adjustable connection between central processing unit and peripheral interfaces
CN102931546A (zh) 连接器组合
CN101727419B (zh) 可依据接口扩充卡的种类自动地配置带宽的计算机
CN108763124B (zh) 一种PCIE Riser卡
CN106959932A (zh) 一种自动切换PCIe信号的Riser卡设计方法
CN102999097A (zh) 扩展卡及支持所述扩展卡的主板
CN103246314A (zh) 具有扩展连接器的主板
CN102831919A (zh) 固态硬盘及支持所述固态硬盘的主板
US20170172007A1 (en) Multi-slot plug-in card
CN102929333A (zh) 连接器组合
CN204904151U (zh) 一种内置式转接卡
CN204883525U (zh) 一种外置式转接卡
CN106649162A (zh) 一种Pci‑Express多端口聚合***及其使用方法
CN104426025A (zh) 电子装置连接***
CN110554990A (zh) 兼容pcie与sata线路的主板电路
US20120068720A1 (en) Mxm interface test system and connection apparatus thereof
US20200117248A1 (en) External electrical connector and computer system
CN204374831U (zh) 功能插槽及使用该功能插槽的主板
CN203858551U (zh) 共用两类接口的插接结构、主板、机箱及其电子设备
CN105095035A (zh) 一种用于计算机主板大规模生产测试的pcie测试卡
US20140365700A1 (en) Expansion board for memory cards
US20140359193A1 (en) Interface transmission device
CN104181985A (zh) 电脑主板
CN105005541A (zh) 一种计算机上usb、ps/2接口复用的电路及方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20140806