CN103370928B - 视频处理装置和使用它的视频显示装置、以及同步信号输出方法 - Google Patents

视频处理装置和使用它的视频显示装置、以及同步信号输出方法 Download PDF

Info

Publication number
CN103370928B
CN103370928B CN201280007925.8A CN201280007925A CN103370928B CN 103370928 B CN103370928 B CN 103370928B CN 201280007925 A CN201280007925 A CN 201280007925A CN 103370928 B CN103370928 B CN 103370928B
Authority
CN
China
Prior art keywords
synchronizing signal
side vertical
vertical synchronizing
input
outlet side
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201280007925.8A
Other languages
English (en)
Other versions
CN103370928A (zh
Inventor
桑原崇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Automotive Systems Co Ltd
Original Assignee
Panasonic Intellectual Property Management Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Intellectual Property Management Co Ltd filed Critical Panasonic Intellectual Property Management Co Ltd
Publication of CN103370928A publication Critical patent/CN103370928A/zh
Application granted granted Critical
Publication of CN103370928B publication Critical patent/CN103370928B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/06Generation of synchronising signals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • G09G5/008Clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/18Timing circuits for raster scan displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/066Adjustment of display parameters for control of contrast
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/16Calculation or use of calculated indices related to luminance levels in display data

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Signal Processing (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Synchronizing For Television (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

提供能够减轻输入的垂直同步信号的扰动造成的影响的视频处理装置。同步信号控制单元(15)基于同步信号检测单元(12)检测输入了输入侧垂直同步信号的检测结果,将输出侧垂直同步信号输出。具体地说,在同步信号检测单元(12)以规定的周期检测出输入侧垂直同步信号的输入时,同步信号控制单元(15)将输入的输入侧垂直同步信号作为输出侧垂直同步信号输出,在将输出侧垂直同步信号输出后经过规定的周期前同步信号检测单元(12)检测出下一个输入侧垂直同步信号的输入时,将经过规定的周期前输入的下一个输入侧垂直同步信号不作为下一个输出侧垂直同步信号输出,而将再下一个输入的输入侧垂直同步信号作为下一个输出侧垂直同步信号输出。

Description

视频处理装置和使用它的视频显示装置、以及同步信号输出 方法
技术领域
本发明涉及视频处理装置,具体地说,涉及使用与视频数据一起输入的垂直同步信号,进行用于控制视频的显示和视频处理的通信的视频处理装置。
背景技术
在电视接收机等的视频显示装置中,已知使用用于将视频显示在显示器上的同步信号,作为用于进行视频处理的动作基准信号。但是,因视频的输入源的转换(例如,来自记录介质重放装置的输入和来自电视调谐器的输入之间的转换)、清晰度的转换、视频制式的转换(NTSC制式和PAL制式之间的转换)等,有时同步信号扰动。若发生这样的同步信号的扰动(disturbances),则视频处理不能适当地进行,显示器上的显示也扰动。
此外,有从微计算机取入用于控制视频处理单元中的视频处理的控制数据,并用于视频处理的视频显示装置,但这种情况下,在视频处理IC和微计算机之间,使用视频的同步信号生成通信定时信号从而进行通信,所以因同步信号扰动,而有与微计算机的通信不稳定的问题。对于该问题,提出了在不输入视频信号的情况下,通过检测该信号而以自行方式生成通信定时信号,从而在不输入视频信号的情况下也可进行用于可靠地控制视频处理的通信的视频处理装置(例如,参照专利文献1)。
现有技术文献
专利文献
专利文献1:特开2011-4107号公报
发明内容
发明要解决的问题
但是,在上述以往的视频处理装置中,通过检测输入的视频信号来判定有无视频信号的输入,并通过反映该结果而继续与微计算机的通信时,在检测有无视频信号的输入中需要一定的时间,所以在刚刚没有输入视频信号之后和刚刚从正常状态变换为输入异常的状态之后,都不生成自行的通信定时信号,有与微计算机的通信扰动的问题。
图12是表示上述以往的视频处理装置所输入的垂直同步信号和所输出的通信定时信号之间的关系的时间图。在图12中,表示通信定时信号在与输入侧垂直同步信号相同的定时下降的例子。在图12中,‘INPERR’是输入误差信号,即,是在微计算机识别出输入扰动的情况下从微计算机输出的信号。微计算机预测输入误差存在的期间,下降输入误差信号。
在图12中,在正常地输入了视频信号的情况下,基于该视频的垂直同步信号,生成通信定时信号,因此通信定时信号以与视频的垂直同步信号相同的周期下降。此时,自行的垂直同步信号以与输入的垂直同步信号没有关系的定时生成,但在通信定时信号的生成中未被采用。
若在时刻t1输入的视频信号扰动,则视频处理装置等待输入的垂直同步信号的下降,若在时刻t2超时(time out),则从该时刻起采用自行的垂直同步信号,生成通信定时信号。而且,至输入误差信号下降为止继续自行,若在时刻t3输入误差信号下降,则等待自行的垂直同步信号的下降,若在时刻t4自行的垂直同步信号下降,则不采用该下降,而采用再次输入的垂直同步信号来生成通信定时信号。在时刻t5时垂直同步信号下降,所以通信定时信号伴随该同步信号而下降。
从该图12可知,从输入的视频信号开始扰动的时刻t1至检测出该扰动为止的时刻t2之间,随着输入的视频信号的扰动,通信定时信号也扰动。
从该输入的视频信号开始扰动的时刻t1至该扰动被检测为止的时刻t2的期间,即是从输入的视频信号开始扰动至输入误差信号输出为止的时间。在上述以往的视频处理装置中,若视频信号在时刻t1开始扰动,则垂直同步信号从视频输入单元经由视频检测单元、通信定时生成单元、通信控制单元而移交给微计算机,由微计算机中断并检测垂直同步信号而在时刻t2中升高输入误差信号,所以在对视频处理IC通知视频的扰动时产生时刻t2-时刻t1的时间损失。其结果,在从时刻t1至时刻t2为止的期间,如图12所示,视频扰动。
此外,在上述以往的视频处理装置中,在输入的视频的垂直同步信号扰动的情况下,也不进行自行的垂直同步信号的视频显示,在输入的视频的垂直同步信号扰动的情况下显示出现扰动。
本发明鉴于上述问题而完成,目的在于提供能够减轻输入的垂直同步信号的扰动造成的影响的视频处理装置。
解决问题的方案
为了解决上述以往的课题,本发明的视频处理装置包括:视频输入单元,输入视频数据及用于显示视频数据的输入侧垂直同步信号;同步信号检测单元,检测对视频输入单元输入了输入侧垂直同步信号;以及同步信号控制单元,基于同步信号检测单元的检测结果,将输出侧垂直同步信号输出,同步信号控制单元具有以下结构:在同步信号检测单元以规定的周期检测到输入侧垂直同步信号的输入时,将输入的输入侧垂直同步信号作为输出侧垂直同步信号输出,在将输出侧垂直同步信号输出后经过规定的周期前,同步信号检测单元检测到下一个输入侧垂直同步信号的输入时,将在经过规定的周期前输入的下一个输入侧垂直同步信号不作为下一个输出侧垂直同步信号输出,而将再下一个输入的输入侧垂直同步信号作为下一个输出侧垂直同步信号输出。
本发明的其他形态的视频处理装置包括:视频输入单元,输入视频数据和用于显示视频数据的输入侧垂直同步信号;同步信号检测单元,检测对视频输入单元输入了输入侧垂直同步信号;以及同步信号控制单元,基于同步信号检测单元的检测结果,将输出侧垂直同步信号输出,同步信号控制单元具有以下结构:在同步信号检测单元以规定的周期检测到输入侧垂直同步信号的输入时,将输入的输入侧垂直同步信号作为输出侧垂直同步信号输出,在将输出侧垂直同步信号输出后即使过了规定的周期同步信号检测单元也未检测出下一个输入侧垂直同步信号的输入时,在过了规定的周期时输出下一个输出侧垂直同步信号。
本发明的再一其他形态的视频处理装置包括:视频输入单元,输入视频数据和用于显示视频数据的输入侧垂直同步信号;同步信号检测单元,检测对视频输入单元输入了输入侧垂直同步信号;以及同步信号控制单元,基于同步信号检测单元的检测结果,将输出侧垂直同步信号输出,同步信号控制单元具有以下结构:在同步信号检测单元以规定的周期检测到输入侧垂直同步信号的输入时,将输入的输入侧垂直同步信号作为输出侧垂直同步信号输出,在将输出侧垂直同步信号输出后经过规定的周期前同步信号检测单元检测到下一个输入侧垂直同步信号的输入时,将下一个输入侧垂直同步信号不作为下一个输出侧垂直同步信号输出,在将输出侧垂直同步信号输出后经过规定的周期前同步信号检测单元检测到再下一个输入侧垂直同步信号的输入时,与其后的输入侧垂直同步信号的输入无关,在将输出侧垂直同步信号输出后至经过规定的周期为止,都不输出下一个输出侧垂直同步信号,在将输出侧垂直同步信号输出后经过了规定的周期后,输出下一个输出侧垂直同步信号。
本发明的视频显示装置具有以下结构,包括:还包括视频处理单元的上述视频处理装置;以及显示由视频处理单元生成的显示数据的显示器。
本发明的另一形态的视频显示装置具有以下结构,包括与通信控制单元进行通信,对通信控制单元发送用于控制视频处理单元中的视频处理的控制数据的微计算机。
本发明的同步信号输出方法包括:输入视频数据和用于显示视频数据的输入侧垂直同步信号的视频输入步骤;检测输入了输入侧垂直同步信号的同步信号检测步骤;在同步信号检测步骤中以规定的周期检测到输入侧垂直同步信号的输入的情况下,将输入的输入侧垂直同步信号作为输出侧垂直同步信号输出的步骤;在将输出侧垂直同步信号输出后经过规定的周期前同步信号检测步骤中检测到下一个输入侧垂直同步信号的输入的情况下,将下一个输入侧垂直同步信号不作为下一个输出侧垂直同步信号输出,而将再下一个输入的输入侧垂直同步信号作为下一个输出侧垂直同步信号输出的步骤;以及在将输出侧垂直同步信号输出后即使过了规定的周期也未检测出输入侧垂直同步信号的输入的情况下,输出下一个输出侧垂直同步信号的步骤。
发明的效果
根据本发明,可以减轻输入的垂直同步信号的扰动造成的影响。
如以下说明的,在本发明中存在其他形态。因此,本发明的公开中,意图在于提供本发明的一部分,没有限制这里记载的所请求的发明范围的意图。
附图说明
图1是表示本发明的实施方式的视频处理装置的结构的方框图。
图2是表示本发明的实施方式中的视频处理的设定值的动态控制处理的流程图。
图3是本发明的实施方式的视频处理IC的输出侧垂直同步信号的输出处理的流程图。
图4是本发明的实施方式的输入侧垂直同步信号被正常地输入的情况下的时间图(time chart)。
图5是本发明的实施方式中的在输入了输入侧垂直同步信号后不等待该信号的周期而输入下一个新的输入侧垂直同步信号的情况下的时间图。
图6是本发明的实施方式中的在输入了输入侧垂直同步信号后即使过了该信号周期也不输入下一个新的输入侧垂直同步信号的情况下的时间图。
图7是本发明的实施方式的第1变形例中的视频处理IC的输出侧垂直同步信号的输出处理的流程图。
图8是本发明的实施方式的第2变形例中的视频处理IC的输出侧垂直同步信号的输出处理的流程图。
图9是本发明的实施方式的第3变形例中的视频处理IC的输出侧垂直同步信号的输出处理的流程图。
图10是本发明的实施方式的第3变形例中的输入侧垂直同步信号扰动的情况下的时间图。
图11是本发明的实施方式的第4变形例中的视频处理IC的输出侧垂直同步信号的输出处理的流程图。
图12是以往的视频处理装置中的输入的垂直同步信号和输出的通信定时信号之间的关系的时间图。
标号说明
10 视频处理IC
11 视频输入单元
12 同步信号检测单元
13 视频处理单元
14 通信控制单元
15 同步信号控制单元
20 微计算机
30 显示器
100 视频显示装置
具体实施方式
以下,论述本发明的详细的说明。以下说明的实施方式只是本发明的例子,本发明可以变形为各种形态。因此,以下公开的特定的结构和功能,不限定权利要求的范围。
本发明的实施方式的视频处理装置包括:视频输入单元,输入视频数据和用于显示视频数据的输入侧垂直同步信号;同步信号检测单元,检测对视频输入单元输入了输入侧垂直同步信号;以及同步信号控制单元,基于同步信号检测单元的检测结果,将输出侧垂直同步信号输出,同步信号控制单元具有以下结构:在同步信号检测单元以规定的周期检测到输入侧垂直同步信号的输入时,将输入的输入侧垂直同步信号作为输出侧垂直同步信号输出,在将输出侧垂直同步信号输出后经过规定的周期前,同步信号检测单元检测到下一个输入侧垂直同步信号的输入时,将在经过规定的周期前输入的下一个输入侧垂直同步信号不作为下一个输出侧垂直同步信号输出,而将再下一个输入的输入侧垂直同步信号作为下一个输出侧垂直同步信号输出。
根据该结构,在早于原来的周期输入了输入侧垂直同步信号的情况下,也可以将该信号不直接作为输出侧垂直同步信号输出,而等待下一个输入侧垂直同步信号的输入,将该信号作为输出侧垂直同步信号输出,所以通过在视频显示期间输出侧垂直同步信号被输出而可以防止视频扰动,可以稳定显示视频,并且在使用该输出侧垂直同步信号进行通信的情况下,使该通信稳定。
此外,在上述视频处理装置中,也可以在同步信号检测单元将输出侧垂直同步信号输出后即使过了规定的周期也未检测出下一个输入侧垂直同步信号的输入时,同步信号控制单元在过了规定的周期时输出下一个输出侧垂直同步信号。
根据该结构,在即使过了原来的周期也未输入下一个输入侧垂直同步信号的情况下,同步信号控制单元也可以自己生成输出侧垂直同步信号并输出,所以可以稳定显示视频,并且在使用该输出侧垂直同步信号进行通信的情况下,使该通信稳定。
其他形态的视频处理装置包括:视频输入单元,输入视频数据和用于显示视频数据的输入侧垂直同步信号;同步信号检测单元,检测对视频输入单元输入了输入侧垂直同步信号;以及同步信号控制单元,基于同步信号检测单元的检测结果,将输出侧垂直同步信号输出,同步信号控制单元具有以下结构:在同步信号检测单元以规定的周期检测到输入侧垂直同步信号的输入时,将输入的输入侧垂直同步信号作为输出侧垂直同步信号输出,在将输出侧垂直同步信号输出后即使过了规定的周期同步信号检测单元也未检测出下一个输入侧垂直同步信号的输入时,在过了规定的周期时输出下一个输出侧垂直同步信号。
根据该结构,在即使过了原来的周期也未输入下一个输入侧垂直同步信号的情况下,同步信号控制单元也可以自己生成输出侧垂直同步信号并输出,所以可以稳定显示视频,并且在使用该输出侧垂直同步信号进行通信的情况下,使该通信稳定。
在上述视频处理装置中,同步信号控制单元也可以在将输出侧垂直同步信号输出后经过规定的周期前同步信号检测单元检测出下一个输入侧垂直同步信号的输入时,将下一个输入侧垂直同步信号不作为下一个输出侧垂直同步信号输出,而在输出了输出侧垂直同步信号后经过规定的周期前同步信号检测单元检测到再下一个输入侧垂直同步信号的输入时,与其后的输入侧垂直同步信号的输入无关,在从将输出侧垂直同步信号输出后至经过规定的周期为止都不输出下一个输出侧垂直同步信号,而在将输出侧垂直同步信号输出后经过了规定的周期后,输出下一个输出侧垂直同步信号。
根据该结构,在因输入侧垂直同步信号扰动,将输出侧垂直同步信号输出后经过规定的周期前检测到两次以上的输入侧垂直同步信号的输入的情况下,忽略这些输入侧垂直同步信号,在输出了输出侧垂直同步信号后经过了规定的周期时同步信号控制单元自己生成输出侧垂直同步信号并输出,所以在输入侧垂直同步信号扰动的情况下,也可以稳定显示视频,并且在使用该输出侧垂直同步信号进行通信的情况下,使该通信稳定。
此外,再一其他形态的视频处理装置包括:视频输入单元,输入视频数据和用于显示视频数据的输入侧垂直同步信号;同步信号检测单元,检测对视频输入单元输入了输入侧垂直同步信号;以及同步信号控制单元,基于同步信号检测单元的检测结果,将输出侧垂直同步信号输出,同步信号控制单元具有以下结构:在同步信号检测单元以规定的周期检测到输入侧垂直同步信号的输入时,将输入的输入侧垂直同步信号作为输出侧垂直同步信号输出,在将输出侧垂直同步信号输出后经过规定的周期前同步信号检测单元检测到下一个输入侧垂直同步信号的输入时,将下一个输入侧垂直同步信号不作为下一个输出侧垂直同步信号输出,在将输出侧垂直同步信号输出后经过规定的周期前同步信号检测单元检测到再下一个输入侧垂直同步信号的输入时,与其后的输入侧垂直同步信号的输入无关,在将输出侧垂直同步信号输出后至经过规定的周期为止,都不输出下一个输出侧垂直同步信号,在将输出侧垂直同步信号输出后经过了规定的周期后,输出下一个输出侧垂直同步信号。
根据该结构,在因输入侧垂直同步信号扰动,将输出侧垂直同步信号输出后经过规定的周期前检测到两次以上的输入侧垂直同步信号的输入的情况下,忽略这些输入侧垂直同步信号,在将输出侧垂直同步信号输出后经过了规定的周期时同步信号控制单元自己生成输出侧垂直同步信号并输出,所以在输入侧垂直同步信号扰动的情况下,也可以稳定显示视频,并且在使用该输出侧垂直同步信号进行通信的情况下,使该通信稳定。
上述视频处理装置具有以下结构,还包括:视频处理单元,输入对视频输入单元输入的视频数据,并且使用从同步信号控制单元输出的输出侧垂直同步信号处理视频数据,从而生成用于显示视频数据的显示数据。
根据该结构,即使是早于原来的周期输入了输入侧垂直同步信号的情况、输入侧垂直同步信号过了原来的周期也未输入的情况、和/或输入侧垂直同步信号扰动的情况,通过使用同步信号控制单元输出的输出侧垂直同步信号处理视频数据,也可以生成减轻了显示的扰动的显示数据。
上述视频处理装置具有以下结构,还包括:通信控制单元,使用基于从同步信号控制单元输出的输出侧垂直同步信号的通信定时信号,进行用于控制视频处理单元中的视频处理控制的通信。
根据该结构,即使是早于原来的周期输入了输入侧垂直同步信号的情况、输入侧垂直同步信号过了原来的周期也未输入的情况、和/或输入侧垂直同步信号扰动的情况,通过使用基于同步信号控制单元输出的输出侧垂直同步信号的通信定时信号,也可以使通信控制单元的通信稳定。
本发明的实施方式的视频显示装置具有以下结构,包括:还包括了视频处理单元的上述视频处理装置;以及显示由视频处理单元生成的显示数据的显示器。
根据该结构,可以减轻输入侧垂直同步信号的扰动造成的对视频显示的影响。
其他形态的视频显示装置具有以下结构,包括:微计算机,与通信控制单元进行通信,对通信控制单元发送用于控制视频处理单元中的视频处理的控制数据。
根据该结构,可以由微计算机根据视频的特征而动态地设定在视频处理单元中处理上使用的控制值,此时,可以减轻输入侧垂直同步信号的扰动造成的对视频处理装置和微计算机之间的通信的影响。
本发明的实施方式的同步信号输出方法包括:输入视频数据和用于显示视频数据的输入侧垂直同步信号的视频输入步骤;检测输入了输入侧垂直同步信号的同步信号检测步骤;在同步信号检测步骤中以规定的周期检测到输入侧垂直同步信号的输入的情况下,将输入的输入侧垂直同步信号作为输出侧垂直同步信号输出的步骤;在将输出侧垂直同步信号输出后经过规定的周期前同步信号检测步骤中检测到下一个输入侧垂直同步信号的输入的情况下,将下一个输入侧垂直同步信号不作为下一个输出侧垂直同步信号输出,而将再下一个输入的输入侧垂直同步信号作为下一个输出侧垂直同步信号输出的步骤;以及在同步信号检测步骤中,在将输出侧垂直同步信号输出后即使过了规定的周期也未检测出输入侧垂直同步信号的输入的情况下,输出下一个输出侧垂直同步信号的步骤。
根据该结构,在早于原来的周期输入了输入侧垂直同步信号的情况下,也可以将该信号不直接作为输出侧垂直同步信号输出,而等待下一个输入侧垂直同步信号的输入,将该信号作为输出侧垂直同步信号输出,所以通过在视频显示期间输出侧垂直同步信号被输出而可以防止视频扰动,并且在过了原来的周期也未输入下一个输入侧垂直同步信号的情况下,同步信号控制单元可以自己生成输出侧垂直同步信号并输出。因此,可以稳定显示视频,并且也可以在使用该输出侧垂直同步信号进行通信的情况下,使该通信稳定。
以下,参照附图说明本发明的实施方式。再有,在本说明书的实施方式中,在信号是通过“高”和“低”传送信息的信号,并且在输入这种信号的情况下,有时将信号从“高”下降为“低”表现为‘输入’信号。此外,在信号是通过“高”和“低”传送信息的信号,并且在输出这种信号的情况下,有时将信号从“高”下降为“低”表现为‘输出’信号。再有,也可以将输入的信号从“低”升高为“高”表现为‘输入’该信号,此外,也可以将输出的信号从“低”升高为“高”表现为‘输出’该信号。
图1是表示本发明的实施方式的视频显示装置的结构的方框图。本实施方式的视频显示装置100包括:视频处理IC10;微计算机20;以及显示器30。视频处理IC10相当于本发明的视频处理装置。视频处理IC10是,对于从DVD播放机和电视调谐器等外部输入的视频信号,进行图像质量调整等的各种信号处理,输出用于由显示器30显示视频的显示数据的IC。视频处理IC10包括:视频输入单元11;同步信号检测单元12;视频处理单元13;通信控制单元14;以及同步信号控制单元15。
视频输入单元11接收模拟形式或数字形式的视频信号。视频信号每次输入1帧,在1帧的视频数据中,包含相当1帧的视频数据和垂直同步信号。以下,将输入到视频输入单元11的垂直同步信号也称为‘输入侧垂直同步信号’。再有,在输入的视频信号为模拟形式的情况下,视频输入单元11为ADC(Analog-Digital Converter;模数转换器)。此外,在输入的视频信号例如为HDMI那样的串行的数字形式的视频信号的情况下,视频输入单元11进行串并变换。输入到视频输入单元11的视频信号中的视频数据被输出到视频处理单元13,输入侧垂直同步信号被输出到同步信号检测单元12。
同步信号检测单元12检测是否由视频输入单元11输入了输入侧垂直同步信号。视频处理单元13对于从视频输入单元11输入的视频数据进行各种视频信号处理。视频处理单元13将从同步信号控制单元15输出的垂直同步信号用作动作基准信号进行视频信号处理。作为视频信号处理,例如,有用于改变视频的白和黑的明暗的对比度控制和用于改变画面整体的亮度的明亮控制、用于改变视频的颜色浓度的彩色增益控制等。用于进行这些控制的设定值,使用写入在通信控制单元14包括的寄存器中的值。
再有,视频处理单元13中实施的视频处理可以与视频场景(scene)的特征无关而以固定的设定值进行动作(静态控制),也可以根据视频场景的特征,例如对每帧动态地改变设定值(动态控制)。
图2是表示设定值的动态控制的处理的流程图。设定值的动态控制以图2所示的过程进行。这里,根据视频的特征,作为动态地控制对比度来进行说明。
首先,在视频处理单元13中,检测该帧中的视频的特征量(步骤S21)。作为视频的特征量,例如有视频信号的最大亮度/最小亮度、平均亮度、亮度直方图等。接着,视频处理单元13将检测到的特征量写入在通信控制单元114包括的寄存器的相应地址中(步骤S22)。
微计算机20读入在通信控制单元14的寄存器中写入的特征量(步骤S23),根据视频的特征量计算最佳的对比度控制值(步骤S24)。然后,将算出的对比度控制值写入到通信控制单元14的相应寄存器中(步骤S25)。然后,视频处理单元13基于寄存器中写入的对比度控制值,对于视频数据进行对比度控制(步骤S26)。
通过对每帧进行以上那样的处理,可动态地进行对比度控制,可根据视频的特征而控制到最佳的对比度。通信控制单元14与微计算机20连接,进行与微计算机20之间的通信的控制。通信控制单元14将从同步信号控制单元15输出的垂直同步信号用作通信定时信号,进行与微计算机20之间的通信的控制。通信控制单元14包括用于保持数据的寄存器,从微计算机20发送的数据被保持在寄存器的相应地址中。此外,微计算机20通过通信控制单元14,也可读入寄存器的规定地址的数据。
同步信号控制单元15对于视频处理单元13及通信控制单元14,输出垂直同步信号。以下,将同步信号控制单元15输出的垂直同步信号也称为‘输出侧垂直同步信号’。有关同步信号控制单元15的输出侧垂直同步信号的输出处理,后面论述。
微计算机20通过通信控制单元14,对于视频处理IC10进行视频处理的设定值的写入、视频特征量的读入。在视频处理IC10和微计算机20之间的通信上,例如使用I2C(Inter-Integrated Circuit;内部集成电路)等的串行通信。
显示器30是将从视频处理IC10供给的显示数据作为视频进行显示的装置,由液晶、CRT(Cathode Ray Tube;阴极射线管)、有机EL(Electro-Luminesence;电致发光)等离子等的显示器,以及在屏幕上放映视频的投影仪、平视显示器等中的任何一个以上构成。
下面,说明有关同步信号控制单元15的输出侧垂直同步信号的输出处理。首先,参照图3及图4,说明有关输入侧垂直同步信号被正常地输入的情况下的处理。图3是视频处理IC10的输出侧垂直同步信号的输出处理的流程图,图4是输入侧垂直同步信号被正常地输入的情况下的时间图。
在本实施方式中,输入的同步信号的帧频为60Hz,因此说明输入侧垂直同步信号也以60Hz输入的例子。该情况下的输入侧垂直同步信号的周期为16.6毫秒。此外,假设同步信号为480行(line)的信号。在本实施方式中,如图3所示,行计数器通过输入侧垂直同步信号被复位为0,在从30行至509行为止的480行的视频显示期间输入视频数据。此外,如图3所示,正常情况下的输入侧垂直同步信号的16.6毫秒的周期,相当于用行计数器计数525行的时间。
处理开始后,同步信号检测单元12等待输入侧垂直同步信号的下降(步骤S31)。同步信号检测单元12检测出输入侧垂直同步信号的下降时(步骤S31中为“是”),同步信号控制单元15将计数器复位为0,将输入的输入侧垂直同步信号直接输出到视频处理单元13及通信控制单元14(步骤S32)。接着,同步信号控制单元15判断在将输出侧垂直同步信号输出后是否经过了16.5毫秒(步骤S33)。
如上述,在本实施方式中,输入侧垂直同步信号以60Hz输入,其周期为16.6毫秒。因此,在本实施方式中,为了确认是否没有早于原来的周期输入了下一个输入侧垂直同步信号,同步信号控制单元15在将输出侧垂直同步信号输出后至经过16.5毫秒为止(步骤S33中为“否”),判断是否有输入侧垂直同步信号的下降(步骤S34)。
在没有早于通常的下一个输入侧垂直同步信号的下降(步骤S34中为“否”),将输出侧垂直同步信号输出后经过了16.5毫秒时(步骤S33中反复为“否”,步骤S34中反复为“否”,而步骤S33中反复为“是”),转移到步骤S35,同步信号控制单元15判断是否有输入侧垂直同步信号的下降。在没有输入侧垂直同步信号的下降的情况下(步骤S35中为“否”),同步信号控制单元15判断在将输出侧垂直同步信号输出后是否经过了16.8毫秒(步骤S36)。同步信号控制单元15在将输出侧垂直同步信号输出后至经过16.8毫秒(步骤S36中为“否”),返回到步骤S35,判断是否有输入侧垂直同步信号的下降。
在输入侧垂直同步信号正常地输入的情况下,在将输出侧垂直同步信号输出后经过16.8毫秒前(步骤S36中不为“是”),由同步信号检测单元12检测输入侧垂直同步信号的下降(步骤S35中为“是”)。在该情况下,返回到步骤S32,同步信号控制单元15将该检测到的输入侧垂直同步信号直接作为输出侧垂直同步信号输出到视频处理单元13及通信控制单元14。以下,在输入侧垂直同步信号正常地继续输入的期间,与上述同样,反复以下处理:反复步骤S33和步骤S34,在步骤S33中为“是”时转移到步骤S35,反复步骤S35和步骤S36,在步骤S35为“是”时,返回到步骤S32。
下面,参照图3及图5,说明有关在输入了输入侧垂直同步信号后不等待其周期而输入下一个新的输入侧垂直同步信号的情况下的处理。图5是输入了输入侧垂直同步信号后不等待其周期而输入下一个新的输入侧垂直同步信号的情况下的时间图。例如在视频信号的输入源切换,或视频制式切换的瞬间可能产生这样的状况。
在输入侧垂直同步信号正常地输入的状况下,如上述,反复从步骤S32至步骤S36。因此,若输入早于原来的周期的输入侧垂直同步信号,则在步骤S33中,在将输出侧垂直同步信号输出后经过16.5毫秒前(步骤S33中为“否”),被同步信号检测单元12检测到输入侧垂直同步信号的下降(步骤S34中为“是”)。这种情况下,同步信号控制单元15将输出侧垂直同步信号维持为“高”,转移到步骤S31,等待下一个新的输入侧垂直同步信号的下降。若被同步信号检测单元12检测到新的输入侧垂直同步信号(步骤S31中为“是”),则同步信号控制单元15将计数器复位为0,与上述同样地反复步骤S32至步骤S35。
由此,在将输出侧垂直同步信号输出后经过16.5毫秒前有新的输入侧垂直同步信号的输入的情况下,同步信号控制单元15也忽略该信号,在将输出侧垂直同步信号输出后即使过了16.5毫秒(行计数器即使过了525)至有下一个输入侧垂直同步信号的输入为止,都将输出侧垂直同步信号维持为“高”。由此,在视频显示期间没有输出侧垂直同步信号下降,不产生显示的扰动,显示稳定。此外,在通信控制单元14使用输出侧垂直同步信号控制与微计算机之间的通信的情况下,也保持该通信的稳定。
下面,参照图3及图6,说明有关在输入了输入侧垂直同步信号后,即使过了其周期也未输入下一个新的输入侧垂直同步信号的情况下的处理。图6是在输入了输入侧垂直同步信号后,即使过了其周期都未输入下一个新的输入侧垂直同步信号的情况下的时间图。在输入侧垂直同步信号正常地输入的状况下,如上述,反复步骤S32至步骤S36。在即使过了原来的周期(16.6毫秒)也未检测出输入侧垂直同步信号的下降,从输出前面的输出侧垂直同步信号起经过了16.8毫秒时(步骤S36中为“是”),同步信号控制单元15与输入侧垂直同步信号无关而自己下降输出侧垂直同步信号,并将计数器复位为0(步骤S37)。
而且,同步信号控制单元15判断垂直同步信号的“低”期间是否结束(步骤S38),在结束了垂直同步信号的“低”期间的情况下(步骤S38中为“是”),将自己下降过的输出侧垂直同步信号升高(步骤S39),返回到步骤S33。再有,在同步信号控制单元15自己下降了输出侧垂直同步信号后,至垂直同步信号的“低”期间结束为止(步骤S38中为“否”),在该期间由同步信号检测单元12判断是否检测到输入侧垂直同步信号的下降(步骤S40),在检测出输入侧垂直同步信号的下降的情况下(步骤S40中为“是”),返回到步骤S32,将检测出的输入侧垂直同步信号直接作为输出侧垂直同步信号输出到视频处理单元13及通信控制单元14。
如以上,根据本实施方式,在早于原来周期输入了输入侧垂直同步信号的情况下,不将该信号直接输出而等待下一个输入侧垂直同步信号而将该信号输出,并且在即使过了原来的周期输入侧垂直同步信号也未输入的情况下,自己生成输出侧垂直同步信号,所以可以稳定显示视频,并且在通信控制单元14使用输出侧垂直同步信号进行与微计算机20之间的通信控制的情况下,可以使该通信稳定。
本发明不限于上述实施方式,可仅具有以上述说明的一部分功能,或追加附加的功能的变形。以下,说明上述实施方式的变形例。
(第1变形例)
在上述实施方式中,作为在将输出侧垂直同步信号输出后至经过16.8毫秒为止没有下一个输入侧垂直同步信号的下降的情况下(步骤S36中为“否”)的对策,同步信号控制单元15自己下降输出侧垂直同步信号。但是,在不这样地假定从输出侧垂直同步信号的输出起即使经过原来的周期下一个输入侧垂直同步信号也不下降的情况,而只假定早于原来的周期输入了输入侧垂直同步信号的情况下,不需要步骤S36以后的处理。因此,在第1变形例中,说明有关可应对早于原来的周期输入了输入侧垂直同步信号的状况的视频处理IC10的处理。
图7是第1变形例的视频处理IC10的输出侧垂直同步信号的输出处理的流程图。比较图7和图3可知,第1变形例的输出侧垂直同步信号的输出处理的流程,仅由相当于上述实施方式的输出侧垂直同步信号的输出处理流程的步骤S31~步骤S35的步骤构成。
处理开始后,同步信号检测单元12等待输入侧垂直同步信号的下降(步骤S71)。同步信号检测单元12检测到输入侧垂直同步信号的下降时(步骤S71中为“是”),同步信号控制单元15将计数器复位为0,将输入的输入侧垂直同步信号直接作为输出侧垂直同步信号输出到视频处理单元13及通信控制单元14(步骤S72)。接着,同步信号控制单元15判断将输出侧垂直同步信号输出后是否经过了16.5毫秒(步骤S73)。
在将输出侧垂直同步信号输出后经过16.5毫秒为止(步骤S73中为“否”),为了确认是否没有早于原来的周期输入了下一个输入侧垂直同步信号,同步信号控制单元15判断是否有输入侧垂直同步信号的下降(步骤S74)。
在没有早于原来的周期的下一个输入侧输入同步信号的下降(步骤S74中为“否”),将输出侧垂直同步信号输出后经过了16.5毫秒时(步骤S73中反复为“否”、步骤S74中反复为“否”,步骤S73中为“是”),转移到步骤S75,同步信号控制单元15等待至有输入侧垂直同步信号的下降为止(步骤S75中反复为“否”),在检测出输入侧垂直同步信号的下降的情况下(步骤S75中为“是”),返回到步骤S72,将该输入侧垂直同步信号直接作为输出侧垂直同步信号输出到视频处理单元13和通信控制单元14。
若输入早于原来的周期的输入侧垂直同步信号,则在将输出侧垂直同步信号输出后经过16.5毫秒前(步骤S73中为“否”),由同步信号检测单元12检测到输入侧垂直同步信号的下降(步骤S74中为“是”)。这种情况下,同步信号控制单元15将输出侧垂直同步信号维持为“高”,转移到步骤S71,等待下一个新的输入侧垂直同步信号的下降。由同步信号检测单元12检测到新的输入侧垂直同步信号时(步骤S71中为“是”),同步信号控制单元15将计数器复位为0,与上述同样地反复步骤S72至步骤S75。
根据该第1变形例,在将输出侧垂直同步信号输出后经过16.5毫秒前有新的输入侧垂直同步信号的输出的情况下,同步信号控制单元15也将该输入忽略。即,同步信号控制单元15在将输出侧垂直同步信号输出后即使过了16.6毫秒(行计数器即使过了525),至有下一个输入侧垂直同步信号的输入为止,都将输出侧垂直同步信号维持为“高”。由此,在视频显示期间没有输出侧垂直同步信号下降,不产生显示的扰动,显示稳定。此外,在通信控制单元14使用输出侧垂直同步信号控制与微计算机20之间的通信的情况下,也保持该通信的稳定。
(第2变形例)
在上述实施方式中,作为在将输出侧垂直同步信号输出后至经过16.5毫秒检测出下一个输入侧垂直同步信号的下降的情况下(步骤S36中为“否”)、即早于原来的周期输入了输入侧垂直同步信号的情况下的对策,同步信号控制单元15忽略这样的过早的输出侧垂直同步信号,至输入下一个输入侧垂直同步信号为止都将输出侧垂直同步信号维持为“高”。但是,在不这样地假定早于原来的周期输入了输入侧垂直同步信号,而只假定从输出侧垂直同步信号的输出起即使经过原来的周期下一个输入侧垂直同步信号也不下降的情况下,不需要步骤S33及步骤S34的处理。因此,在第2变形例中,说明有关可应对从输出侧垂直同步信号的输出起即使经过原来的周期也未检测到下一个输入侧垂直同步信号的下降的状况的视频处理IC10的处理。
图8是第2变形例的视频处理IC10的输出侧垂直同步信号的输出处理的流程图。比较图8和图3可知,第2变形例的输出侧垂直同步信号的输出处理的流程,由从上述实施方式的输出侧垂直同步信号的输出处理流程中除去了步骤S33及步骤S34后的步骤构成。
处理开始后,同步信号检测单元12等待输入侧垂直同步信号的下降(步骤S81)。同步信号检测单元12检测到输入侧垂直同步信号的下降时(步骤S81中为“是”),同步信号控制单元15将计数器复位为0,将输入的输入侧垂直同步信号直接作为输出侧垂直同步信号输出到视频处理单元13及通信控制单元14(步骤S82)。
接着,同步信号控制单元15判断是否有输入侧垂直同步信号的下降(步骤S85)。在没有输入侧垂直同步信号的下降的情况下,同步信号控制单元15判断在将输出侧垂直同步信号输出后是否经过了16.8毫秒(步骤S86)。同步信号控制单元15在将输出侧垂直同步信号输出后经过16.8毫秒为止(步骤S86中为“否”),返回到步骤S85,判断是否有输入侧垂直同步信号的下降。
在输入侧垂直同步信号正常地输入的情况下,在将输出侧垂直同步信号输出后经过16.8毫秒前(步骤S86中不为“是”),由同步信号检测单元12检测输入侧垂直同步信号的下降(步骤S85中为“是”)。这种情况下,返回到步骤S82,同步信号控制单元15将该检测出的输入侧垂直同步信号直接作为输出侧垂直同步信号输出到视频处理单元13及通信控制单元14,并将计数器复位为0。以下,在输入侧垂直同步信号正常地继续输入的期间,与上述同样,反复以下处理:反复步骤S85和步骤S38,在步骤S85中为“是”时返回到步骤S82,并将计数器复位为0。
在步骤S82中将输入侧垂直同步信号直接作为输出侧垂直同步信号输出后,即使经过原来的周期(16.6毫秒)也未检测到输入侧垂直同步信号的下降,从前面的输出侧垂直同步信号的输出起经过了16.8毫秒时(步骤S86中为“是”),同步信号控制单元15与输入侧垂直同步信号无关而自己下降输出侧垂直同步信号,并将计数器复位为0(步骤S87)。
而且,同步信号控制单元15判断垂直同步信号的“低”期间是否结束(步骤S88),在垂直同步信号的“低”期间结束的情况下(步骤S88中为“是”),将自己下降过的输出侧垂直同步信号升高(步骤S89),返回到步骤S85。再有,在同步信号控制单元15自己下降了输出侧垂直同步信号后,在至垂直同步信号的“低”期间结束为止(步骤S88中为“否”),判断在该期间中是否由同步信号检测单元12检测到输入侧垂直同步信号的下降(步骤S90),在检测出输入侧垂直同步信号的下降的情况下(步骤S90中为“是”),返回到步骤S82,将检测出的输入侧垂直同步信号直接作为输出侧垂直同步信号输出到视频处理单元13和通信控制单元14。
根据该第2变形例,在即使经过原来的周期也未将输入侧垂直同步信号输入的情况下,同步信号控制单元15自己生成输出侧垂直同步信号,所以可以由显示器30稳定显示视频,并且在通信控制单元14使用输出侧垂直同步信号控制与微计算机20之间的通信的情况下,也保持该通信的稳定。
(第3变形例)
第3变形例是在第1变形例中追加了功能的变形例。在上述实施方式及它的第1变形例中,可适当地应对早于原来的周期输入了输入侧垂直同步信号的情况,但在第3变形例中,还可适当地应对输入侧垂直同步信号扰动的情况(例如,输入侧垂直同步信号剧烈地反复“高”和“低”的情况)。
图9是第3变形例的视频处理IC10的输出侧垂直同步信号的输出处理的流程图。图10是输入侧垂直同步信号扰动的情况下的时间图。比较图9和图7可知,第3变形例的输出侧垂直同步信号的输出处理的流程,由在第1变形例的输出侧垂直同步信号的输出处理的流程中追加步骤S101~步骤S106的流程而构成。
处理开始后,同步信号检测单元12等待输入侧垂直同步信号的下降(步骤S91)。同步信号检测单元12检测到输入侧垂直同步信号的下降时(步骤S91中为“是”),同步信号控制单元15将计数器复位为0,将输入的输入侧垂直同步信号直接作为输出侧垂直同步信号输出到视频处理单元13及通信控制单元14(步骤S92)。接着,同步信号控制单元15判断在将输出侧垂直同步信号输出后是否经过了16.5毫秒(步骤S93)。
在将输出侧垂直同步信号输出或经过16.5毫秒为止(步骤S93中为“否),为了确认是否没有早于原来的周期输入了下一个输入侧垂直同步信号,同步信号控制单元15判断是否有输入侧垂直同步信号的下降(步骤S94)。
在没有早于原来的周期的下一个输入侧垂直同步信号(步骤S94中为“否”),将输出侧垂直同步信号输出后经过了16.5毫秒时(步骤S93中反复为“否”、步骤S94中反复为“否”,步骤S93中为“是”),转移到步骤S95,同步信号控制单元15在等待至有输入侧垂直同步信号的下降为止(步骤S95中反复为“否”),检测出输入侧垂直同步信号的下降的情况下(步骤S95中为“是”),返回到步骤S92,将该输入侧垂直同步信号直接作为输出侧垂直同步信号输出到视频处理单元13和通信控制单元14。
若输入侧垂直同步信号早于原来的周期输入时,在将输出侧垂直同步信号输出后经过16.5毫秒前(步骤S93中为“否”),由同步信号检测单元12检测输入侧垂直同步信号的下降(步骤S94中为“是”)。在上述实施方式及它的第1变形例中,在该检测后返回到步骤S31、步骤S71并等待下一个输入侧垂直同步信号,输入侧垂直同步信号输入时(步骤S31、步骤S71中为“是”),将该信号直接作为输出侧垂直同步信号输出(步骤S32、步骤S72),但这样的话,如图10所示,在同步信号控制单元15将输出侧垂直同步信号输出后经过16.5毫秒前有第2次的输入侧垂直同步信号的下降的情况下,该第2次的输入侧垂直同步信号在步骤S32、步骤S72中被直接输出。
因此,在第3变形例中,因输入侧垂直同步信号扰动,在将输出侧垂直同步信号输出后经过16.5毫秒前有第2次的输入侧垂直同步信号的下降的情况下,也忽略第2次以后的输入侧垂直同步信号。因此,在第3变形例中,在将输出侧垂直同步信号输出后经过16.5毫秒前(步骤S93中为“否”),检测出输入侧垂直同步信号的下降的情况下(步骤S94中为“是”),同步信号控制单元15判断继续将输出侧垂直同步信号输出后是否经过了16.5毫秒(步骤S101)。
在将输出侧垂直同步信号输出后至经过16.5毫秒为止(步骤S101中为“否”),同步信号控制单元15判断是否有第2次的输入侧垂直同步信号的下降(步骤S102)。在没有第2次的输入侧垂直同步信号的下降,在将输出侧垂直同步信号输出后经过了16.5毫秒的情况下(步骤S101中为“是”),由于是与图5所示的状况同样的状况,所以返回到步骤S91,同步信号控制单元15等待下一个输入侧垂直同步信号的下降。
另一方面,在将输出侧垂直同步信号输出后至经过16.5毫秒为止有第2次的输入侧垂直同步信号的下降的情况下(步骤S102中为“是”),等待至在将输出侧垂直同步信号输出后经过16.8毫秒为止(在步骤S103中反复为“否”后为“是”),同步信号控制单元15自己下降输出侧垂直同步信号(步骤S104)。再有,在步骤S102中输入了第2次的输入侧垂直同步信号后,在步骤S103中将输出侧垂直同步信号输出后等待经过16.8毫秒的期间,即使还检测到第3次的、第4次的、...输入侧垂直同步信号的下降,同步信号控制单元15也忽略它们,等待在将输出侧垂直同步信号输出后经过16.8毫秒,并在步骤S104中下降输出侧垂直同步信号。
同步信号控制单元15在步骤S104中下降了输出侧垂直同步信号后,等待垂直同步信号的“低”期间结束(步骤S105中反复了“否”后为“是”),升高输出侧垂直同步信号(步骤S106),返回到步骤S93。
根据第3变形例,在输入侧垂直同步信号急剧地反复“高”和“低”那样扰动的情况下,若早于原来的周期输入了输入侧垂直同步信号,而且检测到第2次早的输入侧垂直同步信号时,其后至经过原来的周期为止,忽略输入侧垂直同步信号,所以如图10所示,在视频显示期间也没有输出侧垂直同步信号下降,可以稳定显示视频,并且在微计算机20使用输出侧垂直同步信号进行通信的情况下,也可以使该通信稳定。
(第4变形例)
图11是第4变形例的视频处理IC10的输出侧垂直同步信号的输出处理的流程图。在第3变形例中,对于第1变形例的输出侧垂直同步信号的输出处理,追加了对输入侧垂直同步信号的扰动相应处理的功能,而第4变形例是,对于上述实施方式的输出侧垂直同步信号的输出处理,追加了对输入侧垂直同步信号的扰动相应处理的功能。因此,在图11的流程图中,对与图3所示的上述实施方式相同的处理附加相同的标号,对与图9所示的第3变形例相同的处理附加相同的标号。各步骤中的处理,是在上述实施方式及它的第3变形例中说明的那样,所以省略说明。
根据第4变形例,如图5所示,在因视频的输入源的切换等,早于原来的周期输入了输入侧垂直同步信号的情况下,如图6所示,在输入侧垂直同步信号即使过了原来的周期也未输入的情况下,而且如图10所示,在输入侧垂直同步信号扰动的情况下,同步信号控制单元15立即应对,根据需要而忽略输入侧垂直同步信号,或自己将输出侧垂直同步信号输出,所以可以稳定显示视频,并且在通信控制单元14使用输出侧垂直同步信号与微计算机20进行通信的情况下,也可以使该通信稳定。
再有,在上述实施方式中,说明了通信控制单元14将同步信号控制单元15输出的输出侧垂直同步信号直接作为用于与微计算机20通信的通信定时信号来使用的例子,但视频处理IC10还包括基于同步信号控制单元15输出的输出侧垂直同步信号,生成通信定时信号的通信定时信号生成单元,通信控制单元14也可以在与微计算机20的通信中使用该通信定时信号。这种情况下,通信定时信号与输出侧垂直同步信号为相同的周期,但为基于输出侧垂直同步信号加工的(例如相位偏移)信号。
以上说明了当前所考虑的本发明的优选实施方式,但对于本实施方式可进行各种各样的变形,而且,意图在于所附的权利要求的范围包含本发明的真实精神和范围内的所有变形。
本申请要求2011年3月10日在日本申请的特许申请号2011-052934的优先权,该申请的内容通过引用而编入本申请中。
工业实用性
如以上,本发明具有可以减轻输入侧垂直同步信号的扰动造成的影响的效果,作为使用垂直同步信号,进行用于控制视频的显示和视频处理的通信的视频处理装置等是有用的。

Claims (10)

1.视频处理装置,其特征在于,包括:
视频输入单元,输入视频数据及用于显示所述视频数据的输入侧垂直同步信号;
同步信号检测单元,检测对所述视频输入单元输入了所述输入侧垂直同步信号;以及
同步信号控制单元,基于所述同步信号检测单元的检测结果,将输出侧垂直同步信号输出,
所述同步信号控制单元
在所述同步信号检测单元以规定的周期检测到所述输入侧垂直同步信号的输入时,将输入的所述输入侧垂直同步信号作为所述输出侧垂直同步信号输出,
在输出所述输出侧垂直同步信号后经过所述规定的周期前,所述同步信号检测单元检测到下一个输入侧垂直同步信号的输入时,将在经过所述规定的周期前输入的所述下一个输入侧垂直同步信号不作为下一个输出侧垂直同步信号输出,而将再下一个输入的输入侧垂直同步信号作为所述下一个输出侧垂直同步信号输出,在输出所述输出侧垂直同步信号后即使过了所述规定的周期所述同步信号检测单元也未检测出所述下一个输入侧垂直同步信号的输入时,在过了所述规定的周期时输出所述下一个输出侧垂直同步信号。
2.视频处理装置,其特征在于,包括:
视频输入单元,输入视频数据和用于显示所述视频数据的输入侧垂直同步信号;
同步信号检测单元,检测对所述视频输入单元输入了所述输入侧垂直同步信号;以及
同步信号控制单元,基于所述同步信号检测单元的检测结果,将输出侧垂直同步信号输出,
所述同步信号控制单元
在所述同步信号检测单元以规定的周期检测到所述输入侧垂直同步信号的输入时,将输入的所述输入侧垂直同步信号作为所述输出侧垂直同步信号输出,
在输出所述输出侧垂直同步信号后即使过了所述规定的周期所述同步信号检测单元也未检测出下一个输入侧垂直同步信号的输入时,在过了所述规定的周期时输出下一个输出侧垂直同步信号。
3.如权利要求2所述的视频处理装置,其特征在于,
所述同步信号控制单元,在输出所述输出侧垂直同步信号后经过所述规定的周期前所述同步信号检测单元检测到所述下一个输入侧垂直同步信号的输入时,将所述下一个输入侧垂直同步信号不作为所述下一个输出侧垂直同步信号输出,在输出所述输出侧垂直同步信号后经过所述规定的周期前所述同步信号检测单元检测到再下一个输入侧垂直同步信号的输入时,与其后的输入侧垂直同步信号的输入无关,在至经过所述规定的周期为止都不输出所述下一个输出侧垂直同步信号,而在经过了所述规定的周期之后输出所述下一个输出侧垂直同步信号。
4.视频处理装置,其特征在于,包括:
视频输入单元,输入视频数据和用于显示所述视频数据的输入侧垂直同步信号;
同步信号检测单元,检测对所述视频输入单元输入了所述输入侧垂直同步信号;以及
同步信号控制单元,基于所述同步信号检测单元的检测结果,将输出侧垂直同步信号输出,
所述同步信号控制单元
在所述同步信号检测单元以规定的周期检测到所述输入侧垂直同步信号的输入时,将输入的所述输入侧垂直同步信号作为所述输出侧垂直同步信号输出,
在输出所述输出侧垂直同步信号后经过所述规定的周期前所述同步信号检测单元检测到下一个输入侧垂直同步信号的输入时,将所述下一个输入侧垂直同步信号不作为下一个输出侧垂直同步信号输出,在输出所述输出侧垂直同步信号后经过所述规定的周期前所述同步信号检测单元检测到再下一个输入侧垂直同步信号的输入时,与其后的输入侧垂直同步信号的输入无关,在至经过所述规定的周期为止都不输出所述下一个输出侧垂直同步信号,在经过了所述规定的周期后输出所述下一个输出侧垂直同步信号。
5.如权利要求1至4的任何一项所述的视频处理装置,其特征在于,还包括:
视频处理单元,输入对所述视频输入单元输入的所述视频数据,并且使用从所述同步信号控制单元输出的所述输出侧垂直同步信号来处理所述视频数据,从而生成用于显示所述视频数据的显示数据。
6.如权利要求5所述的视频处理装置,其特征在于,还包括:
通信控制单元,使用基于从所述同步信号控制单元输出的所述输出侧垂直同步信号的通信定时信号,进行用于控制所述视频处理单元中的视频处理的通信。
7.视频显示装置,其特征在于,包括:
权利要求5所述的视频处理装置;以及
显示器,显示由所述视频处理单元生成的所述显示数据。
8.视频显示装置,其特征在于,包括:
权利要求6所述的视频处理装置;以及
微计算机,与所述通信控制单元进行通信,对所述通信控制单元发送用于控制所述视频处理单元中的视频处理的控制数据。
9.同步信号输出方法,其特征在于,包括:
输入视频数据和用于显示所述视频数据的输入侧垂直同步信号的视频输入步骤;
检测输入了所述输入侧垂直同步信号的同步信号检测步骤;
在所述同步信号检测步骤中以规定的周期检测到所述输入侧垂直同步信号的输入的情况下,将输入的所述输入侧垂直同步信号作为输出侧垂直同步信号输出的步骤;
在输出所述输出侧垂直同步信号后经过所述规定的周期前所述同步信号检测步骤中检测到下一个输入侧垂直同步信号的输入的情况下,将所述下一个输入侧垂直同步信号不作为下一个输出侧垂直同步信号输出,而将再下一个输入的输入侧垂直同步信号作为所述下一个输出侧垂直同步信号输出的步骤;以及
在输出所述输出侧垂直同步信号后即使过了所述规定的周期也未检测出所述输入侧垂直同步信号的输入的情况下,在过了所述规定的周期时输出所述下一个输出侧垂直同步信号的步骤。
10.同步信号检测方法,其特征在于,包括:
输入视频数据和用于显示所述视频数据的输入侧垂直同步信号的视频输入步骤;
检测输入了所述输入侧垂直同步信号的同步信号检测步骤;
在所述同步信号检测步骤中以规定的周期检测到所述输入侧垂直同步信号的输入的情况下,将输入的所述输入侧垂直同步信号作为输出侧垂直同步信号输出的步骤;以及
在输出所述输出侧垂直同步信号后经过所述规定的周期前所述同步信号检测步骤中检测到下一个输入侧垂直同步信号的输入时,将所述下一个输入侧垂直同步信号不作为下一个输出侧垂直同步信号输出,而在输出所述输出侧垂直同步信号后经过所述规定的周期前在所述同步信号检测步骤中检测到再下一个输入侧垂直同步信号的输入时,与其后的输入侧垂直同步信号的输入无关,在至经过所述规定的周期为止都不输出所述下一个输出侧垂直同步信号,在经过了所述规定的周期后,输出所述下一个输出侧垂直同步信号的步骤。
CN201280007925.8A 2011-03-10 2012-02-08 视频处理装置和使用它的视频显示装置、以及同步信号输出方法 Active CN103370928B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2011052934 2011-03-10
JP2011-052934 2011-03-10
PCT/JP2012/000819 WO2012120780A1 (ja) 2011-03-10 2012-02-08 映像処理装置及びそれを用いた映像表示装置、並びに同期信号出力方法

Publications (2)

Publication Number Publication Date
CN103370928A CN103370928A (zh) 2013-10-23
CN103370928B true CN103370928B (zh) 2016-08-10

Family

ID=46797757

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201280007925.8A Active CN103370928B (zh) 2011-03-10 2012-02-08 视频处理装置和使用它的视频显示装置、以及同步信号输出方法

Country Status (5)

Country Link
US (1) US8692938B2 (zh)
EP (2) EP2905952A1 (zh)
JP (1) JP5919564B2 (zh)
CN (1) CN103370928B (zh)
WO (1) WO2012120780A1 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10609328B2 (en) * 2013-05-13 2020-03-31 Grass Valley Limited Video processing using a one-dimensional control function to control processing time and error
JP6772914B2 (ja) * 2017-03-16 2020-10-21 セイコーエプソン株式会社 画像処理装置、表示装置および画像処理方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1557097A (zh) * 2002-07-11 2004-12-22 ���µ�����ҵ��ʽ���� 图像编码方法及图像解码方法
CN101822044A (zh) * 2007-10-10 2010-09-01 松下电器产业株式会社 影像/声音记录再现装置

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5177619A (en) * 1987-08-31 1993-01-05 Asahi Kogaku Kogyo Kabushiki Kaisha Apparatus for minimizing signal degradation during the copying of video signals from one recording medium to another recording medium
KR920003376B1 (ko) * 1989-09-09 1992-04-30 재단법인 한국전자통신연구소 일반 교환 회선용 정지 화상 전화기의 영상 입출력 장치
JP2973447B2 (ja) * 1990-01-26 1999-11-08 キヤノン株式会社 再生装置
JP3527259B2 (ja) * 1993-04-12 2004-05-17 松下電器産業株式会社 映像信号処理装置及び処理方法
JP3405008B2 (ja) * 1995-09-25 2003-05-12 松下電器産業株式会社 垂直同期信号回路
EP0814607B1 (en) * 1996-06-19 2004-11-10 Matsushita Electric Industrial Co., Ltd. Television receiver
JPH11341303A (ja) * 1998-05-22 1999-12-10 Matsushita Electric Ind Co Ltd 疑似垂直同期信号生成回路
KR100582501B1 (ko) * 1998-11-19 2006-10-24 엘지전자 주식회사 정보자동검색방법
WO2000060872A1 (fr) * 1999-03-31 2000-10-12 Matsushita Electric Industrial Co., Ltd. Procede et dispositif de decodage continu de flux video comprenant des sequences de donnees ayant des frequences de trame differentes
JP4472098B2 (ja) * 2000-03-31 2010-06-02 シャープ株式会社 同期信号処理回路および表示装置
KR100472461B1 (ko) * 2002-07-11 2005-03-10 삼성전자주식회사 비 정상 비디오 신호를 판별하는 디스플레이 장치 및 그방법
JP2004235715A (ja) * 2003-01-28 2004-08-19 Matsushita Electric Ind Co Ltd 映像信号切替装置
DE10321236B4 (de) * 2003-05-12 2006-06-29 Siemens Ag Überwachungsverfahren für eine Übertragung einer Folge von Bildern sowie zur Durchführung des Verfahrens bestimmte Schaltungen, Programme und Bildverarbeitungsvorrichtung
JP4885461B2 (ja) * 2005-02-24 2012-02-29 日立プラズマディスプレイ株式会社 表示パネルの表示制御装置及びそれを有する表示装置
KR100747668B1 (ko) * 2005-10-31 2007-08-08 삼성전자주식회사 디스플레이 동기 신호 생성 장치를 포함하는 영상 신호수신장치 및 그 제어방법
KR101157960B1 (ko) * 2005-12-02 2012-06-25 엘지디스플레이 주식회사 액정표시장치
JP2009253539A (ja) * 2008-04-03 2009-10-29 Panasonic Corp 垂直同期制御装置
JP5625266B2 (ja) 2009-06-18 2014-11-19 パナソニック株式会社 映像処理装置および映像表示装置
JP2011061323A (ja) * 2009-09-07 2011-03-24 Toshiba Corp 同期信号制御回路及び表示装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1557097A (zh) * 2002-07-11 2004-12-22 ���µ�����ҵ��ʽ���� 图像编码方法及图像解码方法
CN101822044A (zh) * 2007-10-10 2010-09-01 松下电器产业株式会社 影像/声音记录再现装置

Also Published As

Publication number Publication date
US20130335630A1 (en) 2013-12-19
EP2685706A4 (en) 2014-09-24
JPWO2012120780A1 (ja) 2014-07-07
EP2905952A1 (en) 2015-08-12
CN103370928A (zh) 2013-10-23
US8692938B2 (en) 2014-04-08
EP2685706A1 (en) 2014-01-15
WO2012120780A1 (ja) 2012-09-13
JP5919564B2 (ja) 2016-05-18

Similar Documents

Publication Publication Date Title
TWI697833B (zh) 顯示裝置及其高顯示頻寬控制方法
KR101623513B1 (ko) 비디오 소스 디바이스와 비디오 싱크 디바이스 간에 비디오 프로세싱을 배분하기 위한 방법, 장치, 및 기계판독가능 매체
CN101046941B (zh) 用于驱动液晶显示器件的装置和方法
US7719614B2 (en) Apparatus and method for converting frame rate without external memory in display system
CN106415456A (zh) 中间帧消隐
CN101377920A (zh) 显示控制方法、和使用该方法的显示装置和显示***
CN104412585A (zh) 用于多传感器照相机装置的同步控制器和相关同步方法
US8896705B2 (en) Measuring device and associated method for measuring response speed of display panel
US10127701B2 (en) Image processing apparatus and control method thereof
CN103370928B (zh) 视频处理装置和使用它的视频显示装置、以及同步信号输出方法
CN101650419B (zh) 雷达图像自适应液晶显示控制方法
CN103474011B (zh) 显示面板反应速度的测量器与相关方法
WO2020140828A1 (zh) 显示数据缺陷检测方法及装置
KR101101812B1 (ko) 디스플레이장치 및 그 제어방법
US7450135B2 (en) Display device for detecting abnormal image signal and method thereof
TWI627582B (zh) 顯示裝置及其延伸顯示能力辨識資訊置換方法
TW525109B (en) A method adjusting gain and offset values for a liquid crystal display
US20110050314A1 (en) Display link clocking method and apparatus
EP3491496B1 (en) Display apparatus and input method thereof
US11106418B2 (en) Image display apparatus, image output apparatus, control methods thereof, and storage medium
US11688330B2 (en) Display apparatus and controlling method thereof
JP2019220752A (ja) 情報処理装置
US20090153545A1 (en) Display processing device and timing controller thereof
JP5896642B2 (ja) 映像処理装置、映像処理方法、及びプログラム
EP3671719A1 (en) Processor and method for operating a display device

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C41 Transfer of patent application or patent right or utility model
TA01 Transfer of patent application right

Effective date of registration: 20151110

Address after: Osaka Japan

Applicant after: PANASONIC INTELLECTUAL PROPERTY MANAGEMENT Co.,Ltd.

Address before: Osaka Japan

Applicant before: Matsushita Electric Industrial Co.,Ltd.

C14 Grant of patent or utility model
GR01 Patent grant
TR01 Transfer of patent right

Effective date of registration: 20240418

Address after: Kanagawa Prefecture, Japan

Patentee after: Panasonic Automotive Electronic Systems Co.,Ltd.

Country or region after: Japan

Address before: Osaka, Japan

Patentee before: PANASONIC INTELLECTUAL PROPERTY MANAGEMENT Co.,Ltd.

Country or region before: Japan

TR01 Transfer of patent right