CN103282895B - 以高数据率串行传输数据的装置和方法 - Google Patents

以高数据率串行传输数据的装置和方法 Download PDF

Info

Publication number
CN103282895B
CN103282895B CN201180064155.6A CN201180064155A CN103282895B CN 103282895 B CN103282895 B CN 103282895B CN 201180064155 A CN201180064155 A CN 201180064155A CN 103282895 B CN103282895 B CN 103282895B
Authority
CN
China
Prior art keywords
bus
message
predetermined
state
level
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201180064155.6A
Other languages
English (en)
Other versions
CN103282895A (zh
Inventor
F.哈特维希
R.马霍尔
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Robert Bosch GmbH
Original Assignee
Robert Bosch GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Robert Bosch GmbH filed Critical Robert Bosch GmbH
Publication of CN103282895A publication Critical patent/CN103282895A/zh
Application granted granted Critical
Publication of CN103282895B publication Critical patent/CN103282895B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L41/00Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
    • H04L41/08Configuration management of networks or network elements
    • H04L41/0803Configuration setting
    • H04L41/0823Configuration setting characterised by the purposes of a change of settings, e.g. optimising configuration for enhancing reliability
    • H04L41/083Configuration setting characterised by the purposes of a change of settings, e.g. optimising configuration for enhancing reliability for increasing network speed
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4072Drivers or receivers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/407Bus networks with decentralised control
    • H04L12/413Bus networks with decentralised control with random access, e.g. carrier-sense multiple-access with collision detection [CSMA-CD]
    • H04L12/4135Bus networks with decentralised control with random access, e.g. carrier-sense multiple-access with collision detection [CSMA-CD] using bit-wise arbitration

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Small-Scale Networks (AREA)
  • Dc Digital Transmission (AREA)

Abstract

建议一种用于将总线用户连接到双线的通信总线上的装置,其中所述总线用户能够使用该装置将消息发送给连接在该总线上的另外的总线用户并且能够从所述另外的总线用户接收消息,所述消息作为显性和隐性总线电平的序列被表示在总线线路上,其中该装置包括第一装置,以设定在两个总线线路之间的通过驱动第一电流引起的第一预给定电压差形式的显性总线电平,并且该装置适于,将隐性总线电平设定为不是必然不等于零的、在两个总线线路之间至少部分地由于放电电流流过与这些总线线路连接的终端电阻引起的第二预给定电压差,以及其中该装置包括至少一个另外的装置,以至少在存在可预给定或预给定的切换条件时通过驱动至少一个合适的另外的电流来加速所述总线电平至少之一的设定。

Description

以高数据率串行传输数据的装置和方法
技术领域
本发明涉及用于在总线***的至少两个用户之间快速传输数据的装置和方法。
背景技术
例如由ISO标准11898已知控制器局域网(CAN)以及被称为“时间触发的CAN(TTCAN)”的CAN扩展。在CAN中所使用的介质访问控制方法基于按位的仲裁。在该按位的仲裁中,多个总线用户可以经由总线***的信道同时传输数据,而不会由此干扰数据传输。总线用户此外可以在经由该信道发送位时确定该信道的逻辑状态(0或1)。如果所发送的位的值不相应于该信道的所确定的逻辑状态,则总线用户结束对该信道的访问。在CAN中,通常在要经由该信道传输的消息内部的仲裁字段中进行按位的仲裁。
通过按位的仲裁实现经由该信道的无干扰的消息传输。由此得到CAN的良好的实时特性,然而在介质访问控制方法中(在介质访问控制方法中由总线用户发送的消息由于在经由该信道进行传输期间与由其它站之一发送的另外的消息的冲突而可能受到破坏),具有明显更为不利的实时特性,因为由于该冲突和由此所需的消息的重新传输会出现数据传输的延迟。
CAN的协议尤其适于在实时条件下传输短通知。如果经由CAN域传输较大的数据块,则信道的相对小的比特率成为限制性因素。为了保证按位仲裁的正确功能,必须在针对位传输的仲裁期间维持首先与总线***的扩展、在该信道上的信号传播速度和在总线用户的接口模块中的固有处理时间有关的最小持续时间,然后所有总线用户必须具有统一的总线状态图(0或1)和对该总线状态的相同权限的访问。
因此该比特率不能通过减小各个位的持续时间而无其它措施地被提高。因为在所述信道上的信号传播速度基本上是确定的,因此如果希望实现更短的位长度则需要更小的总线***扩展或者更小的固有处理时间。主要由如下时间导致所述固有处理时间,即形成相应的总线电平所需要的时间。这里要注意,为了设定显性总线电平,相应的发送站借助对应的末级将电流驱动到导致建立对应电压差的总线上。隐性总线电平相反通过如下方式形成,即在两个总线线路之间的电压差通过终端电阻消除或者改变为与显性总线电平偏离的值。该偏离的值可以是零,但是也可以是与零不同的电压差。
G.Cena和A.Valenzano在“Overclocking of controller area networks”(Electronics Letters,Vol.35,No.22(1999),1924页)中从理论方面研究了在消息子区域中的总线频率的过时钟对有效实现的数据率的作用,但是没有涉及方法的细节和限制总线频率的因素的问题,这些因素例如是信号传播速度和在总线用户的接口模块中的固有处理时间。
由所引用的文献表明,现有技术不能在任何方面都提供令人满意的结果。
发明内容
本发明的任务是描述一种装置,借助其例如控制设备的总线用户能够在更短的时间中在具有显性和隐形总线电平的双线总线***中传输消息。
所描述的任务通过具有独立权利要求的特征的装置和在该装置中所使用的方法来解决。
本发明的优点
借助CAN总线***的扩展来阐述本发明,在该扩展中通过所建议的装置能够在比由现有技术的CAN网络中可能的更短的时间中传输消息。为此,建议了相对于按照ISO 11898的CAN标准改动的收发器。本发明以类似的方式也可使用在其他由于有电流流过终端电阻而形成总线电平、也即线路之间的电压差的总线***中。当然,所描述的发明也可以应用在TTCAN网络中。
所描述的任务在本发明的装置中通过如下方式被解决,即发送站通过驱动合适的、必要时附加的电流来加速隐性总线电平的设定。
在此,可能有利的是,将本发明的装置构造为可切换的,使得仅仅在确定状态中使用附加驱动的电流强度来设定总线电平。由此,例如可以将本发明的方法仅仅应用在待传输的消息的确定区段中。此外可能的是,由此在正在进行的运行中在按照当前标准的总线通信和加速的总线通信之间进行切换。
有利地,本发明装置在从显性总线电平变换到隐性总线电平时在两个总线线路之间驱动定义的电流,使得在隐性情况下的目标电压差被快速地达到。在此可以通过时间上的限制、或者通过功率限制、或通过测量电压差并且在达到确定阈值时的关断来限制所驱动的电流。这由于以下原因是特别重要的,即其他站必须具有通过显性位来改写隐性总线电平的可能性。因为这种情况可能既在仲裁期间又在识别出错误时(仅仅举两个例子)出现。
同样有利的是,本发明的装置在从隐性总线电平变换到显性总线电平时相对于由现有技术已知的装置改动了所驱动的电流。可能的是,涉及的电流被提高,或者并行地输送附加的电流。但是减少电流强度和与此相应地放慢边缘变换也是有意义的,以例如将每时间单位平均发射的电磁辐射保持在预给定的界限内。也可以使得该行为又与切换条件相关。
在特别有利的构型中将该装置构造为,使得由该装置通过分析接收的数据信号本身来求得切换条件。同样有利的是,该装置通过合适的输出将其当前开关状态返回通知给进行操控的控制器。
附图说明
此外借助附图进一步阐述本发明。
图1示出根据现有技术的、带有至控制器和至总线连接端的输入端和输出端、供电以接地的收发器的示意性方块线路图。
图2示出了按照本发明的、带有附加发送部分电路和用于其切换的附加输入端的装置的示意性方块线路图。
图3示出了按照本发明的、带有用于根据在输入端TxD上的信号的分析自主切换的装置以及附加的发送部分电路的装置的示意性方块线路图。
图4示出了根据现有技术的、带有发送部分电路的主要元件的装置的电路图的示例性区段。
图5示出了根据本发明的、带有改动的发送部分电路的主要元件的装置的电路图的示例性区段,所述改动的发送部分电路由原始的发送部分电路和加速部分电路的附加元件构成。
图6示出了根据本发明的、带有改动的发送部分电路的主要元件的装置的另一实施方式的电路图的示例性区段,所述改动的发送部分电路由原始的发送部分电路和加速部分电路的附加元件构成。
具体实施方式
此外,描述本发明方法和装置的实施例。这些具体例子是用于阐述实施的,而不是限制发明思想的范围。所处理的总线***被看做双线通信总线,其中这里意味着两个传导连接,它们的电势差表示总线信号。这两个线路之一也可以通过导电的、相互传导连接的汽车车身部件来表示。
图1示出了装置100的方块连接图,如其由现有技术所已知的。该装置具有带有电路元件的电路,该电路可以被分成发送部分电路110和接收部分电路120。发送部分电路和接收部分电路可以相互连接或者也可以具有共同的电路元件。该装置此外具有对于现有技术已知的收发器常见的连接可能性,例如用于连接到通信总线130上的连接端CANH、CANL,用于从通信控制器接收逻辑数据和向其发送逻辑数据的连接端RxD和TxD,用于提供供应电压的连接端Vcc,以及用于提供地的GND。另外的可能的连接端按照现有技术例如可以包括:使能输入端、唤醒输入端、备用输入端等等。这里,出于简单起见将另外的可能的连接端取消。发送部分电路110基于至少通信控制器的发送信号TxD产生用于总线连接端CANH和CANL的输出信号。接收部分电路120至少基于总线连接端CANH和CANL的输入信号的差产生用于通信控制器的接收信号RxD。
相反,在图2中所示的构型中的本发明装置200现在具有附加的连接端ACCL,其用于在由现有技术已知的行为和本发明加速的行为之间的切换。经由连接端ACCL读入信号,从该信号中读出存在通过该装置的有效切换条件的存在。该连接端与附加的加速部分电路210连接,该加速部分电路此外与发送部分电路110连接。
在最简单的情况下,以如下方式进行ACCL输入的分析:如果ACCL连接端上存在逻辑真(TRUE)条件,则加速部分电路210基于由发送部分电路110接收的信号产生输出信号。如果ACCL连接端上存在逻辑假(FALSE)条件,则加速部分电路210不活动。但是也可以确定必须设置在ACCL连接端上的任意其他信号或者信号序列,由此本发明装置导出有效的切换条件。可能的是,可配置地构建该信号,其方式例如是在为此设置的寄存器中存放应当由该装置解释为存在有效切换条件的值。
加速部分电路210具有对总线连接端CANH和CANL的访问权,使得在存在有效的切换条件时借助由加速部分电路210产生的输出信号改动由发送部分电路110产生的输出信号。发送部分电路110和加速部分电路210的组合可以被看作改动的发送部分电路220,这在图2中通过虚线表示。用于该发送部分电路220的实施例在图5至6中被给出。
本发明装置300的另一实施例在图3中被示出。在该情况下,该装置可以无图2中的切换输入端ACCL地构建。代替地,该装置具有分析装置310,该分析装置在所示的情况下与连接端TxD和加速部分电路210连接并且被设立用于自主地决定将该装置切换到本发明的加速模式中。
分析装置310为此分析该装置从通信控制器取到的输入信号,也即优选如在图3中所示的TxD信号,并且从中产生用于加速部分电路210的控制信号。对由通信控制器接收的数据信号的分析例如可以包括:求得在所接收的信号内部时间上的位长、分析在消息内部的标识、也或者求得在消息内部的时间上的位长的切换时刻。类似的适于由分析装置310产生的控制信号,这针对在ACCL连接端上的输入信号结合图2被描述。在最简单的情况下,该控制信号包括逻辑真或者假条件。如果分析装置310作为控制信号产生了逻辑真,则加速部分电路210基于由发送部分电路110接收的信号产生输出信号。如果存在逻辑假条件,则发送部分电路210是不活动的。因此根据分析装置310所产生的控制信号,由发送部分电路110产生的输出信号被借助由加速部分电路210产生的输出信号改动,或者不被改动。对于如图2中所描述的控制信号,当然也需要分析来导出切换条件的存在。其可以构造为可配置的。
也可能的是,分析装置310附加于或者代替于分析发送信号TxD而例如通过分析接收信号RxD和/或施加在总线连接端CANH、CANL上的信号获得该分析装置的激活加速部分电路210的输出信号。为此当然需要该分析装置通过对应的连接具有对要分析的信号的访问权。这里,对接收的数据信号的分析例如也可以包括:求得在所接收的信号内部时间上的位长、分析在消息内部的标识、也或者求得在消息内部的时间上的位长的切换时刻。在该实施方式中,该装置例如不仅仅可以在发送尝试时、而且可以在接收带有减少的位长的被加速的消息时通过切换到本发明的加速模式中来进行反应。现有技术的收发器常常包含唤醒逻辑,该唤醒逻辑分析在总线连接端CANH、CANL上的信号并且从中导出唤醒请求。有利地,可以将分析装置310集成到这种唤醒逻辑中,只要该唤醒逻辑同样设置在本发明的装置中。本发明装置的唤醒能力在下面还更详细地被实现。
代替地,也可以完全地放弃本发明装置的切换并且永久地应用本发明加速的方法。该同样没有被更详细描述的实施方式从图2的装置200通过取消ACCL连接端或者通过施加持续的真条件来得到。
本发明装置200或者300可以被设计为,使得加速部分电路210在从显性总线电平变换至隐性总线电平的情况下加速可以等于或不同于零的、对应设置的电压差的设定。这是特别有利的,因为这种边缘变换在由现有技术已知的装置中相对缓慢地进行,因为为隐性电平而设置的电压差在没有加速部分电路的情况下仅仅通过流经在信号线路上的终端电阻的放电电流而形成。
但是在不同的实施方式中,本发明的装置也可以被设计为,使得附加地或者排他地在从隐性总线电平向显性总线电平的变换情况下加速该电压差的设定。为此可以或者设置另一加速部分电路211,或者可以如下地改动部分电路110和210的至少之一,使得其根据所述切换更强烈地驱动为设定显性总线电平所需的电流。针对该情况,也可以相对于该装置200来设置附加的用于改动的发送部分电路220的切换输入端ACCL2或者相对于装置300来设置在分析装置310和改动的发送部分电路220之间的单独的连接,以便能够单独地激活对于边缘变换的两个方向的加速。
在图4中示出了根据现有技术装置的发送部分电路110的示意性结构的例子。该发送部分电路主要由驱动组件400构成,该驱动组件的两个输出端分别经由晶体管T1或T2控制两个总线线路CANH、CANL的电平。发送信号TxD以合适的方式被驱动组件400改动,使得在存在逻辑零时,后接的晶体管电路将总线连接端CANH拉到电势V-CANH上并且将总线连接端CANL拉到电势V_CANL(显性总线电平)上,而在存在逻辑1时,与二极管D1和D2连接的后接晶体管电路T1、T2截止并且总线线路经由在线路末端上的终端电阻(未示出)又将其电势补偿到具有近似为零的差电压的隐性总线电平上。在由现有技术已知的替换构型(“低速CAN”)中,在隐性情况下总线线路处于显著不同于零的差电压上。
相反在图5中示意性示出了改动的发送部分电路220的实施例,其中原始发送部分电路110通过加速部分电路210的另外的电路元件来补充。另外的电路元件在所述驱动组件的每个输出端上分别包括可由切换信号ACCL开关的、反相的电路元件I3和I4,以及后接的、例如由边缘触发的脉冲发生器P3和P4。代替由边缘触发的脉冲发生器,自然也可以使用技术人员已知的、例如由阈值触发的其它脉冲发生器。输出脉冲在从逻辑0向逻辑1(显性向隐性)的一个边缘变换之后在脉冲发生器的输入端上被触发。脉冲发生器的输出端提供用于晶体管T3和T4的栅极电压电压,这些晶体管将总线线路CANH、CANL经由二极管D3和D4与电势源V_CANH和V_CANL连接。
如果存在通过在电路元件I3和I4上的切换信号ACCL(或来自分析装置310的切换信号)的激活,则这些电路元件将相对于输入信号反相的输出信号提供给在本例子中由边缘触发的脉冲发生器P3和P4,它们通过施加合适的栅极电压短时地将晶体管T3、T4切换为低欧姆。如果不存在激活,则整个电路是不活动的并且不影响总线电平。
该电路结构因此导致,当晶体管T1通过驱动组件400的信号被切换为高欧姆时,晶体管T3短时地变为低欧姆,以及类似地,当晶体管T2被切换为高欧姆时,晶体管T4短时地变为低欧姆。通过这种方式,加速部分电路210影响总线线路CANH、CANL的电平。尤其是,将晶体管T3、T4和二极管D3、D4的组合选择为,使得线路电平正好反过来被驱动,如通过发送部分电路110。
通过驱动组件的输出信号的反相与脉宽限制的组合,实现所希望的行为,即在从显性总线状态向隐性总线状态变换的情况下,在由T1和D1或T2和D2构成的电路截止期间,在短时间上将总线线路CANH经由晶体管T4和二极管D4与电势V_CANL低欧姆地连接并且将总线线路CANL经由晶体管T3和二极管D3与电势V_CANH低欧姆地连接。在合适地选择脉冲持续时间的情况下,通过该电路来加速隐性总线电平的设定,而在仲裁范畴中或即使在识别出错误的情况下也不会失去例如由其他控制设备来改写隐性总线电平的可能性的特性。
在反过来的情况下,也即在从隐性总线电平向显性总线电平过渡的情况下,在图5所示的实施例中,发送部分电路110的行为由于添加了所描述的加速部分电路210而基本上不改变。在晶体管T1、T2于该情况下通过合适的栅极电压被切换为低欧姆期间,针对T3和T4的栅极电压通过反相器I3、I4和脉冲发生器P3、P4被保持在导致高欧姆行为的值上,因为这些脉冲发生器仅仅通过从逻辑0到逻辑1的一次边缘变换来被触发。如果应该在从隐性总线电平到显性总线电平的过渡中同样实现加速,那么例如可以改动驱动组件,如后面结合图6所阐述的一样。
在图6中示出,本发明的行为也可以通过使用合适改动的驱动组件600来实现。该驱动组件通过来自分析装置310的切换信号如下地被激活,使得它将其行为重新调整为按照本发明加速的行为。该驱动组件例如向加速部分电路210提供了反相的输出,所述加速部分电路210借助例如由边缘或阈值触发的脉冲发生器P3、P4将短的栅极电压施加到晶体管T3、T4上。在这里所示的变型方案中,还单独地示出这些脉冲发生器。在未示出的实施方式中,也可以将它们集成在驱动组件中,使得该驱动组件直接通过提供对应的栅极电压而短时地将晶体管T3和T4变为低欧姆。此外,当然可以理解与图6不同地进行也通过外部切换信号ACCL的切换。此外,改动的驱动组件600与切换信号无关地附加或排他地适配涉及晶体管T1和T2的输出电压,使得从隐性总线电平向显性总线电平的变换被加速。如早前已经提及的,这后一种行为也与首先描述的行为无关地通过单独的切换信号来激活。
在所描述的实施方式中,假定:施加在晶体管T3、T4上的由脉冲发生器P3、P4提供的栅极电压是合适地短的。这可以通过对应的预设定或则预控制来实现。但是也可能的是,检测装置被设置在该装置中,该检测装置例如检测栅极电压的施加持续时间、传输的电荷量、电流强度、从电势源V_CANH、V_CANL流向总线线路CANH、CANL的电流的电功率或所施加的能量,并且根据由该或者这些检测的参量来设定将栅极电压施加在晶体管T3、T4上的持续时间或者在达到阈值时将该电压中断。另外的实施方式可以规定,求得处于总线线路CANH、CANL上、例如在二极管D3和D4上的电压电势,并且根据这些值来设定脉冲宽度或者在达到阈值时中断该电压。
此外,在优选的实施方式中,本发明的装置可以包括另外的输出端,经由该输出端将当前存在的模式(加速/未加速)例如返回通知给通信控制器或其他电路元件。该返回通知有利地可以被用于保证仅在成功地将该装置切换到了加速模式中时,通信控制器才经由连接端TxD将加速的数据传送给该装置。
此外,在优选的实施方式中,本发明的装置可以设立用于通过分析施加在总线线路CANH、CANL上的信号被自己唤醒或者激活,以及能够在所连接的电路元件(例如通信控制器或微处理器)中引入唤醒过程。如在本发明中所描述的装置通常除了激活状态和关断状态外还具有至少一个另外的状态,即睡眠运行状态,在该睡眠运行状态中最大程度上将电流消耗最小化。为了从睡眠状态唤醒,可以在该装置上设置单独的输入端,该输入端与单独的唤醒线路连接。但是也可以经由总线线路CANH、CANL引入唤醒过程。
在睡眠状态中,本发明的装置在最简单情况下观察总线状态,并且当确定出现显性总线电平时实施唤醒过程。该装置于是可以一方面被自己唤醒,另一方面它可以通过合适的信号激活所连接的电路元件、例如通信控制器或微处理器。该装置也可以被构造为,使得其在睡眠状态中也保持分析施加于总线上的消息的能力,并且其仅仅在接收到预给定的消息或带有预给定地址的消息或带有例如在数据字段内的确定标识的消息时才离开睡眠状态。两级设计的装置也是可能的,在其中该装置首先在确定显性总线电平时变换到中间状态中,在该中间状态中该装置例如通过起动为此设置的振荡器来开发分析在总线上施加的消息的能力。在识别到预给定的消息或带有预给定地址的消息或带有确定标识的消息时,该装置于是被完全唤醒或者激活。此外,还存在如下可能性:附加地或排他地与确定的标识、地址或在总线上接收的消息的内容相关地激活所连接的电路元件,如通信控制器或者微处理器。通过这种方式,能够实现通过合适的消息选择性地唤醒总线用户。
在本发明的装置中,对于选择性唤醒,只要它涉及施加于总线上的消息的部分,就要注意,该装置即使在睡眠状态中也必须识别加速的消息区段并且必要时必须可以对其进行解码。

Claims (20)

1.用于将总线用户连接到双线的通信总线(130)上的装置(200),
其中所述总线用户能够使用该装置将消息发送给连接在该总线上的另外的总线用户并且能够从所述另外的总线用户接收消息,所述消息作为显性总线电平和隐性总线电平的序列被表示在总线线路(CANH,CANL)上,
其中该装置包括第一装置(110),以设定在两个总线线路之间的通过驱动第一电流引起的第一预给定电压差形式的显性总线电平,
并且该装置适于,将所述隐性总线电平设定为不是必然不等于零的、在两个总线线路之间至少部分地由于放电电流流过与这些总线线路连接的终端电阻引起的第二预给定电压差,
其特征在于,该装置包括至少一个另外的装置(210),以至少在存在可预给定或预给定的切换条件时通过驱动至少一个合适的另外的电流来加速所述总线电平至少之一的设定,其中在存在预给定或可预给定的切换条件时实施所述加速。
2.根据权利要求1所述的装置,其特征在于,所述另外的装置(210)的至少之一适于,通过驱动与经过所述终端电阻的放电电流并行的第二电流来加速所述隐性总线电平的设定。
3.根据权利要求2所述的装置,其特征在于,驱动所述第二电流直到达到所述电压差的阈值和/或预给定时间的阈值和/或直到达到电功率的阈值。
4.根据权利要求1至3之一所述的装置,其特征在于,所述另外的装置(210)的至少之一适于,通过改变所述第一电流的电流强度或者通过驱动与所述第一电流并行的附加电流来改动所述显性总线电平的设定。
5.根据权利要求1至3之一所述的装置,其特征在于,为了接收所述切换条件在该装置上设置合适的输入端(ACCL)。
6.根据权利要求1至3之一所述的装置,其特征在于,由设置在该装置中的分析装置(310)通过分析数据信号来求得所述切换条件,该装置从用于发送的通信控制器或微控制器获得所述数据信号。
7.根据权利要求6所述的装置,其特征在于,由该装置通过分析由所述总线线路接收的数据信号来求得所述切换条件。
8.根据权利要求7所述的装置,其特征在于,所述分析至少包括求得在消息内部的切换时刻或者分析在消息内部的标识或者求得时间上的位长。
9.根据权利要求1至3之一所述的装置,其特征在于,在该装置上设置合适的输出端,以便向进行操控的通信控制器或微控制器返回通知关于该装置是否被切换到用于加速设定总线电平的信息。
10.根据权利要求1至3之一所述的装置,其特征在于,该装置能够采取具有减少的能量需求的第一状态,通过任意或预给定或可预给定的消息能够将该装置从所述第一状态转移到激活的第二状态。
11.根据权利要求10所述的装置,其特征在于,该装置在所述第一状态中被设定用于,与所接收的消息是被加速还是未被加速地发送无关地将所接收的消息识别为预给定的或可预给定的、针对该装置的唤醒消息,并且在接收到该唤醒消息时才采取所述第二状态并且激活连接的组件。
12.根据权利要求10所述的装置,其特征在于,该装置在所述第一状态中被设定用于,在接收到任意消息时采取第三状态,在该第三状态中该装置与随后所接收的消息是被加速还是未被加速地发送无关地将随后所接收的消息识别为预给定的或可预给定的、针对该装置的唤醒消息,并且该装置在该第三状态中被设定用于,在接收到针对该装置的唤醒消息时才采取所述第二状态并且激活连接的组件。
13.用于经由双线的通信总线(130)在总线用户之间传输消息的方法,
其中所述消息作为显性总线电平和隐性总线电平的序列被表示在总线线路(CANH,CANL)上,
其中将所述显性总线电平设定为在两个总线线路之间的通过驱动第一电流引起的第一预给定电压差形式,
其中将所述隐性总线电平设定为不是必然不等于零的、在两个总线线路之间至少部分地由于放电电流流过与所述总线线路连接的终端电阻引起的第二预给定电压差,
其特征在于,至少在存在可预给定或预给定的切换条件时通过驱动至少一个合适的另外的电流来加速所述总线电平至少之一的设定,其中在存在预给定或可预给定的切换条件时实施所述加速。
14.根据权利要求13所述的方法,其特征在于,通过驱动与经过所述终端电阻的放电电流并行的第二电流来加速所述隐性总线电平的设定。
15.根据权利要求14所述的方法,其特征在于,驱动所述第二电流直到达到所述电压差的阈值和/或预给定时间的阈值和/或直到达到电功率的阈值。
16.根据权利要求13至15之一所述的方法,其特征在于,通过改变所述第一电流的电流强度或者通过驱动与所述第一电流并行的附加电流来改动所述显性总线电平的设定。
17.根据权利要求13至15之一所述的方法,其特征在于,向进行操控的通信控制器或微控制器返回通知关于该方法是否被激活用于加速设定总线电平的信息。
18.根据权利要求13至15之一所述的方法,其特征在于,总线用户能够采取具有减少的能量需求的第一状态,通过任意或预给定或可预给定的消息能够将这些总线用户从所述第一状态转移到激活的第二状态。
19.根据权利要求18所述的方法,其特征在于,总线用户在所述第一状态中与所接收的消息是被加速还是未被加速地发送无关地将所接收的消息识别为预给定的或可预给定的、针对所述总线用户的唤醒消息,并且在接收到所述唤醒消息时采取所述第二状态。
20.根据权利要求18所述的方法,其特征在于,总线用户在所述第一状态中在接收到任意消息时采取第三状态,在该第三状态中所述总线用户与随后所接收的消息是被加速还是未被加速地发送无关地将随后所接收的消息识别为预给定的或可预给定的、针对所述总线用户的唤醒消息,并且总线用户在所述第三状态中在接收到针对总线用户的唤醒消息时采取所述第二状态。
CN201180064155.6A 2010-11-05 2011-11-03 以高数据率串行传输数据的装置和方法 Active CN103282895B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
DE102010043484A DE102010043484A1 (de) 2010-11-05 2010-11-05 Vorrichtung und Verfahren zur seriellen Datenübertragung mit hoher Datenrate
DE102010043484.1 2010-11-05
PCT/EP2011/069268 WO2012059521A2 (de) 2010-11-05 2011-11-03 Vorrichtung und verfahren zur seriellen datenübertragung mit hoher datenrate

Publications (2)

Publication Number Publication Date
CN103282895A CN103282895A (zh) 2013-09-04
CN103282895B true CN103282895B (zh) 2016-10-12

Family

ID=44947067

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201180064155.6A Active CN103282895B (zh) 2010-11-05 2011-11-03 以高数据率串行传输数据的装置和方法

Country Status (8)

Country Link
US (1) US9178764B2 (zh)
EP (1) EP2635971B1 (zh)
JP (1) JP5600217B2 (zh)
KR (1) KR101881182B1 (zh)
CN (1) CN103282895B (zh)
DE (1) DE102010043484A1 (zh)
RU (1) RU2600531C2 (zh)
WO (1) WO2012059521A2 (zh)

Families Citing this family (38)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5803895B2 (ja) * 2012-12-26 2015-11-04 株式会社デンソー 伝送装置
TW201505396A (zh) * 2013-07-29 2015-02-01 Myson Century Inc 控制器區域網路節點收發器
US9495317B2 (en) 2013-12-18 2016-11-15 Infineon Technologies Ag Bus driver circuit with improved transition speed
US9467303B2 (en) * 2014-09-26 2016-10-11 Linear Technology Corporation Controller area network bus transmitter with complementary source follower driver
KR101596763B1 (ko) 2015-01-13 2016-02-24 현대자동차주식회사 Can 트랜시버 회로의 제어 방법 및 장치
KR101714481B1 (ko) * 2015-08-25 2017-03-09 현대자동차주식회사 통신 네트워크, 이를 포함하는 차량, 및 그 제어방법
CN105159384B (zh) * 2015-08-31 2016-12-07 晶焱科技股份有限公司 自回授控制电路
DE102015222334A1 (de) * 2015-11-12 2017-05-18 Robert Bosch Gmbh Einrichtung und Verfahren zum selektiven Ausblenden von Busschwingungen beim Datenempfang über ein Bussystem
EP3217602B1 (en) 2016-03-11 2019-02-27 Nxp B.V. A push pull ringing suppression circuit
JP6724640B2 (ja) * 2016-08-02 2020-07-15 株式会社デンソー 差動通信回路
JP6623971B2 (ja) 2016-08-05 2019-12-25 株式会社デンソー 送信回路
EP3373526B1 (en) 2017-03-07 2020-01-08 Nxp B.V. Transmitter with independently adjustable voltage and impedance
DE102017213833A1 (de) * 2017-08-08 2019-02-14 Robert Bosch Gmbh Sende-/Empfangseinrichtung für ein Bussystem und Verfahren zur Reduzierung einer Schwingneigung beim Übergang zwischen unterschiedlichen Bitzuständen
DE102017213837A1 (de) * 2017-08-08 2019-02-28 Robert Bosch Gmbh Sende-/Empfangseinrichtung für ein Bussystem und Verfahren zur Reduzierung einer Schwingneigung beim Übergang zwischen unterschiedlichen Bitzuständen
US10791002B2 (en) * 2017-08-19 2020-09-29 Nxp B.V. Controller area network (CAN) device and method for operating a CAN device
DE102018202164A1 (de) * 2017-12-22 2019-06-27 Robert Bosch Gmbh Teilnehmerstation für ein serielles Bussystem und Verfahren zum Senden einer Nachricht in einem seriellen Bussystem
DE102018202170A1 (de) * 2017-12-22 2019-06-27 Robert Bosch Gmbh Teilnehmerstation für ein serielles Bussystem und Verfahren zum Senden einer Nachricht in einem seriellen Bussystem
DE102018202168A1 (de) * 2017-12-22 2019-06-27 Robert Bosch Gmbh Teilnehmerstation für ein serielles Bussystem und Verfahren zum Senden einer Nachricht in einem seriellen Bussystem
US10615996B2 (en) 2018-03-14 2020-04-07 Nxp B.V. Apparatuses and methods for switching communication modes of a transceiver circuit
US10567192B2 (en) 2018-03-21 2020-02-18 Nxp B.V. Controller area network (CAN) device and method for operating a CAN device
DE102018205217A1 (de) * 2018-04-06 2019-10-10 Robert Bosch Gmbh Schaltung für ein Bussystem und Verfahren zum Betreiben einer Schaltung
EP3629525B1 (en) * 2018-09-27 2022-08-17 Melexis Technologies SA Method and system for communicating over a bus
DE102018130877B3 (de) * 2018-12-04 2019-11-21 Elmos Semiconductor Aktiengesellschaft Vorrichtung und ein Verfahren zu Verminderung des Ringings in CAN Bussen
EP3691197B1 (en) 2019-01-31 2021-12-29 Nxp B.V. Bus device and method for operating a bus device
EP3691198B1 (en) * 2019-02-04 2021-09-29 Nxp B.V. Controller area network (can), can device and method therefor
JP7251775B2 (ja) * 2019-03-22 2023-04-04 東京都公立大学法人 信号伝送装置、信号伝送方法および信号伝送誤り抑制装置
CN110109390B (zh) * 2019-04-25 2022-02-18 深圳市宇明电子有限公司 一种可以代替can芯片的模组
DE102019213781A1 (de) * 2019-09-11 2021-03-11 Robert Bosch Gmbh Emissionsreduktionsvorrichtung und Verfahren zur Reduktion der Emission einer Sende-/Empfangseinrichtung für ein serielles Bussystem
DE102019125548B4 (de) * 2019-09-23 2021-09-09 Elmos Semiconductor Se Bus-Treiber für CAN-Busse mit einem datenbuszustandsgesteuerten beschleunigten Übergang vom dominanten zum rezessiven Datenbuszustand
CN112543132B (zh) * 2019-09-23 2024-03-29 艾尔默斯半导体欧洲股份公司 用于can总线的总线驱动器及用于操作总线驱动器的方法
DE102019125547B4 (de) * 2019-09-23 2021-09-09 Elmos Semiconductor Se Bus-Treiber für CAN-Busse mit einem sendesignalgesteuerten, beschleunigten Übergang vom dominanten zum rezessiven Datenbuszustand
DE102019125538B4 (de) * 2019-09-23 2021-11-18 Elmos Semiconductor Se Bus-Treiber für CAN-Busse mit einem buszustandsgesteuerten, beschleunigten Übergang vom dominanten zum rezessiven Datenbuszustand und speziellen Spannungsquellen
DE102019125546B4 (de) * 2019-09-23 2021-09-09 Elmos Semiconductor Se Bus-Treiber für CAN-Busse mit einem zustandsbusgesteuerten, beschleunigten Übergang vom dominanten zum rezessiven Datenbuszustand
DE102019125536B4 (de) * 2019-09-23 2021-11-18 Elmos Semiconductor Se Bus-Treiber für CAN-Busse mit einem sendesignalgesteuerten, beschleunigten Übergang vom dominanten zum rezessiven Datenbuszustand und speziellen Spannungsquellen
EP3866403A1 (en) * 2020-02-14 2021-08-18 Nxp B.V. Differential bus network
CN112947193A (zh) * 2021-02-18 2021-06-11 河南安伏众电子科技有限公司 一种基于北斗通信网络的数据收发装置
DE102021203693B4 (de) * 2021-04-14 2024-01-18 Robert Bosch Gesellschaft mit beschränkter Haftung Verfahren und Vorrichtung zum Betreiben einer Übertragungseinrichtung
CN113741272A (zh) * 2021-09-01 2021-12-03 上海节卡机器人科技有限公司 Can总线通讯***

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1491008A (zh) * 2003-08-28 2004-04-21 东南大学 能实现异构网络互联的嵌入式网关
US7394281B1 (en) * 2008-01-31 2008-07-01 International Business Machines Corporation Bi-directional universal serial bus booster circuit

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2761136B2 (ja) * 1991-10-14 1998-06-04 シャープ株式会社 出力回路
JPH0786897A (ja) * 1993-09-09 1995-03-31 Nec Corp バッファ回路
US5880599A (en) 1996-12-11 1999-03-09 Lsi Logic Corporation On/off control for a balanced differential current mode driver
US5930302A (en) * 1997-02-10 1999-07-27 Delco Electronics Corp. Balanced phase data bus transmitter
JP3144374B2 (ja) * 1998-02-06 2001-03-12 日本電気株式会社 信号変化加速バス駆動回路
WO2000057557A1 (en) * 1999-03-24 2000-09-28 Arizona Digital, Inc. Method and apparatus for boosting backplane drive circuits
JP4407881B2 (ja) * 2002-10-16 2010-02-03 ローム株式会社 バッファ回路及びドライバic
DE20217877U1 (de) * 2002-11-18 2004-04-01 Gira Giersiepen Gmbh & Co. Kg Hauskommunikationssystem mit Zweidraht-Teilnehmeranschluss
JP2004312614A (ja) * 2003-04-10 2004-11-04 Seiko Epson Corp 半導体装置
WO2005109776A1 (en) * 2004-05-11 2005-11-17 Koninklijke Philips Electronics N. V. Circuit arrangement and method of operating such circuit arrangement
WO2006059285A1 (en) * 2004-12-01 2006-06-08 Philips Intellectual Property & Standards Gmbh Interface and method for transmitting bits to a two-wire bus applying a lin protocol
JP4872228B2 (ja) * 2005-03-28 2012-02-08 日本電気株式会社 出力バッファ回路
US20070024338A1 (en) * 2005-07-28 2007-02-01 Altera Corporation, A Corporation Of Delaware Circuitry and methods for programmably adjusting the duty cycles of serial data signals
JP4952212B2 (ja) * 2006-11-22 2012-06-13 株式会社デンソー 通信妨害防止装置、通信システムのノード、通信システム、車両用故障診断装置、及び車載装置
US8324935B2 (en) * 2008-10-09 2012-12-04 Nxp B.V. Bus driver circuit
EP2439885B1 (en) * 2010-10-08 2013-06-26 Honeywell International Inc. Method for digital communication between a plurality of nodes connected by a serial field bus and corresponding system, in particular a field control system or field surveillance system

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1491008A (zh) * 2003-08-28 2004-04-21 东南大学 能实现异构网络互联的嵌入式网关
US7394281B1 (en) * 2008-01-31 2008-07-01 International Business Machines Corporation Bi-directional universal serial bus booster circuit

Also Published As

Publication number Publication date
RU2600531C2 (ru) 2016-10-20
US20130322463A1 (en) 2013-12-05
KR101881182B1 (ko) 2018-07-23
DE102010043484A1 (de) 2012-05-10
WO2012059521A2 (de) 2012-05-10
EP2635971B1 (de) 2016-01-27
KR20130121114A (ko) 2013-11-05
WO2012059521A3 (de) 2012-06-28
US9178764B2 (en) 2015-11-03
EP2635971A2 (de) 2013-09-11
RU2013125691A (ru) 2014-12-10
CN103282895A (zh) 2013-09-04
JP5600217B2 (ja) 2014-10-01
JP2013542690A (ja) 2013-11-21

Similar Documents

Publication Publication Date Title
CN103282895B (zh) 以高数据率串行传输数据的装置和方法
US9652423B2 (en) CAN and flexible data rate CAN node apparatus and methods for mixed bus CAN FD communications
US9832038B2 (en) Communication system having a can bus and a method for operating such a communication system
US7783908B2 (en) Method and device to wake-up nodes in a serial data bus
US9164574B2 (en) Switching a control device in a vehicle network to sleep mode when velocity is above a threshold and switching to an operating mode after a number of received messages
US20070230484A1 (en) Message buffer for a receiver apparatus on a communications bus
US20120257655A1 (en) Configuration of bus transceiver
US20090213915A1 (en) Method for the non-bitrate-dependent encoding of digital signals on a bus system
CN105812014B (zh) 控制控制器局域网收发器电路的方法及其设备
CN111149326B (zh) 用于总线***的发送/接收装置和用于减小在不同的位状态之间过渡时的振荡趋势的方法
US8644791B2 (en) Communications module apparatus, integrated circuit and method of communicating data
US9606611B2 (en) Bus microcontroller, bus node circuit and electronic control unit for a vehicle
US20060168378A1 (en) Method and chip unit for addressing and/or activating a user of a serial data bus
CN112075063B (zh) 用于车辆中的数据通信的网关
CN113950807A (zh) 具有睡眠模式和部分网络支持的物理层设备以及相关***、方法和设备
JP2012049885A (ja) トランシーバ及び通信装置
US20130111074A1 (en) Method for changing an operating mode of at least one device
KR20160146045A (ko) 차량 네트워크에서 통신노드의 동작방법
CN111149328B (zh) 用于总线***的发送/接收装置和用于减小在不同的位状态之间过渡时的振荡趋势的方法
JP2010206268A (ja) 通信システム、及びノード
CN203580851U (zh) 一种汽车启动***及汽车
US10754409B1 (en) Energy efficient ethernet with multiple low-power modes
US11729020B2 (en) Transmitting/receiving device for a bus system and method for reducing oscillations of a bus differential voltage in the case of coupled-in interferences
JP2012222562A (ja) 通信装置
KR101715319B1 (ko) 카운터의 오버플로우 신호를 이용한 차량 통신 송수신기용 딜레이 타이머 회로

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant