CN103188192A - 应用于视频传感器的基带处理装置 - Google Patents

应用于视频传感器的基带处理装置 Download PDF

Info

Publication number
CN103188192A
CN103188192A CN2011104497522A CN201110449752A CN103188192A CN 103188192 A CN103188192 A CN 103188192A CN 2011104497522 A CN2011104497522 A CN 2011104497522A CN 201110449752 A CN201110449752 A CN 201110449752A CN 103188192 A CN103188192 A CN 103188192A
Authority
CN
China
Prior art keywords
circuit
data
output
switched data
fft
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2011104497522A
Other languages
English (en)
Other versions
CN103188192B (zh
Inventor
施玉松
高丹
张士柱
汪涵
张唯易
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Institute of Microsystem and Information Technology of CAS
Original Assignee
Shanghai Institute of Microsystem and Information Technology of CAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Institute of Microsystem and Information Technology of CAS filed Critical Shanghai Institute of Microsystem and Information Technology of CAS
Priority to CN201110449752.2A priority Critical patent/CN103188192B/zh
Publication of CN103188192A publication Critical patent/CN103188192A/zh
Application granted granted Critical
Publication of CN103188192B publication Critical patent/CN103188192B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

本发明提供一种应用于视频传感器的基带处理装置,包括数字调制电路和数字解调电路,所述数字调制电路包括:子载波映射模块、IFFT变换模块、加循环器、加窗器、限幅器、以及上采样滤波器;所述数字解调电路包括:下采样滤波器、辅助同步器、去循环器、FFT变换模块、子载波解映射模块、信道估计器、均衡器、以及判决器;其中,所述IFFT变换模块和所述FFT变换模块共用一个FFT核,所述FFT核按照时分方式复用;所述辅助同步器的设计方法基于GPS和长循环前缀。相对于现有技术,本发明将FFT变换器和IFFT变换器复用,同时省去帧头,利用GPS和循环前缀进行同步,简化了算法并节省了硬件资源,提高了频谱利用率,为工程设计提供了一种切实可行的方法。

Description

应用于视频传感器的基带处理装置
技术领域
本发明涉及无线传感技术,尤其涉及一种应用于视频传感器的基带处理装置。
背景技术
传感器是一种能感受规定的被测量件并按照一定的规律转换成可用信号的器件或装置,由传感器组成的无线传感网已得到广泛的应用,,例如智能家居、环境监控、工业控制、野外勘探、军事侦察等。在无线传感网***中,包括两大部分,发射端和接收端。
在现有的无线传感网中,基带处理都是基于单载波时域均衡方式和扩频方式。
单载波实现较简单,发送端首先从信源或信道编码器获取数据,然后进行星座图映射,最后进行上采样滤波,或者由数字频合产生一个数字中频再接入射频电路。接收端将射频信号送入中频解调器得到数字基带信号,然后通过时域均衡器来消除符号间干扰,最后通过星座图逆映射完成符号判决。
扩频方式是在单载波基础上加一个扩频器和解扩器,扩频器包括扩频序列产生器和乘法器,通过输入数据和扩频码序列相乘,将每个比特数据扩展成若干位码片,解扩器是一个与所选扩频器对应的匹配滤波器,将输入序列与本地扩频序列进行相关运算,并将运算结果送入判决器。
两者相较,基于单载波的传感器节点基带处理简单,算法复杂度低,但在多径丰富的城市无线环境中,会存在严重的符号间干扰,为克服符号间干扰,需要进行时域均衡,而时域均衡器的设计会比较复杂。相应地,扩频传感器节点的通信距离较远,但频谱效率和传输速率较低,并不适合数据量较大的应用场合。
随着数字信号处理技术的飞速发展,使得多载波在数字基带中实现成为可能,这其中最关键的技术之一就是离散傅里叶变换(Discrete Fourier Transform,DFT)和离散傅里叶逆变换(Inverse Discrete Fourier Transform,IDFT)。快速傅里叶变换(Fast Fourier Transform,FFT)的提出和应用大大简化了算法,多载波***因此得到广泛应用。
在双向***中,调制电路包括一个快速傅里叶逆变换(Inverse Fast Fourier Transformation,IFFT)装置,解调电路包括一个FFT装置,如果傅里叶变换长度较长时,这两个装置会占用大量的资源。另外,在多载波***中,传输的OFDM信号包括帧头、导频符号和数据符号,帧头主要用来进行同步,为了对抗城市环境下的时间和频率选择性衰落,通常选择相关性能好、长度长的PN序列,同时解调电路中包括一个PN序列的匹配滤波器,并行进行乘加运算,在高采样率的情况下会消耗大量的硬件资源。
发明内容
本发明的目的在于提供一种应用于视频传感器的基带处理装置,用于解决现有技术中***复杂、运算繁琐以及耗用大量硬件资源等问题。
本发明提供一种应用于视频传感器的基带处理装置,包括数字调制电路和数字解调电路,其中,所述数字调制电路包括:子载波映射模块、IFFT变换模块、加循环器、加窗器、限幅器、以及上采样滤波器;所述数字解调电路包括:下采样滤波器、辅助同步器、去循环器、FFT变换模块、子载波解映射模块、信道估计器、均衡器、以及判决器;所述IFFT变换模块和所述FFT变换模块共用一个FFT核,所述FFT核按照时分方式复用;所述辅助同步器的设计方法基于GPS和长循环前缀。
可选地,所述子载波映射模块包括:串并变换器,与一信源/信道编码器连接,用于根据接收自所述信源/信道编码器输出的数据的序号,将所述数据分成由奇数序号构成的第一路数据和由所述偶数序号构成的第二路数据;经串并变换后的时钟速率是变换前的时钟频率的一半;QPSK调制器,与所述串并变换器连接,采用星座图映射的方式,每个QPSK符号作为一个子载波数据,每一个QPSK符号的实部作为I路的输出,每一个QPSK符号的虚部作为Q路的输出;符号映射器,与所述QPSK调制器连接,用于将一组子载波数据映射成一个OFDM符号;加导频单元,与所述符号映射器连接,为所述符号映射器输出的OFDM符号***导频符号。
可选地,所述符号映射器包括:实部存储器,用于存储I路数据;虚部存储器,用于存储Q路数据;逻辑控制,用于产生所述实部存储器和所述虚部存储器的写入地址,根据OFDM子载波映射关系决定下一个写入地址,未写入位置则为虚子载波。
可选地,所述加导频器包括控制逻辑和本地ROM存储器,其中,所述OFDM符号的块状导频信息存储在所述本地ROM存储器中,所述ROM存储器的输出和所述符号映射器的输出通过MUX复用器实现复用;所述加导频器的控制逻辑产生使能信号决定所述MUX复用器输出导频符号或数据符号。
可选地,所述IFFT变换模块包括:IFFT控制器和由所述IFFT控制器控制且复用的FFT核。
可选地,所述FFT核采用基于Radix-22结构。
可选地,所述加循环器用于为每一个OFDM符号加入循环前缀和循环后缀,包括:两个RAM存储器,用于分别存储经由所述IFFT变换模块变换后的I路数据、Q路数据;地址产生器,用于顺序产生写地址。
可选地,所述加窗器包括:一个本地ROM存储器,用于存储升余弦函数的时域响应;两个乘法器,用于将带有循环前缀和循环后缀的I路数据、Q路数据分别与本地的升余弦函数相乘;两个本地RAM存储器,分别与两个所述乘法器连接,用于分别存储两个所述乘法器的乘法结果;两个加法器,用于分别将两个所述两个本地RAM存储器中存储的当前OFDM符号的循环后缀数据与下一个OFDM符号的部分循环前缀数据相加,得到加窗后的OFDM循环前缀。
可选地,所述限幅器包括:第一CORDIC变换器,用于接收所述加窗器输出的I路数据、Q路数据,实现直角坐标到极坐标表示形式的变换,输出时域信号的幅度信息和相位信息;比较器,用于对接收自所述第一CORDIC变换器输出的幅度值和预设的幅度值进行比较;若所述幅度值小于预设的所述幅度值,则所述比较器的输出为第一个CORDIC变换器输出的幅度值,反之,若所述幅度值大于预设的所述幅度值,则所述比较器的输出为第一个CORDIC变换器输出的预设的幅度值;低通滤波器,与所述比较器连接,用来滤除硬限幅引入的高频分量;第二CORDIC变换器,用于接收所述低通滤波器的输出以及所述第一CORDIC变换器输出的相位信息,实现极坐标到直角坐标表示形式的变换,得到正交和同相的I路数据、Q路数据。
可选地,所述上采样滤波器包括:内插器,与所述限幅器,完成采样点之间的插值,插值后的采样速率变为插值前的M倍;FIR滤波器,与所述内插器连接,用来抑制信号频域周期延拓分量。
可选地,所述内插器双端口RAM,输入端口为内插前数据和基础时钟速率,输出端口为内插后数据和基础时钟速率的M倍,两端的地址均为顺序存取,输入端口时间上超前于输出端口。
可选地,所述下采样滤波器包括:FIR滤波器,用来抑制信号频域周期延拓分量;抽取器,与所述FIR滤波器连接,从所有子载波中抽取若干子载波。
可选地,所述去循环器用于去除每一个OFDM符号中的循环前缀和循环后缀,包括:两个RAM存储器,用于分别存储经由所述辅助同步器输出的I路数据、Q路数据;地址产生器,用于顺序产生读地址。
可选地,所述FFT变换模块包括:FFT控制器和由所述FFT控制器控制的复用FFT核。
可选地,所述子载波解映射模块包括:导频子载波提取器,包括:用于产生导频符号的使能信号的一个本地计数器;以及在导频符号的使能信号有效的情况下,分别用于存储FFT变换模块输出的I路数据、Q路数据的两个导频RAM存储器;数据子载波提取器,包括:用于产生数据符号的使能信号的一个本地计数器;以及在数据符号的使能信号有效的情况下,分别用于存储FFT变换模块输出的I路数据、Q路数据的两个数据RAM存储器;两个所述导频RAM存储器和两个所述数据RAM存储器共用一个读地址产生器,根据子载波映射规则,提取出数据子载波和导频子载波,删除虚子载波。
可选地,所述信道估计器包括:本地导频ROM存储器,由所述导频子载波提取器给出的导频信号的使能信号控制,当导频信号的使能信号为有效时,依次输出本地ROM中存储的导频符号;复数除法器,其中,被除数与导频子载波提取器的输出相连,除数与本地导频ROM存储器相连,复数除法器将本地导频符号和解调后的导频符号相除,得到当前信道响应的最小二乘LS估计结果;可调滤波器,与所述复数除法器连接,用于对所述复数除法器输出的最小二乘LS估计结果进行滤波处理。
可选地,所述均衡器包括复数除法器,所述复数除法器的被除数与数据子载波提取器的输出相连,除数与信道估计器的输出相连,解调后的数据子载波除以信道估计参数,消除数据子载波在传输过程中造成的幅度和相位失真,得到星座图上对应的I路数据、Q路数据。
可选地,所述判决器包括:硬判决器,包括QPSK解映射器,与所述均衡器输出的I路数据、Q路数据相连,用于通过判断I路数据、Q路数据的正负,得到与QPSK调制器对应的2bit数据,并将所述2bit传送至所述信道解码器;软判决器,用于将所述均衡器输出的I路数据、Q路数据经过并串变换直接传送至所述信道解码器。
本发明在提供基带处理装置中,将IFFT变换模块和FFT变换模块复用,即,IFFT变换模块和FFT变换模块共用一个FFT核,节省了硬件资源。
另外,本发明的提供基带处理装置,其中的辅助同步器采用了基于GPS和长循环前缀的设计思路,节省了物理帧的帧头开销,并利用GPS和循环前缀进行同步,无需复杂的捕获算法,提高了频谱利用率。
附图说明
图1为本发明基带处理装置的在一个实施方式中的功能模块示意图。
图2为基于Radix-22处理结构示意图。
图3为应用于本发明的限幅器的结构示意图。
图4为应用于本发明的FIR多相滤波器结构。
图5a和图5b,分别为现有技术中的同步方法的示意图以及本发明中辅助同步器基于GPS和长循环前缀的同步方法的示意图。
图6为应用于本发明的信道估计器的结构示意图。
具体实施方式
本发明的发明人发现:在现有无线传感网的基带处理技术的多载波***中,调制电路中的IFFT装置和解调电路中FFT装置是两个独立装置,如果傅里叶变换长度较长时,这两个装置会占用大量的资源;另外,在多载波***中,传输的OFDM信号包括帧头、导频符号和数据符号,在进行同步运算时会消耗大量的硬件资源。因此,为防止上述各个问题,本发明的发明人对现有技术进行了改进,提供了一种新的基带处理装置,主要在于利用一个共用FFT核实现IFFT变换模块和FFT变换模块的复用,并在辅助同步器中采用了基于GPS和长循环前缀的设计思路,节省了物理帧的帧头开销,利用GPS和循环前缀进行同步,无需复杂的捕获算法,提高了频谱利用率,节省了***资源。
下面结合图示更完整的描述本发明,本发明提供的优选实施例,但不应被认为仅限于在此阐述的实施例中。参考图是本发明的示意图,图中的表示只是示意性质的,不应该被认为限制本发明的范围。
图1为本发明基带处理装置的在一个实施方式中的功能模块示意图。如图1所示,所述基带处理装置应用于由视频传感器组成的无线传感网中,无线传感网可以适用于例如智能家居、环境监控、工业控制、野外勘探、军事侦察等多种场景或应用中。在这里,所述基带处理是基于多载波***的。
在本发明中,所述基带处理装置包括数字调制电路和数字解调电路,其中,所述数字调制电路包括:子载波映射模块11、IFFT变换模块12、加循环器13、加窗器14、限幅器15、以及上采样滤波器16;所述数字解调电路包括:下采样滤波器21、辅助同步器22、去循环器23、FFT变换模块24、子载波解映射模块25、信道估计器26、均衡器27、以及判决器28。
以下对上述各个器件进行详细说明。
子载波映射模块11包括一个串并变换器111,一个QPSK调制器112,一个符号映射器113和一个加导频单元114。
串并变换器111与信源/信道编码器30连接,根据接收自信源/信道编码器30输出的数据的序号,将所述数据拆分成两路,其中,奇数序号的数据作为第一路,偶数序号的数据作为第二路。另外,经串并变换后的时钟速率是变换前的时钟频率的一半。
QPSK调制器112的输入与串并变换器111的输出相连,采用星座图映射的方式,每一个QPSK符号作为一个子载波数据,所述子载波数据可以表示成复数的形式:01-->1-j,00-->1+j,10-->-1+j,11-->-1-j。每一个QPSK符号的实部作为I路的输出(即,I路数据),每一个QPSK符号的虚部作为Q路的输出(即,Q路数据)。
符号映射器113的输入与QPSK调制器112的输出相连,用于将一组子载波数据映射成一个OFDM符号。在这里,符号映射器113包括两个RAM存储器(分别称为实部存储器和虚部存储器)以及一个逻辑控制。所述实部存储器用于存储I路数据,所述虚部存储器用于存储Q路数据,两个RAM存储器的写地址由所述控制逻辑产生,根据OFDM子载波映射关系决定下一个写入地址,未写入位置为虚子载波。两个RAM存储器的读地址顺序产生,每次读出全部I路和Q路数据,并触发一个使能信号。
加导频单元114的输入与符号映射器113的输出相连,用于为符号映射器113输出的OFDM符号***导频符号。在本发明中,加导频单元114包括一个控制逻辑和一个本地ROM存储器,其中,所述OFDM符号的块状导频信息存储在本地ROM存储器中,所述ROM存储器的输出和符号映射器113的输出通过一个MUX复用,加导频单元114的控制逻辑产生使能信号决定MUX复用器输出导频符号还是数据符号。
IFFT变换模块12包括IFFT控制器121和由IFFT控制器121控制且复用的FFT核122。IFFT控制器121产生IFFT变换的控制参数。FFT核122由发射端和接收端按照时分方式复用,相对于发送端和接收端分别配置FFT核的现有技术,本发明可相对地节省硬件资源。
特别地,FFT核122采用基于Radix-22的结构,如此,既有Radix-2的蝶形结构,又具有与Radix-4同样的计算要求的结构。采用三维线性下标映射:
X ( k 1 + 2 k 2 + 4 k 3 ) = Σ n 3 = 0 N 4 - 1 [ H ( k 1 , k 2 , n 3 ) W N ( k 1 + 2 k 2 ) n 3 ] W N n 3 k 3
H ( k 1 , k 2 , n 3 ) = [ x ( n 3 ) + ( - 1 ) k 1 x ( n 3 + N 2 ) ] + ( - j ) ( k 1 + 2 k 2 ) [ x ( n 3 + N 4 ) + ( - 1 ) k 1 x ( n 3 + 3 N 4 ) ]
请参阅图2,其显示了基于Radix-22处理结构示意图。如图2所示,FFT核122由IFFT控制器121产生设置参数,首先把子载波映射模块输出的I路数据、Q路数据送到第一级蝶形运算核前的缓冲存储器中,经过第一级基于Radix-22的蝶形运算核的蝶形运算后,再送入第二级基于Radix-22的蝶形运算核前的缓冲存储器中,经过第二级基于Radix-22的蝶形运算核的蝶形运算,……,以此类推,送入第十级基于Radix-22的蝶形运算核前的缓冲存储器中,经过第十级基于Radix-22的蝶形运算核的蝶形运算,从而完成210=1024点的快速傅里叶变换,最后经过逆序运算器整理输出I路数据、Q路数据。
加循环器13(也称加CP器)用于为OFDM符号加入循环前缀(Cyclic Prefix,CP)和循环后缀(Cyclic postfix,CP),用来对抗城市环境下因为多径传输引起的频率选择性衰落。
在本发明中,加循环器13包括两个RAM存储器和一个地址产生器。经过IFFT变换模块12变换后的I路数据和Q路数据分别作为两个所述RAM存储器的输入,写地址则由所述地址产生器顺序产生,读地址先从RAM存储器的较高位地址开始,读到RAM存储器结束地址作为OFDM符号的循环前缀,然后再从RAM存储器的起始地址读到结束地址完成一个包括循环前缀的OFDM符号的输出。另外,循环后缀的加入方法上述循环前缀的加入过程相类似,且为本领域技术人员所熟知的现有技术,故不再在此赘述。
加窗器14与加循环器13的输出相连,主要用来加快OFDM边带的衰减速度,从而降低多载波旁瓣对邻道造成的干扰。加窗器14包括:一个本地ROM存储器,两个乘法器,两个本地RAM存储器,以及两个加法器。对于上述各个器件,其中,所述本地ROM存储器用于存储升余弦函数的时域响应;两个乘法器,用于将带有循环前缀和循环后缀的I路数据、Q路数据分别与本地的升余弦函数相乘;两个本地RAM存储器,分别与两个所述乘法器连接,用于分别存储两个所述乘法器的乘法结果;两个加法器,用于分别将两个所述两个本地RAM存储器中存储的当前OFDM符号的循环后缀数据与下一个OFDM符号的部分循环前缀数据相加,得到加窗后的OFDM循环前缀。因此上述过程包括:先将带有循环前缀和循环后缀的I路数据、Q路数据分别送到两个乘法器中以分别与本地的升余弦函数相乘,并将得到的两个结果分别存入两个RAM存储器中,两个RAM存储器负责将当前符号的循环后缀数据送到加法器中与下一个OFDM符号的部分循环前缀数据相加,得到加窗后的OFDM循环前缀。
限幅器15与加窗器14的输出相连,主要用来抑制多载波调制信号较高的峰值,降低峰均比,简化后续射频(RF)电路40的设计复杂度。
图3显示了应用于本发明的限幅器的结构示意图。如图3所示,限幅器15包括:两个CORDIC(Coordinate Rotation Digital Computer,坐标旋转数字计算)变换器(以下简称为:第一CORDIC变换器151和第二CORDIC变换器151),一个比较器152,以及一个低通滤波器154。加窗器14输出的I路数据、Q路数据作为第一CORDIC变换器151的输入,第一CORDIC变换器151实现直角坐标到极坐标表示形式的变换,输出时域信号的幅度信息和相位信息;第一CORDIC变换器151输出的幅度值和预设的幅度值作为比较器152的两个输入,若第一CORDIC变换器151输出的幅度值小于预设的幅度值,则比较器152的输出为第一CORDIC变换器151输出的幅度值,反之,若第一CORDIC变换器151输出的幅度值大于预设的幅度值,则比较器152的输出为预设的幅度值;低通滤波器154的输入为比较器152的输出,低通滤波器154用来滤除硬限幅引入的高频分量,设计方法及其工作原理比较简单,以为本领域技术人员所熟知的现有技术,故不再在此赘述;低通滤波器154的输出与第一CORDIC变换器151输出并由一延迟单元作延迟处理后的相位信息作为第二CORDIC变换器153的输入,第二CORDIC变换器153实现极坐标到直角坐标表示形式的变换,得到正交和同相的I路数据、Q路数据。
上采样滤波器16包括一个内插器和一个FIR滤波器。
所述内插器和限幅器15相连,主要完成采样点之间的插值,插值后的采样速率变为插值前的M倍。所述内插器由一个双端口RAM存储器实现,输入端口为内插前数据和基础时钟速率,输出端口为内插后数据和基础时钟速率的M倍,两端的地址均为顺序存取,输入端口时间上超前于输出端口。
所述FIR滤波器主要用来抑制信号频域周期延拓分量,为了节省硬件资源,采用多相结构进行设计。请参阅图4,其显示了应用于本发明的FIR多相滤波器结构。如图4所示,假设滤波器系数为N,首先将插值后的I路数据、Q路数据(***M-1个0)按照基础时钟速率将非0数据顺序送入N/M个寄存器,并将滤波器系数进行分组,共M组,每组N/M个系数,然后将分组滤波器系数和非0数据作为乘法器的输入,滤波器系数按乘法器时钟节拍进行分组切换,乘法器时钟为基础时钟的M倍,最后把N/M个乘法器的结果合并相加予以输出。
下采样滤波器21与RF电路的输出相连,用来滤除信号的带外噪声。在本发明中,下采样滤波器21包括一个FIR滤波器和一个抽取器。所述FIR滤波器用来抑制信号频域周期延拓分量;所述抽取器与所述FIR滤波器连接,用于从所有子载波中抽取若干子载波。
需说明的是,下采样滤波器21也采用多相结构,设计方法为上采样滤波器16的逆过程,因此,这里不再赘述。
请参阅图5a和图5b,其分别显示了现有技术中的同步方法的示意图以及本发明中辅助同步器基于GPS和长循环前缀的同步方法的示意图。结合图5a和图5b,在本发明中,辅助同步器22的设计方法基于GPS(Global Positioning System,全球定位***)和长循环前缀,从而节省了物理帧的帧头开销和相关算法所需的大量硬件资源。所述GPS为视频传感器移动定位使用,这里仅需要将GPS的秒脉冲输出即可。辅助同步器22的输入为GPS秒脉冲,用来复位一个本地定时器,本地定时器通过计算帧长度来输出粗同步信号。粗同步时刻和真正同步时刻存在一定正偏差(粗同步时刻超前于真正同步时刻),在带有长循环前缀的多载波***中这种正偏差是允许的,后面的频域均衡器可以抵消这种偏差,而不会对误码性能产生影响。需要说明的是,因为存在正偏差(传输延时Δt),会降低多载波***的抗多径能力,但由于在城市环境中,我们一般选择循环前缀长度是最大多径延时的3~5倍或者更多,且Δt可知,所以在特定应用下不会存在问题。
去循环器23与辅助同步器的输出相连,用于去除每一个OFDM符号中的循环前缀和循环后缀,包括:两个RAM存储器,用于分别存储经由所述辅助同步器输出的I路数据、Q路数据;地址产生器,用于顺序产生读地址。由于去循环器23的操作方法是为加循环器13的逆过程,故不再在此赘述。
FFT变换模块24与去循环器23的输出相连,包括FFT控制器241和由FFT控制器241控制且复用的FFT核242。FFT控制器241产生FFT变换的控制参数。FFT核242由发射端和接收端按照时分方式复用,相对于发送端和接收端分别配置FFT核的现有技术,本发明可相对地节省硬件资源。FFT核由发射装置和接收装置按照时分方式复用,在上文中已阐述。所述FFT控制器产生FFT变换的控制参数。
子载波解映射模块25包括:导频子载波提取器251和数据子载波提取器252。
导频子载波提取器251包括一个本地计数器和两个导频RAM存储器,首先由所述本地计数器产生导频符号的使能信号,当在导频符号的使能信号有效时,将FFT变换模块24输出的I路数据、Q路数据分别作为两个所述导频RAM存储器的输入,导频RAM存储器的输出与信道估计器26相连。数据子载波提取器252也包括一个本地计数器和两个数据RAM存储器,首先由所述本地计数器产生数据符号的使能信号,当在数据符号的使能信号有效时,将FFT变换模块24输出的I路数据、Q路数据分别作为两个数据RAM存储器的输入,数据RAM存储器的输出与均衡器27相连。导频RAM存储器和数据RAM存储器共用一个读地址产生器,根据子载波映射规则,提取出数据子载波和导频子载波,删除虚子载波。
信道估计器26与导频子载波提取器251的输出相连,如图6所示,在本发明中,信道估计器26包括:本地导频ROM存储器261,复数除法器262和可调滤波器263。
本地导频ROM存储器261由导频子载波提取器251给出的导频信号的使能信号控制,当导频信号的使能信号为有效时,依次输出本地ROM中存储的导频符号。
复数除法器262中的被除数与导频子载波提取器251的输出相连,除数与本地导频ROM存储器261相连,复数除法器262将本地导频符号和解调后的导频符号相除,得到当前信道响应的最小二乘LS估计结果。
可调滤波器263与复数除法器262的输出相连,用于对复数除法器262输出的最小二乘LS估计结果进行滤波处理,通过滤波降低最小二乘LS估计的频域噪声影响。可调滤波器263通过可调因子产生器264来生成合适的抽头数目和抽头系数。而,可调因子产生器264通过计算当前子载波的幅度因子μ和前后子载波的差值因子η来改变抽头数目和抽头系数,幅度因子和差值因子的计算方法已为本领域技术人员所熟知的现有技术,故不再在此赘述。
均衡器27包括复数除法器,所述复数除法器的被除数与数据子载波提取器252的输出相连,除数与信道估计器26的输出相连,解调后的数据子载波除以信道估计参数,消除数据子载波在传输过程中造成的幅度和相位失真,得到星座图上对应的I路数据、Q路数据。
判决器28包括硬判决器和软判决器。所述硬判决器包括QPSK解映射器,与均衡器27输出的I路数据、Q路数据相连,用于通过判断I路数据、Q路数据的正负,得到与QPSK调制器对应的2bit数据,并将所述2bit传送至信道解码器50;软判决器,用于将均衡器27输出的I路数据、Q路数据经过并串变换直接传送至信道解码器50。
综上所述,本发明具有如下优点:
本发明在提供基带处理装置中,将IFFT变换模块和FFT变换模块复用,即,IFFT变换模块和FFT变换模块共用一个FFT核,节省了硬件资源。
另外,本发明的提供基带处理装置,其中的辅助同步器采用了基于GPS和长循环前缀的设计思路,节省了物理帧的帧头开销,并利用GPS和循环前缀进行同步,无需复杂的捕获算法,提高了频谱利用率。
上述实施例仅列示性说明本发明的原理及功效,而非用于限制本发明。任何熟悉此项技术的人员均可在不违背本发明的精神及范围下,对上述实施例进行修改。因此,本发明的权利保护范围,应如权利要求书所列。

Claims (18)

1.一种应用于视频传感器的基带处理装置,包括数字调制电路和数字解调电路,其中,所述数字调制电路包括:子载波映射模块、IFFT变换模块、加循环器、加窗器、限幅器、以及上采样滤波器;所述数字解调电路包括:下采样滤波器、辅助同步器、去循环器、FFT变换模块、子载波解映射模块、信道估计器、均衡器、以及判决器;
其特征在于,
所述IFFT变换模块和所述FFT变换模块共用一个FFT核,所述FFT核按照时分方式复用;
所述辅助同步器的设计方法基于GPS和长循环前缀。
2.如权利要求1所述的基带处理装置,其特征在于,所述子载波映射模块包括:
串并变换器,与一信源/信道编码器连接,用于根据接收自所述信源/信道编码器输出的数据的序号,将所述数据分成由奇数序号构成的第一路数据和由所述偶数序号构成的第二路数据;经串并变换后的时钟速率是变换前的时钟频率的一半;
QPSK调制器,与所述串并变换器连接,采用星座图映射的方式,每个QPSK符号作为一个子载波数据,每一个QPSK符号的实部作为I路的输出,每一个QPSK符号的虚部作为Q路的输出;
符号映射器,与所述QPSK调制器连接,用于将一组子载波数据映射成一个OFDM符号;
加导频单元,与所述符号映射器连接,为所述符号映射器输出的OFDM符号***导频符号。
3.如权利要求2所述的基带处理装置,其特征在于,所述符号映射器包括:
实部存储器,用于存储I路数据;
虚部存储器,用于存储Q路数据;
逻辑控制,用于产生所述实部存储器和所述虚部存储器的写入地址,根据OFDM子载波映射关系决定下一个写入地址,未写入位置则为虚子载波。
4.如权利要求3所述的基带处理装置,其特征在于,所述加导频器包括控制逻辑和本地ROM存储器,其中,所述OFDM符号的块状导频信息存储在所述本地ROM存储器中,所述ROM存储器的输出和所述符号映射器的输出通过MUX复用器实现复用;所述加导频器的控制逻辑产生使能信号决定所述MUX复用器输出导频符号或数据符号。
5.如权利要求2所述的基带处理装置,其特征在于,所述IFFT变换模块包括:IFFT控制器和由所述IFFT控制器控制且复用的FFT核。
6.如权利要求5所述的基带处理装置,其特征在于,所述FFT核采用基于Radix-22结构。
7.如权利要求5所述的基带处理装置,其特征在于,所述加循环器用于为每一个OFDM符号加入循环前缀和循环后缀,包括:
两个RAM存储器,用于分别存储经由所述IFFT变换模块变换后的I路数据、Q路数据;
地址产生器,用于顺序产生写地址。
8.如权利要求7所述的基带处理装置,其特征在于,所述加窗器包括:
一个本地ROM存储器,用于存储升余弦函数的时域响应;
两个乘法器,用于将带有循环前缀和循环后缀的I路数据、Q路数据分别与本地的升余弦函数相乘;
两个本地RAM存储器,分别与两个所述乘法器连接,用于分别存储两个所述乘法器的乘法结果;
两个加法器,用于分别将两个所述两个本地RAM存储器中存储的当前OFDM符号的循环后缀数据与下一个OFDM符号的部分循环前缀数据相加,得到加窗后的OFDM循环前缀。
9.如权利要求8所述的基带处理装置,其特征在于,所述限幅器包括:
第一CORDIC变换器,用于接收所述加窗器输出的I路数据、Q路数据,实现直角坐标到极坐标表示形式的变换,输出时域信号的幅度信息和相位信息;
比较器,用于对接收自所述第一CORDIC变换器输出的幅度值和预设的幅度值进行比较;若所述幅度值小于预设的所述幅度值,则所述比较器的输出为第一个CORDIC变换器输出的幅度值,反之,若所述幅度值大于预设的所述幅度值,则所述比较器的输出为第一个CORDIC变换器输出的预设的幅度值;
低通滤波器,与所述比较器连接,用来滤除硬限幅引入的高频分量;
第二CORDIC变换器,用于接收所述低通滤波器的输出以及所述第一CORDIC变换器输出的相位信息,实现极坐标到直角坐标表示形式的变换,得到正交和同相的I路数据、Q路数据。
10.如权利要求9所述的基带处理装置,其特征在于,所述上采样滤波器包括:
内插器,与所述限幅器,完成采样点之间的插值,插值后的采样速率变为插值前的M倍;
FIR滤波器,与所述内插器连接,用来抑制信号频域周期延拓分量。
11.如权利要求10所述的基带处理装置,其特征在于,所述内插器为双端口RAM,输入端口为内插前数据和基础时钟速率,输出端口为内插后数据和基础时钟速率的M倍,两端的地址均为顺序存取,输入端口时间上超前于输出端口。
12.如权利要求9所述的基带处理装置,其特征在于,所述下采样滤波器包括:
FIR滤波器,用来抑制信号频域周期延拓分量;
抽取器,与所述FIR滤波器连接,从所有子载波中抽取若干子载波。
13.如权利要求12所述的基带处理装置,其特征在于,所述去循环器用于去除每一个OFDM符号中的循环前缀和循环后缀,包括:
两个RAM存储器,用于分别存储经由所述辅助同步器输出的I路数据、Q路数据;
地址产生器,用于顺序产生读地址。
14.如权利要求5或13所述的基带处理装置,其特征在于,所述FFT变换模块包括:FFT控制器和由所述FFT控制器控制的复用FFT核。
15.如权利要求14所述的基带处理装置,其特征在于,所述子载波解映射模块包括:
导频子载波提取器,包括:用于产生导频符号的使能信号的一个本地计数器;以及在导频符号的使能信号有效的情况下,分别用于存储FFT变换模块输出的I路数据、Q路数据的两个导频RAM存储器;
数据子载波提取器,包括:用于产生数据符号的使能信号的一个本地计数器;以及在数据符号的使能信号有效的情况下,分别用于存储FFT变换模块输出的I路数据、Q路数据的两个数据RAM存储器;
两个所述导频RAM存储器和两个所述数据RAM存储器共用一个读地址产生器,根据子载波映射规则,提取出数据子载波和导频子载波,删除虚子载波。
16.如权利要求15所述的基带处理装置,其特征在于,所述信道估计器包括:
本地导频ROM存储器,由所述导频子载波提取器给出的导频信号的使能信号控制,当导频信号的使能信号为有效时,依次输出本地ROM中存储的导频符号;
复数除法器,其中,被除数与导频子载波提取器的输出相连,除数与本地导频ROM存储器相连,复数除法器将本地导频符号和解调后的导频符号相除,得到当前信道响应的最小二乘LS估计结果;
可调滤波器,与所述复数除法器连接,用于对所述复数除法器输出的最小二乘LS估计结果进行滤波处理。
17.如权利要求15或16所述的基带处理装置,其特征在于,所述均衡器包括复数除法器,所述复数除法器的被除数与数据子载波提取器的输出相连,除数与信道估计器的输出相连,解调后的数据子载波除以信道估计参数,消除数据子载波在传输过程中造成的幅度和相位失真,得到星座图上对应的I路数据、Q路数据。
18.如权利要求17所述的基带处理装置,其特征在于,所述判决器包括:
硬判决器,包括QPSK解映射器,与所述均衡器输出的I路数据、Q路数据相连,用于通过判断I路数据、Q路数据的正负,得到与QPSK调制器对应的2bit数据,并将所述2bit传送至所述信道解码器;
软判决器,用于将所述均衡器输出的I路数据、Q路数据经过并串变换直接传送至所述信道解码器。
CN201110449752.2A 2011-12-28 2011-12-28 应用于视频传感器的基带处理装置 Active CN103188192B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201110449752.2A CN103188192B (zh) 2011-12-28 2011-12-28 应用于视频传感器的基带处理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201110449752.2A CN103188192B (zh) 2011-12-28 2011-12-28 应用于视频传感器的基带处理装置

Publications (2)

Publication Number Publication Date
CN103188192A true CN103188192A (zh) 2013-07-03
CN103188192B CN103188192B (zh) 2016-06-08

Family

ID=48679161

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201110449752.2A Active CN103188192B (zh) 2011-12-28 2011-12-28 应用于视频传感器的基带处理装置

Country Status (1)

Country Link
CN (1) CN103188192B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104333348A (zh) * 2014-11-27 2015-02-04 中国电子科技集团公司第二十九研究所 一种高阶数字滤波***及方法
CN105635022A (zh) * 2015-12-29 2016-06-01 中国科学院上海微***与信息技术研究所 一种偏移正交多载波基带***
CN105791197A (zh) * 2015-12-25 2016-07-20 中国科学院上海微***与信息技术研究所 一种偏移正交多载波***的脉冲成形滤波器

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070058736A1 (en) * 2005-09-12 2007-03-15 Nguyen Hung C Ultra wideband baseband chip with intelligent array radio and method of use thereof
CN101689935A (zh) * 2007-05-09 2010-03-31 Lg电子株式会社 移动通信***中的延迟控制

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070058736A1 (en) * 2005-09-12 2007-03-15 Nguyen Hung C Ultra wideband baseband chip with intelligent array radio and method of use thereof
CN101689935A (zh) * 2007-05-09 2010-03-31 Lg电子株式会社 移动通信***中的延迟控制

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
陈恩庆,王玮,李国良,张枫,董潜: "基于循环前缀的OFDM ***定时同步估计算法", 《通信技术》, 10 September 2009 (2009-09-10) *

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104333348A (zh) * 2014-11-27 2015-02-04 中国电子科技集团公司第二十九研究所 一种高阶数字滤波***及方法
CN104333348B (zh) * 2014-11-27 2017-02-22 中国电子科技集团公司第二十九研究所 一种高阶数字滤波***及方法
CN105791197A (zh) * 2015-12-25 2016-07-20 中国科学院上海微***与信息技术研究所 一种偏移正交多载波***的脉冲成形滤波器
CN105791197B (zh) * 2015-12-25 2019-04-26 中国科学院上海微***与信息技术研究所 一种偏移正交多载波***的脉冲成形滤波器
CN105635022A (zh) * 2015-12-29 2016-06-01 中国科学院上海微***与信息技术研究所 一种偏移正交多载波基带***
CN105635022B (zh) * 2015-12-29 2018-09-18 中国科学院上海微***与信息技术研究所 一种偏移正交多载波基带***

Also Published As

Publication number Publication date
CN103188192B (zh) 2016-06-08

Similar Documents

Publication Publication Date Title
CN105635022B (zh) 一种偏移正交多载波基带***
KR100923892B1 (ko) 고속 푸리어 변환 트위들 승산
CN106685887B (zh) 一种用于fpga的ufmc发射机的频域实现方法
CN102006249B (zh) 协同正交频分复用***中的信道估计方法
CN101707582A (zh) 基于多相分解的多天线信道估计方法
CN103873422A (zh) 水声正交频分复用***符号内多径干扰消除方法
CN113079122B (zh) 截断与外推重构多载波信号中导频序列的设计方法
US20100182899A1 (en) OFDM Time Basis Matching With Pre-FFT Cyclic Shift
CN102215184B (zh) 一种上行定时偏差的估计方法及***
CN101242390B (zh) 基于已知序列相干自相关的载波频偏估计算法及其实现装置
CN108848047B (zh) 一种滤波器组多载波发射机实现方法
CN103188192B (zh) 应用于视频传感器的基带处理装置
CN102761504B (zh) Td-lte数字中继下行信道估计方法
CN101331479A (zh) 循环快速傅里叶变换
CN108494712B (zh) 一种基于fpga的ufmc***载波频率同步方法
CN103916351A (zh) 信道估计及频域均衡方法和装置、通用处理器
Gaspar Waveform advancements and synchronization techniques for generalized frequency division multiplexing
CN101360084A (zh) 子载波间干扰消除方法、装置和信号接收方法及接收机
CN114374589A (zh) 基于fpga的5g-nr***pss互相关算法
CN101127750B (zh) 一种单载波或多载波块传输***及其保护间隔填充方法
CN103685128A (zh) 应用于ofdm发射机的ifft处理器和ifft实现方法
CN101022441A (zh) 一种ofdm通信***载波的盲频偏估计方法
CN102891823A (zh) 正交频分多址移动通信***中的信道估计方法
Sembiring et al. Performance analysis of discrete hartley transform based ofdm modulator and demodulator
CN102821078B (zh) 基于ofdm信号循环平稳特性的盲信道估计方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant