CN102959615A - 信号生成电路及液晶显示装置 - Google Patents

信号生成电路及液晶显示装置 Download PDF

Info

Publication number
CN102959615A
CN102959615A CN2011800315097A CN201180031509A CN102959615A CN 102959615 A CN102959615 A CN 102959615A CN 2011800315097 A CN2011800315097 A CN 2011800315097A CN 201180031509 A CN201180031509 A CN 201180031509A CN 102959615 A CN102959615 A CN 102959615A
Authority
CN
China
Prior art keywords
signal
terminal
trigger
circuit
becomes
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2011800315097A
Other languages
English (en)
Other versions
CN102959615B (zh
Inventor
古田成
横山真
村上祐一郎
佐佐木宁
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Publication of CN102959615A publication Critical patent/CN102959615A/zh
Application granted granted Critical
Publication of CN102959615B publication Critical patent/CN102959615B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3655Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本发明涉及应用于显示装置的信号生成电路,该显示装置包括:包含像素电极的像素;与上述像素电极形成电容的导体;输出按每n个水平扫描期间(n为自然数)极性反转的数据信号的数据信号线驱动电路;以及输出扫描信号的扫描信号线驱动电路,该信号生成电路生成上述导体的驱动信号,并包含多级的触发器,各触发器中设有门电路及锁存电路,对于本级的触发器,向门电路输入本级的前级的扫描信号及本级的后级的扫描信号,并且,经由上述门电路向锁存电路输入按每n个水平扫描期间反转的极性信号,根据本级的触发器的输出来产生本级的驱动信号。由此,能够以简易的结构来实现应用于CC驱动、COM驱动的液晶显示装置的驱动器电路。

Description

信号生成电路及液晶显示装置
技术领域
本发明涉及一种信号生成电路(驱动电路),该信号生成电路应用于进行CC(Charge Coupling:电荷耦合)驱动(写入数据后改变像素电极电位的驱动)、COM驱动(写入数据前改变共用电极电位的驱动)的液晶显示装置。
背景技术
专利文献1中公开了进行CC驱动的现有的液晶显示装置。在该液晶显示装置中,通过对像素电极写入数据(信号电位)、并将扫描信号线设为非激活后,对与该像素电极形成电容的保持电容布线(CS布线)的电位极性进行反转,从而改变该像素电极的电位。图32示出了上述液晶显示装置的栅极驱动器(扫描信号线驱动电路)30及CS驱动器(保持电容布线驱动电路)40的结构。
现有技术
专利文献
专利文献1:WO2009/050926号公报(2009年4月23日公开)
发明内容
发明所要解决的技术问题
但是,图32示出的CS驱动器中存在结构过于复杂的问题。
本发明的目的在于,以简易的结构来实现应用于进行例如CC驱动、COM驱动的液晶显示装置的信号生成电路(驱动器电路)。
解决技术问题所采用的技术方案
本信号生成应用于显示装置,该显示装置包含:像素,该像素包含像素电极;导体,该导体与上述像素电极形成电容;数据信号线驱动电路,该数据信号线驱动电路输出按每n个水平扫描期间(n为自然数)极性反转的数据信号;以及扫描信号线驱动电路,该扫描信号线驱动电路输出扫描信号,该信号生成电路生成上述导体的驱动信号,该信号生成电路的特征在于,包含多级触发器,在各个触发器中设有门电路及锁存电路,对于本级触发器,向门电路输入与本级的前级的扫描信号同步的信号及与本级的后级的扫描信号同步的信号,并且,经由上述门电路向锁存电路输入按每n个水平扫描期间发生反转的极性信号,该信号生成电路根据本级的触发器的输出来生成本级的驱动信号。
由此,能够在数据信号按每n个水平扫描期间(n为自然数)极性发生反转的情况下,通过向本级触发器的门电路输入与本级的前级的扫描信号同步的信号及与本级的后级的扫描信号同步的信号,并经由上述门电路向其锁存电路输入按每n个水平扫描期间发生反转的极性信号,从而在对本级的像素写入数据信号前或在对本级的像素写入数据信号后,改变导体的电位。由此,能够通过简易的信号生成电路来实现CC驱动、COM驱动。
发明效果
根据本发明,能够通过结构简易的信号生成电路(驱动器电路)来实现CC驱动、COM驱动。
附图说明
图1是表示包含本CS驱动器在内的液晶显示装置(实施方式1)的结构示意图。
图2是表示本CS驱动器的结构的电路图。
图3是表示图2的CS驱动器中包含的逆变器(输出侧)的结构的电路图。
图4是表示图2的CS驱动器中包含的触发器的结构的电路图。
图5是表示包含图2的CS驱动器在内的液晶显示装置的驱动方法(正方向扫描)的时序图。
图6是表示包含图2的CS驱动器在内的液晶显示装置的驱动方法(反方向扫描)的时序图。
图7是表示本CS驱动器的另一结构的电路图。
图8是表示图7的CS驱动器中包含的触发器的结构的电路图。
图9是表示包含图7的CS驱动器在内的液晶显示装置的驱动方法(正方向扫描)的时序图。
图10是表示包含图7的CS驱动器在内的液晶显示装置的驱动方法(反方向扫描)的时序图。
图11是表示包含图7的CS驱动器(触发器为图8的结构)在内的液晶显示装置的初始化动作的时序图。
图12是表示图7的CS驱动器中包含的触发器的另一结构的电路图。
图13是表示包含图7的CS驱动器(触发器为图12的结构)在内的液晶显示装置的初始化动作的时序图。
图14是表示本CS驱动器的其它的另一结构的电路图。
图15是表示图14的CS驱动器中包含的触发器的结构的电路图。
图16是表示图14的CS驱动器中包含的触发器的另一结构的电路图。
图17是表示包含图14的CS驱动器(触发器为图16的结构)在内的液晶显示装置的驱动方法的时序图。
图18是表示图16的触发器的变形例的电路图。
图19是表示包含图7的CS驱动器在内的液晶显示装置的另外的驱动方法(2H反转)的时序图。
图20是表示本液晶显示装置的栅极驱动器的结构的电路图。
图21是表示图20的栅极驱动器中包含的触发器的结构的电路图。
图22是表示图20的栅极驱动器的驱动方法(正方向扫描)的时序图。
图23是表示图20的栅极驱动器的驱动方法(反方向扫描)的时序图。
图24是表示图20的栅极驱动器的初始化动作的时序图。
图25是表示包含本COM驱动器在内的液晶显示装置(实施方式2)的结构的示意图。
图26是表示本COM驱动器的结构的电路图。
图27是表示图26的COM驱动器中包含的触发器的结构的电路图。
图28是表示包含图26的COM驱动器在内的液晶显示装置的驱动方法(正方向扫描)的时序图。
图29是表示包含图26的CS驱动器在内的液晶显示装置的驱动方法(反方向扫描)的时序图。
图30是表示逆变器的结构例的电路图。
图31是表示图1的液晶显示装置(实施方式1)的变形例的示意图。
图32是表示现有的CS驱动器的结构的电路图。
具体实施方式
下面,利用图1~31对本发明的实施方式进行说明。
实施方式1
图1是表示本液晶显示装置1的结构的框图。如该图所示,本液晶显示装置1包括:显示控制电路2;液晶面板3;源极驱动器4;栅极驱动器5及CS驱动器6。在液晶面板3中,设有扫描信号线(Gn-1·Gn·Gn+1)、数据信号线(Si)、像素(PXn-1、PXn、PXn+1)及保持电容布线(CSn-1·CSn·CSn+1),例如,像素PXn中设置的像素电极经由TFT与扫描信号线Gn及数据信号线Si连接,并与保持电容布线CSn形成电容。而且,保持电容布线CSn与CS驱动器6的第n级输出端Un连接,扫描信号线Gn与栅极驱动器5的第n级输出端On连接。这里,驱动扫描信号线的栅极驱动器5(可双向移位),例如,从输出端On输出第n级的扫描信号。驱动数据信号线的源极驱动器4输出按每n个水平扫描期间(n为自然数)极性发生反转的数据信号。驱动保持电容布线的CS驱动器6例如从输出端Un输出第n级的驱动信号。另外,显示控制电路2对源极驱动器4、栅极驱动器5及CS驱动器6进行控制。此外,也可以如图1那样将栅极驱动器5及CS驱动器6配置在显示部的一侧,也可以如图31那样在(液晶面板的)显示部的一侧配置栅极驱动器5,在另一侧配置CS驱动器6(设置成使显示部位于栅极驱动器5与CS驱动器6的中间)。通过图31的结构可以窄化边框。另外,也可以将栅极驱动器5与CS驱动器6中的至少一个与液晶面板一体形成(形成单片)。
图1的CS驱动器6的结构如图2所示。即,CS驱动器6包括级联连接的多个单位电路(UCn-1·UCn·UCn+1)、CS极性信号线POL以及第1及第2CS电位供给线CSH·CSL,单位电路UCn-1包含触发器Fn-1、2个逆变器ibn-1·iBn-1及输出端Un-1,单位电路UCn包含触发器Fn、2个逆变器ibn·iBn及输出端Un,单位电路UCn+1包含触发器Fn+1、2个逆变器ibn+1·iBn+1及输出端Un+1。
图3是逆变器iBj(j=n-1·n·n+1)的具体电路结构。如该图所示,逆变器iBj有如下结构:输入端与P沟道晶体管的控制端子及N沟道晶体管的控制端子连接,输出端与P沟道晶体管一侧导通端子及N沟道晶体管一侧导通端子连接,P沟道晶体管另一侧导通端子与第1CS电位(VH)供给线CSH连接,并且,N沟道晶体管另一侧导通端子与第2CS电位(VL)供给线连接(其中,VH>VL)。
图4是触发器Fj(j=n-1·n·n+1)的具体电路结构。如图所示,触发器Fj包含5个输入端(A~D·X)、2个输出端(Q·QB)、4个模拟开关11~14以及2个逆变器21·23,A端子与模拟开关11的N端子及模拟开关13的P端子连接,B端子与模拟开关11的P端子及模拟开关13的N端子连接,C端子与模拟开关12的N端子及模拟开关14的P端子连接,D端子与模拟开关12的P端子及模拟开关14的N端子连接,X端子经由模拟开关11与逆变器21的输入端子连接,并且经由模拟开关12与逆变器23的输入端子连接,逆变器21的输出端子经由模拟开关14与逆变器23的输入端子连接,逆变器23的输出端子经由模拟开关13与逆变器21的输入端子连接,Q端子与逆变器21的输入端子连接,QB端子与逆变器21的输出端子连接,模拟开关11·12构成门电路GC(gate circuit),模拟开关13·14及逆变器21·23构成锁存电路LC(latch circuit)。
回到图2,作为本级的第j级(j=n-1·n·n+1)单位电路UCj如下所述。即,逆变器ibj的输入端与栅极驱动器5的第j级(本级)输出端Oj、第j-1级(前级)触发器Fn-1的C端子以及第j+1级(后级)触发器Fn+1的A端子连接,逆变器电路ibj的输出端与第j-1级(前级)触发器Fn-1的D端子以及第j+1级(后级)触发器Fn+1的B端子连接。而且,触发器Fj的A端子与栅极驱动器的第j-1级(前级)输出端Oj-1连接,B端子与第j-1级(前级)逆变器ibj-1的输出端连接,C端子与栅极驱动器的第j+1级(后级)输出端Oj+1连接,D端子与第j+1级(后级)逆变器ibj+1的输出端连接,X端子与CS极性信号线POL连接,QB端子经由第j级逆变器iBj与单位电路UCj的输出端Uj连接。即,在该单位电路UCj中,触发器Fj的输出端QB为H(非激活)时从输出端Uj输出电位VL(低电位(Low)侧的CS电位),输出端QB为L(激活)时从输出端Uj输出电位VH(高电位(High)侧的CS电位)。
图5是表示包含图2的CS驱动器6在内的液晶显示装置1的驱动方法(正方向扫描时的帧F1及帧F2)的时序图。此外,向CS极性信号线POL提供按每一个水平扫描期间(1H)极性发生反转的CS极性信号。另外,帧F1是接通电源后的最初的帧,F1开始时,栅极驱动器5被初始化且所有输出端激活,并且CS驱动器6也被初始化且所有输出端被设为“VL”(在下面阐述)。下面,将第n级作为基准级(本级)。
在帧F1中,若栅极驱动器5的第n-1级(前级)输出端On-1激活,则对前级的像素PXn-1写入负信号电位。此时,在触发器Fn中,A端子变为“H”,B端子变为“L”,C端子变为“L”,D端子变为“H”(只有模拟开关11·14接通(ON)),对输出端QB输出CS极性信号的反转信号(“H”),因此输出端Un的电位保持为VL(低电位(Low)侧的CS电位)。然后,若输出端On-1变为非激活,则在触发器Fn中,A端子变为“L”,B端子变为“H”,C端子变为“L”,D端子变为“H”(只有模拟开关13·14接通(ON)),并且变为锁存状态(输出端QB保持为“H”)。由此,输出端Un的电位保持为VL。
接下来,若栅极驱动器5的第n级输出端On激活,则对本级的像素PXn写入正信号电位。此时,由于触发器Fn维持锁存状态,因此输出端Un的电位保持为VL。另外,在触发器Fn+1中,A端子变为“H”,B端子变为“L”,C端子变为“L”,D端子变为“H”(只有模拟开关11·14接通(ON)),对输出端QB输出CS极性信号的反转信号(“L”),因此输出端Un+1的电位反转为VH(高电位(High)侧的CS电位)。然后,若输出端On变为非激活,则在触发器Fn+1中,A端子变为“L”,B端子变为“H”,C端子变为“L”,D端子变为“H”(只有模拟开关13·14接通(ON)),并且变为锁存状态(输出端QB保持为“L”)。由此,输出端Un+1的电位保持为VH。
接下来,若栅极驱动器5的第n+1级(后级)的输出端On+1激活,则对后级的像素PXn+1写入负信号电位。此时,在触发器Fn中,A端子变为“L”,B端子变为“H”,C端子变为“H”,D端子变为“L”(只有模拟开关12·13接通(ON)),对输出端QB输出CS极性信号(“L”),因此输出端Un的电位反转为VH(高电位(High)侧的CS电位)。随之,本级的像素PXn的电位从写入的信号电位(正(+))移位到高电位侧。然后,若输出端On+1变为非激活,则在触发器Fn中,A端子变为“L”,B端子变为“H”,C端子变为“L”,D端子变为“H”(只有模拟开关13·14接通(ON)),并且变为锁存状态(输出端QB保持为“L”)。由此,输出端Un的电位保持为VH。即,像素PXn的电位维持为移位后的电位。
接下来,若栅极驱动器5的第n+2级的输出端On+2激活,则在触发器Fn+1中,A端子变为“L”,B端子变为“H”,C端子变为“H”,D端子变为“L”(只有模拟开关12·13接通(ON)),对输出端QB输出CS极性信号(“H”),因此输出端Un+1的电位反转为VL(低电位(Low)侧的CS电位)。随之,后级的像素PXn+1的电位从写入的信号电位(负(-))移位到低电位侧。然后,若输出端On+2变为非激活,则在触发器Fn+1中,A端子变为“L”,B端子变为“H”,C端子变为“L”,D端子变为“H”(只有模拟开关13·14接通(ON)),并且变为锁存状态(输出端QB保持为“H”)。由此,输出端Un+1的电位保持为VL。即,像素PXn+1的电位维持为移位后的电位。
在帧F2中,若栅极驱动器5的第n-1级(前级)的输出端On-1激活,则对前级的像素PXn-1写入正信号电位。此时,在触发器Fn中,A端子变为“H”,B端子变为“L”,C端子变为“L”,D端子变为“H”(只有模拟开关11·14接通(ON)),对输出端QB输出CS极性信号的反转信号(“L”),因此输出端Un的电位保持为VH(高电位(High)侧的CS电位)。然后,若输出端On-1变为非激活,则在触发器Fn中,A端子变为“L”,B端子变为“H”,C端子变为“L”,D端子变为“H”(只有模拟开关13·14接通(ON)),并且变为锁存状态(输出端QB保持为“L”)。由此,输出端Un的电位保持为VH。
接下来,若栅极驱动器5的第n级的输出端On激活,则对本级的像素PXn写入负信号电位。此时,由于触发器Fn维持锁存状态,因此输出端Un的电位保持为VH。另外,在触发器Fn+1中,A端子变为“H”,B端子变为“L”,C端子变为“L”,D端子变为“H”(只有模拟开关11·14接通(ON)),对输出端QB输出CS极性信号的反转信号(“H”),因此输出端Un+1的电位维持为VL(低电位(Low)侧的CS电位)。然后,若输出端On变为非激活,则在触发器Fn+1中,A端子变为“L”,B端子变为“H”,C端子变为“L”,D端子变为“H”(只有模拟开关13·14接通(ON)),并且变为锁存状态(输出端QB保持为“H”)。由此,输出端Un+1的电位保持为VL。
接下来,若栅极驱动器5的第n+1级(后级)的输出端On+1激活,则对后级的像素PXn+1写入正信号电位。此时,在触发器Fn中,A端子变为“L”,B端子变为“H”,C端子变为“H”,D端子变为“L”(只有模拟开关12·13接通(ON)),对输出端QB输出CS极性信号(“H”),因此输出端Un的电位反转为VL(低电位(Low)侧的CS电位)。随之,本级的像素PXn的电位从写入的信号电位(负)移位到低电位侧。然后,若输出端On+1变为非激活,则在触发器Fn中,A端子变为“L”,B端子变为“H”,C端子变为“L”,D端子变为“H”(只有模拟开关13·14接通(ON)),并且变为锁存状态(输出端QB保持为“H”)。由此,输出端Un的电位保持为VL。即,像素PXn的电位维持为移位后的电位。
接下来,若栅极驱动器5的第n+2级的输出端On+2激活,则在触发器Fn+1中,A端子变为“L”,B端子变为“H”,C端子变为“H”,D端子变为“L”(只有模拟开关12·13接通(ON)),对输出端QB输出CS极性信号(“L”),因此输出端Un+1的电位反转为VH(高电位(High)侧的CS电位)。随之,后级的像素PXn+1的电位从写入的信号电位(正)移位到高电位侧。然后,若输出端On+2变为非激活,则在触发器Fn+1中,A端子变为“L”,B端子变为“H”,C端子变为“L”,D端子变为“H”(只有模拟开关13·14接通(ON)),并且变为锁存状态(输出端QB保持为“L”)。由此,输出端Un+1的电位保持为VH。即,像素PXn+1的电位维持为移位后的电位。
这样,图2的CS驱动器的触发器对栅极驱动器的前级(紧挨着本级的前一级)的输出端激活时的CS极性信号的反转信号进行锁存,然后,对栅极驱动器的后级(紧挨着本级的后一级)的输出端激活时的CS极性信号进行锁存。而且,由于CS极性信号按每一个水平扫描期间(1H)发生反转,因此栅极驱动器的前级的输出端激活时的CS极性信号的反转信号、与后级的输出端激活时的CS极性信号的极性相反。因此,在对像素进行写入的前后,与该像素的像素电极形成电容的保持电容布线的电位反转,从而通过图2那样简易的结构来实现CC驱动。另外,由于通过进行2次锁存,从而能够无关乎最初的锁存前的保持电容布线的电位(H或L),在对像素进行写入的前后,将该保持电容布线的电位反转,因此即使在电源接通后的最初的帧(该帧开始时CS驱动器被初始化,并且全级的输出端设为第2CS电位(VL)),画面也几乎不会产生紊乱。另外,在图5中,输出至源极驱动器4的源极极性信号与提供给POL的CS极性信号同相位,因此也可以公用两者。
此外,在包含图2的CS驱动器6在内的液晶显示装置1中,如图6所示那样进行反方向扫描。在该情况下,也可以使提供给POL的CS极性信号与输出至源极驱动器4的源极极性信号SP相位相反。
图7示出了CS驱动器6的其它结构。图7的CS驱动器6包括级联连接的多个单位电路(UCn-1·UCn·UCn+1)、第1及第2CS极性信号线POL1·POL2以及第1及第2CS电位供给线CSH·CSL,单位电路UCn-1包含触发器Fn-1、2个逆变器ibn-1·iBn-1及输出端Un-1,单位电路UCn包含触发器Fn、2个逆变器ibn·iBn及输出端Un,单位电路UCn+1包含触发器Fn+1、2个逆变器ibn+1·iBn+1及输出端Un+1。
图8是图7的触发器Fj(j=n-1·n·n+1)的具体电路结构。如图所示,触发器Fj包含6个输入端(A~D·X·Y)、2个输出端(Q·QB)、4个模拟开关11~14以及2个逆变器21·22,A端子与模拟开关11的N端子及模拟开关13的P端子连接,B端子与模拟开关11的P端子及模拟开关13的N端子连接,C端子与模拟开关12的N端子及模拟开关14的P端子连接,D端子与模拟开关12的P端子及模拟开关14的N端子连接,X端子经由模拟开关11与逆变器21的输入端子连接,Y端子经由模拟开关12与逆变器21的输入端子连接,逆变器21的输出端子与逆变器22的输入端子连接,逆变器22的输出端子经由模拟开关14与节点K连接,节点K经由模拟开关13与逆变器21的输入端子连接,Q端子与逆变器21的输入端子连接,QB端子与逆变器21的输出端子连接,模拟开关11·12构成门电路GC,模拟开关13·14及逆变器21·22构成锁存电路LC。
回到图7,作为本级的第j级(j=n-1·n·n+1)的单位电路UCj如下所述。即,逆变器ibj的输入端与栅极驱动器5的第j级(本级)的输出端Oj、第j-1级(前级)的触发器Fn-1的C端子以及第j+1级(后级)的触发器Fn+1的A端子连接,逆变器电路ibj的输出端与第j-1级(前级)的触发器Fn-1的D端子以及第j+1级(后级)的触发器Fn+1的B端子连接。而且,触发器Fj的A端子与栅极驱动器的第j-1级(前级)的输出端Oj-1连接,B端子与第j-1级(前级)的逆变器ibj-1的输出端连接,C端子与栅极驱动器的第j+1级(后级)的输出端Oj+1连接,D端子与第j+1级(后级)的逆变器ibj+1的输出端连接,X端子与第1CS极性信号线POL1连接,Y端子与第2CS极性信号线POL2连接,QB端子经由第j级的逆变器iBj与单位电路UCj的输出端Uj连接。即,在该单位电路UCj中,触发器Fj的输出端QB为H(非激活)时,从输出端Uj输出电位VL(低电位(Low)侧的CS电位),输出端QB为L(激活)时,从输出端Uj输出电位VH(高电位(High)侧的CS电位)。
图9是表示包含图7的CS驱动器6在内的液晶显示装置1的驱动方法(帧F1及帧F2)的时序图。此外,向第1CS极性信号线POL1提供按每一个水平扫描期间(1H)极性发生反转的第1CS极性信号,向第2CS极性信号线POL2提供作为第1CS极性信号的反转信号的第2CS极性信号。另外,帧F1开始时,栅极驱动器5被初始化且所有输出端激活,并且,CS驱动器6也被初始化且所有输出端被设为“VL”(在下面对初始化进行阐述)。下面,将第n级作为基准级(本级)。
在帧F1中,若栅极驱动器5的第n-1级(前级)的输出端On-1激活,则在触发器Fn中,A端子变为“H”,B端子变为“L”,C端子变为“L”,D端子变为“H”(只有模拟开关11·14接通(ON)),对输出端QB输出第1CS极性信号的反转信号(“H”),因此输出端Un的电位保持为VL(低电位(Low)侧的CS电位)。而且,若输出端On-1变为非激活,则在触发器Fn中,A端子变为“L”,B端子变为“H”,C端子变为“L”,D端子变为“H”(只有模拟开关13·14接通(ON)),并且变为锁存状态(输出端QB保持为“H”)。由此,输出端Un的电位保持为VL。
接下来,若栅极驱动器5的第n级的输出端On激活,则对本级的像素PXn写入正信号电位。此时,由于触发器Fn维持锁存状态,因此输出端Un的电位保持为VL。另外,在触发器Fn+1中,A端子变为“H”,B端子变为“L”,C端子变为“L”,D端子变为“H”(只有模拟开关11·14接通(ON)),对输出端QB输出第1CS极性信号的反转信号(“L”),因此输出端Un+1的电位反转为VH(高电位(High)侧的CS电位)。而且,若输出端On变为非激活,则在触发器Fn+1中,A端子变为“L”,B端子变为“H”,C端子变为“L”,D端子变为“H”(只有模拟开关13·14接通(ON)),并且变为锁存状态(输出端QB保持为“L”)。由此,输出端Un+1的电位保持为VH。
接下来,若栅极驱动器5的第n+1级(后级)的输出端On+1激活,则对后级的像素PXn+1写入负信号电位。此时,在触发器Fn中,A端子变为“L”,B端子变为“H”,C端子变为“H”,D端子变为“L”(只有模拟开关12·13接通(ON)),对输出端QB输出第2CS极性信号的反转信号(“L”),因此输出端Un的电位反转为VH(高电位(High)侧的CS电位)。随之,本级的像素PXn的电位从写入的信号电位(正)移位到高电位侧。然后,若输出端On+1变为非激活,则在触发器Fn中,A端子变为“L”,B端子变为“H”,C端子变为“L”,D端子变为“H”(只有模拟开关13·14接通(ON)),并且变为锁存状态(输出端QB保持为“L”)。由此,输出端Un的电位保持为VH。即,像素PXn的电位维持为移位后的电位。
接下来,若栅极驱动器5的第n+2级的输出端On+2激活,则在触发器Fn+1中,A端子变为“L”,B端子变为“H”,C端子变为“H”,D端子变为“L”(只有模拟开关12·13接通(ON)),对输出端QB输出第2CS极性信号的反转信号(“H”),因此输出端Un+1的电位反转为VL(低电位(Low)侧的CS电位)。随之,后级的像素PXn+1的电位从写入的信号电位(负)移位到低电位侧。然后,若输出端On+2变为非激活,则在触发器Fn+1中,A端子变为“L”,B端子变为“H”,C端子变为“L”,D端子变为“H”(只有模拟开关13·14接通(ON)),并且变为锁存状态(输出端QB保持为“H”)。由此,输出端Un+1的电位保持为VL。即,像素PXn+1的电位维持为移位后的电位。
在帧F2中,若栅极驱动器5的第n-1级(前级)的输出端On-1激活,则在触发器Fn中,A端子变为“H”,B端子变为“L”,C端子变为“L”,D端子变为“H”(只有模拟开关11·14接通(ON)),对输出端QB输出第1CS极性信号的反转信号(“L”),因此输出端Un的电位保持为VH(高电位(High)侧的CS电位)。而且,若输出端On-1变为非激活,则在触发器Fn中,A端子变为“L”,B端子变为“H”,C端子变为“L”,D端子变为“H”(只有模拟开关13·14接通(ON)),并且变为锁存状态(输出端QB保持为“L”)。由此,输出端Un的电位保持为VH。
接下来,若栅极驱动器5的第n级的输出端On激活,则对本级的像素PXn写入负信号电位。此时,由于触发器Fn维持锁存状态,因此输出端Un的电位保持为VH。另外,在触发器Fn+1中,A端子变为“H”,B端子变为“L”,C端子变为“L”,D端子变为“H”(只有模拟开关11·14接通(ON)),对输出端QB输出第1CS极性信号的反转信号(“H”),因此输出端Un+1的电位维持为VL(低电位(Low)侧的CS电位)。然后,若输出端On变为非激活,则在触发器Fn+1中,A端子变为“L”,B端子变为“H”,C端子变为“L”,D端子变为“H”(只有模拟开关13·14接通(ON)),并且变为锁存状态(输出端QB保持为“H”)。由此,输出端Un+1的电位保持为VL。
接下来,若栅极驱动器5的第n+1级(后级)的输出端On+1激活,则对后级的像素PXn+1写入正信号电位。此时,在触发器Fn中,A端子变为“L”,B端子变为“H”,C端子变为“H”,D端子变为“L”(只有模拟开关12·13接通(ON)),对输出端QB输出第2CS极性信号的反转信号(“H”),因此输出端Un的电位反转为VL(低电位(Low)侧的CS电位)。随之,本级的像素PXn的电位从写入的信号电位(负)移位到低电位侧。然后,若输出端On+1变为非激活,则在触发器Fn中,A端子变为“L”,B端子变为“H”,C端子变为“L”,D端子变为“H”(只有模拟开关13·14接通(ON)),并且变为锁存状态(输出端QB保持为“H”)。由此,输出端Un的电位保持为VL。即,像素PXn的电位维持为移位后的电位。
接下来,若栅极驱动器5的第n+2级的输出端On+2激活,则在触发器Fn+1中,A端子变为“L”,B端子变为“H”,C端子变为“H”,D端子变为“L”(只有模拟开关12·13接通(ON)),对输出端QB输出第2CS极性信号的反转信号(“L”),因此输出端Un+1的电位反转为VH(高电位(High)侧的CS电位)。随之,后级的像素PXn+1的电位从写入的信号电位(正)移位到高电位侧。然后,若输出端On+2变为非激活,则在触发器Fn+1中,A端子变为“L”,B端子变为“H”,C端子变为“L”,D端子变为“H”(只有模拟开关13·14接通(ON)),并且变为锁存状态(输出端QB保持为“L”)。由此,输出端Un+1的电位保持为VH。即,像素PXn+1的电位维持为移位后的电位。
这样,图7的CS驱动器的触发器对栅极驱动器的前级(紧挨着本级的前一级)的输出端激活时的第1CS极性信号的反转信号进行锁存,然后,对栅极驱动器的后级(紧挨着本级的后一级)的输出端激活时的第2CS极性信号的反转信号进行锁存。而且,由于第1及第2CS极性信号分别按每一个水平扫描期间(1H)发生反转、且两者的相位相反,因此栅极驱动器的前级的输出端激活时的第1CS极性信号的反转信号、与后级的输出端激活时的第2CS极性信号的反转信号的极性相反。因此,在对像素进行写入的前后,与该像素的像素电极形成电容的保持电容布线的电位发生反转,从而通过图7这样简易的结构来实现CC驱动。另外,由于能够通过进行2次锁存,从而无关乎第一次锁存前的保持电容布线的电位(H或L),在对像素进行写入的前后,将该保持电容布线的电位反转,因此即使在电源接通后的最初的帧(该帧开始时CS驱动器被初始化、且全级的输出端设为第2CS电位(VL))中,画面也几乎不会产生紊乱。另外,在图9中,由于输出至源极驱动器4的源极极性信号与提供给POL1的第1CS极性信号同相位,因此也可以公用两者。
此外,在包含图7的CS驱动器6在内的液晶显示装置1中,如图10所示那样进行反方向扫描。在该情况下,由于输出至源极驱动器4的源极极性信号与提供给POL2的第2CS极性信号同相位,因此也可以公用两者。
图11是表示电源接通后最初帧中的图7的CS驱动器6的初始化动作的时序图。如图所示,初始化时,栅极驱动器的全级设为激活“H”(下面阐述),如果将第1及第2CS极性信号固定成同相位(分别设为“L”),则能够将CS驱动器的全级的输出端固定为VL。此外,在初始化时,分别对图8的触发器的X端子及Y端子输入“H”,只有模拟开关11·12接通(ON),QB变为“H”。然后,初始化结束,即使模拟开关11·12切断(OFF),模拟开关13·14接通(ON),QB仍维持为“H”。
若在图2的CS驱动器6中如图4那样构成触发器,则在初始化时,即使对图4的触发器的X端子输入“L”(只有模拟开关11·12接通(ON)),并将QB设为“H”,在初始化结束的情况下,触发器内也可能产生贯通电流且QB不维持为“H”(QB的输出不确定)。因此,可以构成为:在图4的触发器中,如图12这样设置Y端子,并对X端子输入第1CS极性信号,并且,将第2CS极性信号输入到Y端子,如图7那样构成CS驱动器6。在该情况下,如图13所示,初始化时,将第1及第2CS极性信号固定成相反的相位(将第1CS极性信号设为“L”,将第2CS极性信号设为“H”),在初始化结束后,将第1及第2CS极性信号设为相同的相位。由此,初始化时,将CS驱动器的全级的输出固定成VL。此外,在初始化时,对图12的触发器的X端子输入“L”,对Y端子输入“H”,只有模拟开关11·12接通(ON),QB变为“H”。然后,初始化结束,即使模拟开关11·12切断(OFF)、模拟开关13·14接通(ON),QB仍维持为“H”。
图14示出了CS驱动器6的另外的其它结构。图14的CS驱动器6包括级联连接的多个单位电路(UCn-1·UCn·UCn+1)、CS极性信号线POL以及第1及第2CS电位供给线CSH·CSL,单位电路UCn-1包含触发器Fn-1、2个逆变器ibn-1·iBn-1及输出端Un-1,单位电路UCn包含触发器Fn、2个逆变器ibn·iBn及输出端Un,单位电路UCn+1包含触发器Fn+1、2个逆变器ibn+1·iBn+1及输出端Un+1。
图15是触发器Fj(j=n-1·n·n+1)的具体电路结构。如图所示,触发器Fj包含3个输入端(A·C·X)、2个输出端(Q·QB)、4个模拟开关11~14以及4个逆变器21·23·31·32,A端子与模拟开关11的N端子及模拟开关13的P端子及逆变器31的输入端子连接,逆变器31的输出端子与模拟开关11的P端子及模拟开关13的N端子连接,C端子与模拟开关12的N端子及模拟开关14的P端子及逆变器32的输入端子连接,逆变器32的输出端子与模拟开关12的P端子及模拟开关14的N端子连接,X端子经由模拟开关11与逆变器21的输入端子连接、且经由模拟开关12与逆变器23的输入端子连接,逆变器21的输出端子经由模拟开关14与逆变器23的输入端子连接,逆变器23的输出端子经由模拟开关13与逆变器21的输入端子连接,Q端子与逆变器21的输入端子连接,QB端子与逆变器21的输出端子连接,模拟开关11·12及逆变器31·32构成门电路GC,模拟开关13·14及逆变器21·23构成锁存电路LC。
回到图14,作为本级的第j级(j=n-1·n·n+1)的单位电路UCj如下所述。即,栅极驱动器5的第j级(本级)的输出端Oj与第j-1级(前级)的触发器Fn-1的C端子及第j+1级(后级)的触发器Fn+1的A端子连接。然后,在触发器Fj中,A端子与栅极驱动器的第j-1级(前级)的输出端Oj-1连接,C端子与栅极驱动器的第j+1级(后级)的输出端Oj+1连接,X端子与CS极性信号线POL连接,QB端子经由第j级的逆变器iBj与单位电路UCj的输出端Uj连接。即,在该单位电路UCj中,触发器Fj的输出端QB为H(非激活)时,从输出端Uj输出电位VL(低电位(Low)侧的CS电位),输出端QB为L(激活)时,从输出端Uj输出电位VH(高电位(High)侧的CS电位)。
此外,包含图14的CS驱动器6在内的液晶显示装置1的驱动方法如图5·6所示。根据图14的结构,能够减少CS驱动器内的配线数量。
可以如图16这样构成图14的CS驱动器6的触发器。图16的触发器Fj(j=n-1·n·n+1)包含3个输入端(A·C·X)、2个输出端(Q·QB)、2个P沟道晶体管33·34、2个N沟道晶体管31·32以及2个逆变器21·24,A端子与N沟道晶体管31的栅极端子及P沟道晶体管33的栅极端子连接,C端子与N沟道晶体管32的栅极端子及P沟道晶体管34的栅极端子连接,X端子经由N沟道晶体管31与逆变器21的输入端子连接、且经由N沟道晶体管32与逆变器24的输入端子连接,逆变器21的输出端子经由P沟道晶体管34与逆变器24的输入端子连接,逆变器24的输出端子经由P沟道晶体管33与逆变器21的输入端子连接,Q端子与逆变器21的输入端子连接,QB端子与逆变器21的输出端子连接,N沟道晶体管31·32构成门电路GC,P沟道晶体管33·34及逆变器21·24构成锁存电路LC。
在包含图16的触发器在内的图14的CS驱动器6中,如图17所示这样,例如,随着栅极驱动器的输出端On+1激活,触发器Fn的输出端QB的电位虽然有所下降但未下降到“L”(阈值偏差),通过将栅极驱动器的输出端On+1设成非激活并对触发器Fn施加反馈从而使其下降到“L”。在选通脉冲的振幅足够大的情况下、或触发器的输出即使存在阈值偏差仍无问题的情况下,能如图16那样降低元件的数量。
也可以如图18这样构成图16的触发器。图18的触发器Fj(j=n-1·n·n+1)包含3个输入端(A·C·X)、2个输出端(Q·QB)、2个P沟道晶体管33·34、2个N沟道晶体管31·32以及2个逆变器21·22,A端子与N沟道晶体管31的栅极端子及P沟道晶体管33的栅极端子连接,C端子与N沟道晶体管32的栅极端子及P沟道晶体管34的栅极端子连接,X端子经由N沟道晶体管31与逆变器21的输入端子连接、且经由N沟道晶体管32与逆变器21的输入端子连接,逆变器21的输出端子与逆变器22的输入端子连接,逆变器22的输出端子经由P沟道晶体管34与节点K连接,节点K经由P沟道晶体管33与逆变器21的输入端子连接,Q端子与逆变器21的输入端子连接,QB端子与逆变器21的输出端子连接,N沟道晶体管31·32构成门电路GC,P沟道晶体管33·34及逆变器21·22构成锁存电路LC。
在上述CS驱动器中,CS极性信号(或第1及第2CS极性信号)按每一个水平扫描期间(1H)发生反转,并且对像素进行写入也按每一行进行反转,但并非局限于此。也可以如图19这样驱动图7的CS驱动器6(触发器的结构例如如图8)。即,第1CS极性信号(POL1信号)及第2CS极性信号(POL2信号)分别按每二个水平扫描期间(2H)发生反转,并且,使两者的相位相同,对像素进行写入也按每2行进行反转(写入电位的极性按每2行发生反转的驱动)。在该情况下,使输出至源极驱动器4的源极极性信号SP也可以按每2H进行反转,例如,使提供给POL1的第1CS极性信号、及提供给POL2的第2CS极性信号分别具有比源极极性信号SP超前1H的相位。
图20是表示图1的栅极驱动器5的结构的电路图。如图20所示,本栅极驱动器包括INITB(反转初始化信号)线、GCK1B(第1反转选通时钟、同步信号)线、GCK2B(第2反转选通时钟、同步信号)线、UD1(移位方向信号1)线、UD2(移位方向信号2)线以及由第一级~最后一级组成的移位寄存器。
此外,GCK1B及GCK2B是激活期间(低电位(Low)期间)互不重叠的2个时钟信号。另外,INITB是在初始化时变成“低电位(Low)(激活)”、除此以外变为“高电位(High)”的信号。另外,UD1是在正方向移位时变为“高电位(High)”、反方向移位时变为“低电位(Low)”的信号,UD2是在正方向移位时变为“低电位(Low)”、反方向移位时变为“高电位(High)”的信号。
例如,在移位寄存器的第n级(n为1~m的整数)中,包含触发器fn、2个模拟开关SWn·swn、逆变器以及输出端On。
触发器fn包括输入侧的a~d端子及x·y端子以及成为输出侧的q端子及qb端子。
图21示出了触发器fn的具体电路结构。如该图所示,触发器fn包括模拟开关111·112及逆变器121·122,b端子与模拟开关111的P端子连接,a端子与模拟开关111的N端子连接,d端子与模拟开关112的P端子连接,c端子与模拟开关112的N端子连接,x端子经由模拟开关111与逆变器121的输入端子连接,y端子经由模拟开关112与逆变器121的输入端子连接。逆变器121的输出端子与逆变器122的输入端子连接,逆变器122的输出端子经由模拟开关114与节点k连接,节点k经由模拟开关113与逆变器121的输入端子连接。
此外,图20的栅极驱动器5的驱动方法如图22(正方向)及图23(反方向)与图24(初始化时)所示。
实施方式2
图25是表示本液晶显示装置1的其它结构的框图。图25的液晶显示装置1包括:显示控制电路2;液晶面板3;源极驱动器4;栅极驱动器5及COM驱动器66。在液晶面板3中,设有扫描信号线(Gn-1·Gn·Gn+1)、数据信号线(Si)、像素(PXn-1、PXn、PXn+1)及公用电极(COMn-1、COMn、COMn+1),例如,像素PXn中设置的像素电极经由TFT与扫描信号线Gn及数据信号线Si连接,并与公用电极COMn形成液晶电容。而且,公用电极COMn与COM驱动器66的第n级的输出端Zn连接,扫描信号线Gn与栅极驱动器5的第n级的输出端On连接。这里,驱动扫描信号线的栅极驱动器5(可双向移位)例如从输出端On输出第n级的扫描信号。驱动数据信号线的源极驱动器4输出按每n个水平扫描期间(n为自然数)极性发生反转的数据信号。驱动公用电极的COM驱动器66例如从输出端Zn输出第n级的驱动信号。另外,显示控制电路2对源极驱动器4、栅极驱动器5及COM驱动器66进行控制。此外,可以如图25这样在(液晶面板的)显示部的一侧配置栅极驱动器5及COM驱动器66,也可以在显示部的一侧配置栅极驱动器5,在另一侧配置COM驱动器66(设置成使液晶面板的显示部位于栅极驱动器5与COM驱动器66的中间)。另外,也可以将栅极驱动器5与COM驱动器66中的至少一个与液晶面板一体形成(形成单片)。
图25的COM驱动器66的结构如图26所示。即,COM驱动器66包括级联连接的多个单位电路(ZCn-1·ZCn·ZCn+1)、COM极性信号线POL以及第1及第2COM电位供给线COMH·COML,单位电路ZCn-1包含触发器Fn-1、逆变器iBn-1及输出端Zn-1,单位电路ZCn包含触发器Fn、逆变器iBn及输出端Zn,单位电路ZCn+1包含触发器Fn+1、逆变器iBn+1及输出端Zn+1。此外,逆变器iBj(j=n-1·n·n+1)的具体电路结构如图3所示(其中,vH>vL)。
图27是触发器Fj(j=n-1·n·n+1)的具体电路结构。如该图所示,触发器Fj包含3个输入端(A·C·X)、2个输出端(Q·QB)、2个模拟开关51·52、2个逆变器61·63以及1个或非电路60,A端子与或非电路60的一输入端子连接,C端子与或非电路60的另一输入端子连接,X端子经由模拟开关51与逆变器61的输入端子连接,或非电路60的输出端子与模拟开关51的P端子及逆变器63的输入端子及模拟开关52的N端子连接,逆变器63的输出端子与模拟开关51的N端子及模拟开关52的P端子连接,逆变器61的输出端子与逆变器62的输入端子连接,逆变器62的输出端子经由模拟开关52与逆变器61的输入端子连接,QB端子与逆变器61的输出端子连接,或非电路60及逆变器63与模拟开关51构成门电路GC,模拟开关52及逆变器61·62构成锁存电路LC。
回到图26,作为本级的第j级(j=n-1·n·n+1)的单位电路ZCj如下所述。即,栅极驱动器5的第j级(本级)的输出端Oj与第j-1级(前级)的触发器Fn-1的C端子及第j+1级(后级)的触发器Fn+1的A端子连接。而且,在触发器Fj中,A端子与栅极驱动器的第j-1级(前级)的输出端Oj-1连接,C端子与栅极驱动器的第j+1级(后级)的输出端Oj+1连接,X端子与COM极性信号线POL连接,QB端子经由第j级的逆变器iBj与单位电路ZCj的输出端Zj连接。即,在该单位电路ZCj中,触发器Fj的输出端QB为H(非激活)时,从输出端Zj输出电位vL(低电位(Low)侧的COM电位),输出端QB为L(激活)时,从输出端Zj输出电位vH(高电位(High)侧的COM电位)。
图28是表示包含图26的COM驱动器66在内的液晶显示装置1的驱动方法(正方向扫描)的时序图。此外,向COM极性信号线POL提供按每一个水平扫描期间(1H)极性发生反转的COM极性信号。下面,将第n级作为基准级(本级)。
在帧F1中,若栅极驱动器5的第n-1级(前级)输出端On-1激活,则对前级的像素PXn-1写入负信号电位。此时,在触发器Fn中,A端子变为“H”,C端子变为“L”,或非电路60的输出端子变为“L”(只有模拟开关51接通(ON)),对输出端QB输出COM极性信号的反转信号(“H”),因此输出端Zn的电位反转为vL(低电位(Low)侧的COM电位)。然后,若输出端On-1变为非激活,则在触发器Fn中,A端子变为“L”,C端子变为“L”,或非电路60的输出端子变为“H”(只有模拟开关52接通(ON)),并且变为锁存状态(输出端QB保持为“H”)。由此,输出端Zn的电位保持为vL。
接下来,若栅极驱动器5的第n级的输出端On激活,则对本级的像素PXn写入正信号电位。此时,由于触发器Fn维持着锁存状态且输出端Zn(公用电极COMn)的电位为vL,因此像素PXn施加有较大的电压。另外,在触发器Fn+1中,A端子变为“H”,C端子变为“L”,或非电路60的输出端子变为“L”(只有模拟开关51接通(ON)),对输出端QB输出COM极性信号的反转信号(“L”),因此输出端Zn+1的电位反转为vH(高电位(High)侧的COM电位)。然后,若输出端On变为非激活,则在触发器Fn+1中,A端子变为“L”,C端子变为“L”,或非电路60的输出端子变为“H”(只有模拟开关52接通(ON)),并且变为锁存状态(输出端QB保持为“L”)。由此,输出端Zn+1的电位保持为vH。
接下来,若栅极驱动器5的第n+1级(后级)的输出端On+1激活,则对后级像素PXn+1写入负信号电位。此时,由于触发器Fn+1维持着锁存状态且输出端Zn+1(公用电极COMn+1)的电位为vH,因此像素PXn+1施加有较大的电压。另外,在触发器Fn中,A端子变为“L”,C端子变为“H”,或非电路60的输出端子变为“L”(只有模拟开关51接通(ON)),由于对输出端QB输出COM极性信号的反转信号(“H”),因此输出端Zn的电位保持为vL(低电位(Low)侧的COM电位)。然后,若输出端On+1变为非激活,则在触发器Fn中,A端子变为“L”,C端子变为“L”,或非电路60的输出端子变为“H”(只有模拟开关52接通(ON)),并且变为锁存状态(输出端QB保持为“L”)。由此,输出端Zn的电位保持为vL。
这样,图26的COM驱动器的触发器对栅极驱动器的前级(紧挨着本级的前一级)的输出端激活时的COM极性信号的反转信号进行锁存,然后,对栅极驱动器的后级(紧挨着本级的后一级)的输出端激活时的COM极性信号的反转信号进行锁存。然后,由于COM极性信号按每1H进行反转,因此栅极驱动器的前级的输出端激活时的COM极性信号的反转信号、与后级的输出端激活时的COM极性信号的反转信号同极性。由此,通过图26这样简易的结构来实现COM驱动。此外,在包含COM驱动器66在内的液晶显示装置1中,如图29所示那样进行反方向扫描。另外,在图28·29中,由于输出至源极驱动器4的源极极性信号与提供给POL的COM极性信号同相位,因此也可以公用两者。
此外,在各个实施方式中使用的逆变器可用例如图30这样的电路来实现,即,P沟道晶体管一导通端子与N沟道晶体管一导通端子及输出端子OUT连接,P沟道晶体管另一导通端子与高电位(High)侧的电源连接,并且,N沟道晶体管另一导通端子与低电位(Low)侧的电源连接,P沟道晶体管的控制端子与N沟道晶体管的控制端子及输入端子IN连接。
本信号生成电路也可以构成为:上述导体是与像素电极形成保持电容的保持电容布线,上述驱动信号是在对像素电极写入数据信号后改变保持电容布线电位的信号。
本信号生成电路也可以构成为:上述门电路中包含第1及第2开关,对于本级触发器,向第1开关的控制端子输入与本级的前级的扫描信号同步的信号,并且,向第2开关的控制端子输入与本级的后级的扫描信号同步的信号,且经由第1开关向上述锁存电路输入上述极性信号,并且,经由第2开关向上述锁存电路输入上述极性信号或按每n个水平扫描期间发生反转的其它极性信号。
本信号生成电路也可以构成为:使上述极性信号与其它极性信号相位相反。
本信号生成电路也可以构成为:进行初始化,该初始化将全级的触发器的输出设为激活,并且初始化时的上述极性信号及其它极性信号的相位关系与正常驱动时的上述极性信号及其它极性信号的相位关系不同。
本信号生成电路也可以构成为:上述导体是与上述像素电极形成液晶电容的公用电极,上述驱动信号是在对像素电极写入数据信号前改变公用电极的电位的信号。
本信号生成电路也可以构成为:上述门电路中包含开关及逻辑电路,对于本级的触发器,向上述逻辑电路输入与本级的前级的扫描信号同步的信号及与本级的后级的扫描信号同步的信号,经由上述开关向锁存电路输入上述极性信号。
本信号生成电路也可以构成为:公用对数据信号的极性反转进行规定的信号、与上述极性信号。
本信号生成电路也可以构成为:上述扫描信号驱动电路能进行正方向扫描及反方向扫描。
本信号生成电路也可以构成为:在同一级,正方向扫描时该级的扫描信号激活时的上述极性信号的极性,与反方向扫描时该级的扫描信号激活时的上述极性信号的极性不同。
本液晶显示装置特征在于包括上述信号生成电路。
本液晶显示装置中也可以构成为:在显示部的一侧设有扫描信号线驱动电路,在另一侧设有上述信号生成电路。
本发明并不局限于上述的实施方式,基于技术常识对上述实施方式进行适当变更或将其组合而得到的方式也包括在本发明的实施方式内。
工业上的实用性
本发明的信号生成电路适用于液晶显示装置。
标号说明
1:液晶显示装置
4:源极驱动器(数据信号线驱动电路)
5:栅极驱动器(扫描信号线驱动电路)
6:CS驱动器(信号生成电路)
66:COM驱动器(信号生成电路)
Fn、fn:触发器
On:栅极驱动器的输出端
Un:CS驱动器的输出端
Zn:COM驱动器的输出端
POL:CS极性信号线
POL1:第1CS(COM)极性信号线
POL2:第2CS(COM)极性信号线
SP:源极极性信号线
INITB:反转初始化信号
UD1:移位方向信号1
UD2:移位方向信号2

Claims (12)

1.一种信号生成电路,该信号生成电路应用于显示装置,该显示装置包含:
像素,该像素包含像素电极;
导体,该导体与所述像素电极形成电容;
数据信号线驱动电路,该数据信号线驱动电路输出按每n个水平扫描期间(n为自然数)极性发生反转的数据信号;以及
扫描信号线驱动电路,该扫描信号线驱动电路输出扫描信号,
该信号生成电路生成所述导体的驱动信号,其特征在于,
包含多级触发器,在各个触发器中设有门电路及锁存电路,
对于本级触发器,向门电路输入与本级的前级的扫描信号同步的信号及与本级的后级的扫描信号同步的信号,并且,经由所述门电路向锁存电路输入按每n个水平扫描期间发生反转的极性信号,
该信号生成电路根据本级触发器的输出来生成本级的驱动信号。
2.如权利要求1所述的信号生成电路,其特征在于,
所述导体是与像素电极形成保持电容的保持电容布线,
所述驱动信号是对像素电极写入数据信号后改变保持电容布线电位的信号。
3.如权利要求2所述的信号生成电路,其特征在于,
所述门电路中包含第1及第2开关,
对于本级触发器,向第1开关的控制端子输入与本级的前级的扫描信号同步的信号,并且,向第2开关的控制端子输入与本级的后级的扫描信号同步的信号,且经由第1开关向锁存电路输入所述极性信号,并且,经由第2开关向锁存电路输入所述极性信号或按每n个水平扫描期间发生反转的其它极性信号。
4.如权利要求3所述的信号生成电路,其特征在于,
所述极性信号与其它极性信号的相位相反。
5.如权利要求3所述的信号生成电路,其特征在于,
进行初始化,该初始化将全级的触发器的输出设为激活,
初始化时的所述极性信号及其它极性信号的相位关系、与正常驱动时的所述极性信号及其它极性信号的相位关系不同。
6.如权利要求1所述的信号生成电路,其特征在于,
所述导体是与所述像素电极形成液晶电容的公用电极,
所述驱动信号是对像素电极写入数据信号前改变公用电极电位的信号。
7.如权利要求6所述的信号生成电路,其特征在于,
所述门电路中包含开关及逻辑电路,
对于本级触发器,向所述逻辑电路输入与本级的前级的扫描信号同步的信号、及与本级的后级的扫描信号同步的信号,经由所述开关向锁存电路输入所述极性信号。
8.如权利要求1所述的信号生成电路,其特征在于,
公用对数据信号的极性反转进行规定的信号与所述极性信号。
9.如权利要求1所述的信号生成电路,其特征在于,
所述扫描信号线驱动电路能进行正方向扫描及反方向扫描。
10.如权利要求9所述的信号生成电路,其特征在于,
在同一级中,正方向扫描时该级的扫描信号成为激活时的所述极性信号的极性,与反方向扫描时该级的扫描信号成为激活时的所述极性信号的极性不同。
11.一种液晶显示装置,该液晶显示装置包括如权利要求1~10中任一项所述的信号生成电路。
12.如权利要求11所述的液晶显示装置,其特征在于,
在显示部的一侧设有扫描信号线驱动电路,在另一侧设有所述信号生成电路。
CN201180031509.7A 2010-06-30 2011-06-23 信号生成电路及液晶显示装置 Expired - Fee Related CN102959615B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2010150282 2010-06-30
JP2010-150282 2010-06-30
PCT/JP2011/064472 WO2012002257A1 (ja) 2010-06-30 2011-06-23 信号生成回路、液晶表示装置

Publications (2)

Publication Number Publication Date
CN102959615A true CN102959615A (zh) 2013-03-06
CN102959615B CN102959615B (zh) 2016-02-03

Family

ID=45401975

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201180031509.7A Expired - Fee Related CN102959615B (zh) 2010-06-30 2011-06-23 信号生成电路及液晶显示装置

Country Status (3)

Country Link
US (1) US20130100105A1 (zh)
CN (1) CN102959615B (zh)
WO (1) WO2012002257A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103928005A (zh) * 2014-01-27 2014-07-16 深圳市华星光电技术有限公司 用于共同驱动栅极和公共电极的goa单元、驱动电路及阵列

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI524324B (zh) * 2014-01-28 2016-03-01 友達光電股份有限公司 液晶顯示器
CN105609077B (zh) * 2016-01-28 2018-03-30 深圳市华星光电技术有限公司 像素驱动电路
JP2023103680A (ja) * 2022-01-14 2023-07-27 ラピステクノロジー株式会社 表示装置及びデータドライバ

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050280622A1 (en) * 2004-05-28 2005-12-22 Lee Dong H Apparatus and method for driving liquid crystal display device
CN101312026A (zh) * 2007-05-25 2008-11-26 乐金显示有限公司 液晶显示装置及其驱动方法
CN101399026A (zh) * 2007-09-28 2009-04-01 三星电子株式会社 液晶显示器及其驱动方法
JP2009075578A (ja) * 2007-08-29 2009-04-09 Casio Comput Co Ltd 表示装置
CN101861617A (zh) * 2007-12-28 2010-10-13 夏普株式会社 显示驱动电路、显示装置以及显示驱动方法

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050117303A (ko) * 2004-06-10 2005-12-14 삼성전자주식회사 표시 장치
JP4912186B2 (ja) * 2007-03-05 2012-04-11 三菱電機株式会社 シフトレジスタ回路およびそれを備える画像表示装置
JP2009168901A (ja) * 2008-01-11 2009-07-30 Mitsubishi Electric Corp 画像表示装置
KR101303424B1 (ko) * 2008-06-12 2013-09-05 엘지디스플레이 주식회사 액정표시장치와 그 구동방법

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050280622A1 (en) * 2004-05-28 2005-12-22 Lee Dong H Apparatus and method for driving liquid crystal display device
CN101312026A (zh) * 2007-05-25 2008-11-26 乐金显示有限公司 液晶显示装置及其驱动方法
JP2009075578A (ja) * 2007-08-29 2009-04-09 Casio Comput Co Ltd 表示装置
CN101399026A (zh) * 2007-09-28 2009-04-01 三星电子株式会社 液晶显示器及其驱动方法
CN101861617A (zh) * 2007-12-28 2010-10-13 夏普株式会社 显示驱动电路、显示装置以及显示驱动方法

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103928005A (zh) * 2014-01-27 2014-07-16 深圳市华星光电技术有限公司 用于共同驱动栅极和公共电极的goa单元、驱动电路及阵列
CN103928005B (zh) * 2014-01-27 2015-12-02 深圳市华星光电技术有限公司 用于共同驱动栅极和公共电极的goa单元、驱动电路及阵列
US9767750B2 (en) 2014-01-27 2017-09-19 Shenzhen China Star Optoelectronics Technology, Co., Ltd. GOA unit for co-driving gate and common electrodes, drive circuit and array

Also Published As

Publication number Publication date
WO2012002257A1 (ja) 2012-01-05
CN102959615B (zh) 2016-02-03
US20130100105A1 (en) 2013-04-25

Similar Documents

Publication Publication Date Title
CN102982777B (zh) 显示装置的栅极驱动电路
CN101336447B (zh) 显示装置及其驱动方法
CN102831867B (zh) 栅极驱动单元电路及其栅极驱动电路和一种显示器
CN101221818B (zh) 多级移位寄存器电路以及包括该电路的图像显示装置
CN101201524B (zh) 电泳显示器及其驱动方法
CN102867543B (zh) 移位寄存器、栅极驱动器及显示装置
KR101419248B1 (ko) 쉬프트 레지스터
CN109523969B (zh) 显示面板的驱动电路及其方法,以及显示装置
CN110176217A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN108877720B (zh) 栅极驱动电路、显示装置及驱动方法
CN108520724A (zh) 移位寄存器单元及驱动方法、栅极驱动电路和显示装置
CN105390086A (zh) 栅极驱动电路和使用栅极驱动电路的显示器
CN101884062A (zh) 显示装置及显示装置的驱动方法
CN105374331A (zh) 栅极驱动电路和使用栅极驱动电路的显示器
CN1934613A (zh) 显示单元
CN111798806B (zh) 扫描驱动电路、显示面板及其驱动方法、显示装置
CN101779233A (zh) 显示驱动电路、显示装置及显示驱动方法
CN103514840A (zh) 集成门极驱动电路及液晶面板
US10872547B2 (en) Gate driver and display apparatus thereof
US9741301B2 (en) Driving circuit of display panel, display device, and method for driving the driving circuit of the display panel
CN102959615B (zh) 信号生成电路及液晶显示装置
WO2022047951A1 (zh) Goa电路
CN110322847A (zh) 栅极驱动电路、显示装置及驱动方法
US20120086686A1 (en) Display driving circuit, display device and display driving method
CN1983379A (zh) 显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20160203

Termination date: 20200623