CN102930893B - 一种时序追踪电路及方法 - Google Patents

一种时序追踪电路及方法 Download PDF

Info

Publication number
CN102930893B
CN102930893B CN201210447356.0A CN201210447356A CN102930893B CN 102930893 B CN102930893 B CN 102930893B CN 201210447356 A CN201210447356 A CN 201210447356A CN 102930893 B CN102930893 B CN 102930893B
Authority
CN
China
Prior art keywords
circuit
trail
bit line
charging
followed
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201210447356.0A
Other languages
English (en)
Other versions
CN102930893A (zh
Inventor
于跃
郑坚斌
黃瑞锋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Zhaoxin Semiconductor Science & Technology Co Ltd
Original Assignee
Suzhou Zhaoxin Semiconductor Science & Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Zhaoxin Semiconductor Science & Technology Co Ltd filed Critical Suzhou Zhaoxin Semiconductor Science & Technology Co Ltd
Priority to CN201210447356.0A priority Critical patent/CN102930893B/zh
Publication of CN102930893A publication Critical patent/CN102930893A/zh
Application granted granted Critical
Publication of CN102930893B publication Critical patent/CN102930893B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Semiconductor Integrated Circuits (AREA)
  • Read Only Memory (AREA)

Abstract

本发明实施例公开了一种时序追踪电路,包括字线充电追踪电路、位线充电追踪电路、位线放电追踪电路、第一驱动电路和第二驱动电路;所述字线充电追踪电路、位线充电追踪电路和位线放电追踪电路的输入端和输出端均位于控制电路的近端;所述字线充电追踪电路的输入端和所述位线充电追踪电路的输入端分别与所述第一驱动电路的输出端连接;所述位线充电追踪电路的输出端与所述第二驱动电路的输入端连接;所述第二驱动电路的输出端与所述位线放电追踪电路的输入端连接;所述字线充电追踪电路、位线充电追踪电路和位线放电追踪电路的输出端分别与所述控制电路连接。本发明实施例解决了现有时序追踪方式精确度低的问题。

Description

一种时序追踪电路及方法
技术领域
本发明涉及集成电路技术领域,尤其涉及一种时序追踪电路及方法。
背景技术
获取与实际电路相应的模拟电路的动作时序的过程,称为时序追踪。控制电路利用上述动作时序控制实际电路的动作,可以保证各动作的准确执行。
特别的,在只读存储器(ROM)编译器电路设计中,普遍采用如下时序追踪方法获取ROM电路的读取时序:以延时电路、位线充电追踪电路、字线充电追踪电路和位线放电追踪电路构成时序追踪电路,分别模拟预解码到字线驱动的信号传输过程、位线充电过程、字线充电过程和位线放电过程,上述各电路的信号变化按时间排序得到追踪结果,即ROM电路的读取时序;进而控制电路可根据该读取时序控制实际ROM电路的数据读取过程。但该时序追踪方法的精确度不高,不能满足高精度的电路设计要求。
发明内容
有鉴于此,本发明目的在于提供一种时序追踪电路及方法,以解决现有时序追踪方式精确度低的问题。
为实现上述目的,本发明提供如下技术方案:
一种时序追踪电路,包括:模拟字线充电过程并追踪其时序的字线充电追踪电路、模拟位线充电过程并追踪其时序的位线充电追踪电路、模拟位线放电过程并追踪其时序的位线放电追踪电路、驱动充电追踪的第一驱动电路和驱动放电追踪的第二驱动电路;
所述字线充电追踪电路、位线充电追踪电路和位线放电追踪电路的输入端和输出端均位于控制电路的近端;
所述字线充电追踪电路的输入端和所述位线充电追踪电路的输入端分别与所述第一驱动电路的输出端连接;
所述位线充电追踪电路的输出端与所述第二驱动电路的输入端连接;
所述第二驱动电路的输出端与所述位线放电追踪电路的输入端连接;
所述字线充电追踪电路、位线充电追踪电路和位线放电追踪电路的输出端分别与所述控制电路连接。
优选地,所述第一驱动电路的输出端和所述字线追踪电路的输入端之间还串接有模拟预解码信号的传输过程并追踪其时序的预解码追踪电路;
所述预解码追踪电路的输入端和输出端均位于所述控制电路的近端;
所述预解码追踪电路的输出端与所述控制电路连接。
优选地,所述第二驱动电路为与门电路;所述字线充电追踪电路的输出端和所述位线充电追踪电路的输出端分别与所述与门电路的两个输入端连接。
优选地,所述字线充电追踪电路包括字线负载;所述位线充电追踪电路包括位线充电负载;所述位线放电追踪电路包括位线放电负载。
优选地,所述字线负载、位线充电负载和位线放电负载分别包括对折的电阻丝,所述电阻丝的两端分别作为所述相应电路的输入端和输出端。
一种时序追踪方法,基于一种时序追踪电路;
所述电路包括:模拟字线充电过程并追踪其时序的字线充电追踪电路、模拟位线充电过程并追踪其时序的位线充电追踪电路、模拟位线放电过程并追踪其时序的位线放电追踪电路、驱动充电追踪的第一驱动电路和驱动放电追踪的第二驱动电路;
所述字线充电追踪电路、位线充电追踪电路和位线放电追踪电路的输入端和输出端均位于控制电路的近端;
所述字线充电追踪电路的输入端和所述位线充电追踪电路的输入端分别与所述第一驱动电路的输出端连接;所述位线充电追踪电路的输出端与所述第二驱动电路的输入端连接;所述第二驱动电路的输出端与所述位线放电追踪电路的输入端连接;所述位线放电追踪电路的输出端与所述控制电路连接;
所述方法包括:将所述字线充电追踪电路、位线充电追踪电路和位线放电追踪电路的输出端的信号输入所述控制电路,并作为控制实际电路时序的参考时序信号。
优选地,所述方法还包括:
将所述字线充电追踪电路输出端的信号,和所述位线充电追踪电路输出端的信号输入与门电路;
将所述与门电路的输出信号输入所述位线放电追踪电路。
优选地,所述第一驱动电路的输出端和所述字线追踪电路的输入端之间还串接有模拟预解码信号的传输过程并追踪其时序的预解码追踪电路;所述预解码追踪电路的输入端和输出端均位于所述控制电路的近端;所述预解码追踪电路的输出端与所述控制电路连接;
所述方法还包括:
同时向所述预解码追踪电路和所述位线充电追踪电路发送追踪开始信号;
将所述预解码追踪电路的输出信号作为控制实际电路时序的参考时序信号,并输入所述字线追踪电路。
从上述的技术方案可以看出,本发明通过将字线充电追踪电路、位线充电追踪电路和位线放电追踪电路的输入端和输出端均设置于控制电路的近端,使两个驱动电路的驱动信号直接输入至相应的追踪电路,且上述各追踪电路输出端输出的与实际时序最接近的信号(即远端信号)则直接输入控制电路;即由各追踪电路的远端信号构成最终追踪到的时序信号,既克服了近端信号时序比实际信号时序提前的缺点,又避免了附加引线导致的时序滞后问题,提高了时序追踪的精确度,使控制电路的时序控制更精确。因此,本发明实施例解决了现有时序追踪方式精确度低的问题。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例一提供的时序追踪电路框图;
图2为本发明实施例二提供的时序追踪电路框图;
图3为本发明实施例所提供的时序追踪方法的流程图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明实施例公开了一种时序追踪电路及方法,以解决现有时序追踪方式精确度低的问题。
申请人经过多次实验研究发现,造成现有时序追踪方式精确度不高的主要原因在于:位线充电追踪电路、字线充电追踪电路和位线放电追踪电路中,仅各自的输入端靠近控制电路,即位于控制电路的近端,其输出端均位于控制电路的远端;且近似认为上述各电路的输入端信号(即近端信号)与输出端信号(即远端信号)是一致的,直接将近端信号作为时序信号输入控制电路,忽略了信号由近端传输至远端的过程,导致控制电路接收到的追踪时序比实际时序提前。一种改进方式是,在上述各电路的输出端与控制电路连接,即将远端信号通过该引线送入控制电路,以克服近端信号时序比实际时序提前的缺点;但引线的使用又增加追踪电路的负载,导致追踪时序比实际时序滞后。
因此,参照图1,本发明实施例一提供的时序追踪电路,由字线充电追踪电路1、位线充电追踪电路2、位线放电追踪电路3、第一驱动电路4和第二驱动电路5组成。其中,字线充电追踪电路1用于模拟字线充电过程并对其时序进行追踪,位线充电追踪电路2用于模拟位线充电过程并对其时序进行追踪,位线放电追踪电路3用于模拟位线放电过程并对其时序进行追踪,第一驱动电路4用于驱动充电追踪,第二驱动电路5用于驱动放电追踪。
字线充电追踪电路1、位线充电追踪电路2和位线放电追踪电路3的输入端和输出端均位于控制电路0的近端。
字线充电追踪电路1的输入端和位线充电追踪电路2的输入端分别与第一驱动电路4的输出端连接;位线充电追踪电路2的输出端与第二驱动电路5的输入端连接;第二驱动电路5的输出端与位线放电追踪电路3的输入端连接;字线充电追踪电路1、位线充电追踪电路2和位线放电追踪电路3的输出端分别与控制电路0连接。
上述时序追踪电路的工作过程如下:
控制电路发出的时序追踪开始信号同时分别输入字线充电追踪电路1和位线充电追踪电路2,即字线充电追踪和位线充电追踪同时开始并分别进行;充电追踪结束时,字线充电追踪电路1和位线充电追踪电路2的输出端分别输出信号至控制电路0和第二驱动电路5;第二驱动电路5输出驱动信号至位线放电追踪电路3,位线放电追踪开始;放电追踪结束时,位线放电追踪电路3输出端输出信号至控制电路0。控制电路0接收到的字线充电追踪电路1、位线充电追踪电路2和位线放电追踪电路3的输出端信号即作为控制实际电路的时序信号。
由上述电路的结构及工作工程可知,本发明实施例提供的时序追踪电路通过将字线充电追踪电路、位线充电追踪电路和位线放电追踪电路的输入端和输出端均设置于控制电路的近端,使两个驱动电路的驱动信号直接输入至相应的追踪电路,且上述各追踪电路输出端输出的与实际时序最接近的信号(即远端信号)则直接输入控制电路;即由各追踪电路的远端信号构成最终追踪到的时序信号,既克服了近端信号时序比实际信号时序提前的缺点,又避免了附加引线导致的时序滞后问题,提高了时序追踪的精确度,使控制电路的时序控制更精确。因此,本发明实施例解决了现有时序追踪方式精确度低的问题。
参见图2,本发明实施例二提供的时序追踪电路,由字线充电追踪电路1、位线充电追踪电路2、位线放电追踪电路3、第一驱动电路4、第二驱动电路5和预解码追踪电路6组成。其中,字线充电追踪电路1用于模拟字线充电过程并对其时序进行追踪,位线充电追踪电路2用于模拟位线充电过程并对其时序进行追踪,位线放电追踪电路3用于模拟位线放电过程并对其时序进行追踪,第一驱动电路4用于驱动充电追踪,第二驱动电路5用于驱动放电追踪,预解码追踪电路6用于模拟预解码信号的传输过程并对其时序进行追踪。
字线充电追踪电路1、位线充电追踪电路2、位线放电追踪电路3和预解码追踪电路6的输入端和输出端均位于控制电路0的近端。
预解码追踪电路6的输入端和位线充电追踪电路2的输入端分别与第一驱动电路4的输出端连接;预解码追踪电路6的输出端与字线充电追踪电路1的输入端连接;位线充电追踪电路2的输出端与第二驱动电路5的输入端连接;第二驱动电路5的输出端与位线放电追踪电路3的输入端连接;字线充电追踪电路1、位线充电追踪电路2和位线放电追踪电路3的输出端分别与控制电路0连接。
相对于实施例一,实施例二在第一驱动电路和字线充电追踪电路之间增加预解码电路,代替现有技术中的延时电路,用以对模拟预解码电路的预解码信号传输至字线的过程并对其时序进行追踪,进一步提高了时序追踪的精确度。
进一步的,上述所有实施例提供的时序追踪电路中的第二驱动电路均可采用与门电路,使得当且仅当字线充电追踪电路和位线充电追踪电路都输出追踪结束信号时,第二驱动电路才输出驱动信号至位线放电追踪电路;即当且仅当字线充电追踪和位线充电追踪均完成时,才开始位线放电追踪。从而进一步提高了时序追踪的精确度。
具体的,上述所有实施例中的追踪电路均包括相应的负载,如字线充电追踪电路包括字线负载;位线充电追踪电路包括位线充电负载;位线放电追踪电路包括位线放电负载,预解码追踪电路包括预解码到字线驱动的负载。进一步的,上述各负载可采用从中部对折的电阻丝或金属丝,该电阻丝和金属丝的两端分别作为相应追踪电路的输入端和输出端,即相当于将现有技术中的追踪电路或负载“中途折回”,从而实现了各追踪电路的输入端和输出端均设置在控制电路的近端。
与上述时序追踪电路相对应,本发明实施例还提供了一种时序追踪方法,该方法基于一种由字线充电追踪电路、位线充电追踪电路、位线放电追踪电路、第一驱动电路和第二驱动电路组成的时序追踪电路,该时序追踪电路的具体结构如实施例一所述,在此不再赘述。如图3所示,该方法包括:
S1:控制第一驱动电路输出驱动信号;
S2:将字线充电追踪电路、位线充电追踪电路和位线放电追踪电路的输出端的信号作为控制实际电路时序的参考时序信号,输入控制电路。
由上述方法流程可知,本发明实施例将位于控制电路近端的歌追踪电路的输出端信号作为控制实际电路时序的参考时序信号,并将其输入控制电路用以对实际电路进行控制;既克服了近端信号时序比实际信号时序提前的缺点,又避免了附加引线导致的时序滞后问题,提高了时序追踪的精确度,使控制电路的时序控制更精确。因此,本发明实施例解决了现有时序追踪方式精确度低的问题。
进一步的,上述时序追踪方法还包括:
将字线充电追踪电路输出端的信号,和位线充电追踪电路输出端的信号输入与门电路;
将上述与门电路的输出信号输入位线放电追踪电路。
上述所有方法实施例所述时序追踪电路的第一驱动电路的输出端和字线追踪电路的输入端之间还串接有模拟预解码信号的传输过程并追踪其时序的预解码追踪电路;该预解码追踪电路的输入端和输出端均位于控制电路的近端;该预解码追踪电路的输出端与控制电路连接;
基于上述含有预解码追踪电路的时序追踪电路,本发明实施例提供的时序追踪方法包括:
控制第一驱动电路同时向预解码追踪电路和位线充电追踪电路输出驱动信号;
将预解码追踪电路、字线充电追踪电路、位线充电追踪电路和位线放电追踪电路的输出端的信号作为控制实际电路时序的参考时序信号,输入控制电路。
上述方法实施例利用预解码电路实现了对预解码信号到字线的输出过程的追踪,进一步提高了时序追踪的精确度。
对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本发明。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本发明的精神或范围的情况下,在其它实施例中实现。因此,本发明将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。

Claims (6)

1.一种时序追踪电路,其特征在于,包括:模拟字线充电过程并追踪其时序的字线充电追踪电路、模拟位线充电过程并追踪其时序的位线充电追踪电路、模拟位线放电过程并追踪其时序的位线放电追踪电路、驱动充电追踪的第一驱动电路和驱动放电追踪的第二驱动电路;
所述字线充电追踪电路、位线充电追踪电路和位线放电追踪电路的输入端和输出端均位于控制电路的近端;
所述字线充电追踪电路的输入端和所述位线充电追踪电路的输入端分别与所述第一驱动电路的输出端连接;
所述位线充电追踪电路的输出端与所述第二驱动电路的输入端连接;
所述第二驱动电路的输出端与所述位线放电追踪电路的输入端连接;
所述字线充电追踪电路、位线充电追踪电路和位线放电追踪电路的输出端分别与所述控制电路连接;
所述第一驱动电路的输出端和所述字线追踪电路的输入端之间还串接有模拟预解码信号的传输过程并追踪其时序的预解码追踪电路;
所述预解码追踪电路的输入端和输出端均位于所述控制电路的近端;
所述预解码追踪电路的输出端与所述控制电路连接。
2.根据权利要求1所述的电路,其特征在于,所述第二驱动电路为与门电路;所述字线充电追踪电路的输出端和所述位线充电追踪电路的输出端分别与所述与门电路的两个输入端连接。
3.根据权利要求1所述的电路,其特征在于,所述字线充电追踪电路包括字线负载;所述位线充电追踪电路包括位线充电负载;所述位线放电追踪电路包括位线放电负载。
4.根据权利要求3所述的电路,其特征在于,所述字线负载、位线充电负载和位线放电负载分别包括对折的电阻丝,所述电阻丝的两端分别作为相应追踪电路的输入端和输出端。
5.一种时序追踪方法,其特征在于,基于一种时序追踪电路;
所述电路包括:模拟字线充电过程并追踪其时序的字线充电追踪电路、模拟位线充电过程并追踪其时序的位线充电追踪电路、模拟位线放电过程并追踪其时序的位线放电追踪电路、驱动充电追踪的第一驱动电路和驱动放电追踪的第二驱动电路;
所述字线充电追踪电路、位线充电追踪电路和位线放电追踪电路的输入端和输出端均位于控制电路的近端;
所述字线充电追踪电路的输入端和所述位线充电追踪电路的输入端分别与所述第一驱动电路的输出端连接;所述位线充电追踪电路的输出端与所述第二驱动电路的输入端连接;所述第二驱动电路的输出端与所述位线放电追踪电路的输入端连接;所述位线放电追踪电路的输出端与所述控制电路连接;
所述方法包括:将所述字线充电追踪电路、位线充电追踪电路和位线放电追踪电路的输出端的信号输入所述控制电路,并作为控制实际电路时序的参考时序信号;
所述第一驱动电路的输出端和所述字线追踪电路的输入端之间还串接有模拟预解码信号的传输过程并追踪其时序的预解码追踪电路;所述预解码追踪电路的输入端和输出端均位于所述控制电路的近端;所述预解码追踪电路的输出端与所述控制电路连接;
所述方法还包括:
同时向所述预解码追踪电路和所述位线充电追踪电路发送追踪开始信号;
将所述预解码追踪电路的输出信号作为控制实际电路时序的参考时序信号,并输入所述字线追踪电路。
6.根据权利要求5所述的方法,其特征在于,还包括:
将所述字线充电追踪电路输出端的信号,和所述位线充电追踪电路输出端的信号输入与门电路;
将所述与门电路的输出信号输入所述位线放电追踪电路。
CN201210447356.0A 2012-11-09 2012-11-09 一种时序追踪电路及方法 Active CN102930893B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201210447356.0A CN102930893B (zh) 2012-11-09 2012-11-09 一种时序追踪电路及方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201210447356.0A CN102930893B (zh) 2012-11-09 2012-11-09 一种时序追踪电路及方法

Publications (2)

Publication Number Publication Date
CN102930893A CN102930893A (zh) 2013-02-13
CN102930893B true CN102930893B (zh) 2015-07-08

Family

ID=47645672

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210447356.0A Active CN102930893B (zh) 2012-11-09 2012-11-09 一种时序追踪电路及方法

Country Status (1)

Country Link
CN (1) CN102930893B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5717649A (en) * 1995-12-16 1998-02-10 Lg Semicon Co., Ltd. Semiconductor memory device using sub-wordline drivers having width/length ratio of transistors varies from closest to farthest location from memory block selection circuits
CN1378694A (zh) * 1999-10-29 2002-11-06 先进微装置公司 闪存字线追踪跨越全芯片
CN101587741A (zh) * 2008-05-23 2009-11-25 台湾积体电路制造股份有限公司 字线追踪***
CN101617369A (zh) * 2007-02-22 2009-12-30 飞思卡尔半导体公司 具有用于时序控制的虚位线的存储器
CN203118487U (zh) * 2012-11-09 2013-08-07 苏州兆芯半导体科技有限公司 一种时序追踪电路

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5717649A (en) * 1995-12-16 1998-02-10 Lg Semicon Co., Ltd. Semiconductor memory device using sub-wordline drivers having width/length ratio of transistors varies from closest to farthest location from memory block selection circuits
CN1378694A (zh) * 1999-10-29 2002-11-06 先进微装置公司 闪存字线追踪跨越全芯片
CN101617369A (zh) * 2007-02-22 2009-12-30 飞思卡尔半导体公司 具有用于时序控制的虚位线的存储器
CN101587741A (zh) * 2008-05-23 2009-11-25 台湾积体电路制造股份有限公司 字线追踪***
CN203118487U (zh) * 2012-11-09 2013-08-07 苏州兆芯半导体科技有限公司 一种时序追踪电路

Also Published As

Publication number Publication date
CN102930893A (zh) 2013-02-13

Similar Documents

Publication Publication Date Title
CN103165189B (zh) 栅极移位寄存器
CN103971628B (zh) 移位寄存器单元、栅极驱动电路和显示装置
CN103165083B (zh) 一种led背光驱动电路、液晶显示装置和驱动电路
CN105118414A (zh) 移位寄存器及其驱动方法、栅极驱动电路、显示装置
CN102708799A (zh) 移位寄存器单元、移位寄存器电路、阵列基板及显示器件
CN104485065A (zh) 移位寄存器、驱动方法、栅极驱动电路
CN101025906B (zh) 显示装置及其驱动方法
CN104851402A (zh) 一种多相位时钟产生电路及液晶显示面板
CN205539446U (zh) 一种刚柔板结合的高速波控***
CN203118487U (zh) 一种时序追踪电路
CN105405386A (zh) 显示设备及阵列上栅极驱动电路
CN103985345B (zh) 移位暂存器电路
CN103178580B (zh) 用于级联以及串联电池组管理的接口电路及其方法
CN102930893B (zh) 一种时序追踪电路及方法
CN102779479B (zh) Led显示***
ATE361474T1 (de) Testen von elektronischen schaltungen
CN104835471A (zh) 一种液晶面板的源极驱动器
CN204946511U (zh) 移位寄存器、栅极驱动电路、显示装置
CN104240669A (zh) 驱动电路和显示设备
CN103915992A (zh) 具有改进的摆动保真度的引脚驱动器电路
CN103531141B (zh) 一种数码管驱动电路及其控制方法
CN103646631B (zh) 一种译码器、译码器***和led显示屏控制***
CA2365891A1 (en) Priority encoder circuit and method for content addressable memory
CN204314429U (zh) 一种igbt保护功能检测电路
CN203481332U (zh) 一种多路蓄电池修复装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant