CN102709269B - 改良位线电容单一性的3d阵列存储器装置 - Google Patents

改良位线电容单一性的3d阵列存储器装置 Download PDF

Info

Publication number
CN102709269B
CN102709269B CN201110344095.5A CN201110344095A CN102709269B CN 102709269 B CN102709269 B CN 102709269B CN 201110344095 A CN201110344095 A CN 201110344095A CN 102709269 B CN102709269 B CN 102709269B
Authority
CN
China
Prior art keywords
array
lamination
semi
conducting material
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201110344095.5A
Other languages
English (en)
Other versions
CN102709269A (zh
Inventor
洪俊雄
吕函庭
陈士弘
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Macronix International Co Ltd
Original Assignee
Macronix International Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US13/239,760 external-priority patent/US8811077B2/en
Application filed by Macronix International Co Ltd filed Critical Macronix International Co Ltd
Publication of CN102709269A publication Critical patent/CN102709269A/zh
Application granted granted Critical
Publication of CN102709269B publication Critical patent/CN102709269B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Landscapes

  • Semiconductor Memories (AREA)
  • Non-Volatile Memory (AREA)

Abstract

本发明公开了一种改良位线电容单一性的3D阵列存储器装置,该装置具有多个平面位置;多条位线结构,具有多个平面位置的多个序列,每个序列描绘了一位线结构将该多个平面位置耦接至位线的顺序特征;每条位线被耦接于至少两相异的平面位置,使得能于两个以上相异的平面位置存取该多个存储器单元。

Description

改良位线电容单一性的3D阵列存储器装置
技术领域
本发明为高密度存储器装置,且特别是一种存储器装置,其中多个存储器单元的多平面被用以提供一3D阵列。
背景技术
随着集成电路中的装置关键尺寸缩小至一般存储器单元技术的极限,设计者一直在寻找叠层多个存储器单元平面的技术来达成更大的储存容量以及更低的位单位成本。例如,Lai等人在2006年12月11-13号于电机与电子学工程会国际电子装置会议所发表的「多层可叠层薄膜晶体管NAND型闪存」(″A Multi-Layer Stackable Thin-Film Transistor(TFT)NAND-Type Flash Memory,”IEEE Int’l Electron Devices Meeting,11-13 Dec.2006);以及Jung等人在2006年12月11-13号于电机与电子学工程会国际电子装置会议所发表的「将ILD及TANOS结构上叠层单晶硅层用于超过30纳米范围的节点的3D叠层NAND闪存技术」(”Three DimensionallyStacked NAND Flash Memory Technology Using Stacking Single Crystal SiLayers on ILD and TANOS Structure for Beyond 30nm Node”,IEEE Int′lElectron Devices Meeting,11-13 Dec.2006),将薄膜晶体管技术应用至电荷设陷(charge trapping)存储器技术。
并且,Johnson等人在2003年11月于电机与电子学工程会固态电路期刊第38册第11号发表的「具3D二极管/反熔丝(anti-fuse)存储器单元阵列的512-Mb PROM」(″512-Mb PROM With a Three-DimensionalArray of Diode/Anti-fuse Memory Cells”IEEE J.of Solid-State Circuits,vol.38,no.11,Nov.2003),已将交叉点阵列技术应用于反熔丝存储器。在Johnson等人所描述的设计中,提供了多条字线与位线的层,其在交叉点具有存储器元件。存储器元件包括了连接至字线的P+型多晶硅阳极以及连接至位线的N型多晶硅阴极,其中阳极与阴极是用反熔丝材料来分离。
在Lai等人、Jung等人以及Johnson等人所描述的工艺中,对于每个存储器层有多个关键的平版印刷(lithography)步骤。因此,制造装置所需的关键平版印刷步骤的数量与所实施的层的数量成正比。所以,虽然使用3D阵列能达成较高密度的好处,但较高的制造成本却限制了该技术的使用。
另一个提供电荷设陷存储器技术中垂直NAND单元的结构是叙述于Tanaka等人在2007年6月12-14号于2007VLSI技术文摘座谈会技术文件第14-15页所发表的「超高密度闪存具穿孔与插栓工艺的位成本可调节技术」(”Bit Cost Scalable Technology with Punch and Plug Process for UltraHigh Density Flash Memory”,2007 Symposium on VLSI Technology Digestof Technical Papers;12-14 June 2007,pages:14-15)。Tanaka等人所叙述的结构包括了具有像NAND栅一般运作的垂直通道的多栅极场效晶体管结构,使用了硅氧氮氧硅(silicon-oxide-nitride-oxide-silicon,SONOS)电荷设陷技术来在每个栅/垂直通道接口创造储存场所。该存储器结构为了多栅极单元而基于一诸如垂直通道设置的半导体材料,其中较下面的选择栅极与衬底相邻,而较上面的选择栅极则在顶端上。多个水平控制栅极使用与柱交叉的平面电极层而形成。用作控制栅极的平面电极层不需关键平版印刷,而因此节省了成本。然而,对于每一个垂直单元仍然需要许多关键的平版印刷步骤。并且,可用这种方法堆积成层的控制栅极的数量有限制,其决定于例如垂直通道的导电性以及所使用的编程(program)及擦除(erase)程序等等因素。
3D芬格垂直栅极NAND(3D Finger VG(vertical gate)NAND)是一种高密度3D可叠层NAND快闪体系结构。然而,该结构对于阵列的不同位置而言并不对称,例如阵列的不同平面位置。分别耦接至阵列中不同区块相同平面位置的位线,具有不同的位线电容(bit line capacitance,CBL)。这些不同位线的不同位线电容造成了感应储存于存储器单元中数值的困难性。
因此,所提供的3D集成电路存储器结构最好能具低制造成本,并包括可靠的及非常小的存储器元件,以及改善的工艺窗口(process window),其中工艺窗口指的是与具有栅极结构的存储器单元串行的相邻叠层联合的工艺窗口。
发明内容
多种实施例提供3D存储器阵列如3D芬格垂直栅极NAND(3D FingerVG(vertical gate)NAND)。
多种实施例将位线耦接于3D存储器阵列中不同层的序列做变换。举例来说,在位线贯穿多个相异存储器区块的配置中,位线在不同存储器区块中具有不同序列,这些不同的序列将位线耦接至3D存储器阵列中的不同层。因为在阵列中不同的平面位置具有不同的电容,而在位线贯穿多个不同存储器区块的配置中,又因在单一区块中介于不同层之间的电容差异会横越不同区块被反复加总,所以每条耦接阵列中不同区块的相同平面位置的位线将具有相异于其它位线的位线电容(bit line capacitances,CBL)。不同的序列将不同区块的不同平面位置耦接于位线,而该多个不同的序列会横越不同区块把随不同平面位置而变化的电容间的差异平均掉。这样的平均能确保不同位线的位线电容一致,促进了从位线对于储存于存储器单元中数值的感应。相对地,在实施例中,每条位线(例如像位于金属层3的一金属位线)皆具有与其它位线一致的平均电容(CBL)。
根据本发明的第一方面,是关于一存储器装置,包括一衬底、多个半导体材料带叠层、多条字线、多个存储器元件以及多条位线结构。
该多个半导体材料带叠层位于该衬底之上。该多个半导体材料带叠层为脊形,且包括至少两半导体材料带,该多个半导体材料带是以绝缘材料分隔于多个平面位置。
该多条字线是跨越该多个叠层而设置,且具有与该多个叠层共形(conformal)的表面。
位于接口区域中的存储器装置是透过该多个半导体材料带与该多条字线建立一存储器单元的3D阵列。
该多条位线结构位于该多个叠层的末端,该多条位线结构是将该多个平面位置耦接于多条位线。
该多条位线的每条位线被耦接至该多个平面位置的至少两相异平面位置。
于一实施例中,该多条位线的每条位线被耦接至该多个半导体材料带叠层中相异叠层的至少两相异平面位置。该至少两相异平面位置包括一第一半导体带叠层的一第一平面位置以及一第二半导体带叠层的一第二平面位置,使得该第一半导体带叠层以及该第二半导体带叠层为相异存储器区块。
于一实施例中,该多条位线的每条位线被耦接至该多个半导体材料带叠层中相异叠层的至少两相异平面位置。该至少两相异平面位置包括一第一半导体带叠层的一第一平面位置以及一第二半导体带叠层的一第二平面位置,使得该第一半导体带叠层以及该第二半导体带叠层得以被该多条字线的相异组字线所存取。
于一实施例中,该多个存储器单元是在NAND串行中沿该多个半导体材料带而设置。
于一实施例中,该多个存储器单元是沿该多条位线结构以及多个来源线(source line)结构之间的该多个半导体材料带而设置。
于一实施例中,相异的电容描绘了该多个平面位置的相异平面位置的特征。
于一实施例中,该多个叠层是以该多条位线结构分隔为多个存储器区块。
于一实施例中,该多个半导体材料带叠层的一特定半导体带以及该多条字线的一条特定字线的组合选择,用以识别该存储器单元3D阵列的一特定存储器单元。
于一实施例中,该多个存储器装置包括电荷设陷(charge-trapping)结构,该多个电荷设陷结构包括一隧穿层(tunneling layer)、一电荷设陷层以及一阻挡层(blocking layer)。
于本发明的另一方面,是关于一存储器装置,包括一衬底、多个半导体材料带叠层、多条字线、多个存储器元件以及多条位线结构。
该多个半导体材料带叠层位于该衬底之上。该多个叠层为脊形,且包括至少两半导体材料带,该多个半导体材料带是以绝缘材料分隔于多个平面位置。
该多条字线是跨越该多个叠层而设置,且具有与该多个叠层共形的平面。
位于该多个接口区域的存储器装置,是透过该多个半导体材料带与该多条字线建立一存储器单元的3D阵列。
该多条位线结构位于该多个叠层的末端。该多条位线结构是将该多个平面位置耦接至多条位线。该多条位线结构具有该多个平面位置的多个序列中至少两相异序列。每个该多个序列描绘了该多条位线结构中的一位线结构耦接至该多条位线的该多个平面位置的顺序特征。
于一实施例中,该多个存储器单元是在NAND串行中沿该多个半导体材料带而设置。
于一实施例中,该多个存储器单元是在该多条位线结构与多个来源线结构之间沿该多个半导体材料带而设置。
于一实施例中,相异的电容描绘了该多个平面位置的相异平面位置的特征。
于一实施例中,该多条位线结构的该多个序列的该多个相异序列,是平均了描绘耦接于该多条位线的该多个平面位置的相异平面位置特征的该多个相异电容。
于一实施例中,该位线结构与该多条位线的该多个平面位置耦接的顺序,是从该位线结构的一第一末端横跨对应至该位线结构的一第二末端。
于一实施例中,该多个叠层是以该多个位结构分隔为多个存储器区块。
于一实施例中,该多个半导体材料带叠层的一特定半导体带以及该多条字线的一条特定字线的组合选择,用以识别该存储器单元3D阵列的一特定存储器单元。
于一实施例中,该多个存储器装置包括电荷设陷结构,该多个电荷设陷结构包括一隧穿层、一电荷设陷层以及一阻挡层。
根据本发明的一方面,是关于一存储器装置,包括:一3D集成电路存储器阵列,具有位于多个平面位置的多个存储器单元;多条位线结构,具有多个平面位置的多个序列,该多个序列至少包括两相异序列,每个该多个序列描绘了该多条位线结构中的一位线结构耦接至多条位线的该多个平面位置的顺序特征。
于一实施例中,该阵列的该多个存储器单元是在NAND串行中沿该多个半导体材料带而设置。
于一实施例中,该阵列的该多个存储器单元是沿该多条位线结构与多个来源线结构之间的该多个半导体材料带而设置。
于一实施例中,相异的电容描绘了该多个平面位置的相异平面位置的特征。
于一实施例中,该多条位线结构的该多个序列的该多个相异序列,是平均了描绘该多个平面位置的相异平面位置特征的该多个相异电容。
于一实施例中,该位线结构与该多条位线的该多个平面位置耦接的顺序,是从该位线结构的一第一末端横跨对应至该位线结构的一第二末端。
于一实施例中,该阵列是以该多个位结构分隔为多个存储器区块。
于一实施例中,该阵列中的该多个半导体材料带叠层的一特定半导体带以及该阵列中的该多条字线的一条特定字线的组合选择,用以识别该阵列中的一特定存储器单元。
于一实施例中,该阵列的该多个存储器元件包括电荷设陷结构,该多个电荷设陷结构包括一隧穿层、一电荷设陷层以及一阻挡层。
根据本发明的一方面,是关于一存储器装置,包括:一3D集成电路存储器阵列,具有位于多个平面位置中的多个存储器单元;多条位线,每条该多条位线被耦接该多个相异平面位置的至少两相异平面位置,并且于上述至少两相异平面位置存取该多个存储器单元。
于一实施例中,该阵列的该多个存储器单元是在NAND串行中沿该多个半导体材料带而设置。
于一实施例中,该阵列的该多个存储器单元是沿该多条位线结构与多个来源线结构之间的该多个半导体材料带而设置。
于一实施例中,相异的电容描绘了该多个平面位置的相异平面位置的特征。
于一实施例中,该阵列是以多条位线结构分隔为多个存储器区块。
于一实施例中,该阵列中的该多个半导体材料带叠层的一特定半导体带以及该阵列中的该多条字线的一条特定字线的组合选择,用以识别该阵列中的一特定存储器单元。
于一实施例中,该阵列的该多个存储器元件包括电荷设陷结构,该多个电荷设陷结构包括一隧穿层、一电荷设陷层以及一阻挡层。
多种实施例具有多种叠层层编号。举例来说,对于一八层垂直栅,表示位线(bit line,BL)耦接至存储器区块不同层的顺序的序列BL(1)、BL(2)、BL(3)、BL(4)、BL(5)、BL(6)、BL(7)、BL(8)可在不同区块中被变换,使得每条位线的位线电容被平均。这样可使每条金属位线的电容差异最小化,来获得稳定的感应边限(sensing margin)。
关于本发明的其它方面及其优点,可参照于下列的图式、实施方式以及权利要求范围。
附图说明
图1为在此描述的3D存储器结构透视图,包括多个平行于Y轴且设置于多个脊形叠层中的半导体材料带的平面、位于半导体带侧面的存储器层以及多条具共形底面且跨越该多个脊形叠层而设置的字线。
图2为从图1结构中X-Z平面所撷取的存储器单元截面。
图3为从图1结构中X-Y平面所撷取的存储器单元截面。
图4是绘示具有图1结构以反熔丝为基础的存储器概要图。
图5为在此描述的3D NAND闪存结构透视图,包括多个平行于Y轴且设置于多个脊形叠层的半导体带平面、一位于半导体带侧面上的电荷设陷存储器层以及多条具共形底面且跨越该多个脊形叠层而设置的字线。
图6为从图5结构中X-Z平面所撷取的存储器单元截面。
图7为从图5结构中X-Y平面所撷取的存储器单元截面。
图8系绘示具有图5及图23结构的NAND闪存概要图。
图9为类似于图5的3D NAND闪存结构的另一种实施方式透视图,其中存储器层从字线之间被移除。
图10为从图9结构中X-Z平面所撷取的存储器单元截面。
图11为从图9结构中X-Y平面所撷取的存储器单元截面。
图12是绘示制造类似于图1、5及9存储器装置的程序的第一阶段。
图13是绘示制造类似于图1、5及9存储器装置的程序的第二阶段。
图14A是绘示制造类似于图1存储器装置的程序的第三阶段。
图14B是绘示制造类似于图5存储器装置的程序的第三阶段。
图15是绘示制造类似于图1、5及9存储器装置的程序的第三阶段。
图16是绘示制造类似于图1、5及9存储器装置的程序的第四阶段,紧接着的为一硬掩膜以及一选择性注入步骤的另一个阶段。
图17为一张3D NAND闪存阵列部分的透射电子显微镜(transmissionelectron microscope,TEM)影像。
图18为包括具有行、列及平面译码电路***的3D可编程电阻存储器阵列的集成电路的概要图。
图19为包括具有行、列及平面译码电路***的3D NAND闪存阵列的集成电路的概要图。
图20-22是绘示第一个具纵向平行于半导体材料带的串行选择线的递高金属层的3D NAND闪存阵列结构、横向平行于字线的串行选择线以及具纵向平行于半导体材料带的位线。
图23-26是绘示第二个具纵向平行于半导体材料带的串行选择线的递高金属层的3D NAND闪存阵列结构、横向平行于字线的串行选择线以及具纵向平行于半导体材料带的位线。
图27为图20-22的该第一3D NAND闪存阵列结构的设计图。
图28为图23-26的该第二3D NAND闪存阵列结构的设计图。
图29为一3D存储器阵列的平面图。
图30是绘示被位线存取并且具有阵列层编号标示的位线的3D NAND闪存阵列结构。
图31为被位线存取并且具有阵列层编号标示的3D NAND闪存阵列结构的设计图。
图32为被位线存取并且具有阵列层编号标示的3D NAND闪存阵列结构的设计图,并展示了具有在不同序列中耦接于阵列层的位线的相邻区块。
【主要元件符号说明】
10、110、210、212、214:绝缘层
11-14、51-56、111-114:半导体带
15、115、215、315:存储器材料层
16、17、60-61、116、117、160、161、260:字线
18、19、118、119、226:硅化物
20、120、220:沟道
21-24、121-124:绝缘材料
25、26:有源区
30-35、40-45:存储器单元
60-1~60-3:字线延长部分
97、397:隧穿介电层
98、398:电荷储存层
99、399:阻挡介电层
125、126:电荷设陷区域
128-130:源极/漏极区域
70、71、73、74、76、77、80、82、84:NAND串行中的存储器单元
72、75、78、90-95:接地选择晶体管
96:位线
85、89:串行选择晶体管
88:挽线
106、108:串行选择线
107:来源线
159、162:接地选择讯号
113A、114A:半导体带侧面
110A:绝缘层表面
128a-130a:沿半导体带侧面的区域
211、213:半导体层
250:半导体带的脊形叠层
225:层
858、958:平面译码器
96、859、959:位线
860、960:存储器阵列
861、961:列译码器
862、962:字线
863、963:行译码器
864、964:串行选择线
865、965:总线
866、966:方块
867、967:数据总线
868、968:方块
869、969:偏压设置状态机
871、971:数据输入线
872、972:数据输出线
874、974:其它电路***
875、975:集成电路
402-405、412-415:半导体带
402B-405B、412A-415A:阶梯结构
409、419:串行选择线栅极结构
426、427:接地选择线
425-1~425-N:字线
428:来源线
具体实施方式
以下将提供参照附图的实施例详细说明。
图1为一3D可编程电阻存储器阵列2×2部分的透视图,其中填充材料从图式中被移除,如此方能显示组成3D阵列的半导体带叠层以及垂直字线。在这张图式中,仅显示两个平面。然而,平面的数量可以扩展到非常大。如图1所示,存储器阵列被制造于一具有绝缘层10(insulating layer)的集成电路衬底上,其中绝缘层10以半导体或其它结构为基础(未绘示)。存储器阵列包括以绝缘材料21、22、23及24分离半导体带11、12、13及14的多个叠层。该多个叠层为延伸于Y轴的脊形,如图所示,如此半导体带11-14可被配置为存储器单元串行。半导体带11及13可用作第一存储器平面中的存储器单元串行。半导体带12及14可用作第二存储器平面中的存储器单元串行。存储器材料层15,例如为反熔丝材料,在本例中反熔丝材料涂覆于多个半导体带叠层上,而在其它例子中至少涂覆于半导体带的侧壁。多条字线16及17垂直跨越多个半导体带叠层而设置。字线16及17具有与多个半导体带叠层共形的表面,填补了多个叠层的边缘所形成的沟道(也就是图中的20),且使介于叠层上半导体带11-14侧面以及字线16及17侧面之间交叉点的接口区域的多层阵列成形。硅化物18及19(也就是硅化钨、硅化钴、硅化钛)的层可形成于字线16及17的顶面上。
存储器材料层15可由反熔丝材料,例如二氧化硅、氮氧化硅或其它硅的氧化物所构成;举例来说存储器材料层15的厚度约为1至5纳米。存储器材料层15也可使用其它反熔丝材料,例如氮化硅。半导体带11-14可为第一导电类型(也就是P型)的半导体材料。字线16及17可为第二导电类型(也就是N型)的半导体材料。举例来说,半导体带11-14可使用P型多晶硅制造,反之字线16及17则可使用相对应的重掺杂N+型多晶硅(heavily doped n+-type polysilicon)制造。半导体带的宽度应提供耗尽层(depletion region)足够的空间以支持二极管运作。因此,包括以可编程反熔丝层P-N结(P-N junction)形成的整流器的存储器单元,是形成于多晶硅带及线之间的交叉点的3D阵列中。其中可编程反熔丝层位于阳极与阴极之间。在其它实施例中,可使用不同的可编程电阻存储器材料,包括像钨上的氧化钨或者掺杂金属氧化物半导体带之类的过渡金属氧化物(transition metal oxide)。这些材料可被编程及擦除,且可被实施于每单元储存多个位的作业。
图2显示了从形成于字线16及半导体带14交叉区的存储器单元的X-Z平面所截取的截面图。有源区25及26是形成于介于字线16及带14之间的两个边上。于自然状态下,反熔丝材料层15具有高电阻。而在编程之后,反熔丝材料分解,致使反熔丝材料中的有源区25及26(activeregion)两者或其中之一呈现低电阻状态。于此描述的实施例中,每个存储器单元具有两个有源区25及26,各位于半导体带14的各个边缘。图3显示形成于字线16及半导体带14交叉区的存储器单元的X-Y平面截面图。图3也绘示了从标明为字线16的字线通过反熔丝材料层15而达半导体带14的电流路径。
如图3中以实箭头绘示的电子流,从N+型字线16流入P型半导体带,然后沿半导体带(--箭头)流至感应放大器(sense amplifier),于其中该电子流可被测量,以指出选定存储器单元的状态。在将约1纳米厚二氧化硅层用作反熔丝材料的典型实施例中,编程脉冲是在一芯片上控制电路的控制下运用。其中该编程脉冲可包括具有约1毫秒脉冲宽度的5至7伏特脉冲,而该芯片上控制电路则描述于以下参照于图18的部分。读取脉冲是在一芯片上控制电路的控制下运用。其中该读取脉冲可包括1至2伏特脉冲,至于脉冲宽度则取决于其配置。该芯片上控制电路是描述于以下参照于图18的部分。读取脉冲可能远短于编程脉冲。
图4为显示存储器单元的2平面概要图,每个平面具有6个单元。存储器单元以带有虚线的二极管符号代表,该虚线代表了介于阳极与阴极之间的反熔丝材料层。位于字线60及61与半导体带51及52的第一叠层、半导体带53、54的第二叠层以及半导体带55及56的第三叠层的交叉点使两个平面的存储器单元成形,其中字线60及61作为第一字线(word line,WL)WLn及第二字线WLn+1,而第一至第三叠层则在第一层及第二层阵列中,作为存储单元串行n、n+1及n+2。存储器单元的第一平面包括了半导体带52上的存储器单元30及31、半导体带54上的存储器单元32及33以及半导体带56上的存储器单元34及35。存储器单元的第二平面包括了半导体带51上的存储器单元40及41、半导体带53上的存储器单元42及43以及半导体带55上的存储器单元44及45。如图所示,作为字线WLn的字线60,包括垂直延长部分60-1、60-2及60-3,其对应介于叠层之间而位于如图1所示的沟道20中的材料,该多个延伸部分乃是为了将字线60沿所绘示各平面中的3个材料带耦接于存储器单元。具有许多层的阵列可如于此所描述的来实施,使得非常高密度存储器的方法成为可能,或者达到每芯片万亿位(terabits per chip)。
图5为一3D电荷设陷存储器阵列2×2部分的透视图,其中填充材料从图式中被移除,如此方能显示组成3D阵列的半导体带叠层以及垂直字线。在这张图式中,仅显示两个层。然而,层的数量可以扩展到非常大。如图5所示,存储器阵列被制造于一具有绝缘层110的集成电路衬底上,其中绝缘层110以半导体或其它结构为基础(未绘示)。存储器阵列包括以绝缘材料121、122、123及124分离半导体带111、112、113及114的多个叠层。该多个叠层为延伸于Y轴的脊形,如图所示,如此半导体带111-114可被配置为存储器单元串行。半导体带111及113可用作第一存储器平面中的存储器单元串行。半导体带112及114可用作第二存储器平面中的存储器单元串行。
在第一叠层中介于半导体带111及112之间的绝缘层121以及在第二叠层中介于半导体带113及114之间的绝缘层123具有约40纳米或以上的有效氧化层厚度(effective oxide thickness,EOT),其中有效氧化层厚度是依据二氧化硅的介电常数比率(ratio of the dielectric constant)以及所选择的绝缘材料的介电常数而正规化(normalized)的绝缘材料厚度。用于此的词语「约40纳米」是为了估算进约10%左右的可能变动,如同传统上制造这型结构所产生的。绝缘材料的厚度在减少该结构的邻近层单元间的干扰可扮演关键角色。在某些实施例中,绝缘材料的有效氧化层厚度可小至30纳米并且同时让层与层之间有足够的隔离。
存储器材料层115,像是介电电荷设陷结构,在本实施例中涂覆在多个半导体带叠层上。多条字线116及117垂直跨越多个半导体带叠层而设置。字线116及117具有与多个半导体带叠层共形的表面,填补了多个叠层所形成的沟道(也就是图中的120),且使介于叠层上半导体带111-114的侧面以及字线116及117侧面之间交叉点的接口区域的多层阵列成形。硅化物118及119(也就是硅化钨、硅化钴、硅化钛)的层可形成于字线116及117的顶面上。
纳米线金属氧化物半导体场效晶体管(metal-oxide-semiconductor fieldeffect transistor,MOSFET)单元也可用这种方式来设置,也就是透过在字线111-114上通道区中提供纳米线或者纳米管结构,如同Paul等人在2007年9月于电机与电子学工程会电子装置期刊第54册第9号所发表的「工艺变动对于纳米线与纳米管装置效能的影响」(”Impact of a ProcessVariation on Nanowire and Nanotube Device Performance”,IEEE Transactionson Electron Devices,Vol.54,No.9,September 2007)中所描述的,该文献在此被纳入参考,如同已被充分阐述(which article is incorporated by referenceas if fully set forth herein)。
如此可制造在NAND快闪阵列中配置的硅氧氮氧硅(silicon-oxide-nitride-oxide-silicon,SONOS)型存储器单元的3D阵列。源极(source)、漏极(drain)以及通道(channel)形成于硅半导体带111-114中,存储器材料层115包括可以二氧化硅形成的隧穿介电层97、可用氮化硅形成的电荷储存层98、可用二氧化硅形成的阻挡介电层99以及包括字线116及117的多晶硅的栅极。
半导体带111-114可为P型半导体材料。字线116及117可为具相同或相异导电类型(也就是P+型)的半导体材料。举例来说,半导体带111-114可使用P型多晶硅或P型外延单晶硅制造,反之字线116及117则可使用相对应的重掺杂P+型多晶硅制造。
另外,半导体带111-114可为N型半导体材料。字线116及117可为具相同或相异导电类型(也就是P+型)的半导体材料。这种N型带设置可达成隐通道(buried-channel)及消耗模式(depletion mode)电荷设陷存储器单元。举例来说,半导体带111-114可使用N型多晶硅或N型外延单晶硅(N-type epitaxial single crystal silicon)制造,反之字线116及117则可使用相对应的重掺杂P+型多晶硅制造。典型的N型半导体带掺杂浓度可在1018/cm3附近,以可用的实施例而言约在1017/cm3至1019/cm3的范围内。N型半导体带的使用在无结(junction-free)的实施例中特别有利于增进沿NAND串行的导电度且容许较高的读取电流。
如此,包括具有电荷储存结构的场效晶体管的存储器单元就被形成于交叉点的3D阵列中。使用约25纳米宽度的半导体带及字线,且于其中脊形间的间隙约为25纳米,一个具有几十个层(也就是32层)的装置就可在单芯片中达到万亿位的容量。
存储器材料层115可包括其它电荷储存结构。举例来说,可使用能隙设计SONOS(bandgap engineered SONOS,BE-SONOS)电荷储存结构,其包括介电隧穿层97,该介电隧穿层97包括在零偏压下形成倒「U」形价带的材料的合成物。在一实施例中,合成隧穿介电层包括称为空穴隧穿层(hole tunneling layer)的第一层、称为带偏移层(band offset layer)的第二层以及称为隔离层(isolation layer)的第三层。在此实施例中层115的空穴隧穿层包括在半导体带侧面上的二氧化硅,其形成举例来说是使用具选择性氮化物的原位蒸气生成法(in-situ steam generation,ISSG),其在沉积的过程中在周围环境既可使用后沉积一氧化氮退火(post depositionNO anneal)也可增加一氧化氮的使用。为二氧化硅的第一层的厚度小于且更佳地小于等于具代表性的实施例的厚度可为
本实施例中的带偏移层包括平置于空穴隧穿层上的氮化硅,其形成举例来说是使用低压化学气相沉积法(low-pressure chemical vapor deposition,LPCVD),例如是在的680℃温度下使用二氯硅烷(dichlorosilane,DCS)及阿摩尼亚(NH3)前驱物。在替代的工艺中,带偏移层包括使用带有氧化二氮前驱物的相似工艺所制造的氮氧化硅。氮化硅带偏移层的厚度小于或更佳地小于等于
在此实施例中的隔离层包括二氧化硅,其平置于例如使用LPCVD高温氧化(high temperature oxide,HTO)沉积法而形成的氮化硅带偏移层上。二氧化硅隔离层的厚度小于或更佳地小于等于如此的三层隧穿层便可达成倒U形价带能级(band energy level)。
若价带能级所在的第一位置能使电场足以在介于带有半导体本体的接口与第一位置之间的薄区域诱导空穴隧穿,则价带能级就足将在第一位置之后的价带能级提升至能有效地消除第一位置之后的合成隧穿介电质中空穴隧穿势垒的位阶。这样的结构在三层隧穿介电层中建立了倒U形价带能级,且使得在高速下电场辅助(electric field assisted)的空穴隧穿成为可能,并同时有效地在没有电场或有因其它作业的目的而诱导的小电场时,(例如是在从单元读取数据或者编程相邻接的单元时)避免电荷的溢漏(leakage)通过合成隧穿介电质,。
在一具代表性的装置中,存储器材料层115包括能隙设计合成隧穿介电层,其中包括了一厚度小于2纳米的二氧化硅层、一厚度小于3纳米的氮化硅层以及一厚度小于4纳米的二氧化硅层。在一实施例中,合成隧穿介电层包括了超薄二氧化硅层O1(也就是小于等于)、超薄氮化硅层N1(也就是小于等于)以及超薄二氧化硅层O2(也就是小于等于),于是在距带有半导体本体的接口小于等于的偏移之下增加了约2.6eV的价带能级。O2层透过较低价带能级(较高的空穴隧穿势垒)以及较高传导带能级的区域在第二偏移下(也就是距接口约)将N1层从电荷设陷层分离。足以诱导空穴隧穿的电场将在第二位置之后的价带能级提升至能有效消除空穴隧穿势垒的位阶,其乃因第二位置距接口较远。因此,O2层并不明显干扰电场辅助空穴隧穿,同时增进了设计隧穿介电质在低场(low field)期间阻挡溢漏的能力。
在此实施例中的存储器材料层115中的电荷设陷层包括了厚度大于的氮化硅,例如是使用LPCVD所形成约的氮化硅。也可采用其它电荷设陷材料及结构,包括例如氮氧化硅(SixOyNz)、富硅氮化物(silicon-rich nitride)、富硅氧化物(silicon-rich oxide)以及包括嵌入式纳米微粒(embedded nano-particles)的设陷层等等。
在此实施例中的存储器材料层115中的阻挡介电层包括厚度大于的二氧化硅层,包括例如透过湿炉氧化(wet furnace oxidation)工艺从氮化物湿转换(wet conversion)而形成的约在其它实施例中也可使用高温氧化或LPCVD二氧化硅的方式实施。其它阻挡介电质可包括高k系数的材料,如氧化铝。
在一具代表性的实施例中,空穴隧穿层可为厚的二氧化硅;带偏移层可为厚的氮化硅;隔离层可为厚的二氧化硅;电荷设陷层可为厚的氮化硅;以及阻挡介电层可为厚的二氧化硅。使用于字线116及117中栅极的材料为P+型多晶硅(功函数(work function)约5.1eV)。
图6显示了从形成于字线116及半导体带114接口的电荷设陷存储器单元的X-Z平面所截取的。有源电荷设陷区域125及126形成于介于字线116及带114之间的带114的两边上。在于此描述的实施例中,如图6所示,每个存储器单元皆为具有源电荷储存区域125及126的双栅极场效晶体管,且位于半导体带114的各边上。在图中以实箭头所绘示的电子流沿着P形半导体带而流动至感应放大器,于其中该电子流可被测量,以指出选定存储器单元的状态。
图7显示从形成于字线116及117与半导体带114的接口的电荷设陷存储器单元的X-Y平面所截取的截面图。顺半导体带114而下的电流路径也绘示于图中。即使缺乏具有与字线下通道区域相对的导电类型的源极与漏极掺杂,介于用作字线的字线116及117之间的源极/漏极区域128、129及130也可以是「无结」的。在无结的实施例中,电荷设陷场效晶体管可具有P型通道结构。并且,在某些实施例中可在字线成形之后在自校准注入(self-aligned implant)中实施源极与漏极掺杂。
在替代的实施例中,半导体带111-114可在无结的设置中使用轻掺杂N型半导体主体来实施,如此便得到可在耗尽模式下运作的隐通道场效晶体管,且其具有电荷设陷单元的自然位移较低阀值分布(naturally shiftedlower threshold distribution)。
图8是显示了具有在NAND配置中设置9个电荷设陷单元的存储器单元的2平面的概要图,其代表了可包括很多平面及很多字线的立方体。存储器单元的2平面定义于用作字线WLn-1及WLn的字线160及161与半导体带第一叠层、半导体带第二叠层以及半导体带第三叠层的交叉点。
存储器单元的第一平面包括在半导体带上的NAND串行中的存储器单元70及71、在半导体带上的NAND串行中的存储器单元73、74以及在半导体带上的NAND串行中的存储器单元76、77。每个NAND串行的任一边连接至接地选择晶体管(也就是接地选择晶体管90及72连接至NAND串行70及71的任一边)。
存储器单元第二平面在本例中对应至立方体中的底平面,且包括与第一平面类似的方法设置于NAND串行中的存储器单元(也就是80、82及84)。
如图所示,用作字线WLn的字线161包括对应于图5中介于叠层之间沟道120材料的垂直延长部分,这是为了将字线161耦接至所有平面中介于半导体带之间沟道中的接口区域的存储器单元(在第一平面中的单元71、74以及77)。
在相邻叠层中的存储器单元串行在位线端-至-来源线端导向(bit lineend-to-source line end orientation)与来源线端-至-位线端导向(source lineend-to-bit line end orientation)之间交替。
位线BLN及BLN-1(也就是96)为存储器串行的结尾,其与串行选择装置相邻。举例来说,在顶部存储器平面中,位线BLN为具有串行选择晶体管85及89的存储器单元串行的结尾。相比之下,位线并非连接至挽线88(trace),因为相邻叠层的串行在位线端-至-来源线端导向与来源线端-至-位线端之间交替。故反而对于此串行,相对应的位线是连接至串行的其它端。在底部的存储器平面中,位线BLN-1为具有相对应串行选择晶体管的存储器单元串行的结尾。
串行选择晶体管85及89于此设置中在介于各自的NAND串行与串行选择线(string select line,SSL)SSLn-1及SSLn之间连接。同样地,在立方体中底部平面上类似的串行选择晶体管于此设置中在介于各自的NAND串行与串行选择线SSLn-1及SSLn之间连接。串行选择线106及108将不同的脊连接至在各个存储器单元串行中串行选择晶体管的栅极,以及在此实施例中提供串行选择讯号SSLn-1、SSLn及SSLn+1。
相较之下,串行选择晶体管并不连接至挽线88,因为相邻叠层的串行在介于位线端-至-来源线端导向与来源线端-至-位线端导向之间交替。故反而对于此串行,相对应的串行选择晶体管是连结至串行的其它端。具存储器单元73及74的NAND串行也在串行的其它端上具有串行选择装置(并无绘示于图中)。挽线88以来源线107做结尾。
接地选择晶体管90-95设置于NAND串行的第一端。接地选择晶体管72、75、78以及相对应的第二平面接地选择晶体管设置于NAND串行的第二端。因此,接地选择晶体管皆在存储器串行的两端上。依据存储器串行特定的端,接地选择晶体管将存储器串行耦接至来源线,或耦接至串行选择装置以及位线。
于此实施例中的接地选择讯号GSL 159耦接于接地选择晶体管90-95的栅极,且可使用如字线160及161的相同方法来实施(其中159与162同样都是接地选择讯号GSL)。串行选择晶体管以及接地选择晶体管可如某些实施例中的存储器单元使用相同的介电叠层如栅极氧化层(gateoxide)。在其它实例中,就是使用典型的栅极氧化层。并且,通道长度与宽度可依设计者的需求作调校以提供晶体管的开关功能。
图9为如图5的替代结构透视图。在此图中重复使用相似结构的参考数字,且于此不再重复描述。图9与图5的不同之处在于绝缘层110的表面110A以及半导体带113及114的侧面113A及114A是暴露于用作字线的字线116之间,此乃形成字线的刻蚀工艺的结果。因此,存储器材料层115可在不危害运作的情况下,在字线之间被完全地或部分地刻蚀。然而,类似于此描述地透过存储器层115刻蚀以形成介电电荷设陷结构在某些结构中并非必要。
图10为类似于图6在X-Z平面中存储器单元的截面图。图10相同于图6,绘示了类似于图9的结构,其可得在此截面中如图5结构中实施的存储器单元。图11为类似于图7在X-Y平面中存储器单元的截面图。图11与图7不同的地方在于沿半导体带114的侧面(也就是114A)区域128a、129a以及130a的存储器材料可以被移除。
图12-16绘示了如上述实施3D存储器阵列的基本流程阶段,其仅利用为阵列形成的关键校准步骤的2个图型掩模(pattern masking)步骤。在图12中,显示了在例如于芯片阵列区披覆沉积(blanket deposition)中使用掺杂半导体形成的绝缘层210、212、214以及半导体层211及213交替沉积所形成的结构。依据这样的实施方式,半导体层211及213可使用具有N型或P型掺杂的多晶硅或外延单晶硅来实施。跨级(inter-level)绝缘层210、212及214可使用例如二氧化硅、其它氧化硅或氮化硅来实施。这些层可用很多不同方法来形成,包括在所属技艺中可用的低压化学气相沉积工艺。
图13显示了用于使半导体带多个脊形叠层250成形的第一平板刻纹(lithographic patterning)步骤的结果,其中半导体带使用半导体层211及213的材料来实施,且被绝缘层212及214分离。深入地,高度高宽比(aspectratio)且支撑许多层的沟道可使用运用碳硬掩模(carbon hard mask)及反应离子刻蚀(reactive ion etching)的平板印刷基础的工艺来形成于叠层中。
虽然图中没有显示,然此步骤中存储器串行交替的导向是被定义为:位线端-至-来源线端导向以及来源线端-至-位线端导向。
图14A及14B相对地显示了包括可编程电阻存储器结构例如为反熔丝单元结构的实施例的下一阶段,以及包括可编程电荷设陷存储器结构如SONOS型存储器单元结构的实施例的下一阶段。
图14A显示了在一实施例中存储器材料层215的披覆沉积的结果,于该实施例中,存储器材料包括了类似于图一所示的反熔丝结构的单一层。在另一种实施例中,是运用氧化工艺而非披覆沉积,来在半导体带暴露的边上形成氧化物,其中氧化物是被用作存储器材料。
图14B显示了层315披覆沉积的结果,包括了包含隧穿层397、电荷设陷层398以及阻挡层399的多层电荷设陷结构,如同上述关于图4所描述的。如图14A及14B所示,存储器层215及315以共形的方式沉积于半导体带脊形叠层之上。
图15显示了高度宽高比填充步骤的结果,其中使用导电材料沉积形成层225以用作字线,该导电材料例如为N型或P型掺杂的多晶硅。并且,硅化物层226于利用多晶硅的实施例中可形成于层225之上。如此图所绘示,是利用于所绘示的实施例中的高度宽高比沉积技术例如多晶硅的低压化学气相沉积法来完全填充脊形叠层间的沟道220,即使该具高度高宽比并且非常狭窄的沟道窄至约10纳米。
图16显示用于使3D存储器阵列中用作字线的多个字元线260成形的第二平板刻纹步骤的结果。第二平板刻纹步骤对于阵列关键的尺寸是利用单掩模来在字线之间刻蚀高度高宽比的沟道。可使用对多晶硅来说比二氧化硅与氮化硅还具高度选择性的刻蚀工艺来刻蚀多晶硅。因此,使用交替刻蚀工艺(alternating etch process)依靠相同的掩模来蚀穿导电与绝缘层,并止于作为基础的绝缘层210上。
于此步骤,也可使接地选择线成形。于此步骤,也可使被串行选择线所控制的栅极结构成形,即使栅极结构与个别半导体带叠层共形。
选择性的制造步骤包括了在多条字线上形成硬掩模,以及在栅极结构上形成硬掩模。硬掩模可使用相对薄的氮化硅层或其它可阻挡离子注入程序的材料而形成。在硬掩模形成之后,可实施注入以增加半导体带以及阶梯结构(stairstep structure)中的掺杂浓度,以减低沿半导体带电流路径的电阻。通过利用控制注入的能量,可致使注入物渗入至半导体带底部,且各自在叠层中覆盖半导体带。
随后,移除硬掩模,暴露沿字线顶面以与栅极结构上的硅化物层。在阵列顶部上形成一夹层介电质(interlayer dielectric)之后,通孔(via)会被开启,在通孔中,例如使用钨填充的接触栓(contact plug)被形成到达至栅极结构的顶面。覆盖金属线被刻纹以如SSL线般连接至列译码器电路。一个三平面的译码网络是被建立,其使用一条字线、一条位线以及一条SSL线来存取选定单元。请见标题为「平面译码方法及3D存储器装置」(Plane Decoding Method and Device for Three Dimensional Memories)的第6906940号美国专利。
图17为一张已被模拟及测试过的8层垂直栅、薄膜晶体管以及BE-SONOS电荷设陷NAND装置的部分TEM剖面图。该装置是以75纳米是半节距(half pitch)制造。通道为约18纳米厚的N型多晶硅。不使用额外的结注入,成为无结的结构。隔离Z方向通道而介于带之间的绝缘材料为约40纳米厚的二氧化硅。以P+多晶硅线来提供栅极。SSL与GSL装置具有较存储器单元长的通道长度。该测试装置实施了32条字线及无结的NAND串行。因为用于形成该结构的沟道刻蚀造成具有随沟道渐深而渐宽的带的锥形侧墙,且因为锥形侧墙具有介于相对于多晶硅被刻蚀较多的带之间的绝缘材料,所以图17中的较低带的宽度大于较高带的宽度。
图17显示了具有不同侧边尺寸的3D结构的不同层。这种在层之间的不同侧边尺寸是3D结构不同层之间不同电容的来源。
图18为根据本发明实施例的集成电路简化方框图。集成电路线路875包括了如在此描述般实施的3D可编程电阻存储器阵列860(resistedrandom-access memory,RRAM),其位于半导体衬底之上,具有位线端-至-来源线端导向与来源线端-至-位线端导向的交替存储器串行导向,且位于在所有其它叠层之上的串行选择线栅极结构叠层的任一端。列译码器861耦接至多条字线862,且沿存储器阵列860的行而设置。行译码器863耦接至沿对应于存储器阵列860中叠层的行而设置的多条SSL线864,以从阵列860中的存储器单元读取及编程数据。平面译码器858耦接至位线859上存储器阵列860中的多个平面。在总线865上提供地址给行译码器863、列译码器861以及平面译码器858。方块866中的感应放大器及数据输入(data-in)结构在此实施例中透过数据总线867耦接至行译码器863。数据是从集成电路875上的输入/输出端口透过数据输入线871而提供,或者从其它集成电路875内部或外部的数据来源提供至方块866中的数据输入结构。在所绘示的实施例中,集成电路包括了其它的电路***874,例如一般用途处理器或特定用途应用电路***,或者是提供可编程电阻单元阵列支持的芯片上***(system-on-a-chip)功能模块的组合。数据是从方块866中的感应放大器透过数据输出(data-out)线872提供至集成电路875上的输入/输出端,或提供至其它集成电路875内部或外部的数据目的地。
使用偏压设置状态机869(bias arrangement state machine)的本实施例中所实施的控制器,是用来控制透过方块868中一个或多个电压供应器所产生或提供的偏压设置供应电压的应用,例如读取及编程电压。控制器可使用熟知技艺中的特定用途逻辑电路***来实施。在一替代实施例中,控制器包括了一般用途处理器,控制器可在相同的集成电路上实施,而所包括的一般用途处理器则执行计算机程序来控制装置的运作。又在另一个实施例中,可利用特定用途逻辑电路***及一般用途处理器的组合以实施其它控制器。
图19为依据本发明一实施例的集成电路的简化方块图。集成电路线路975包括了如这里所描述而实施的半导体衬底上具有交替存储器串行导向的3D NAND闪存阵列960,且位于具有所有其它叠层上都有的串行选择线栅极结构的叠层的任一端,所谓交替存储器串行导向为位线端-至来源线端导向以及来源线端-至-位线端导向。列译码器961耦接至多条字线962,且沿存储器阵列960中的列而设置。行译码器963耦接至沿对应于存储器阵列960中叠层的行而设置的多条SSL线964以从阵列960中的存储器单元读取及编程数据。平面译码器958透过位线959耦接至存储器阵列960中的多个平面。在总线965(bus)上提供地址给行译码器963(columndecoder)、列译码器961(row decoder)以及平面译码器958(plane decoder)。方块966中的感应放大器及数据输入结构在此实施例中透过数据总线967耦接至行译码器963。数据是从集成电路975上的输入/输出端口透过数据输入线971而提供,或者从其它集成电路975内部或外部的数据来源提供至方块966中的数据输入结构。在所绘示的实施例中,集成电路包括了其它的电路***974,例如一般用途处理器或特定用途应用电路***,或者是提供可编程电阻单元阵列支持的芯片上***功能模块的组合。数据是从方块966中的感应放大器透过数据输出线972提供至集成电路975上的输入/输出端口,或提供至其它集成电路975内部或外部的数据目的地。
使用偏压设置状态机969的本实施例中所实施的控制器,是用来控制透过方块968中一个或多个电压供应器所产生或提供的偏压设置供应电压的应用,例如读取、擦除、编程、擦除验证(erase verify)以及编程验证(program verify)电压。控制器可使用熟知技艺中的特定用途逻辑电路***来实施。在一替代实施例中,控制器包括了一般用途处理器,控制器可在相同的集成电路上实施,而所包括的一般用途处理器则执行计算机程序来控制装置的运作。又在另一个实施例中,可利用特定用途逻辑电路***及一般用途处理器的组合以实施其它控制器。
图20-22绘示了具有平行于半导体材料带的纵向导向串行选择线、平行于字线的横向导向串行选择线以及平行于半导体材料带的纵向导向位线的渐高金属层的第一3D NAND闪存阵列结构。
图20为第一3D NAND闪存阵列结构的透视图。绝缘材料从图式中被移除以暴露附加的结构。举例来说,绝缘层在脊形叠层中的半导体带间被移除,且在半导体带的脊形叠层之间被移除。
多层阵列形成于绝缘层之上,且包括了共形于多个脊形叠层的多条字线425-1、…、425-n-1及425-n,该多条字线被用作字线WLn、WLn-1、…WL1。多个脊形叠层包括了半导体带412、413、414及415。在相同平面中的半导体带与阶梯结构电性耦接在一起。
所示的字线编号,其从结构的后端到前端依序从1至N渐大,是应用于偶数内存页。对于奇数内存页,字线编号从结构的后端到前端依序则从N至1渐小。
阶梯结构412A、413A、414A及415A为半导体带的结尾,例如为半导体带412、413、414及415的结尾。如图所示,这些阶梯结构412A、413A、414A及415A电性连接至不同位线来将译码电路***连接至阵列中的选择平面。这些阶梯结构412A、413A、414A及415A可于使多个脊形叠层成形的同时被刻纹。
阶梯结构402B、403B、404B及405B为半导体带的结尾,例如为半导体带402、403、404及405的结尾。如图所示,这些阶梯结构402B、403B、404B及405B电性连接至不同位线来将译码电路***连接至阵列中的选择平面。这些阶梯结构402B、403B、404B及405B可于使多个脊形叠层成形的同时被刻纹。
任何给定的半导体带叠层不是被耦接至阶梯结构412A、413A、414A及415A,就是被耦接至阶梯结构402B、403B、404B及405B,但并不耦接至两者。半导体带叠层具有位线端-至-来源线端导向或来源线端-至-位线端导向的两相对导向其中之一。举例来说,半导体带412、413、414及415的叠层具有位线端-至-来源线端导向,而半导体带402、403、404及405的叠层则具有来源线-至-位线端导向。
导体带412、413、414及415的叠层通过阶梯结构412A、413A、414A及415A在其中一端结尾,通过SSL栅极结构419、栅极选择线GSL426、从字线425-1WL至425-N WL、栅极选择线GSL427,然后透过来源线428结尾于另一端。半导体带412、413、414及415的叠层并不到达阶梯结构402B、403B、404B及405B。
半导体带402、403、404及405的叠层通过阶梯结构402B、403B、404B及405B在其中一端结尾,通过SSL栅极结构409、栅极选择线GSL427、从字线425-NWL至425-1WL、栅极选择线GSL426,然后透过来源线(被图示的其它部分所遮盖)结尾于另一端。半导体带402、403、404及405的叠层并不到达阶梯结构412A、413A、414A及415A。
如前图所详细描述的,存储器材料层从半导体带412-415以及402-405分离了字线425-1至425-n。接地选择线GSL 426及GSL 427共形于多个脊形叠层,类似于字线。
半导体带的每个叠层的其中一端皆以阶梯结构做结尾,并且以来源线做为另一端的结尾。举例来说,半导体带412、413、414及415的叠层透过阶梯结构412A、413A、414A及415A结尾于其中一端,并透过来源线428结尾于另一端。在本图的近端,一部分的半导体带叠层透过阶梯结构402B、403B、404B及405B结尾,而所有另一部分的半导体带叠层则透过来源线结尾。在本图的远程,该所有另一部分的半导体带叠层透过阶梯结构412A、413A、414A及415A,而该一部分的半导体带叠层则透过来源线结尾。
位线及串行选择线形成于金属层ML1、ML2以及ML3,且讨论于较明显的下图。
晶体管于阶梯结构412A、413A、414A及字线425-1之间形成。在晶体管中,半导体带(也就是413)用作装置的通道区域。SSL栅极结构(也就是419及409)在使字线425-1至425-n成形的相同步骤期间被刻纹。硅化物层可沿字线425-1至425-n与接地选择线426及427的顶面形成,以及形成于栅极结构409及419之上。存储器材料415的层可用做晶体管的栅极介电质。这些晶体管用作耦接于译码电路***的串行选择栅极,以选择阵列中的特定脊形叠层。
图21及22绘示图20所示的第一3D NAND闪存阵列结构的侧图。图21显示了所有三个金属层ML1、ML2及ML3。图22显示了较低的两个金属层ML1及ML2,其中移除了第三金属层ML3以使其它金属层较容易检视。
第一金属层ML1包括了具平行于半导体材料带的纵向导向的串行选择线。这些ML1串行选择线透过短通孔而连接至不同的SSL栅极结构(也就是409及419)。
第二金属层ML2包括了具平行于字线的横向导向的串行选择线。这些ML2串行选择线透过短通孔而连接至不同的ML1串行选择线。
相结合后,这些ML1串行选择线以及ML2串行选择线容许了使用串行选择讯号来选择半导体带的特定叠层。
第一金属层ML1也包括了两条具有平行于字线的横向导向的来源线。
最后,第三金属层ML3包括了具有平行于半导体材料带的纵向导向的位线。不同位线电性连接至阶梯结构412A、413A、414A及415A及402B、403B、404B及405B的不同阶。这些ML3位线容许了使用位线讯号来选择半导体带的特定水平平面。
因为特定字线容许了字线选择存储器单元的特定列平面,字线讯号、位线讯号以及串行选择线讯号的三重组合足以从存储器单元的3D阵列中选择特定存储器单元。
图23-26绘示具有平行于字线的横向导向串行选择线、平行于半导体带的纵向导向串行选择线以及平行于半导体材料带的纵向导向位线的渐高金属层的第一3D NAND闪存阵列结构。
图23-图26所示的第二3D NAND闪存阵列大致与图20-图22所示的第一3D NAND闪存阵列相似。为了更利于检视,图26进一步地移除所有的三个金属层ML1、ML2及ML3。
然而,图23-图26所示的第二3D NAND闪存阵列显示了32条字线,而图20-图22所示的第一3D NAND闪存阵列则显示了8条字线。而其它的实施例则具有不同数量的字线、位线以及串行选择线,以及相对应不同数量的半导体带叠层等等。
并且,图23-图26所示的第二3D NAND闪存阵列显示了以多晶硅栓将接触栓连接至阶梯结构的不同阶,而图20-图22所示的第一3D NAND闪存阵列则显示将ML3位线连接至阶梯结构不同阶的金属接触栓。
进一步地,图23-图26所示的第二3D NAND闪存阵列具有通往ML1译码器的串行选择线以及通往ML2上SSL栅极结构的串行选择线,而图20-图22所示的第一3D NAND闪存阵列则具有通往在ML2译码器的串行选择线以及通往ML1上SSL栅极结构的串行选择线。
图27为图20-图22的第一3D NAND闪存阵列结构设计图。
在图27的设计图中,半导体带叠层显示为具点-破折号边缘的垂直带。相邻的半导体带叠层在相对的导向之间交替,也就是在位线端-至-来源线端导向以及来源线端-至-位线端导向之间交替。一部分的半导体带叠层从顶部的位线结构运行至底部的来源线结构。所有另一部分的半导体带叠层则从顶部的来源线结构运行至底部的位线结构。
覆盖半导体带叠层的是水平字线以及水平接地选择线GSL(偶)与GSL(奇)。覆盖半导体带叠层的并且为SSL栅极结构。SSL栅极结构在半导体带顶端覆盖了一部分半导体带叠层,且在半导体带底端覆盖了所有其它半导体带叠层。在这两种情况下,SSL栅极结构皆控制任何半导体带叠层与对应于叠层的位线接触结构之间的电性连接。
所示的字线编号,其从图顶至图底依序从1至N渐大,是应用于偶数内存页。对于奇数内存页,字线编号从图顶至图底依序则从N至1渐小。
覆盖字线、接地选择线以及SSL栅极结构的是垂直运行的ML1 SSL串行选择线。覆盖ML1 SSL串行选线的是水平运行的ML2 SSL串行选择线。虽然ML2 SSL串行选择线为了能容易检视结构而显示为相对应ML1SSL串行选择线的结尾,但ML2 SSL串行选择线的水平运行可以更加延长。ML2 SSL串行选择线传送从译码器来的讯号,而ML1 SSL串行选择线耦接这些译码器讯号至特定SSL栅极结构以选择特定半导体带叠层。
覆盖ML1 SSL串行选择线的并且是奇数号与偶数号的来源线。
进一步地,覆盖ML2 SSL串行选择线的是于顶端及底端连接至阶梯接触结构(stepped contact structure)的ML3位线(并无显示于图中)。透过阶梯接触结构,位线能选择半导体带的特定平面。
图28为图23-图26第二3D NAND闪存阵列结构的设计图。图28所示的这个第二3D NAND闪存阵列结构大致与图27所示的第一3D NAND闪存结构设计图相似。然而,图28所示的第二3D NAND闪存阵列具有通往ML1译码器的串行选择线以及通往ML2上SSL栅极结构的串行选择线,而图27显示的第一3D NAND闪存结构则具有通往ML2译码器的串行选择线以及通往ML1上SSL栅极结构的串行选择线。
图29为3D存储器阵列的平面图。在所示的阵列中,Y半节距=32纳米而X半节距=43纳米。在3D VG NAND中有4个存储器层。阵列中的核心使用率(core efficiency)约为67%(66条WL,与其上的SSL栅极、GSL、SL以及BL接点)。以单阶单元(single level cell)运作时(1b/c)其密度为32Gb。芯片面积大小约为76mm2
图30绘示具有平行于字线的横向导向串行选择线、平行于半导体带的纵向导向串行选择线以及平行于半导体材料带的纵向导向位线的渐高金属层的3D NAND闪存阵列结构。图30相似于图23。图30相较于图23的更动为将第一组阵列层编号(1)-(4)增加至位线,以及将第二组阵列层编号(1)-(4)增加至包括阶梯结构402B、403B、404B及405B的位线结构。这些阵列层编号组乃用以显示特定位线电性连接至特定阵列层位置。
图30显示了具有1、2、3及4平面位置序列的存储器区块。相对应地,如同位线结构从第一端横越至第二端,连续编号的位线1-4(也就是从左至右、从右至左或其它连续的顺序来编号)通过阶梯接触结构(也可称之为位线结构)耦接至平面位置1-4(也就是从顶到底、从底到顶或其它顺序来编号)。
图31为具有以特定位线存取阵列层的编号标示的位线的3D NAND闪存阵列结构设计图。在所示的范例中,如同依序横越的4条位线(也就是从左至右、从右至左或其它顺序来编号),也将位线以平面位置1、2、3及4来标示。所以如同依序横越的4条位线,也将位线通过以破折号方框显示的阶梯接触结构(也可称之为位线结构)耦接至平面位置1-4(也就是从顶至底、从底至顶或其它顺序来编号)。
图32为具有以位线存取的阵列层的编号标示的位线3D NAND闪存阵列结构设计图,显示了相邻具有以不同序列耦接至阵列层的位线的区块。
图32显示了不同位线结构具有平面位置的平移序列。举例来说,所显示的不同位线结构平面位置的不同序列为1、2、3及4;2、3、4及1;以及3、4、1及2。相对应地最左边从顶运行至底且连接于不同位线结构的位线,被连接至平面位置1、2及3(以从顶位线结构至底位线结构的顺序)。第二左边从顶运行至底且连接至不同位线结构的位线,被连接至平面位置2、3及4(以从顶位线结构至底位线结构的顺序)。第三左边从顶运行至底且连接至不同位线结构的位线,被连接至平面位置3、4及1(以从顶位线结构至底位线结构的顺序)。第四左边从顶运行至底且连接至不同位线结构的位线,被连接至平面位置4、1及2(以从顶位线结构至底位线结构的顺序)。
在某些实施例中,选择位线结构的编号以及存储器区块的编号是为了使每条字线皆如其它字线具有相同的所谓之电容,其原因为耦接的为相同于其它位线的平面位置组合。
多种实施例包括了不同数量的位线以及不同数量的耦接至位线的平面位置,例如两倍或二次方。
虽本发明已以较佳实施例及范例详述如上,然需知其乃用以举例说明而非限定本发明。本发明所属技术领域中具有通常知识者,在不脱离本发明的精神和范围内,当可作各种的更动与润饰。因此,本发明的保护范围当视随附的权利要求范围所界定的为准。

Claims (18)

1.一种存储器装置,包括:
一衬底;
多个半导体材料带叠层,为脊形,且包括至少两个半导体材料带,该多个半导体材料带是以绝缘材料分隔于多个平面位置;
多条字线,该多条字线是跨越该多个叠层而设置,且具有与该多个叠层共形(conformal)的表面;
位于接口区域中的多个存储器元件,该多个存储器元件是透过该多个半导体材料带与该多条字线建立一存储器阵列,该接口区域是介于半导体材料带之间沟道中,该存储器阵列具有位于多个平面位置的多个存储器单元;以及
多条位线结构,具有多个平面位置的多个序列,该多个序列至少包括两相异序列,每个该多个序列描绘了该多条位线结构中的一位线结构耦接至该多条位线的该多个平面位置的顺序特征,其中该多条位线结构位于该多个叠层的末端。
2.根据权利要求1所述的存储器装置,其中该阵列的该多个存储器单元是在NAND串行中沿多个半导体材料带而设置。
3.根据权利要求1所述的存储器装置,其中该阵列的该多个存储器单元是沿该多条位线结构与多个来源线结构之间的多个半导体材料带而设置。
4.根据权利要求1所述的存储器装置,其中相异的电容描绘了该多个平面位置的相异平面位置的特征。
5.根据权利要求1所述的存储器装置,其中该多条位线结构的该多个序列的该多个相异序列,是平均了描绘该多个平面位置的相异平面位置特征的相异电容。
6.根据权利要求1所述的存储器装置,其中该位线结构与该多条位线的该多个平面位置耦接的顺序,是从该位线结构的一第一末端横跨对应至该位线结构的一第二末端。
7.根据权利要求1所述的存储器装置,其中该阵列是以该多条位线结构分隔为多个存储器区块。
8.根据权利要求1所述的存储器装置,其中该阵列中的多个半导体材料带叠层的一特定半导体带以及该阵列中的多条字线的一条特定字线的组合选择,是用以识别该阵列中的一特定存储器单元。
9.根据权利要求1所述的存储器装置,其中该阵列的多个存储器元件包括多个电荷设陷结构,该多个电荷设陷结构包括一隧穿层、一电荷设陷层以及一阻挡层。
10.一存储器装置,包括:
一衬底;
多个半导体材料带叠层,为脊形,且包括至少两个半导体材料带,该多个半导体材料带是以绝缘材料分隔于多个平面位置;
多条字线,该多条字线跨越该多个叠层而设置,且具有与该多个叠层共形(conformal)的表面;
位于接口区域中的多个存储器元件,该多个存储器元件是透过该多个半导体材料带与该多条字线建立一存储器阵列,该接口区域是介于半导体材料带之间沟道中,该存储器阵列具有位于多个平面位置中的多个存储器单元;以及
多条位线,每条该多条位线被耦接至多个相异平面位置的至少两相异平面位置,并且于上述至少两相异平面位置存取该多个存储器单元,其中该多条位线结构位于该多个叠层的末端。
11.根据权利要求10所述的存储器装置,其中该阵列的该多个存储器单元是在NAND串行中沿多个半导体材料带而设置。
12.根据权利要求10所述的存储器装置,其中该阵列的该多个存储器单元是沿多条位线结构与多个来源线结构之间的多个半导体材料带而设置。
13.根据权利要求10所述的存储器装置,其中相异的电容描绘了该多个平面位置的相异平面位置的特征。
14.根据权利要求10所述的存储器装置,其中该阵列是以多条位线结构分隔为多个存储器区块。
15.根据权利要求10所述的存储器装置,其中该阵列中的多个半导体材料带叠层的一特定半导体带以及该阵列中的多条字线的一条特定字线的组合选择,是用以识别该阵列中的一特定存储器单元。
16.根据权利要求10所述的存储器装置,其中该阵列的多个存储器元件包括多个电荷设陷结构,该多个电荷设陷结构包括一隧穿层、一电荷设陷层以及一阻挡层。
17.根据权利要求10所述的存储器装置,其中该多条位线的每条位线被耦接至该多个半导体材料带叠层中相异叠层的至少两相异平面位置,其中上述的两相异平面位置包括一第一半导体带叠层的一第一平面位置以及一第二半导体带叠层的一第二平面位置,使得该第一半导体带叠层以及该第二半导体带叠层为相异存储器区块。
18.根据权利要求10所述的存储器装置,其中该多条位线的每条位线耦接该多个半导体材料带叠层中相异叠层的至少两相异平面位置,其中上述的两相异平面位置包括第一半导体带叠层的第一平面位置以及第二半导体带叠层的第二平面位置,使得该第一半导体带叠层以及该第二半导体带叠层得以被该多条字线的相异组字线所存取。
CN201110344095.5A 2011-01-19 2011-11-04 改良位线电容单一性的3d阵列存储器装置 Active CN102709269B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201161434350P 2011-01-19 2011-01-19
US61/434,350 2011-01-19
US13/239,760 2011-09-22
US13/239,760 US8811077B2 (en) 2011-01-19 2011-09-22 Memory architecture of 3D array with improved uniformity of bit line capacitances

Publications (2)

Publication Number Publication Date
CN102709269A CN102709269A (zh) 2012-10-03
CN102709269B true CN102709269B (zh) 2014-11-19

Family

ID=46901927

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201110344095.5A Active CN102709269B (zh) 2011-01-19 2011-11-04 改良位线电容单一性的3d阵列存储器装置

Country Status (2)

Country Link
CN (1) CN102709269B (zh)
TW (1) TWI490862B (zh)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI512729B (zh) * 2012-08-23 2015-12-11 Macronix Int Co Ltd 改善位元線電容之半導體結構
US20140198576A1 (en) * 2013-01-16 2014-07-17 Macronix International Co, Ltd. Programming technique for reducing program disturb in stacked memory structures
CN103928054B (zh) * 2013-01-15 2017-08-15 旺宏电子股份有限公司 一种包含叠层式存储器结构的存储器及其操作方法
US8933457B2 (en) * 2013-03-13 2015-01-13 Macronix International Co., Ltd. 3D memory array including crystallized channels
US9165937B2 (en) * 2013-07-01 2015-10-20 Micron Technology, Inc. Semiconductor devices including stair step structures, and related methods
US9202750B2 (en) * 2013-10-31 2015-12-01 Macronix International Co., Ltd. Stacked 3D memory with isolation layer between memory blocks and access conductors coupled to decoding elements in memory blocks
US9196628B1 (en) * 2014-05-08 2015-11-24 Macronix International Co., Ltd. 3D stacked IC device with stepped substack interlayer connectors
CN104319276B (zh) * 2014-09-16 2017-05-10 华中科技大学 一种非易失性三维半导体存储器的栅电极及其制备方法
TWI552336B (zh) * 2014-12-16 2016-10-01 旺宏電子股份有限公司 半導體元件之高深寬比結構
CN105990354B (zh) * 2015-01-28 2019-05-31 旺宏电子股份有限公司 存储器元件及其制作方法
US9679807B1 (en) 2015-11-20 2017-06-13 Globalfoundries Inc. Method, apparatus, and system for MOL interconnects without titanium liner
US10566253B2 (en) * 2017-11-30 2020-02-18 Nanya Technology Corporation Electronic device and electrical testing method thereof
US10929588B2 (en) * 2018-02-13 2021-02-23 Taiwan Semiconductor Manufacturing Company, Ltd. Integrated circuit layout, structure, system, and methods
JP2019220534A (ja) * 2018-06-18 2019-12-26 キオクシア株式会社 半導体記憶装置およびその製造方法
US10763273B2 (en) * 2018-08-23 2020-09-01 Macronix International Co., Ltd. Vertical GAA flash memory including two-transistor memory cells
CN109686703B (zh) * 2018-09-25 2020-11-20 成都皮兆永存科技有限公司 可编程存储器的制备方法
TWI804217B (zh) * 2022-03-01 2023-06-01 旺宏電子股份有限公司 記憶體裝置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7184290B1 (en) * 2000-06-28 2007-02-27 Marvell International Ltd. Logic process DRAM

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7291878B2 (en) * 2003-06-03 2007-11-06 Hitachi Global Storage Technologies Netherlands B.V. Ultra low-cost solid-state memory
US7177191B2 (en) * 2004-12-30 2007-02-13 Sandisk 3D Llc Integrated circuit including memory array incorporating multiple types of NAND string structures
JP2008078404A (ja) * 2006-09-21 2008-04-03 Toshiba Corp 半導体メモリ及びその製造方法
JP2009295694A (ja) * 2008-06-03 2009-12-17 Toshiba Corp 不揮発性半導体記憶装置及びその製造方法

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7184290B1 (en) * 2000-06-28 2007-02-27 Marvell International Ltd. Logic process DRAM

Also Published As

Publication number Publication date
TWI490862B (zh) 2015-07-01
CN102709269A (zh) 2012-10-03
TW201232548A (en) 2012-08-01

Similar Documents

Publication Publication Date Title
CN102709269B (zh) 改良位线电容单一性的3d阵列存储器装置
US8811077B2 (en) Memory architecture of 3D array with improved uniformity of bit line capacitances
TWI483263B (zh) 記憶裝置以及操作其之方法
US9024374B2 (en) 3D memory array with improved SSL and BL contact layout
CN102842339B (zh) 一种三维阵列存储器装置及其操作方法
CN102386188B (zh) 具有二极管于存储串行中的三维阵列存储器架构
US8208279B2 (en) Integrated circuit self aligned 3D memory array and manufacturing method
CN106935587B (zh) 存储器元件及其制作方法
US9147468B1 (en) Multiple-bit-per-cell, independent double gate, vertical channel memory
TWI493545B (zh) 三維nor型陣列之記憶體架構
US9379129B1 (en) Assist gate structures for three-dimensional (3D) vertical gate array memory structure
CN104795399B (zh) 非易失性半导体存储器器件
TWI462116B (zh) 具有改良串列選擇線和位元線接觸佈局的三維記憶陣列
CN106558591A (zh) 三维半导体器件
CN106206583A (zh) U型垂直薄通道存储器
TW201603229A (zh) 接觸結構及形成方法以及應用其之回路
CN103295966B (zh) 形成三维非易失存储单元阵列的方法
CN105448922A (zh) 具有交错的控制结构的三维阵列存储器装置
CN103178064A (zh) 具有非捕捉型开关晶体管的存储器装置及其制造方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant