CN102436097A - 液晶显示器 - Google Patents

液晶显示器 Download PDF

Info

Publication number
CN102436097A
CN102436097A CN2011104150998A CN201110415099A CN102436097A CN 102436097 A CN102436097 A CN 102436097A CN 2011104150998 A CN2011104150998 A CN 2011104150998A CN 201110415099 A CN201110415099 A CN 201110415099A CN 102436097 A CN102436097 A CN 102436097A
Authority
CN
China
Prior art keywords
substrate
liquid crystal
slit
pixel
projection
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN2011104150998A
Other languages
English (en)
Inventor
许哲铭
谢明峰
谢志勇
陈建宏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chi Mei Optoelectronics Corp
Original Assignee
Chi Mei Optoelectronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chi Mei Optoelectronics Corp filed Critical Chi Mei Optoelectronics Corp
Priority to CN2011104150998A priority Critical patent/CN102436097A/zh
Publication of CN102436097A publication Critical patent/CN102436097A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Liquid Crystal (AREA)

Abstract

一种液晶显示器,包含经垂直配向处理的第一基板及第二基板;一个液晶层夹设于第一及第二基板之间,液晶层包含当大致无电场施加于液晶层时大致垂直于第一基板的主要表面的液晶分子;多条闸线路与数据线路设于第二基板上,闸线路与数据线路配置以形成多个矩阵排列的像素区域,每一个像素区域是由两相邻闸线路以及两相邻数据线路所界定;多个像素电极设于像素区域,像素电极具有靠近闸线路的第一边以及靠近数据线路的第二边;多个阵列排列的突起设于第一基板;以及多个阵列排列的狭缝设于像素电极,狭缝与突起彼此交错排列。

Description

液晶显示器
分案申请说明
本申请是申请人于2005年9月19日提出的申请号为200510106385.0的专利申请“液晶显示器”的分案申请。
技术领域
本发明涉及一种液晶显示器(Liquid Crystal Display),尤其涉及一种多区域垂直配向型(Multi-domain Vertically Aligned,MVA)液晶显示器。
背景技术
液晶显示器主要包含一个液晶显示器单元具有两块玻璃基板彼此对置而将一个液晶层夹设于其间。垂直配向(Vertical Aligned,VA)型液晶显示器是一种使用负型液晶材料以及垂直配向薄膜的类型(mode)。当无电压供应时,液晶分子排列在一垂直方向,因入射光线无法穿透该液晶显示器单元而出现黑屏幕显示(blackdisplay)。当供给一预先设定的电压时,液晶分子排列在一水平方向,因入射光线可以穿透该液晶显示器单元而出现白屏幕显示(white display)。
然而,当观看角度并非垂直于屏幕平面时,该垂直配向型液晶显示器会有对比下降或对比反转(contrast reversal)的问题。这是光与液晶显示器单元内液晶分子交互作用的结果。当光以非垂直的入射角通过液晶显示器单元时,其与液晶分子交互作用的方式不同于当光以垂直的入射角通过液晶显示器单元。因此,在光穿透状态(白)以及非穿透状态(黑)之间的对比在非垂直角度时明显下降,因而使这些显示器在许多应用(例如平面电视屏幕以及大型电脑屏幕)皆无法令人满意。
已知多区域垂直配向型液晶显示器的视野角度(viewing angle)表现,可通过将像素内液晶分子的方位(orientation)设定为多个互为不同的方向而加以改善。欧洲专利公告第0884626-A2号揭示一个多区域垂直配向型(multi-domainvertically aligned,MVA)液晶显示器,其具有多个区域调整构件用以改善其视野角度的表现。典型地,该区域调整构件通过在薄膜晶体管基板的像素电极上设多个狭缝(slit)并且在彩色滤光基板的共同电极上设多个突起(protrusion)而实现,其中这些突起与狭缝彼此交错排列。而液晶分子的排列的方位是由突起(protrusion)与狭缝(slit)的图案(pattern)产生的边场效应(fringe field)所决定。
在前述液晶显示器的驱动上,其必须通过外加电压来使每一个像素(pixel)内所对应的液晶分子发生转动(rotation),并且通过液晶分子的转动来改变各个像素的透光率,所以该液晶显示器为了适应液晶分子的转动会显示不同的亮度(brightness)。
对于大多数的液晶显示器而言,在初始电压固定时,当外加电压越高时,反应时间会越快,然而,对于一些液晶显示器而言,并不完全适用。
例如,在2004年于SID发表的”DCCII:Novel Method for Fast Response inPVA Mode”一文中即指出,以图案化垂直配向(Patterned Vertical Alignment;PVA)为显示模式的液晶显示器,在某些条件下,当外加一高电压时,反应时间相反地越慢。类似的情形也发生在以多区域垂直配向作为显示模式的液晶显示器。
图9A显示传统多域垂直配向液晶显示器在像素区的突起与狭缝的配置图,图9B显示图9A沿A-A线的剖面图。请先参照9A图,液晶显示器的像素区400是利用一条闸线路402与一条数据线404交叉而定义,像素区400具有一个薄膜晶体管406与闸线路402、数据线404连接,并配置一个与薄膜晶体管406连接的像素电极408。请再参照第9B图,配置于像素区400的突起410与狭缝412分别形成在彩色滤光片基板414以及薄膜晶体管基板416。其中,突起410与狭缝412的配置使液晶分子的方位与上下偏光板(未图示)的穿透轴均呈45度角,使光线在通过多域垂直配向液晶显示器时,得呈现最大的灰阶亮度,而一旦液晶分子与上下偏光板(未图示)在突起410与狭缝412的调节(regulate)下仍无法呈45度角方位时,即称液晶分子的排列产生异常,此时当光线通过液晶显示器时,无法呈现最大灰阶亮度。
图10A至图10E模拟图9A区域418的液晶分子在相同观察时间,不同外加电压下因突起(protrusion)与狭缝(slit)的图案(pattern)产生的边场效应而引起的转动排列(switching),其中第10A-10E图的横轴与纵轴分别对应至图9A的A-A及A-B方向。如图10A与图10B所示,当外加电压分别在5V与5.5V时,区域418的液晶分子是依边场效应的配列呈现正常排列的结果;然而,如图10C至图10E所示,当外加电压增加至5.75V、6.0V及6.5V时,区域418中的部分液晶分子420a、420b不受边场效应的配列而呈现异常排列(disclination),尤其如图10E所显示的部分液晶分子420a、420b异常排列最为严重。
目前所知,造成多域垂直液晶分子排列异常的可能原因之一是当突起410与狭缝412距离变大时,突起410与狭缝412中间液晶分子420a、420b需耗费较长的时间才得以随着邻近的液晶分子倾倒(tilt)而配列,如此不仅使得液晶分子的反应时间增加,再加上突起410与狭缝412中间的液晶分子所受边场效应较弱,且施加的垂直电场可能使多域垂直液晶以任意的方向倾倒的情况下,使得倾倒方向不受控制,而造成异常排列。
另外,异常排列的成因也可能因为瞬间施加高电压,突起410与狭缝412中间的液晶分子420a、420b在尚未受邻近液晶分子的倾倒而配列前,先受施加的垂直电场影响,使液晶以任意方向倾倒,而在倾倒方向不受边场效应控制的情况下,异常排列也因而产生,造成如图10C至图10E所示,突起410与狭缝412中间的液晶分子420a、420b异常排列,而图10E中异常排列的液晶分子420a、420b在光学显微镜观察下将呈现暗点(gray spot)或黑点(black spot)420a、420b,如第11图所示。
上述灰点或黑点的产生是因任意方向倾倒的液晶分子未与上下偏光片的穿透轴呈45度角方位所致,异常排列的液晶分子随后可能受邻近液晶分子的影响而欲重倒(retilt)回与上下偏光片穿透轴成45度角的正确角度时,则需花费更长的时间,因此造成反应时间增加,尤有甚者,当邻近液晶分子的带动已无法使异常排列的液晶分子重倒时,液晶分子将呈现灰点或黑点而无法恢复该有的亮度。
由此可知在多区域垂直配向型液晶显示器在驱动时有一个临界电压,当外加电压超过此临界电压时就会产生前述液晶分子异常排列的问题,所以在传统显示器设计上必须限制驱动偏压不能超过此临界电压,以免造成反应时间的增加。并且在传统显示器设计上,突起与狭缝的间距也需小于一定程度,来避免异常排列问题,以此可以提高临界电压值以增加驱动电压可使用的范围。但由于突起与狭缝的间距变小,导致单一像素内所设置的突起与狭缝数量增加,且突起与狭缝皆为不能控制液晶进行正常操作的区域,因而导致像素区的开口率(aperture ratio)降低,致使液晶显示器的亮度下降。
在美国公开专利US2002/0159018所揭示的多区域垂直配向型液晶显示器,其像素电极在狭缝处更具有锯齿状的凹口(jagged),可以加快液晶的反应时间,虽然可以因此略为增加突起与狭缝的间距,但液晶分子异常排列的问题并无法完全排除,所以其间距仍是必须维持在一定值以下,使得开口率的增加程度有限。
发明内容
本发明的主要目的之一是提供一种高开口率的多区域垂直配向型液晶显示器,其可克服或至少改善前述背景技术的问题。
根据本发明的液晶显示器,其主要包含经垂直配向处理的第一基板及第二基板,一个液晶层夹设于该第一及第二基板之间,以及分别设于该第一基板以及第二基板上的第一构件与第二构件。该液晶层所包含的液晶分子在大致无电场施加于该液晶层时大致垂直于该第一基板的主要表面。该第一构件与第二构件用以调整该液晶层的方位(orientation)使得当电压施加时该液晶分子被倾斜配向而使该方位包含多个方向。
前述的第一构件可通过将多个阵列排列的突起设于该第一基板而实现,而前述的第二构件可通过将多个阵列排列的狭缝设于像素电极而实现。此外,根据本发明的第一构件与第二构件也可以下述的结构实现:例如第一构件是为狭缝(例如设于该第一基板的共同电极上)搭配第二构件为突起(设于该第二基板上)的结构,或是第一构件与第二构件皆为突起或皆为狭缝的结构。该第一构件与第二构件大致上彼此平行且交错排列。
当采用申请人于2004年8月20日申请的中国台湾第93123879号专利申请发明所揭示的驱动方法时,该第一构件与第二构件之间的部分的(partial)间距可设计为大于或等于25μm而不会发生液晶排列异常的问题。前述驱动方法主要是以分阶段提供偏压的方式来使像素的驱动电压突破临界电压值(初始电压值加上临界偏压)的限制,而达到较高的目标电压值。
前述的狭缝较佳设有多个排列成锯齿状的凹口。本发明发明人经研究后发现当使用前述以分阶段提供偏压的驱动方法时,这些突起以及这些设有凹口的狭缝之间的部分的(partial)间距可设计为30μm至50μm而不会发生液晶排列异常的问题。
在前述的多区域垂直配向型液晶显示器中,由于突起与狭缝可以配置成具有较大的间距,因此有效减少这些突起与狭缝的分布密度,藉此有效增加开口率(aperture ratio)(也即可透光区域的比例)使得液晶显示器的亮度提升。
每个突起较佳是设有多个分岔部(branch),这些分岔部设在正对这些像素电极的边缘的位置。每个像素电极被这些狭缝分隔成多个部分电极,每两个相邻的部分电极由一个连接部接合在一起。每个连接部具有一个第一部份以及一个第二部分,该第一部份的延伸方向大致垂直于这些突起的延伸方向,该第二部分的延伸方向大致平行于这些数据线路,其中每个连接部的第二部分完全与该突起的分岔部重叠。
前述的液晶显示器较佳另包含多个“H”形电容电极分别设于相对应的像素区域。该电容电极具有通过一个中央部份互相连接的两个侧部分。每个电容电极的该两个侧部分分别设在相对应像素区域中邻近数据线路的位置。这些电容电极与这些像素电极形成一个储存电容单元。
附图说明
为了让本发明的上述和其他目的、特征、和优点能更明显,下文特举本发明实施例,并配合所附图示,作详细说明如下。
图1至图4:其是用以说明根据本发明一个实施例的多区域垂直配向型液晶显示器;
图5:根据本发明另一个实施例的多区域垂直配向型液晶显示器的像素部分的部分平面图;
图6:根据本发明另一个实施例的多区域垂直配向型液晶显示器的像素部分的平面图;
图7:根据本发明另一个实施例的多区域垂直配向型液晶显示器的像素部分的平面图;
图8:根据本发明一个较佳实施例的垂直配向型液晶显示器的部分剖示图;
图9A:传统多域垂直配向液晶显示器于像素区的突起与狭缝的配置图;
图9B:图9A的液晶显示器沿A-A线的剖面图;
图10A至图10E:其是模拟图9A区域418的液晶分子在相同观察时间,不同外加电压下因突起与狭缝图案产生的边场效应而引起的转动排列(switching)的示意图,其中图10A-10E的横轴与纵轴分别对应至图9A的A-A及A-B方向;以及
图11:第10E图所示的液晶分子在光学显微镜下的观察结果。
图号说明:
Figure BSA00000637245200061
Figure BSA00000637245200071
具体实施方式
虽然本发明可表现为不同形式的实施例,但附图所示及于下文中说明是本发明的实施例,并请了解本文所揭示者为本发明的一个范例,且并非意图用以将本发明限制于图示及/或所描述的特定实施例中。
本发明有关于一种多区域垂直配向型液晶显示器,其主要包含经垂直配向处理的第一基板及第二基板,一个液晶层夹设于该第一及第二基板之间,以及分别设于该第一基板以及第二基板上的第一构件与第二构件。该液晶层所包含的液晶分子在大致无电场施加于该液晶层时大致垂直于该第一基板的主要表面。该第一构件与第二构件用以调整该液晶层内液晶分子的方位(orientation)使得当电压施加时该液晶分子被倾斜配向而使该方位包含多个方向。因此,根据本发明的多区域垂直配向型液晶显示器的视野角度表现,可通过将像素内液晶分子的方位(orientation)设定为多个互为不同的方向而加以改善。
本发明的液晶显示器例如是一种薄膜晶体管液晶显示器(Thin filmtransistor liquid crystal display;TFT LCD)。参照图8,第一基板102可设有一个光遮蔽阵列例如遮光层(BM)(未示于图8中);多个彩色滤光片102a以及一个共同电极102b。
图1所示为根据本发明一个实施例的设置在前述的第二基板104(104未见于图1)的像素部分,其中设有多条彼此平行的闸线路(gate line)106;多条彼此平行的数据线路(data line)108,其垂直于该闸线路106;及多个薄膜晶体管109与像素电极120。该薄膜晶体管109及像素电极120一般成矩阵式排列于该闸线路106与数据线路108的交叉部分。一般而言,该第一基板102因为其设有彩色滤光片可称为彩色滤光基板,而该第二基板104可称为薄膜晶体管基板。第一基板102与第二基板104间一般设有间隔件(spacer)(未示于图中)用以界定该基板之间的间隔(gap)。
参见图1,像素电极120设于由两相邻闸线路106以及两相邻数据线路108所界定的像素区域内。在此实施例中,前述的第一构件例如通过将多个阵列排列的突起130设于该第一基板而实现,而前述的第二构件例如通过将多个阵列排列的狭缝140设于像素电极120而实现。突起130以及狭缝140大致上彼此平行且交错排列。
参见图1,每个狭缝140设有多个排列成锯齿状的凹口(jagged)140a。两相邻的突起130以及狭缝140之间的间距标示为c,且该间距c等于这些凹口140a的最小深度a再加上具有最小深度的这些凹口140a与突起130之间的距离b。当这些狭缝140未设有这些凹口140a且使用传统驱动方法液晶显示器时,这些突起130与这些狭缝140之间的间距c需小于25μm,否则位于相邻突起与狭缝所夹区域中间的液晶分子很容易因为驱动电压的瞬间变化(偏压)过大而出现液晶分子异常排列的情形而导致像素的反应时间增加或使显示画面产生影像滞留(imageretention)的问题。
当采用申请人于2004年年8月20日申请的中国台湾第93123879号专利申请发明所揭示的驱动方法,以分阶段提供偏压的方式来使像素的驱动电压突破临界电压值(初始电压值加上临界偏压)的限制,而达到较高的目标电压值。具体地说,前述驱动方法在图框时间t1时,提供一个小于临界偏压的第一偏压,使得原有的初始电压值在加上第一偏压之后上升至一个中间电压值。接着,在图框时间t2时,再提供一个第二偏压,使得驱动电压进一步由中间电压值上升至目标电压值。由于此驱动方法可以突破临界电压的限制以解决前述液晶分子异常排列的问题,因而这些突起130以及这些狭缝140之间的间距c不需要再限制在小于25μm,部分的(partial)间距可以设计为大于或等于25μm,且不会发生液晶排列异常的问题。
由于这些突起130以及这些狭缝140之间的间距c可以设计为大于或等于25μm,因而单一像素区的突起130以及狭缝140的数目可以减少,藉此有效增加开口率,而使亮度的显示品质显著提升。
此外,当这些狭缝140设有这些凹口140a且液晶显示器使用传统驱动方法时,由于反应时间较快,所以这些突起130以及这些狭缝140之间的间距c一般设计为小于30μm以避免发生液晶排列异常的问题。相对地,本发明发明人经研究后发现当使用前述以分阶段提供偏压的驱动方法时,这些突起130以及这些设有凹口140a的狭缝140之间部分的(partial)间距c可设计为大于或等于30μm而不会发生液晶排列异常的问题。
此外,当这些狭缝140设有这些凹口140a时,这些突起130以及这些狭缝140之间的间距c最多可设计为50μm而不会发生液晶排列异常的问题。
本发明发明人另研究这些凹口140a的间距d以及宽度e(参见第2图)与穿透率(transmittance)之间的关系,其结果如下表一(间距c设定为35μm,最小深度a设定为14μm)所示。
表一
  d(μm)   e(μm)   Transmittance   d/(d+e)   (d+e)
  4.5   2.5   ◎   64.3%   7.0
  4   3   ◎   57.1%   7.0
  3.75   3.25   ◎   53.6%   7.0
  4   3.5   ○   53.3%   7.5
  4   4   ○   50.0%   8.0
  4.5   4   ○   52.9%   8.5
  5   4   ○   55.6%   9.0
◎优 ○:佳
由表一可知,这些凹口140a较佳设计成其间距d以及宽度e相加等于7~9μm,皆可获得不错的穿透率。
本发明发明人另研究这些凹口140a的间距d以及宽度e(参见第2图)与以传统驱动方法所得到的反应时间(response time)之间的关系,其结果如下表二(间距c设定为35μm,最小深度a设定为14μm)所示。
表二
  d(μm)   e(μm)   反应时间
  4.5   2.5   ○
  4   3   ◎
  3.75   3.25   ◎
  4   3.5   ◎
  4   4   ◎
  4.5   4   ◎
  5   4   △
◎:优 ○:佳 △:劣
由表二可知,这些凹口140a的间距d较佳设计成不大于4.5μm,并且这些凹口140a的宽度e较佳设计成不小于3μm,藉此获得较佳的反应时间。
更进一步同时考量穿透率与反应时间两项因素可知,这些凹口140a较佳设计成其间距d以及宽度e相加等于7~8.5μm。
图3所示为根据本发明另一实施例的多区域垂直配向型液晶显示器的像素部分,其所例示的液晶显示器的每一个像素区域较佳设有“H”形电容电极(storagecapacitance electrode)150,电容电极150具有两个侧部分150a通过一个中央部份150b互相连接。如图3所示,该电容电极150的两个侧部分150a设在像素区域中邻近数据线路108的位置。相对于传统液晶显示器的电容电极一般设计成仅具有前述的中央部份150b,该电容电极150的两个侧部分150a与像素电极120相重叠处可提供额外的储存电容。该电容电极150一般是与闸线路106及闸电极一起由一闸金属层图案化而成。因此,在图3中,该电容电极150与闸线路106以阴影表示以帮助了解。由于闸金属层一般是以不透光的导电金属例如铝(aluminum)、铬(chromium)、钽(tantalum)或钼(molybdenum)形成,因此该电容电极150的两个侧部分150a可作为一辅助光遮蔽层而用来遮蔽漏光。
图1所例示的液晶显示器的每个突起130具有多个分岔部130a设于正对像素电极120的边缘的位置。由于液晶分子的长轴会沿着分岔部130a与狭缝140的垂直方向排列,因此将该分岔部130a与狭缝140的夹角保持在小于或等于45度,藉此使得在分岔部130a与狭缝140交界附近的液晶分子的长轴的排列方向差异大幅降低至最多45度。这有效抑制异常排列(disclination)发生在狭缝140与像素电极120的边缘交界的邻近区域。然而由于突起130以及像素电极120分别形成在不同基板上,因此不同基板间的对位误差常常会造成分岔部130a无法准确设于正对像素电极120的边缘,反而导致液晶分子异常排列的变暗区域出现在狭缝140与像素电极边缘交界的邻近区域。
如图1及图4所示,该像素电极120被这些狭缝140分隔成四个部分电极120A、120B、120C以及120D。每两个相邻的部分电极至少为一个连接部122接合在一起。每一个连接部122具有一个第一部份122a以及一个第二部分122b(参见图4),该第一部份122a的延伸方向垂直于这些突起130的延伸方向,该第二部分122b的延伸方向平行于这些数据线路108。在此实施例中,每个连接部122的第二部分122b并未完全与该突起130的分岔部130a重叠(也即该第二部分122b与该分岔部130a并未完全垂直投影在基板平面上相同的区域)。本发明发明人经研究后发现在前述第二部分122b未与该分岔部130a重叠的区域会呈现变暗(darkened)的状况。而在该呈现黑暗的区域内,其已发现当施以电压时液晶分子的方位改变得很慢。这将降低对比以及反应时间,因而使显示品质恶化。并且若两基板对位产生误差,使得该第二部分122b与该分岔部130a产生错位而未重叠在一起,其错位区域也会产生变暗的状况。
图5所示为根据本发明另一个实施例的多区域垂直配向型液晶显示器的像素部分。除了每个连接部122的第二部分122b完全与该突起130的分岔部130a重叠(也即该第二部分122b与该分岔部130a垂直投影在基板平面上相同的区域)之外,图5所示的液晶显示器大致与图1及图4所示的液晶显示器相同。本发明发明人经研究后发现此实施例的设计可有效缩小前述呈现变暗的区域。且当两基板产生在图5中上下方向的对位异常时,如此设计也可以有效减少产生变暗的区域。
图6所示为根据本发明另一个实施例的多区域垂直配向型液晶显示器的像素部分。在此实施例中,前述的第一构件通过将多个阵列排列的突起230设于该第一基板而实现,而前述的第二构件通过将多个阵列排列的狭缝240设于该像素电极220而实现。这些突起230以及这些狭缝240大致上彼此交错排列,其中夹设于两相邻突起230的狭缝240被弯折成“之”字形。如图所示,该像素电极220被这些狭缝240分隔成三个部分电极220A、220B以及220C。每两个相邻的部分电极至少为一连接部接合在一起。这些部分电极220A、220B以及220C各具有多个突出部224,这些突出部224的延伸方向垂直于这些突起230的延伸方向。值得注意的是,这些突起230在正对该像素电极靠近数据线路的边缘的位置并未设有任何平行数据线路的分岔部(branch),因此可有效减少分岔部对位误差所造成的变暗区域。
图7所示为根据本发明另一个实施例的多区域垂直配向型液晶显示器的像素部分。相较于图1-6所例示的多区域垂直配向型液晶显示器,图7所示的显示器仅设有由多个阵列排列的狭缝340所构成的第二构件,而不需在第一基板设置前述的第一构件即可达到改善视野角度表现的目的。如图所示,该像素电极320具有一个十字形主体(cross-shaped main body)320a以及多个突出部320b由该十字形主体320a延伸而出。在图7所示的显示器中,每一个像素包含四个区域(domain)A、B、C以及D,其中的液晶分子的方位(orientation)分别被设定为四个互为不同的方向,藉此有效改善液晶显示器的视野角度表现。
在图7所示的液晶显示器中,每一个像素区域较佳设有一个具有一十字形中央部份350a以及两个侧部分350b的电容电极350。该十字形中央部份350a大致形成在正对该像素电极320的该十字形主体320a的位置。该两个侧部分350b通过该十字形中央部份350a互相连接,且该两个侧部分350b分别设在像素区域中邻近数据线路108的位置。相对于传统液晶显示器的电容电极一般设计成仅具有前述的十字形中央部份350a的横向部分,该电容电极350的中央部份350a的纵向部分以及两个侧部分350b可提供额外的储存电容。该电容电极350一般与闸线路106及闸电极一起由一闸金属层图案化而成。因此,在图7中,该电容电极350与闸线路106以阴影表示以帮助了解。由于闸金属层一般是以不透光的导电金属例如铝、铬、钽或钼形成,因此该电容电极350的中央部份350a的纵向部分以及两个侧部分350b可作为一辅助光遮蔽层而用来遮蔽漏光。
虽然在图1-6所示的显示器中,该第一构件通过将多个阵列排列的突起设于该第一基板而实现,且第二构件通过将多个阵列排列的狭缝设于该像素电极而实现,然而根据本发明的第一构件与第二构件也可以下述的结构实现。例如第一构件是狭缝(例如设于该第一基板的共同电极上)搭配第二构件是突起(设于该第二基板上)的结构,或是第一构件与第二构件皆为突起或皆为狭缝的结构。接着,用以形成这些突起的制程叙述如下。当这些突起要形成在彩色滤光基板时,先将一光阻涂布于彩色滤光基板表面,转移一预先设定图案(参照图1-7所示的突起图案),然后显影而形成这些突起。该制程可通过传统技术而轻易实施。此外,这些狭缝可利用传统像素电极形成步骤而与像素电极一起形成。
虽然本发明已以前述实施例揭示,然其并非用以限定本发明,任何本领域普通技术人员在不脱离本发明的精神和范围内,当可作各种更动与修改。因此本发明的保护范围当视后附的权利要求范围所界定者为准。

Claims (7)

1.一种液晶显示器,其包含:
经垂直配向处理的第一基板及第二基板;
一个液晶层夹设于所述第一及第二基板之间,所述液晶层包含当大致无电场施加于所述液晶层时大致垂直于所述第一基板的主要表面的液晶分子;
多条闸线路与数据线路设于所述第二基板上,所述闸线路与数据线路配置以形成多个矩阵排列的像素区域,所述每一个像素区域是由两相邻闸线路以及两相邻数据线路所界定;
多个像素电极设于所述像素区域,所述像素电极具有靠近闸线路的第一边以及靠近数据线路的第二边;
多个阵列排列的突起设于所述第一基板;以及
多个阵列排列的狭缝设于所述像素电极,所述狭缝与所述突起彼此交错排列,其中夹设于两相邻突起的狭缝被弯折成“之”字形;
每一个所述像素电极被所述狭缝分隔成多个部分电极,每一个所述部分电极具有多个突出部,所述突出部的延伸方向垂直于所述突起的延伸方向;
所述突起在正对所述像素电极第二边的位置并未设有任何分岔部。
2.一种液晶显示器,其包含:
经垂直配向处理的第一基板及第二基板;
一个液晶层夹设于所述第一及第二基板之间,所述液晶层包含当大致无电场施加于所述液晶层时大致垂直于所述第一基板的主要表面的液晶分子;
多条闸线路与数据线路设于所述第二基板上,所述闸线路与数据线路配置以形成多个矩阵排列的像素区域,所述每一个像素区域由两相邻闸线路以及两相邻数据线路所界定;
多个像素电极设于所述像素区域;
多个阵列排列的狭缝设于所述像素电极使得每一个所述像素电极具有一个十字形主体以及多个突出部由所述十字形主体延伸而出;以及
多个电容电极分别设于相对应的像素区域,每一个所述电容电极具有一个十字形中央部份以及两个侧部分,所述十字形中央部份大致形成在正对相应像素电极的所述十字形主体的位置,所述两个侧部分通过所述十字形中央部份互相连接,所述两个侧部分分别设在相对应像素区域中邻近数据线路的位置,
其中所述电容电极与所述像素电极形成一个储存电容单元。
3.一种液晶显示器,其包含:
经垂直配向处理的第一基板及第二基板;
一个液晶层夹设于所述第一及第二基板之间,所述液晶层包含当大致无电场施加于所述液晶层时大致垂直于所述第一基板的主要表面的液晶分子;
多条闸线路与数据线路设于所述第二基板上,所述闸线路与数据线路配置以形成多个矩阵排列的像素区域,所述每一个像素区域由两相邻闸线路以及两相邻数据线路所界定;
多个像素电极设于所述像素区域;
第一构件以及第二构件分别设于所述第一基板以及第二基板上用以调整所述液晶层的方位使得当电压施加时所述液晶分子被倾斜配向而使所述方位包含多个方向,所述第一构件以及第二构件大致上平行且交错排列;
多条电容电极线,设置在两条所述闸线路间,与所述像素电极形成一储存电容单元;以及
至少一条导体线,设置于所述像素电极与相对应的所述数据线路之间,所述导体线与所述像素电极部分重叠,并与所述电容电极线为一体成形。
4.根据权利要求3所述的液晶显示器,其中所述第一构件包含多个阵列排列的突起设于所述第一基板,并且所述第二构件包含多个阵列排列的突起设于所述第二基板。
5.根据权利要求3所述的液晶显示器,其中所述第一构件包含多个阵列排列的突起设于所述第一基板,并且所述第二构件包含多个阵列排列的狭缝设于所述像素电极。
6.根据权利要求3所述的液晶显示器,其中所述第一构件包含多个阵列排列的狭缝设于所述第一基板,并且所述第二构件包含多个阵列排列的突起设于所述第二基板。
7.根据权利要求3所述的液晶显示器,其中所述第一构件包含多个阵列排列的狭缝设于所述第一基板,并且所述第二构件包含多个阵列排列的狭缝设于所述像素电极。
CN2011104150998A 2005-09-19 2005-09-19 液晶显示器 Pending CN102436097A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2011104150998A CN102436097A (zh) 2005-09-19 2005-09-19 液晶显示器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2011104150998A CN102436097A (zh) 2005-09-19 2005-09-19 液晶显示器

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
CN2005101063850A Division CN1936677B (zh) 2005-09-19 2005-09-19 液晶显示器

Publications (1)

Publication Number Publication Date
CN102436097A true CN102436097A (zh) 2012-05-02

Family

ID=45984226

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2011104150998A Pending CN102436097A (zh) 2005-09-19 2005-09-19 液晶显示器

Country Status (1)

Country Link
CN (1) CN102436097A (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020060764A1 (en) * 2000-11-22 2002-05-23 Fujitsu Limited Common electrode substrate and liquid crystal display device having the same
CN1375734A (zh) * 2001-01-31 2002-10-23 松下电器产业株式会社 有源矩阵液晶显示元件
US20020159018A1 (en) * 2000-09-27 2002-10-31 Fujitsu Limited Liquid crystal display device and method for fabricating the same
JP2004301879A (ja) * 2003-03-28 2004-10-28 Fujitsu Display Technologies Corp 液晶表示装置
US20050162576A1 (en) * 2004-01-22 2005-07-28 Fujitsu Display Technologies Corporation Liquid crystal display device and method of manufacturing the same
CN100470335C (zh) * 1997-06-12 2009-03-18 夏普株式会社 液晶显示装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100470335C (zh) * 1997-06-12 2009-03-18 夏普株式会社 液晶显示装置
US20020159018A1 (en) * 2000-09-27 2002-10-31 Fujitsu Limited Liquid crystal display device and method for fabricating the same
US20020060764A1 (en) * 2000-11-22 2002-05-23 Fujitsu Limited Common electrode substrate and liquid crystal display device having the same
CN1375734A (zh) * 2001-01-31 2002-10-23 松下电器产业株式会社 有源矩阵液晶显示元件
JP2004301879A (ja) * 2003-03-28 2004-10-28 Fujitsu Display Technologies Corp 液晶表示装置
US20050162576A1 (en) * 2004-01-22 2005-07-28 Fujitsu Display Technologies Corporation Liquid crystal display device and method of manufacturing the same

Similar Documents

Publication Publication Date Title
US10520781B2 (en) Liquid crystal display
US7894031B2 (en) Pixel structure of horizontal field liquid crystal display
US8698990B2 (en) Liquid crystal display and thin film transistor array panel therefor
JP5077789B2 (ja) 液晶表示装置
US9785017B2 (en) Liquid crystal display
CN110837195B (zh) 八畴像素结构
WO2009130908A1 (ja) 液晶表示装置
WO2006132369A1 (ja) 液晶表示装置
WO2007114471A1 (ja) 液晶表示装置
KR20080009888A (ko) 액정 표시 장치
KR20070028083A (ko) 액정 표시 장치
JP5791593B2 (ja) 液晶表示パネルおよび液晶表示装置
WO2021179370A1 (zh) 一种阵列基板、显示面板
US20070040974A1 (en) Liquid crystal display panel
CN113391491B (zh) 液晶显示面板及显示装置
CN1936677B (zh) 液晶显示器
KR20080010159A (ko) 액정 표시 장치
KR102298365B1 (ko) 곡면형 액정 표시 장치
JP5307230B2 (ja) 液晶表示装置
CN102436097A (zh) 液晶显示器
KR101308439B1 (ko) 액정 표시 패널
JP2007322904A (ja) 液晶表示装置
US20120062827A1 (en) Liquid crystal display device
KR20070028084A (ko) 액정 표시 장치
KR20060083096A (ko) 박막 트랜지스터 표시판

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20120502