CN102215028A - 放大器 - Google Patents

放大器 Download PDF

Info

Publication number
CN102215028A
CN102215028A CN2011100557454A CN201110055745A CN102215028A CN 102215028 A CN102215028 A CN 102215028A CN 2011100557454 A CN2011100557454 A CN 2011100557454A CN 201110055745 A CN201110055745 A CN 201110055745A CN 102215028 A CN102215028 A CN 102215028A
Authority
CN
China
Prior art keywords
amplifying
amplifier
stage
compensating network
load
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2011100557454A
Other languages
English (en)
Other versions
CN102215028B (zh
Inventor
温松翰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
MediaTek Inc
Original Assignee
MediaTek Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by MediaTek Inc filed Critical MediaTek Inc
Priority to CN201310444701.XA priority Critical patent/CN103595361B/zh
Publication of CN102215028A publication Critical patent/CN102215028A/zh
Application granted granted Critical
Publication of CN102215028B publication Critical patent/CN102215028B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45475Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using IC blocks as the active amplifying circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45526Indexing scheme relating to differential amplifiers the FBC comprising a resistor-capacitor combination and being coupled between the LC and the IC
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45528Indexing scheme relating to differential amplifiers the FBC comprising one or more passive resistors and being coupled between the LC and the IC

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)

Abstract

本发明提供一种放大器,包含:第一放大电路以及第二放大电路。其中所述第一放大电路设置在差分输入端的第一输入节点和放大器的第一输出节点之间的第一信号通路上,所述第二放大电路设置在差分输入端的第二输入节点和放大器的第二输出节点之间的第二信号通路上。通过利用本发明,改善了放大器输出端的失真状况,并提升了放大器的稳定性。

Description

放大器
相关申请的交叉引用
本申请的申请专利范围要求2010年4月6日递交的美国临时申请案No.61/321,144的优先权,且将此申请作为参考。
技术领域
本发明有关于处理差分输入信号(differential input),尤其有关于利用多个放大电路处理差分输入信号的放大器,其中多个放大电路可具有不同的驱动力(driving capability)以及/或者不同的频率补偿特性。
背景技术
差分放大器通常用于处理差分输入数据。举例来说,为了达到低功率消耗的音频播放,通常会选用电流导引的方式来实现音频的数字至模拟转换器(DAC)。电流导引型DAC的输出端可接入通过一全差分放大器实现的跨阻抗放大器,因为全差分式放大器可以降低电流导引型DAC对于器件的阻抗要求。然而,这种方法实现的音频播放只能负载一个耳极喇叭类的终端,而且只要单纯的将全差分放大器的差分输出端的任一输出节点耦接于上述唯一终端,则放大器的正极输入端与负极输入端之间便会产生不匹配环路增益。而这可能会造成极大的输出失真,进而导致音频录放质量的下降。
发明内容
传统的处理差分输入数据的设备具有可用性差,质量较低的缺点。有鉴于此,本发明提供一种放大器。
本发明一个实施例提供一种放大器,包含:第一放大电路以及第二放大电路,其中所述第一放大电路设置在差分输入端的第一输入节点和放大器的第一输出节点之间的第一信号通路上,所述第二放大电路设置在差分输入端的第二输入节点和放大器的第二输出节点之间的第二信号通路上。其中,第一放大电路的驱动力与第二放大电路的驱动力并不相同。
本发明另一个实施例提供一种放大器,包含:第一放大电路,第二放大电路以及控制电路。其中所述第一放大电路设置在差分输入端的第一输入节点和放大器的第一输出节点之间的第一信号通路上,所述第二放大电路设置在差分输入端的第二输入节点和放大器的第二输出节点之间的第二信号通路上。所述控制电路耦接于第一放大电路和第一负载之间,通过检测第一负载的特征值校正第一放大电路。
通过利用本发明,改善了放大器输出端的失真状况,并提升了放大器的稳定性。
如下详述其他实施例和优势。本部分内容并非对发明作限定,本发明范围由权利要求范围所限定。
附图说明
图1是根据本发明一处理差分输入的放大器的第一示范性实施例的方块示意图。
图2是图1中放大器的第一示范性实施例的电路示意图。
图3是图1中放大器的第二示范性实施例的电路示意图。
图4根据本发明一处理差分输入的放大器的第二示范性实施例的方块示意图。
图5图4中放大器的第一示范性实施例的电路示意图。
图6是差分电流输入的示意图。
图7是差分电压输入的示意图。
具体实施方式
以下描述是本发明实施的较佳实施例。以下实施例仅用来例举阐释本发明的技术特征,并非用来限制本发明的范畴。本发明范围由权利要求所限定。
在权利要求书及说明书当中使用了某些词汇来指称特定的元件。所属领域中的普通技术人员应可理解,硬件制造商可能会用不同的名词来称呼同一个元件。本发明的权利要求书及说明书并不以名称的差异来作为区分元件的方式,而是以元件在功能上的差异来作为区分的准则。在通篇说明书及后续的请求项当中所提及的“包含”为开放式的用语,故应解释成“包含但不限定于”。以外,“耦接”一词在此包含任何直接及间接的电气连接手段。因此,若文中描述第一装置耦接于第二装置,则代表该第一装置可直接电气连接于该第二装置,或通过其它装置或连接手段间接地电气连接至该第二装置。
本发明的构想是设计一个由拥有不同驱动力的多个内部放大电路组成的放大器,从而改善输出失真。此外,多个放大电路还可以应用不同频率补偿特性从而提升放大器的稳定性。此外,为了优化放大器的稳定性,多个放大电路的其中之一的频率补偿网络可以根据从相连接的单端负载的特征值计算出的检测结果(如单端负载的负载检测结果)来进行校正。最终,通过应用虚拟差分(pseudo-differential)放大器,放大器的总功耗会相应减小。本发明的技术特征详述如下。
图1是根据本发明第一示范性实施例之用于处理差分输入信号的放大器的方块示意图。放大器100处理在差分输入端接收到的差分输入信号,其中,差分输入信号具有第一输入信号IN1以及第二输入信号IN2,差分输入端具有第一输入节点N11以及第二输入节点N12。放大器100包括第一放大电路102,第二放大电路104,共模反馈(common-mode feedback,CMFB)电路106。须注意,图1中仅示出与本发明相关的功能模块,依据实际中的设计考虑,放大器100还可以在上述基础上添加附加的功能模块。其中第一放大电路102设置在第一输入节点N11和放大器100的第一输出节点N21之间的第一信号通路103上。由此第一放大电路102可将在第一输入节点N11接收到的第一输入信号IN1放大,并相应地产生第一放大信号OUT1由第一输出节点N21输出。第二放大电路104设置在第二输入节点N12和放大器100的第二输出节点N22之间的第二信号通路105上。第二放大电路104可将在第二输入节点N12接收到的第二输入信号IN2放大,并将由此产生的第二放大信号OUT2由第二输出节点N22输出。
第一放大电路102包括第一放大级112,第一驱动级114以及第一频率补偿网络116。如图1所示,第一放大级112耦接于第一输入节点N11和第一驱动级114之间,而第一驱动级114耦接于第一放大级112和第一输出节点N21之间。第二放大电路104包括第二放大级122,第二驱动级124以及第二频率补偿网络126。同样如图1所示,第二放大级122耦接于第二输入节点N12和第二驱动级124之间,而第二驱动级124耦接于第二放大级122和第二输出节点N22之间。
在本示范性实施例中,虽然差分输入信号(包含第一输入信号IN1和第二输入信号IN2)进入到放大器100,但第一放大电路102与第二放大电路104的驱动力并不相同。举例来说(并不限定),由第一放大信号OUT1驱动的第一负载128与由第二放大信号OUT2驱动的第二负载130可以具有不同的负载值。由于第一负载128和第二负载130的负载值不匹配,这会导致第一放大电路102与第二放大电路104的驱动力不匹配,因此第一放大电路102的环路增益响应(Loop Gain Response)可能会与第二放大电路104的环路增益响应实质上相同。举例来说,第一负载128假设为一单端负载(如耳机喇叭或需要被放大器100驱动的一外部放大器),第二负载130假设为耦接于第二输出节点N22和地之间的电阻,这样,上述第一负载的负载值会比第二负载的负载值大。换句话说,放大器100正如虚拟差分放大器一样,将第一放大级112和第二放大级122设置为全差分结构,为第一驱动级114和第二驱动级124配置不同的驱动力。举例来说,第一驱动级114的驱动力可以设计为比第二驱动级124的驱动力大。当第一放大电路102的环路增益响应与第二放大电路104的环路增益响应实质上相同时,输出到第一负载128(其为单端负载)的单端输出信号OUT1会有较低的失真。正由于较低的总谐波失真(Total Harmonic Distortion,THD),放大器100会有良好的线性度。
此外,共模反馈电路106可以用来检测输出的共模电平,并随之产生共模反馈信号发射到第一放大电路102和第二放大电路104,以校正以全差分架构设置的第一放大电路102和第二放大电路104的共模电压。举例来说,为使第一输出信号OUT1与第二输出信号OUT2全差分,共模反馈电路106可通过一随输出共模电平变化而迅速变化的高速共模反馈电路实现,由此进一步减小失真。当放大器100开始处理低频差分输入时,具有不同驱动力的第一放大电路102和第二放大电路104(如第一驱动级114和第二驱动级124具有不同的驱动力)可以使放大器的输出失真更小。然而,当放大器100开始处理高频差分输入时,由于共模反馈电路106的高速运行以及第一放大电路102和第二放大电路104驱动力的不匹配,因此需要考虑放大器稳定性的问题。具体来说,如果第一驱动级114的驱动力比第二驱动级124的高,那么第一驱动级114的寄生电容就要比第二驱动级124的高。因此在高频带,由于寄生电容不匹配造成的电极位置的不同,放置在第一信号通路103的第一放大电路102与放置在第二信号通路105的第二放大电路104的频率响应将会不同。如上所述,当放大器100处理低频差分输入时,共模反馈电路106可通过一高速共模反馈电路实现来减小失真。而当放大器100处理高频差分输入时,由于高速共模反馈电路106带来的极耦合效应,第一放大电路102的频率响应可能会被第二放大电路104的不同的频率响应所影响,其中第一放大电路102用来产生发送到第一负载128的第一输出信号OUT1(例如:发送到单端负载的单端输出信号)。因此,放大器的稳定性会降低。
为了防止第一放大电路102与第二放大电路104的驱动力不匹配而带来的放大器稳定性下降这一问题,可分别设计第一频率补偿网络116以及第二频率补偿网络126。举例说明,假设第一频率补偿网络116与第二频率补偿网络126的频率补偿特性并不相同,此时在高频带中,具有不同频率补偿特性的上述第一频率补偿网络116以及第二频率补偿网络126就可以有效地降低第一放大电路102以及第二放大电路104之间频率响应的差异性。举例来说,而经合适设计后,第一频率补偿网络116以及第二频率补偿网络126可以使第一放大电路102以及第二放大电路104之间的频率响应相似或实质上相同。简单来说,通过在放大器100中配置具有不同频率补偿特性的第一频率补偿网络116以及第二频率补偿网络126,就可以避免由高速共模反馈电路106带来的有害的极耦合效应,从而提高放大器的稳定性。
需注意,本发明中,任何可以令第一频率补偿网络116以及第二频率补偿网络126具有不同频率补偿特性的方法都可以使用。举例来说,第一频率补偿网络116以及第二频率补偿网络126可以有相同的电路结构,但在上述相同电路结构中,应有至少一个电路组件在第一频率补偿网络116的第一设定和第二频率补偿网络126的第二设定中是不同的。另一种可行的设计是第一频率补偿网络116以及第二频率补偿网络126分别通过不同的电路结构来实现。
在上述设计中,第一放大电路102与第二放大电路104的驱动力的不同是通过采用例如跨电导设置等方法使第一驱动级114和第二驱动级124具有不同的驱动力来实现的。然而,此仅为说明之目的,并无意图限制本发明。另一种可行的设计是,第一放大电路102与第二放大电路104的驱动力的不同可通过使分别放置在第一信号信道103和第二信号信道105上的其他内部电路组件具有不同的驱动力。此外,在上述设计中,第一放大电路102与第二放大电路104都经合理设计可达到不同的驱动力以及频率补偿特性。但任何为了处理差分输入而作出的在不同信号通路上设置放大器电路并使之具有不同驱动力的放大器设计均属于本发明所主张之范围。
为便于理解本发明的技术特征,以下给出几个基于图1中放大器100的示范性实例。请参照图2,图2是基于图1中放大器100的第一示范性实例的电路方块示意图,其中放大器100是一多级虚拟差分放大器。第一频率补偿网络116以及第二频率补偿网络126都采用了一具有消零电阻之多级米勒补偿(nested miller compensation with nulling resistor,NMCNR)的结构。其中,第一频率补偿网络116包含电容Cc1,p、Cc2,p以及电阻Rc1,p、Rc2,p,第二频率补偿网络126包含电容Cc1,n、Cc2,n以及电阻Rc1,n、Rc2,n。需注意,为使第一频率补偿网络116以及第二频率补偿网络126具有不同的频率补偿特性,示例的可实作为:Cc1,p与Cc1,n应具有不同的电容值,Cc2,p与Cc2,n应具有不同的电容值,Rc1,p与Rc1,n应具有不同的电阻值,Rc2,p与Rc2,n应具有不同的电阻值。而且,第一驱动级114的跨导Gm3p比第二驱动级124的跨导Gm3n大,因此,虽然第一放大级112和第二放大级122处于全差分的情况下,但第一放大电路102具有比第二放大电路104更大的驱动力。此外,第一负载128是一耳机喇叭或外部放大器类的单端负载,需要放大器100驱动,而第二负载130是一轻负载。举例来说,当第二输出节点N22用于测试、校准或利用外部放大器进行信号放大时,第二负载130可以是与第二输出节点N22耦接的输入放大器的输入电阻(例如电阻值为10KΩ)。又例如,第二负载130也可以是第二驱动级124的输出晶体管的输出电阻。
请参照图3,图3是基于图1中放大器100的第二示范性实例的电路方块示意图,其中放大器100是一多级虚拟差分放大器。第二频率补偿网络126采用了NMCNR结构。但为了减小芯片面积和功率损耗,第一频率补偿网络116并没有采用NMCNR结构,而是采用了阻尼系数控制频率补偿(Damping Factor Control Frequency Compensation,DFCFC)结构。其中,第一频率补偿网络116包含电容Cc1,p、Cc2,p以及电阻Rc1,p、Rd,p,第二频率补偿网络126包含电容Cc1,n、Cc2,n以及电阻Rc1,n、Rc2,n需注意,由于不同的电路结构,第一频率补偿网络116与第二频率补偿网络126具有不同的频率补偿特性。而且,第一驱动级114的跨导Gm3p比第二驱动级124的跨导Gm3n大,因此,虽然在第一放大级112和第二放大级122处于全差分的情况下,但第一放大电路102具有比第二放大电路104更大的驱动力。此外,第一负载128是一耳机喇叭或需要放大器100驱动的外部放大器类的单端负载,而第二负载130是轻负载。
需注意,在另外的实施设计中,图3中的第二频率补偿网络126也可以采用DFCFC的结构。但此时,在相同的DFCFC应有至少一个电路组件的设定值在第一频率补偿网络116和第二频率补偿网络126中是不同的。上述设计也遵循本发明的精神,属于本发明所主张之范围。
如图2和图3所示,第一负载128是需要放大器100驱动的单端负载,第二负载130具有固定的负载值。随着第二负载130的确定,第二频率补偿网络126与第二放大电路104的频率响应先后确定下来。若单端负载的负载值也是固定的,第一频率补偿网络116可进行适当配置以使第一放大电路102的频率响应固定/稳定下来。然而在不同的频带下,单端负载的负载值可能会不断变化。此外,放大器100可用来驱动不同的耳机喇叭,这样,单端负载的负载值的变化就可能会引起复极点的质量因子Q的变化,从而导致放大器稳定性的下降,其中质量因子Q相应于放置第一放大电路102的第一信号通路。因此,本发明引入另一种放大器设计来解决这个问题。
请参照图4,图4是基于本发明的一处理差分输入信号的放大器的第二示范性实例的电路方块示意图。放大器400包含了图1所示放大器100的所有功能区块,除此之外,还包含了耦接于第一放大电路102和第一负载128之间的控制电路402。控制电路402可以通过检测第一负载128的特征值产生检测结果,并依据上述检测结果对第一放大电路102进行校正,以使得与第一信号通路相应的极点的质量因子Q稳定在一个要求的范围内。在一种实施例中,控制电路402对第一频率补偿网络116进行校正,以使与第一信号通路相应的极点的质量因子Q稳定下来。举例来说(并不限定),控制电路402可以用来校正第一频率补偿网络116的频率补偿特性与第一驱动级114的驱动力的至少一种。例如,控制电路402可通过校正第一频率补偿网络的至少一个可校正电路组件的电阻或电容值(即校正第一频率补偿网络的电阻或电容值),来校正第一频率补偿网络116的频率补偿特性。同时或单独地,上述控制电路也可以通过校正第一驱动级114的供应电流(如偏置电流)来校正第一驱动级的驱动力。通过上述方法,放大器可不受第一负载128的负载值变化的影响而保持稳定。
举例来说(并不限定),上述特征值是第一负载128的负载值,比如第一负载128的电容值。这样,控制电路402通过检测第一负载128的负载值来校正第一频率补偿网络116。然而,此仅为说明之目的。也就是说,控制电路402依据第一负载128的特征值的检测结果来校正第一频率补偿网络的任何方法均遵循本发明的精神。
此外,参照图4所示的放大器400。为减小输出失真,第一放大电路102与第二放大电路104可以具有不同的驱动力。并且/或者第一频率补偿网络116和第二频率补偿网络126可以有不同的频率补偿特性。习知技艺者阅读完有关图1所示的放大器100的上述段落后,可轻易理解上述主张特征的细节。此处为简洁不再赘述。简单说来,无论内部的放大电路是否有不同的驱动力以及/或者不同的频率补偿特性,任何处理差分输入信号并应用上述提到的校正方案来使与第一信号通路相应的极点的质量因子固定在一个要求的范围内的放大器均遵循本发明的精神。
请参照图5,图5是基于图4所示的放大器400的示范性实例的电路方块示意图。图5所示的放大器400的电路结构与图3中所示的电路结构相似,主要的差别在于图5中,电阻Rd,p’的电阻值被控制电路402所控制,是可校正的。举例来说,若第一负载128为耳机喇叭,则第一负载128的负载电感LL的电感值可能在1~50uH之间,负载电容CL的电容值可能在10pF~1nF之间,负载电阻RL的电阻值可能为16Ω。举例来说(并不限定),控制电路402可根据负载电容CL的检测值等负载检测结果来设定电阻Rd,p’的电阻值。
在图5所示的实施例中,第一频率补偿网络116采用了有可变电阻Rd,p’的DFCFC结构,第二频率补偿网络126采用了NMCNR结构。但在别的设计中,只要第一频率补偿网络116与第二频率补偿网络126都被适当配置以具有不同的频率补偿特性,第二频率补偿网络126也可以采用DFCFC结构。
包括第一输入信号IN1和第二输入信号IN2的差分输入,可以是差分电压输入,也可以是差分电流输入。图6是差分电流输入的方块示意图。举例来说(并不限定),差分电流输入可由电流导引型数字至模拟转换器产生。如图6所示,当数据位“0”被传送时,电流I1从第一输入节点N11流入,作为第一输入信号IN1,电流I2从第二输入节点N12流入,作为第二输入信号IN2;当数据比特“1”被传送时,电流I3从第一输入节点N11流入,作为第一输入信号IN1,电流I4从第二输入节点N12流入,作为第二输入信号IN2。在一实施例中,电流I1与电流I4可具有相同的电流值,而电流I2与电流I3可具有相同的电流值。
图7是差分电压输入的方块示意图。如图7所示,当数据位“0”被传送时,电压V1第一输入节点N11流入,作为第一输入信号IN1,电压V2从第二输入节点N12流入,作为第二输入信号IN2;当数据位“1”被传送时,电压V3从第一输入节点N11流入,作为第一输入信号IN1,电压V4从第二输入节点N12流入,作为第二输入信号IN2。在一实施例中,电压V1与电压V4可具有相同的电压值,而电压V2与电压V3可具有相同的电压值。
在图2、图3、图5所示的实施例中,第二驱动级124被特别设计以具有较小的跨导Gm3n。虽然增大驱动级的跨导值可提高放大器的稳定性,但被适当设计的第一频率补偿网络116与第二频率补偿网络126可以在不使放大器稳定性下降的前提下允许第二驱动级124有较小的跨导值。这样,虚拟差分放大器100就会比传统的全差分放大器有更低的功率损耗。
本发明虽以较佳实施例揭露如上,然其并非用以限定本发明的范围。本发明所属技术领域中普通技术人员,在不脱离本发明的精神和范围内,当可做各种的更动与润饰。因此,本发明的保护范围当视之前的权利要求书所界定者为准。

Claims (20)

1.一种放大器,用于处理在差分输入端接收到的差分输入信号,所述差分输入信号包含第一输入信号和第二输入信号差分,所述放大器包括:
第一放大电路,设置在所述差分输入端的第一输入节点和所述放大器的第一输出节点之间的第一信号通路上,用来放大所述第一输入节点接收到的所述第一输入信号,并将产生的第一放大信号输出到所述第一输出节点;以及
第二放大电路,设置在所述差分输入端的第二输入节点和所述放大器的第二输出节点之间的第二信号通路上,用来放大所述第二输入节点接收到的所述第二输入信号,并将产生的第二放大信号输出到所述第二输出节点;
其中,所述第一放大电路和所述第二放大电路具有不同的驱动力。
2.如权利要求1所述的放大器,其中由所述第一放大信号驱动的第一负载与由所述第二放大信号驱动的第二负载具有不同的负载值。
3.如权利要求2所述的放大器,其中所述第一负载为单端负载。
4.如权利要求1所述的放大器,其中所述第一放大电路包括第一放大级和第一驱动级,其中,所述第一放大级耦接于所述第一输入节点和所述第一驱动级之间,而所述第一驱动级耦接于所述第一放大级和所述第一输出节点之间;所述第二放大电路包括第二放大级和第二驱动级,其中,所述第二放大级耦接于所述第二输入节点和所述第二驱动级之间,而所述第二驱动级耦接于所述第二放大级和所述第二输出节点之间;所述第一放大级和所述第二放大级设置为全差分结构;以及所述第一驱动级和所述第二驱动级具有不同的驱动力。
5.如权利要求1所述的放大器,其中所述第一放大电路和所述第二放大电路具有实质上相同的环路增益响应。
6.如权利要求1所述的放大器,其中所述第一放大电路包括第一频率补偿网络,所述第二放大电路包括第二频率补偿网络,所述第一频率补偿网络和所述第二频率补偿网络具有不同的频率补偿特性。
7.如权利要求6所述的放大器,其中所述第一频率补偿网络和所述第二频率补偿网络具有相同的电路结构。
8.如权利要求6所述的放大器,其中所述第一频率补偿网络和所述第二频率补偿网络均可采用具有消零电阻之多级米勒补偿的结构或阻尼系数控制频率补偿结构。
9.一种放大器,用于处理在差分输入端接收到差分输入信号,所述差分输入信号包含第一输入信号和第二输入信号差分,所述放大器包括:
第一放大电路,设置在所述差分输入端的第一输入节点和所述放大器的第一输出节点之间的第一信号通路上,用来放大所述第一输入节点接收到的所述第一输入信号,并将产生的第一放大信号输出到所述第一输出节点以驱动第一负载;
第二放大电路,设置在所述差分输入端的第二输入节点和所述放大器的第二输出节点之间的第二信号通路上,用来放大所述第二输入节点接收到的所述第二输入信号,并将产生的第二放大信号输出到所述第二输出节点;以及
控制电路,耦接于所述第一放大电路和所述第一负载之间,用于通过检测所述第一负载的特征值产生检测结果,并依据所述检测结果对所述第一放大电路进行校正。
10.如权利要求9所述的放大器,其中所述特征值为负载值。
11.如权利要求10所述的放大器,其中所述第一放大电路包括频率补偿网络,所述控制电路根据检测到的负载值校正所述第一频率补偿网络。
12.如权利要求9所述的放大器,其中所述第一放大电路包括第一频率补偿网络,所述控制电路根据检测到的负载值校正所述第一频率补偿网络,所述第二放大电路包括第二频率补偿网络,所述第一频率补偿网络与所述第二频率补偿网络具有不同的频率补偿特性。
13.如权利要求12所述的放大器,其中所述第一频率补偿网络和所述第二频率补偿网络具有相同的电路结构。
14.如权利要求12所述的放大器,其中所述第一频率补偿网络和所述第二频率补偿网络均可采用具有消零电阻之多级米勒补偿的结构或阻尼系数控制频率补偿结构。
15.如权利要求9所述的放大器,其中所述第一放大电路包括第一频率补偿网络和第一驱动级,所述控制电路用来校正所述第一频率补偿网络的频率特性和所述第一驱动级的驱动力中的至少一项。
16.如权利要求15所述的放大器,其中所述控制电路可通过校正所述第一频率补偿网络的电阻或电容值来校正所述第一频率补偿网络的频率补偿特性,或通过校正所述第一驱动级的供应电流来校正所述第一驱动级的驱动力。
17.如权利要求9所述的放大器,其中所述第二放大电路将产生的所述第二放大信号输出到所述第二输出节点以驱动第二负载,所述第一负载与所述第二负载具有不同的负载值。
18.如权利要求17所述的放大器,其中所述第一负载为单端负载。
19.如权利要求9所述的放大器,其中所述第一放大电路和所述第二放大电路具有不同的驱动力。
20.如权利要求19所述的放大器,其中所述第一放大电路包括第一放大级和第一驱动级,其中,所述第一放大级耦接于所述第一输入节点和所述第一驱动级之间,而所述第一驱动级耦接于所述第一放大级和所述第一输出节点之间;所述第二放大电路包括第二放大级和第二驱动级,其中,所述第二放大级耦接于所述第二输入节点和所述第二驱动级之间,而所述第二驱动级耦接于所述第二放大级和所述第二输出节点之间;所述第一放大级和所述第二放大级设置为全差分结构,所述第一驱动级和所述第二驱动级具有不同的驱动力。
CN201110055745.4A 2010-04-06 2011-03-09 放大器 Active CN102215028B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201310444701.XA CN103595361B (zh) 2010-04-06 2011-03-09 放大器

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US32114410P 2010-04-06 2010-04-06
US61/321,144 2010-04-06
US12/882,208 2010-09-15
US12/882,208 US8237497B2 (en) 2010-04-06 2010-09-15 Amplifier for processing differential input using amplifier circuits with different driving capabilities and/or different frequency compensation characteristics

Related Child Applications (1)

Application Number Title Priority Date Filing Date
CN201310444701.XA Division CN103595361B (zh) 2010-04-06 2011-03-09 放大器

Publications (2)

Publication Number Publication Date
CN102215028A true CN102215028A (zh) 2011-10-12
CN102215028B CN102215028B (zh) 2013-11-06

Family

ID=44708925

Family Applications (2)

Application Number Title Priority Date Filing Date
CN201310444701.XA Active CN103595361B (zh) 2010-04-06 2011-03-09 放大器
CN201110055745.4A Active CN102215028B (zh) 2010-04-06 2011-03-09 放大器

Family Applications Before (1)

Application Number Title Priority Date Filing Date
CN201310444701.XA Active CN103595361B (zh) 2010-04-06 2011-03-09 放大器

Country Status (3)

Country Link
US (1) US8237497B2 (zh)
CN (2) CN103595361B (zh)
TW (1) TWI459716B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106330114A (zh) * 2016-08-15 2017-01-11 深圳市蓝狮微电子有限公司 放大电路及频率补偿的方法

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10476456B2 (en) * 2016-10-04 2019-11-12 Mediatek Inc. Comparator having a high-speed amplifier and a low-noise amplifier
US9966908B1 (en) * 2017-06-02 2018-05-08 Xilinx, Inc. Circuit for and method of implementing a differential input receiver
TWI641213B (zh) * 2017-09-05 2018-11-11 瑞昱半導體股份有限公司 放大器與其重置方法
KR102409877B1 (ko) * 2017-12-21 2022-06-20 에스케이하이닉스 주식회사 수신 회로 및 이를 이용하는 집적 회로 시스템

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060202760A1 (en) * 2005-02-23 2006-09-14 Martin Simon Controllable amplifier and the use thereof
CN101471632A (zh) * 2007-12-26 2009-07-01 中国科学院微电子研究所 环路增益可控的自偏置低压运算跨导放大器电路

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6208206B1 (en) 1999-02-11 2001-03-27 The Hong Kong University Of Science And Technology Frequency compensation techniques for low-power multistage amplifiers
US6690232B2 (en) * 2001-09-27 2004-02-10 Kabushiki Kaisha Toshiba Variable gain amplifier
KR100674912B1 (ko) * 2004-09-24 2007-01-26 삼성전자주식회사 슬루 레이트(slew rate)를 개선시킨 차동 증폭회로
KR100781984B1 (ko) * 2006-11-03 2007-12-06 삼성전자주식회사 셀프 레퍼런스를 갖는 센스앰프 회로 및 그에 의한 센싱방법
US7768352B2 (en) * 2007-12-14 2010-08-03 Marvell World Trade Ltd. High-speed, multi-stage class AB amplifiers
US7843264B2 (en) * 2008-01-29 2010-11-30 Qualcomm, Incorporated Differential amplifier with accurate input offset voltage
CN101667812A (zh) * 2009-07-24 2010-03-10 Bcd半导体制造有限公司 一种频率补偿方法和超低压差线性稳压器

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060202760A1 (en) * 2005-02-23 2006-09-14 Martin Simon Controllable amplifier and the use thereof
CN101471632A (zh) * 2007-12-26 2009-07-01 中国科学院微电子研究所 环路增益可控的自偏置低压运算跨导放大器电路

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106330114A (zh) * 2016-08-15 2017-01-11 深圳市蓝狮微电子有限公司 放大电路及频率补偿的方法
CN106330114B (zh) * 2016-08-15 2019-03-19 深圳市瀚堃实业有限公司 放大电路及频率补偿的方法

Also Published As

Publication number Publication date
TWI459716B (zh) 2014-11-01
TW201141052A (en) 2011-11-16
US8237497B2 (en) 2012-08-07
CN103595361A (zh) 2014-02-19
CN103595361B (zh) 2017-04-26
US20110241770A1 (en) 2011-10-06
CN102215028B (zh) 2013-11-06

Similar Documents

Publication Publication Date Title
US9184730B2 (en) Dynamic feed-forward OPAMP-based circuit
US7683720B1 (en) Folded-cascode amplifier with adjustable continuous time equalizer
US9263995B2 (en) Multi-mode OPAMP-based circuit
CN101917169B (zh) 高带宽低功耗频率补偿三级运算放大器
AU777890B2 (en) Improved floating, balanced output circuit
CN102215028B (zh) 放大器
US9225303B1 (en) Method and apparatus for Class AB audio amplifier output stage voltage protection
KR101694075B1 (ko) 차동 전달 임피던스 증폭기
US8970292B2 (en) Universal filter implementing second-order transfer function
US20230155604A1 (en) Single-ended analog signal receiver apparatus
CN103516314B (zh) 低噪声放大器和不具有声表面滤波器的接收器
EP0913926A1 (en) Integrated power amplifier which allows parallel connections
CN108011594A (zh) 差分电流至电压转换器
US10601384B2 (en) Single ended instrumentation folded cascode amplifier
US8773199B2 (en) Compensation technique for feedback amplifiers
JP2008306614A (ja) トランスインピーダンスアンプ
US7202746B1 (en) Multiple-stage operational amplifier and methods and systems utilizing the same
US11942907B2 (en) Amplifier
JP2024518859A (ja) シングルエンド差動変換マイクロフォン回路及び電子デバイス
US20140176240A1 (en) High-frequency bandwidth amplifying circuit
CN117713818A (zh) 一种音频信号处理电路及电子设备
WO2003103139A1 (ja) 増幅信号経路と帰還信号経路が分離された帰還増幅器
JP2004096308A (ja) 増幅器及び増幅回路
KR20010039211A (ko) 상호 콘덕턴스를 이용한 하이 스피드 연산 증폭기
JP2000236225A (ja) Ab級増幅器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant