CN101995899B - 具有鲁棒性启动电路的带隙电压基准电路 - Google Patents
具有鲁棒性启动电路的带隙电压基准电路 Download PDFInfo
- Publication number
- CN101995899B CN101995899B CN 200910160579 CN200910160579A CN101995899B CN 101995899 B CN101995899 B CN 101995899B CN 200910160579 CN200910160579 CN 200910160579 CN 200910160579 A CN200910160579 A CN 200910160579A CN 101995899 B CN101995899 B CN 101995899B
- Authority
- CN
- China
- Prior art keywords
- circuit
- voltage reference
- reference circuit
- bandgap voltage
- operational amplifier
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Control Of Electrical Variables (AREA)
Abstract
本发明提供了一种具有鲁棒性启动电路的带隙电压基准电路。所述带隙电压基准电路可以有效地使CMOS工艺带隙基准电路在上电过程中脱离零工作状态,而正常启动,并且在上电结束后有效关断启动控制管,使之不影响带隙电压基准电路正常工作。因此,该启动电路应用在CMOS带隙基准电路中具有很好的鲁棒性。
Description
技术领域
本发明涉及一种带有启动电路的带隙电压基准电路,具体地讲,涉及一种具有鲁棒性启动电路的带隙电压基准电路。
背景技术
带隙电压基准电路广泛应用于存储电路、模数转换电路和电源管理电路。带隙电压基准电路用于产生一个不随温度、工艺和电压变化的恒定电压。
图1是示出现有技术中的带隙电压基准电路的电路图。
参照图1,带隙电压基准电路包括:二极管D1和D2、电阻器R1、R2和R3、运算放大器OPAMP以及PMOS管M1和M2,其中,二极管D1的正极经电阻器R1连接到运算放大器OPAMP的输入端A,二极管D2的正极连接到运算放大器OPAMP的输入端B,二极管D1和D2的负极接地GND;运算放大器OPAMP的输出端C接到PMOS管M1和M2的栅极;PMOS管M1和M2的源极连接到电压为VDD的电源,PMOS管M1的漏极经电阻器R2连接到运算放大器OPAMP的输入端A,PMOS管M2的漏极经电阻器R3连接到运算放大器OPAMP的输入端B。运算放大器的输出端C连接到晶体管M1和M2的栅极,控制流过M1和M2的电流I1和I2,晶体管M1和M2以及运算放大器构成反馈电路,从而使运算放大器的输入电压相等,即VA=VB。
以下,将参照图1详细描述带隙电压基准电路的工作原理。
在图1中,将流过二极管D1的电流定义为I1,将流过二极管D2的电流为定义为I2,假设两条支路流过的电流的关系为I2=N×I1,而二极管D2的面积是二极管D1的M倍,或者说二极管D2相当于M个二极管D1并联。
根据流过二极管的电流公式:
其中VBE是二极管两端的电压,VT是热电压,Is是二极管的饱和电流。
从图1可以得出:
Vref=VBE1+I1×(R1+R2) (2)
由于二极管D2的面积是二极管D1的M倍,所以可得出:
由于运算放大器的负反馈会强制使得A和B点电压相等,由此可得出:
将公式(3)代入公式(2),可得到:
根据二极管和VT的温度系数
因此,为获得一个零温度系数的基准电压,必须使得
此时,Vref≈VBE1+17.2VT≈1.25V (9)
该电压Vref就成为带隙电压基准,其温度系数如图2所示。Vref在温度T0处随温度变化为0,即在温度T0处电压Vref随温度T变化的导数为0。
在图1所示的带隙电压基准电路中,在电源电压VDD上电的过程中,可能存在一种零状态,即运算放大器OPAMP的输入端A点和B点电压为0,C点电压随VDD电压升高上升,这时M1和M2处于关闭状态,运算放大器不工作,带隙电压基准电路不工作,Vref输出电压为0。因此,在带隙电压基准电路中需要通加入启动电路,使得在电源电压VDD上电后,带隙电压基准电路不会保持在零状态,而进入正常工作状态。
带隙电压基准电路的启动电路有多种实现形式,对启动电路的设计要求是功耗低,能在电源VDD启动过程中稳定地给出启动信号,而在上电结束后不影响带隙电压基准电路正常工作。如何使得启动电路在VDD上电过程中能稳定地给出启动信号则是其中的难点和重点。
发明内容
针对以上提到的带隙电压基准电路存在的问题,本发明提供了一种具有鲁棒性启动电路的带隙电压基准电路。在所述带隙电压基准电路中,共栅极的第一PMOS晶体管M1和第二PMOS晶体管M2与运算放大器构成反馈电路,M1和M2的源极接电源,M1和M2的栅极接运算放大器的输出端,M1的漏极连接运算放大器的负向输入端,M2的漏极连接运算放大器的正向输入端,其特征在于,所述启动电路包括启动控制电路和启动控制管,所述启动控制电路包括比较器和上电信号检测电路,所述上电信号检测电路包括电容C1、两个共栅极的第三PMOS型晶体管M3和第四PMOS型晶体管M4以及第五NMOS型晶体管M5,其中,将M3和M5的栅极和漏极连接到比较器的正向输入端,M3和M4的源极接电源,M5的源极接地,将M4的漏极和电容C1的正极板连接到比较器的反向输入端,并将C1的负极板接地;将比较器的输出端连接到启动控制管的栅极,将启动控制管的源极接地,并将启动控制管的漏极连接到所述反馈电路中的M1和M2的栅极。
根据本发明的带有启动电路的带隙电压基准电路能在CMOS工艺带隙基准电路上电过程中稳定地给出启动信号,使带隙基准电路脱离零工作状态;并且在上电结束后有效关断启动控制管M0,使之不影响带隙电压基准电路正常工作。
附图说明
通过参照附图对本发明示例性实施例的详细描述,本发明的以上和其他特征和方面将变得更清楚,其中:
图1是示出现有技术中的带隙电压基准电路的电路图;
图2是示出现有技术中的Vref随温度变化的曲线图;
图3是示出带有启动电路的带隙电压基准电路的电路图;
图4是示出图3的带有启动电路的带隙电压基准电路的工作原理的波形图。
具体实施方式
以下,将参照附图详细描述本发明的示例性实施例。其中,相同的标号始终表示相同的元件。
图3是示出带有启动电路的带隙电压基准电路的电路图。
参照图3,带有启动电路的带隙电压基准电路包括带隙电压基准电路100和启动电路,其中,所述启动电路包括启动控制电路110和启动控制管120。
带隙电压基准电路100的电路构造与图1的电路构造相同,在此不再详细描述。
启动控制电路110包括比较器10和上电信号检测电路20。上电信号检测电路20包括电容C1、两个共栅极的PMOS型晶体管M3和M4以及NMOS型晶体管M5,其中,PMOS管M3的栅极接其漏极,源极接电压为VDD的电源。NMOS管M5的栅极接漏极,源极接地。将M3的漏极和栅极相连,并连接到比较器10的正向输入端X;PMOS管M4的栅极与M3管的栅极相连,漏极接电容C1的正极板,C1的负极板接地,其中,将PMOS管M4的漏极和电容C1的正极板连接到比较器10的反向输入端Y。
启动控制管120为NMOS晶体管。通过启动控制管120将带隙电压基准电路100和启动控制电路110连接起来。具体地讲,将启动控制管120的栅极与比较器10的输出端Z连接,将启动控制管120的漏极连接到带隙电压基准电路100中的反馈电路,即连接到PMOS管M1和M2的栅极(也就是运算放大器30的输出端C),并将启动控制管120的源极接地。
以下,将参照图4详细描述带有启动电路的带隙电压基准电路的工作原理。
图4是电源电压VDD、X点电压VX、Y点电压VY以及比较器10的输出端Z的输出电压VZ随时间变化的波形图。
参照图4的波形图(a),示出了在如图3所示的带有启动电路的带隙电压基准电路中,电源电压VDD从0到最高电压值VADD的上电过程。
如在背景技术中所述,带隙电压基准电路100在上电过程中可能工作于零电流工作状态。
如图4的(b)中的VX波形所示,在启动控制电路110中,因X点电压为晶体管M3和M5采用二极管连接方式产生的分压值,而上电过程中X点的电压VX会随VDD的升高而升高,所以最终达到M3和M5对VADD的分压值Vp。
如图4的(b)中VY波形所示,Y点电压等于电容C1上的电压值,由于流过M4的电流和流过M3的电流相等,而电容C1的电容值大于点X的电容值,因此,在VDD上电过程中,Y点电压会随VDD的升高而缓慢充电,并最终达到VADD,其升压速度慢于X点的升压速度。
如图4的(b)所示,在电源上电开始的过程中,Y点电压暂时低于X点电压,此时将X点和Y点的电压通过比较器10进行比较,会产生一个高电平输出,如图4的(c)波形所示,这个高电平等于电源电压VDD。比较器的输出高电平会使得启动控制管120导通,同时把带隙电压基准电路的M1和M2的栅极C点电压拉低。M1、M2管导通使得带隙电压基准电路中建立工作电流而不会工作在零电流状态下。
当VDD电压上电结束以后,如图4的(b)波形所示,X点电压固定在一个定值Vp上,而Y点电压是M3在电容C1上充电的电压,Y点电压经过缓慢的充电最终达到VDD的最高值VADD如图4的(b)波形所示,在此过程中,流过M4的电流逐渐减小,最终M4截止。此过程X点电压和Y点电压经过比较器10比较,使比较器输10出会变为低电平0,如图4(c)所示,从而启动控制管120截止,这样启动控制管将不再影响带隙电压基准电路的正常工作。
在电路上电过程中,各点的波形如图4所示,其中(a)为VDD上电波形;(b)为X和Y点电压变化波形,X点电压VX随VDD变化速度快,而最终会稳定在一个固定电压Vp;Y点电压VY充电速度较慢,但最终稳定在VADD;(c)为比较器的输出电压,在VDD上电初期,比较器输出一个高电平使得启动控制管120导通,而当上电稳定后,比较器输出为低电平,使得启动控制管120截止,这样启动电路将不影响带隙电压基准电路的正常工作。
综上所述,根据本发明实施例的带有启动电路的带隙电压基准电路可以有效地使CMOS工艺带隙基准电路在上电过程中脱离零工作状态,而正常启动,并且在上电结束后有效关断启动控制管,使之不影响带隙电压基准电路正常工作。因此,该启动电路应用在CMOS带隙基准电路中具有很好的鲁棒性。
本领域的技术人员应该理解,在不脱离本发明的精神和范围的情况下,可在形式和细节上进行各种改变。因此,如上所述的示例性实施例仅为了示出的目的,而不应该被解释为对本发明的限制。本发明的范围由权利要求限定。
Claims (5)
1.一种带有启动电路的带隙电压基准电路,在所述带隙电压基准电路中,共栅极的第一PMOS晶体管M1和第二PMOS晶体管M2与运算放大器构成反馈电路,M1和M2的源极接电源,M1和M2的栅极接运算放大器的输出端,M1的漏极连接运算放大器的负向输入端,M2的漏极连接运算放大器的正向输入端,其特征在于,
所述启动电路包括启动控制电路和启动控制管,所述启动控制电路包括比较器和上电信号检测电路,
所述上电信号检测电路包括电容C1、共栅极的第三PMOS型晶体管M3和第四PMOS型晶体管M4以及第五NMOS型晶体管M5,其中,M3和M5中的每一个的栅极和漏极都连接到比较器的正向输入端,M3和M4的源极接电源,M5的源极接地,M4的漏极和电容C1的正极板连接到比较器的反向输入端,并且C1的负极板接地;
比较器的输出端连接到启动控制管的栅极,启动控制管的源极接地,并且启动控制管的漏极连接到所述反馈电路中的M1和M2的栅极。
2.如权利要求1所述的带隙电压基准电路,其特征在于,所述带隙电压基准电路还包括第一电阻器R1和第一二极管D1,D1的正极经R1连接到运算放大器的正向输入端,D1的负极接地。
3.如权利要求2所述的带隙电压基准电路,其特征在于,所述带隙电压基准电路还包括第二二极管D2,D2的正极接运算放大器的反向输入端,D2的负极接地。
4.如权利要求1所述的带隙电压基准电路,其特征在于,所述反馈电路中的M1经电阻器R2连接到运算放大器的正向输入端。
5.如权利要求1所述的带隙电压基准电路,其特征在于,所述反馈电路中的M2经电阻器R3连接到运算放大器的反向输入端。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 200910160579 CN101995899B (zh) | 2009-08-10 | 2009-08-10 | 具有鲁棒性启动电路的带隙电压基准电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 200910160579 CN101995899B (zh) | 2009-08-10 | 2009-08-10 | 具有鲁棒性启动电路的带隙电压基准电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101995899A CN101995899A (zh) | 2011-03-30 |
CN101995899B true CN101995899B (zh) | 2013-04-03 |
Family
ID=43786157
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN 200910160579 Expired - Fee Related CN101995899B (zh) | 2009-08-10 | 2009-08-10 | 具有鲁棒性启动电路的带隙电压基准电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN101995899B (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI605325B (zh) | 2016-11-21 | 2017-11-11 | 新唐科技股份有限公司 | 電流源電路 |
CN109917842B (zh) * | 2019-04-16 | 2021-11-02 | 卓捷创芯科技(深圳)有限公司 | 一种消除自偏置带隙基准简并亚稳态的钳位反馈启动电路 |
CN110514314B (zh) * | 2019-08-27 | 2021-05-25 | 李拥军 | 一种cmos工艺低功耗高精度温度传感器 |
CN113110680B (zh) * | 2021-05-28 | 2023-03-28 | 杭州米芯微电子有限公司 | 一种基准电路的启动电路和基准电路 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7286002B1 (en) * | 2003-12-05 | 2007-10-23 | Cypress Semiconductor Corporation | Circuit and method for startup of a band-gap reference circuit |
CN101101493A (zh) * | 2006-07-07 | 2008-01-09 | 印芬龙科技股份有限公司 | 带启动电路的带隙基准电路和用于启动带隙基准电路的方法 |
GB2442494A (en) * | 2006-10-06 | 2008-04-09 | Wolfson Microelectronics Plc | Voltage reference start-up circuit |
CN101183273A (zh) * | 2007-12-14 | 2008-05-21 | 清华大学 | 一种带隙基准源产生装置 |
-
2009
- 2009-08-10 CN CN 200910160579 patent/CN101995899B/zh not_active Expired - Fee Related
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7286002B1 (en) * | 2003-12-05 | 2007-10-23 | Cypress Semiconductor Corporation | Circuit and method for startup of a band-gap reference circuit |
CN101101493A (zh) * | 2006-07-07 | 2008-01-09 | 印芬龙科技股份有限公司 | 带启动电路的带隙基准电路和用于启动带隙基准电路的方法 |
GB2442494A (en) * | 2006-10-06 | 2008-04-09 | Wolfson Microelectronics Plc | Voltage reference start-up circuit |
CN101183273A (zh) * | 2007-12-14 | 2008-05-21 | 清华大学 | 一种带隙基准源产生装置 |
Also Published As
Publication number | Publication date |
---|---|
CN101995899A (zh) | 2011-03-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101571727B (zh) | 一种电流型带隙基准源电路启动电路 | |
CN100565695C (zh) | 一种负电压产生器 | |
CN103647440B (zh) | 一种软启动电路及包括该软启动电路的dc-dc电路 | |
CN101188412B (zh) | 通电复位电路 | |
CN104656732B (zh) | 电压基准电路 | |
CN104571242B (zh) | 电压调节器 | |
CN102103388B (zh) | 具有启动电路的带隙电压基准电路 | |
CN102144196B (zh) | 基准电压产生电路 | |
CN106505992B (zh) | 驱动电路 | |
CN108075737A (zh) | 用于驱动电容性负载的低输出阻抗、高速高压电压生成器 | |
CN103792977A (zh) | 具有改进唤醒时间的稳压器 | |
CN103383585A (zh) | 一种宽输入范围超低温漂带隙基准电压源 | |
CN101995899B (zh) | 具有鲁棒性启动电路的带隙电压基准电路 | |
CN110475190B (zh) | 一种mems传感器及启动电路 | |
CN101272090B (zh) | 一种高压电荷泵电路 | |
CN108646837A (zh) | 一种用于低压差线性稳压器的瞬态响应改善电路 | |
CN106055011A (zh) | 一种自启动供电电路 | |
CN101963821B (zh) | 启动电路及具有启动电路的带隙电压基准电路 | |
CN102778912B (zh) | 一种启动电路及集成该电路的供电*** | |
CN104950972A (zh) | 待机省电装置及其工作方法、芯片 | |
CN103440011A (zh) | 具有压差补偿的线性恒流源电路 | |
CN102073333B (zh) | 具有开关控制特性的电压基准电路 | |
CN106997221B (zh) | 带隙基准电路 | |
CN103926967B (zh) | 低压低功耗基准电压源及低基准电压产生电路 | |
CN101859160B (zh) | 一种超低电源电压的带隙基准源 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20130403 Termination date: 20180810 |