CN101625651A - 数据线检测方法/装置、地址线检测方法/装置 - Google Patents

数据线检测方法/装置、地址线检测方法/装置 Download PDF

Info

Publication number
CN101625651A
CN101625651A CN200810133202A CN200810133202A CN101625651A CN 101625651 A CN101625651 A CN 101625651A CN 200810133202 A CN200810133202 A CN 200810133202A CN 200810133202 A CN200810133202 A CN 200810133202A CN 101625651 A CN101625651 A CN 101625651A
Authority
CN
China
Prior art keywords
data
address
detection
reference data
line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN200810133202A
Other languages
English (en)
Other versions
CN101625651B (zh
Inventor
何秀红
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
ZTE Corp
Original Assignee
ZTE Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ZTE Corp filed Critical ZTE Corp
Priority to CN2008101332028A priority Critical patent/CN101625651B/zh
Publication of CN101625651A publication Critical patent/CN101625651A/zh
Application granted granted Critical
Publication of CN101625651B publication Critical patent/CN101625651B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

本发明公开了一种数据线检测方法和装置,该方法包括:向第一检测地址写入第一检测数据,向第二检测地址写入第二检测数据,其中,第一检测数据和第二检测数据的相同数据位对应的电平相反;对从第一检测地址读取的数据与第一检测数据进行异或运算,确定第一参考数据;对从第二检测地址读取的数据与第二检测数据进行异或运算,确定第二参考数据;根据第一参考数据和/或第二参考数据进行数据线检测。本发明公开了一种地址线检测方法和装置。通过本发明,能够精确定位出存储器中发生异常的数据线或地址线的具***置,并能够检测出数据线或地址线发生异常的原因。

Description

数据线检测方法/装置、地址线检测方法/装置
技术领域
本发明涉及通信领域,尤其涉及数据线检测方法/装置、地址线检测方法/装置。
背景技术
在微型计算机、电子通讯、仪器仪表等领域,电子设备业务逐步升级,处理的数据量也成倍增加,因而电子设备中的中央处理单元(包括CPU、MPU、单片机、FPGA等)所需的数据存储空间也越来越大,外挂的存储器数目也逐渐增多,RAM、FLASH等一类存储器件得到了越来越广泛的应用。
随着加工工艺的进步,存储器的存储容量越来越大,存储器件外部提供的地址线和数据线也越来越多,且越来越密集,因此经常会出现存储器地址线和数据线虚焊、短路、粘连等硬件故障,导致中央处理单元对存储器的访问失败,不能对存储器进行读写数据操作,因此,快速定位和解决与中央处理单元连接的存储器的硬件故障,成为电子产品设计和生产当中一项迫切的任务。
目前,检测存储器地址线和数据线硬件异常的方法是:向存储空间中的所有逻辑地址写入0X00或0Xff之后,向任意地址写入0X55或0XAA,写完后,遍历所有地址空间,搜寻0x55或0XAA并进行统计,如果搜寻到的数目仅为1则说明存储器硬件正常,否则说明存储器的地址线或数据线有异常。
上述检测方法虽然能判断出存储器的地址线或数据线存在异常,但不能判断出发生异常的具***置,对于大容量的存储空间,需要消耗较长的时间才能检测出发生异常的存储器的地址线或数据线。
发明内容
考虑到相关技术中存在的现有的检测方法不能判断出存储器中发生异常的的数据线或地址线的具***置的问题而提出本发明,为此,本发明的主要目的在于提供数据线检测方法/装置、地址线检测方法/装置,以解决上述问题。
根据本发明的一个方面,提供了一种数据线检测方法。
根据本发明的数据线检测方法包括:向第一检测地址写入第一检测数据,向第二检测地址写入第二检测数据,其中,第一检测数据和第二检测数据的相同数据位对应的电平相反;对从第一检测地址读取的数据与第一检测数据进行异或运算,确定第一参考数据;对从第二检测地址读取的数据与第二检测数据进行异或运算,确定第二参考数据;根据第一参考数据和/或第二参考数据进行数据线检测。
其中,第一检测地址与第二检测地址可以相同,也可以不同。
优选地,根据第一参考数据和/或第二参考数据进行数据线检测具体包括:对于每个数据位,判断第一参考数据与第二参考数据在该数据位的数据值,在判断二者的数据值均为0的情况下,确定数据位对应的数据线正常;在判断二者的数据值只有一个为1的情况下,确定数据位对应的数据线短路接地、短路接电源或断路。
优选地,根据第一参考数据和/或第二参考数据进行数据线检测具体包括:在第一参考数据或第二参考数据中连续的两个以上的数据位对应的数据值均为1的情况下,判断连续的两个以上的数据位对应的数据线粘连。
根据本发明的一个方面,提供了一种地址线检测方法。
根据本发明的地址线检测方法包括:向只有一条地址线为高电平的多个第一地址写入第一检测数据;向所有地址线均为低电平的第二地址写入第二检测数据;向只有一条地址线为低电平的多个第三地址写入第三检测数据;向所有地址线均为高电平的第四地址写入第四检测数据;对从多个第一地址中读取的数据分别与第二检测数据进行比较运算,确定第一参考数据;对从多个第三地址中读取的数据分别与第四检测数据进行比较运算,确定第二参考数据;根据第一参考数据和/或第二参考数据进行地址线检测。
其中,第一检测数据与第二检测数据相同或不同。
优选地,根据第一参考数据和/或第二参考数据进行地址线检测具体包括:对于每个数据位,判断第一参考数据与第二参考数据在该数据位的数据值,在判断二者的数据值均为0的情况下,确定数据位对应的地址线正常;在判断二者的数据值只有一个为1的情况下,确定数据位对应的地址线短路接地、短路接电源或断路。
优选地,根据第一参考数据和/或第二参考数据进行地址线检测具体包括:在第一参考数据或第二参考数据中连续的两个以上的数据位对应的数据值均为1的情况下,判断连续的两个以上的数据位对应的地址线粘连。
根据本发明的另一方面,提供了一种数据线检测装置。
根据本发明的数据线检测装置包括:写入模块,用于向第一检测地址写入第一检测数据,向第二检测地址写入第二检测数据,其中,第一检测数据和第二检测数据的相同数据位对应的电平相反;读取模块,用于对从第一检测地址读取的数据与第一检测数据进行异或运算,确定第一参考数据,并对从第二检测地址读取的数据与第二检测数据进行异或运算,确定第二参考数据;检测模块,用于根据第一参考数据和/或第二参考数据进行数据线检测。
优选地,上述检测模块可以具体用于,对于每个数据位,判断第一参考数据与第二参考数据在该数据位的数据值,在判断二者的数据值均为0的情况下,确定数据位对应的数据线正常,在判断二者的数据值只有一个为1的情况下,确定数据位对应的数据线短路接地、短路接电源或断路;并在第一参考数据或第二参考数据中连续的两个以上的数据位对应的数据值均为1的情况下,判断连续的两个以上的数据位对应的数据线粘连。
根据本发明的另一方面,提供了一种地址线检测装置。
根据本发明的地址线检测装置包括:写入模块,用于向只有一条地址线为高电平的多个第一地址写入第一检测数据,向所有地址线均为低电平的第二地址写入第二检测数据,向只有一条地址线为低电平的多个第三地址写入第三检测数据,向所有地址线均为高电平的第四地址写入第四检测数据;读取模块,用于对从多个第一地址中读取的数据分别与第二检测数据进行比较运算,确定第一参考数据,并对从多个第三地址中读取的数据分别与第四检测数据进行比较运算,确定第二参考数据;检测模块,用于根据第一参考数据和/或第二参考数据进行地址线检测。
优选地,上述检测模块具体用于,对于每个数据位,判断第一参考数据与第二参考数据在该数据位的数据值,在判断二者的数据值均为0的情况下,确定数据位对应的地址线正常,在判断二者的数据值只有一个为1的情况下,确定数据位对应的地址线短路接地、短路接电源或断路,并在第一参考数据或第二参考数据中连续的两个以上的数据位对应的数据值均为1的情况下,判断连续的两个以上的数据位对应的地址线粘连。
通过本发明的上述至少一个技术方案,能够精确定位出存储器中发生异常的数据线或地址线的具***置,并能够检测出数据线或地址线发生异常的原因。
附图说明
附图用来提供对本发明的进一步理解,并且构成说明书的一部分,与本发明的实施例一起用于解释本发明,并不构成对本发明的限制。在附图中:
图1是根据本发明方法实施例的数据线检测方法的流程图;
图2是根据本发明方法实施例的数据线检测方法的详细处理流程图;
图3是根据本发明方法实施例的地址线检测方法的流程图;
图4是根据本发明方法实施例的地址线检测方法的详细处理流程图;
图5是根据本发明装置实施例的数据线检测装置的结构框架图;
图6是根据本发明装置实施例的地址线检测装置的结构框架图;
图7是根据本发明装置实施例的线路检测装置的结构框架图。
具体实施方式
下面将结合附图详细描述本发明。
方法实施例一
根据本发明实施例,提供了一种数据线检测方法。
图1是根据本发明实施例的数据线检测方法的流程图,如图1所示,该方法包括以下步骤:
步骤S102,向第一检测地址写入第一检测数据,向第二检测地址写入第二检测数据,其中,第一检测数据和第二检测数据的相同数据位对应的电平相反,且第一检测地址与第二检测地址可以是相同的地址,也可以是不同的地址;
步骤S104,对从第一检测地址读取的数据与第一检测数据进行异或运算,确定第一参考数据;
步骤S106,对从第二检测地址读取的数据与第二检测数据进行异或运算,确定第二参考数据;
步骤S108,根据第一参考数据和/或第二参考数据进行数据线检测。
通过本发明实施例提供的技术方案,能够精确定位出存储器中发生异常的数据线的具***置,并能够检测出数据线发生异常的原因。
优选地,在步骤S108中,根据第一参考数据和/或第二参考数据进行数据线检测具体包括:对于每个数据位,判断第一参考数据与第二参考数据在该数据位的数据值,在判断二者的数据值均为0的情况下,确定数据位对应的数据线正常;在判断二者的数据值只有一个为1的情况下,确定数据位对应的数据线短路接地、短路接电源或断路;在第一参考数据或第二参考数据中连续的两个以上的数据位对应的数据值均为1的情况下,判断连续的两个以上的数据位对应的数据线粘连。
图2是根据本发明方法实施例的数据线检测方法的详细处理流程图,如图2所示,该方法包括以下步骤:
步骤S202,向存储器中的任意地址一(即,上文所述的第一检测地址),例如,该地址一可以为0X000000,并向该地址一写入任意数据一(即,上文所述的第一检测数据),其中,该数据一中相邻数据位的电平可以相反,例如当存储器的数据宽度为M,则数据一可以为M’b0101…01;
步骤S204,向存储器中的任意地址二(即,上文所述的第二检测地址),例如,该地址可以为0X3FFFFF,需要说明的是,地址二和地址二可以为相同的地址,也可以为不同的地址,并向该地址写入数据二(即,上文所述的第二检测数据),其中,数据一与数据二的相同数据位对应的电平相反,即当数据一为M’b0101…01,数据二为M’b1010…10;
步骤S206,读取0X000000中的数据与数据一M’b0101…01进行异或运算,并将运算结果记为Error_data1(即,上文所述的第一参考数据);读取0X3FFFFF中的数据与数据二M’b1010…10进行异或运算,并将运算结果记为Error_data2(即,上文所述的第二参考数据);
步骤S208,根据步骤S206中的运算结果Error_data1和Error_data2,定位出有硬件异常的数据线,并分析判断出该异常数据线是断路、断路还是与相邻数据线粘连,具体检测结果如下:
对于每个数据位,判断Error_data1与Error_data2在该数据位的数据值,
检测结果一:二者的数据值均为0的情况下,确定数据位对应存储器数据线正常;
检测结果二:二者的数据值只有一个为1的情况下,确定数据位对应的存储器数据线短路接地、短路接电源或者断路;
检测结果三:在Error_data1或Error_data2中连续的两个以上的数据位对应的数据值均为1的情况下,连续的两个以上的数据位对应的数据线粘连。
需要说明的是,上述步骤S202和步骤S204的目的是检测存储器中各数据线传输低电平信号和高电平信号的正确性,步骤S206获取存储器各数据线传输低电平和高电平的情况信息,运算结果Error_data1、Error_data2中的数据宽度为M,各数据位对应的记录了存储器每一根数据线传输低电平信号和高电平信号的情况信息。
依照以上实施步骤,能够定位准确定位出存储器中发生异常的数据线,迅速检测出数据线的短路、断路、粘连等异常类型,极大地方便了存储器硬件异常的检查和维修。
方法实施例二
根据本发明实施例,提供了一种地址线检测方法。
图3是根据本发明实施例的地址线检测方法的流程图,如图3所示,该方法包括以下步骤:
步骤S302,向只有一条地址线为高电平的多个第一地址写入第一检测数据;
步骤S304,向所有地址线均为低电平的第二地址写入第二检测数据,其中,第一检测数据与第二检测数据可以相同,也可以不同;
步骤S306,向只有一条地址线为低电平的多个第三地址写入第三检测数据;
步骤S308,向所有地址线均为高电平的第四地址写入第四检测数据;
步骤S310,对从多个第一地址中读取的数据分别与第二检测数据进行比较运算,确定第一参考数据;
步骤S312,对从多个第三地址中读取的数据分别与第四检测数据进行比较运算,确定第二参考数据;
步骤S314,根据第一参考数据和/或第二参考数据进行地址线检测。
通过本发明实施例提供的技术方案,能够精确定位出存储器中发生异常的地址线的具***置,并能够检测出地址线发生异常的原因。
其中,在步骤S314中,根据第一参考数据和/或第二参考数据进行地址线检测具体包括:对于每个数据位,判断第一参考数据与第二参考数据在该数据位的数据值,在判断二者的数据值均为0的情况下,确定数据位对应的地址线正常;在判断二者的数据值只有一个为1的情况下,确定数据位对应的地址线短路接地、短路接电源或断路;在第一参考数据或第二参考数据中连续的两个以上的数据位对应的数据值均为1的情况下,判断连续的两个以上的数据位对应的地址线粘连。
图4是根据本发明方法实施例的地址线检测方法的详细处理流程图,如图4所示,该方法包括以下步骤:
步骤S402,从第一根地址线到最后一根地址线,依次向只有一根地址线为高电平的地址一(即,上文所述的多个第一地址)写入任意数据一(即,上文所述的第一检测数据),例如存储器地址线宽度为N,当N=22时,可以依次向地址22’b00…01,22’b00…10,……22’b01…00,22’b10…00写入任意数据一,例如该数据一可以为0X000000;
步骤S404,向所有地址线都为低电平的地址(即,上文所述的第二地址)写入任意数据二(即,上文所述的第二检测数据),地址二可以为22’b00…00,数据二与数据一不同,例如0X3FFFFF,也可以与数据一相同;
步骤S406,读取各第一地址中的数据,即读取地址22’b00…01,22’b00…10,……22’b01…00,22’b10…00中的数据,与数据二0X3FFFFF进行比较运算,将运算结果记录为Error_addr1(即,上文所述的第一参考数据),若某个第一地址中的数据与0X3FFFFF不同,则Error_addr1中对应的数据位记为1;
步骤S408,从第一根地址线到最后一根地址线,依次向只有一根地址线为低电平的地址三(即,上文所述的多个第三地址)写入任意数据三(即,上文所述的第三检测数据),例如存储器地址线宽度为N,当N=22时,可以依次向地址22’b11…10,22’b11…01,……22’b10…11,22’b01…11写入数据三,该数据可以任意选取,例如可以取与数据一相同的数据0X000000;
步骤S410,向所有地址线都为高电平的地址(即,上文所述的第四地址)写入任意数据四(即,上文所述的第四检测数据),地址四可以为22’b11…11,数据四可以任意选取,例如可以取与数据二相同的数据0X3FFFFF;
步骤S412,读取各第三地址中的数据,即读取地址22’b11…10,22’b11…01,……22’b10…11,22’b01…11中的数据,与数据四0X3FFFFF进行比较运算,将运算结果记录为Error_addr2(即,上文所述的第二参考数据),若某个第三地址中的数据与0X3FFFFF不同,则Error_addr2中对应的数据位记为1;
步骤S414,根据步骤S406和步骤S412中的运算结果Error_addr1和Error_addr2,定位出有硬件异常的地址线,并分析判断出该异常地址线是断路、断路还是与相邻地址线粘连,具体检测结果如下:
对于每个数据位,判断Error_addr1与Error_addr2在该数据位的数据值,
检测结果一:二者的数据值均为0的情况下,确定数据位对应存储器数据线正常;
检测结果二:二者的数据值只有一个为1的情况下,确定数据位对应的存储器数据线短路接地、短路接电源或者断路;
检测结果三:在Error_addr1或Error_addr2中连续的两个以上的数据位对应的数据值均为1的情况下,连续的两个以上的数据位对应的数据线粘连。
需要说明的是,上述步骤S402和步骤S404的目的是检测存储器中各地址线传输高电平信号的正确性,步骤S408、步骤S410的目的是检测存储器中各地址线传输低电平信号的正确性,步骤S406和步骤S412获取存储器中各地址线传输高电平和低电平的情况信息,运算结果Error_addr1、Error_addr2的数据宽度为N,各数据位对应的记录了存储器每一根地址线传输高电平信号和低电平信号的情况信息。
依照以上实施步骤,能够定位准确定位出存储器中发生异常的地址线,迅速检测出地址线的短路、断路、粘连等异常类型,极大地方便了存储器硬件异常的检查和维修。
装置实施例一
图5示出了根据本发明实施例的数据线检测装置的结构框架图,如图5所示,该装置包括:
写入模块10,用于向第一检测地址写入第一检测数据,向第二检测地址写入第二检测数据,其中,第一检测数据和第二检测数据的相同数据位对应的电平相反;
读取模块20,用于对从第一检测地址读取的数据与第一检测数据进行异或运算,确定第一参考数据,并对从第二检测地址读取的数据与第二检测数据进行异或运算,确定第二参考数据,该模块可以连接至写入模块10;
检测模块30,用于根据第一参考数据和/或第二参考数据进行数据线检测,该模块可以连接至读取模块20。
优选地,上述检测模块30具体用于,对于每个数据位,判断第一参考数据与第二参考数据在该数据位的数据值,在判断二者的数据值均为0的情况下,确定数据位对应的数据线正常,在判断二者的数据值只有一个为1的情况下,确定数据位对应的数据线短路接地、短路接电源或断路;并在第一参考数据或第二参考数据中连续的两个以上的数据位对应的数据值均为1的情况下,判断连续的两个以上的数据位对应的数据线粘连。
通过本发明实施例提供的数据线检测装置,能够精确定位出存储器中发生异常的数据线的具***置,并能够检测出数据线发生异常的原因。
装置实施例二
图6示出了根据本发明实施例的地址线检测装置的结构框架图,如图6所示,该装置包括:
写入模块12,用于向只有一条地址线为高电平的多个第一地址写入第一检测数据,向所有地址线均为低电平的第二地址写入第二检测数据,向只有一条地址线为低电平的多个第三地址写入第三检测数据,向所有地址线均为高电平的第四地址写入第四检测数据;
读取模块14,用于对从多个第一地址中读取的数据分别与第二检测数据进行比较运算,确定第一参考数据,并对从多个第三地址中读取的数据分别与第四检测数据进行比较运算,确定第二参考数据,该模块可以连接至写入模块12;
检测模块16,用于根据第一参考数据和/或第二参考数据进行地址线检测,该模块可以连接至读取模块14。
优选地,检测模块16具体用于,对于每个数据位,判断第一参考数据与第二参考数据在该数据位的数据值,在判断二者的数据值均为0的情况下,确定数据位对应的地址线正常,在判断二者的数据值只有一个为1的情况下,确定数据位对应的地址线短路接地、短路接电源或断路,并在第一参考数据或第二参考数据中连续的两个以上的数据位对应的数据值均为1的情况下,判断连续的两个以上的数据位对应的地址线粘连。
通过本发明实施例提供的地址线检测装置,能够精确定位出存储器中发生异常的地址线的具***置,并能够检测出地址线发生异常的原因。
图7是根据本发明装置实施例的线路检测装置的结构框架图,如图7所示,该装置包括中央处理单元、存储器,其中中央处理单元通过地址线、数据线和控制线与存储器连接,其中,该中央处理单元可以为CPU,存储器可以为一个8M的FLASH,连通CPU与存储器的是22根地址线、16根数据线及若干根控制线,根据本发明实施例,利用中央处理单元按照一定的步骤和方法对与其连接的存储器进行操作,分别检测出存储器地址线和数据线可能存在的硬件异常,提高了检测存储器异常的效率,方便了存储器故障的维修。
如上,借助于本发明提供的数据线检测方法和/或装置、地址线检测方法和/或装置,针对传统检测方法的局限性,在总结存储器地址线和数据线可能出现的异常类型的基础上,提供了能够精确定位出发生的数据线或地址线的方法和装置,与传统方法相比,本发明实施例提供的方法和装置可以精确定位出存储器发生硬件异常数据线和地址线的具***置和异常类型,且算法简单、方便灵活、效率高,为排除电子设备中存储器的硬件异常提供了方便,根据本发明,可以使电子设备中存储器件的维修变得方便迅捷,有较高的应用价值。
以上所述仅为本发明的优选实施例而已,并不用于限制本发明,对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (13)

1.一种数据线检测方法,其特征在于,包括:
向第一检测地址写入第一检测数据,向第二检测地址写入第二检测数据,其中,所述第一检测数据和第二检测数据的相同数据位对应的电平相反;
对从所述第一检测地址读取的数据与所述第一检测数据进行异或运算,确定第一参考数据;
对从所述第二检测地址读取的数据与所述第二检测数据进行异或运算,确定第二参考数据;
根据所述第一参考数据和/或所述第二参考数据进行数据线检测。
2.根据权利要求1所述的方法,其特征在于,所述第一检测地址与所述第二检测地址不同。
3.根据权利要求1所述的方法,其特征在于,所述第一检测地址与所述第二检测地址相同。
4.根据权利要求1至3中任一项所述的方法,其特征在于,所述根据所述第一参考数据和/或所述第二参考数据进行数据线检测具体包括:
对于每个数据位,判断所述第一参考数据与所述第二参考数据在该数据位的数据值,在判断二者的数据值均为0的情况下,确定所述数据位对应的数据线正常;在判断二者的数据值只有一个为1的情况下,确定所述数据位对应的数据线短路接地、短路接电源或断路。
5.根据权利要求1至3中任一项所述的方法,其特征在于,所述根据所述第一参考数据和/或所述第二参考数据进行数据线检测具体包括:
在所述第一参考数据或所述第二参考数据中连续的两个以上的数据位对应的数据值均为1的情况下,判断所述连续的两个以上的数据位对应的数据线粘连。
6.一种地址线检测方法,其特征在于,包括:
向只有一条地址线为高电平的多个第一地址写入第一检测数据;
向所有地址线均为低电平的第二地址写入第二检测数据;
向只有一条地址线为低电平的多个第三地址写入第三检测数据;
向所有地址线均为高电平的第四地址写入第四检测数据;
对从所述多个第一地址中读取的数据分别与所述第二检测数据进行比较运算,确定第一参考数据;
对从所述多个第三地址中读取的数据分别与所述第四检测数据进行比较运算,确定第二参考数据;
根据所述第一参考数据和/或所述第二参考数据进行地址线检测。
7.根据权利要求6所述的方法,其特征在于,所述第一检测数据与所述第二检测数据相同或不同。
8.根据权利要求6或7所述的方法,其特征在于,所述根据所述第一参考数据和/或所述第二参考数据进行地址线检测具体包括:
对于每个数据位,判断所述第一参考数据与所述第二参考数据在该数据位的数据值,在判断二者的数据值均为0的情况下,确定所述数据位对应的地址线正常;在判断二者的数据值只有一个为1的情况下,确定所述数据位对应的地址线短路接地、短路接电源或断路。
9.根据权利要求6或7所述的方法,其特征在于,所述根据所述第一参考数据和/或所述第二参考数据进行地址线检测具体包括:
在所述第一参考数据或所述第二参考数据中连续的两个以上的数据位对应的数据值均为1的情况下,判断所述连续的两个以上的数据位对应的地址线粘连。
10.一种数据线检测装置,其特征在于,包括:
写入模块,用于向第一检测地址写入第一检测数据,向第二检测地址写入第二检测数据,其中,所述第一检测数据和第二检测数据的相同数据位对应的电平相反;
读取模块,用于对从所述第一检测地址读取的数据与所述第一检测数据进行异或运算,确定第一参考数据,并对从所述第二检测地址读取的数据与所述第二检测数据进行异或运算,确定第二参考数据;
检测模块,用于根据所述第一参考数据和/或所述第二参考数据进行数据线检测。
11.根据权利要求10所述的装置,其特征在于,所述检测模块具体用于,对于每个数据位,判断所述第一参考数据与所述第二参考数据在该数据位的数据值,在判断二者的数据值均为0的情况下,确定所述数据位对应的数据线正常,判断二者的数据值只有一个为1的情况下,确定所述数据位对应的数据线短路接地、短路接电源或断路;并在所述第一参考数据或所述第二参考数据中连续的两个以上的数据位对应的数据值均为1的情况下,判断所述连续的两个以上的数据位对应的数据线粘连。
12.一种地址线检测装置,其特征在于,包括:
写入模块,用于向只有一条地址线为高电平的多个第一地址写入第一检测数据,向所有地址线均为低电平的第二地址写入第二检测数据,向只有一条地址线为低电平的多个第三地址写入第三检测数据,向所有地址线均为高电平的第四地址写入第四检测数据;
读取模块,用于对从所述多个第一地址中读取的数据分别与所述第二检测数据进行比较运算,确定第一参考数据,并对从所述多个第三地址中读取的数据分别与所述第四检测数据进行比较运算,确定第二参考数据;
检测模块,用于根据所述第一参考数据和/或所述第二参考数据进行地址线检测。
13.根据权利要求12所述的装置,其特征在于,所述检测模块具体用于,对于每个数据位,判断所述第一参考数据与所述第二参考数据在该数据位的数据值,在判断二者的数据值均为0的情况下,确定所述数据位对应的地址线正常,判断二者的数据值只有一个为1的情况下,确定所述数据位对应的地址线短路接地、短路接电源或断路,并在所述第一参考数据或所述第二参考数据中连续的两个以上的数据位对应的数据值均为1的情况下,判断所述连续的两个以上的数据位对应的地址线粘连。
CN2008101332028A 2008-07-09 2008-07-09 数据线检测方法/装置、地址线检测方法/装置 Expired - Fee Related CN101625651B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2008101332028A CN101625651B (zh) 2008-07-09 2008-07-09 数据线检测方法/装置、地址线检测方法/装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2008101332028A CN101625651B (zh) 2008-07-09 2008-07-09 数据线检测方法/装置、地址线检测方法/装置

Publications (2)

Publication Number Publication Date
CN101625651A true CN101625651A (zh) 2010-01-13
CN101625651B CN101625651B (zh) 2011-09-21

Family

ID=41521506

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2008101332028A Expired - Fee Related CN101625651B (zh) 2008-07-09 2008-07-09 数据线检测方法/装置、地址线检测方法/装置

Country Status (1)

Country Link
CN (1) CN101625651B (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101853198A (zh) * 2010-05-11 2010-10-06 福建星网锐捷网络有限公司 地址总线的检测方法、设备和***
CN104932961A (zh) * 2015-05-28 2015-09-23 广东小天才科技有限公司 检测终端设备中数据线邦定断路的方法和装置
CN106199394A (zh) * 2016-07-26 2016-12-07 中国船舶重工集团公司第七二四研究所 基于fpga的ram芯片工程检测方法
CN108447524A (zh) * 2018-03-21 2018-08-24 清能德创电气技术(北京)有限公司 一种用于检测外部存储器接口故障的方法
CN111736878A (zh) * 2020-08-10 2020-10-02 广州汽车集团股份有限公司 一种对cpu连接ddr芯片的数据线异常进行定位的方法及***

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100369159C (zh) * 2004-07-20 2008-02-13 中兴通讯股份有限公司 一种闪存存储器的检测方法
CN100517254C (zh) * 2007-02-16 2009-07-22 中兴通讯股份有限公司 数据线测试方法

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101853198A (zh) * 2010-05-11 2010-10-06 福建星网锐捷网络有限公司 地址总线的检测方法、设备和***
CN101853198B (zh) * 2010-05-11 2013-03-13 福建星网锐捷网络有限公司 地址总线的检测方法、设备和***
CN104932961A (zh) * 2015-05-28 2015-09-23 广东小天才科技有限公司 检测终端设备中数据线邦定断路的方法和装置
CN106199394A (zh) * 2016-07-26 2016-12-07 中国船舶重工集团公司第七二四研究所 基于fpga的ram芯片工程检测方法
CN108447524A (zh) * 2018-03-21 2018-08-24 清能德创电气技术(北京)有限公司 一种用于检测外部存储器接口故障的方法
CN111736878A (zh) * 2020-08-10 2020-10-02 广州汽车集团股份有限公司 一种对cpu连接ddr芯片的数据线异常进行定位的方法及***

Also Published As

Publication number Publication date
CN101625651B (zh) 2011-09-21

Similar Documents

Publication Publication Date Title
CN101625651B (zh) 数据线检测方法/装置、地址线检测方法/装置
CN102156237B (zh) 一种汽车线束检测方法
CN101230953A (zh) 一种管路泄漏检测***及具有远程监视的管路泄漏检测***
CN103390422A (zh) 具有多个温度传感器的动态随机存取存储器及其控制方法
CN101499323B (zh) 存储模块
CN102420719A (zh) 一种测试PCIe总线带宽的装置和方法
CN108337134A (zh) 一种基于无线传感器网络的桥梁监测***及桥梁监测方法
CN103197999A (zh) 一种内存故障自动定位方法及装置
WO2023273637A1 (zh) 一种故障检测方法及装置
CN112348213A (zh) 运维故障排查实现方法、装置、介质及设备
CN104701204A (zh) Sram芯片引脚焊接不良的检测方法及***
CN113434346B (zh) 一种差分信号极性连接的自动检测方法及***
CN102893263A (zh) 内存检测方法和内存检测装置
CN101853198B (zh) 地址总线的检测方法、设备和***
CN202267836U (zh) 一种重型汽车总线模拟测试台
CN103995765B (zh) 一种led控制卡自动测试***及方法
CN102902801A (zh) 一种电能表地址检索方法、相关设备及***
CN203069733U (zh) 基于振动检测的用于gis型式试验时局部放电点定位装置
CN108414889A (zh) 电网孤岛的检测、确定孤岛组的方法及装置
CN107271818A (zh) 一种测试服务器供电子***电压范围符合性验证方法及***
CN101599306B (zh) 场安装型测试装置和方法
CN103164313A (zh) 调试***及方法
CN101614763B (zh) 检测电池信息的方法和装置
CN101329379A (zh) 电子组件引脚的探测装置及探测方法
CN100361092C (zh) 一种芯片接口检测装置及方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20110921

Termination date: 20190709

CF01 Termination of patent right due to non-payment of annual fee