CN101621297A - 锁相环频率锁定的检测方法及电路 - Google Patents
锁相环频率锁定的检测方法及电路 Download PDFInfo
- Publication number
- CN101621297A CN101621297A CN 200910060232 CN200910060232A CN101621297A CN 101621297 A CN101621297 A CN 101621297A CN 200910060232 CN200910060232 CN 200910060232 CN 200910060232 A CN200910060232 A CN 200910060232A CN 101621297 A CN101621297 A CN 101621297A
- Authority
- CN
- China
- Prior art keywords
- phase
- locked loop
- signal
- module
- lock
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
本发明公开了锁相环频率锁定的检测方法,是在每个信号时钟周期内,当锁相环中鉴相器的输出信号UP/DN相同时,进行正向积分,当锁相环中鉴相器的输出信号UP/DN存在差异时,进行负向积分,通过积分累积的值来判断锁相环是否处于锁定状态;实现上述方法的锁相环频率锁定电路,包括依次连接的控制逻辑模块、误差累积模块、阈值比较模块、整形输出模块,所述控制逻辑模块用于产生差分信号,误差累积模块受差分信号控制产生误差累计信号,阈值比较模块将误差累计信号与设计阈值进行比较,比较后的输出信号经过整形输出模块整形输出,得到锁相环锁定的指示信号;本发明的锁相环频率锁定的检测方法和电路,可有效解决检测电路可靠性不高的问题。
Description
技术领域
本发明涉及电子电路技术领域,尤其涉及一种锁相环频率锁定的检测方法及电路。
背景技术
锁相环(Phase Locked Loop,缩写为PLL)已成为现在电子***中的基本构件之一,它们被广泛地用在通信、多媒体以及其它应用中,频率合成器、FM解调器、时钟恢复电路以及音频译码器就是相关锁相环电路的一些应用。
锁相环电路是负反馈控制***,通常的锁相环在其正向路径中包括鉴相\鉴频器(PFD)、电荷泵(CP)和振荡器(VCO)、分频器、振荡器的输出端经过分频器后的分频信号与鉴相\鉴频器的输入端相连构成反向路径。当锁相环处于稳态时,该分频信号与输入参考时钟信号的相位和频率差接近零,这种状态称为“锁定”,否则称为“失锁”。锁相环电路处于锁定时,该VCO的输出就可以用在上述的各种应用中。相应地,需要这样一种锁定检测电路,它能够确定该锁相环电路是否正处在“锁定”模式还是“失锁”模式。
通常应用于锁相环的频率锁定检测电路包括以下几种:
第一种是通过在一个基准时间内对检测时钟进行计数来判断频差。参考时钟信号经过基准时间产生电路进行固定分频,得到一个时间段,为基准时间;然后在此基准时间内,对待检测时钟进行计数;计数值被送到计数判断电路中进行比较,如果该值在设定阈值的允许偏差内,则认为该时钟已完成锁定,输出锁定信号为高;此种频率锁定判定方法虽然实现了锁相环频率锁定的判断且实现过程较为简单,但是由于在基准时间内进行检测,对频率锁定过程中可能出现的短暂失锁现象无法处理,且对于超出设计范围的极小固定频差无法实现检测;
第二种是利用锁相环输出时钟和参考时钟进行比较来检测输出频率是否锁定。检测电路时通过比较锁相环的输出时钟频率和参考时钟两者的时钟变化边沿的接近程度来检测输出频率是否锁定。当连续几个时钟周期内两个时钟的变化边沿很接近,则检测电路认锁相环输出时钟的频率已经锁定,否则没有锁定。但这种电路的不足在于用模拟电路精确比较两个边沿之间的小间隔,是十分困难的;另外,如果锁相环存在静态误差,即使锁相环的输出频率已经锁定,但该检测电路仍然认为没有锁定,不能提供一个锁定信号。
发明内容
本发明为解决上述技术问题提供了锁相环频率锁定的检测方法和电路,可以有效解决检测电路可靠性不高的问题。
本发明的技术方案如下:
锁相环频率锁定的检测方法,其特征在于:每个信号时钟周期内,当锁相环中鉴相器的输出信号UP/DN相同时,进行缓慢正向积分,当锁相环中鉴相器的输出信号UP/DN存在差异时,进行快速负向积分,通过积分累积的值来判断锁相环是否处于锁定状态。
所述检测方法的具体步骤为:
A、当锁相环处于低功耗(PD=1)状态时,锁相环处于非工作状态,锁定检测信号始终为低;
B、当锁相环处于正常工作模式(PD=0)时,在一个锁相环输入时钟周期内,当锁相环中鉴相器的输出信号UP/DN之间有差异时,进行负向积分,即对电容进行快速放电;反之进行正向积分,即对电容进行缓慢充电;
C、当锁相环处于失锁状态时,锁相环中鉴相器的输出信号UP的有效状态大于或小于DN的有效状态,使得在一个锁相环输入时钟周期内,负向积分值大于或等于正向积分值,及电容放电速度大于或等于充电速度;在锁相环处于失锁状态中时,总的积分值仍然处于一个低于设计阈值的状态,锁定检测信号始终为低;
D、当锁相环接近锁定状态时,锁相环中鉴相器的输出信号UP的有效状态接近与DN相等的有效状态,此时在一个锁相环输入时钟周期内,负向积分的时间小于正向积分的时间,即电容放电速度小于充电速度,因此在锁相环频率锁定后,积分的值最终会达到并保持为高的状态;
F、当积分值高于设计阈值时,锁定检测信号变为高,锁相环已达到锁定状态。
根据上述检测方法实现的锁相环频率锁定的电路,其特征在于:包括依次连接的控制逻辑模块、误差累积模块、阈值比较模块、整形输出模块,所述控制逻辑模块用于产生差分信号,误差累积模块受差分信号控制产生误差累计信号,阈值比较模块将误差累计信号与设计阈值进行比较,比较后的输出信号经过整形输出模块整形输出,得到锁相环锁定的指示信号。
所述控制逻辑模块的输入信号为锁相环中鉴频/鉴相器的输出信号UP/DN和锁相环的PD信号,用于产生信号EN/ENN,其中EN/ENN互为差分信号。
所述误差累积模块包括产生恒定电流的电流源I、开关K2N、开关K2、开关K1和电容C;开关K2N受控制逻辑模块产生的信号ENN控制,串联在电流源I与地之间;开关K2受控制逻辑模块产生的信号EN控制,串联于电流源I和开关K1中间;开关K1受控制逻辑模块产生的信号En控制,串联于开关K2和地之间;电容C与开关K1并联,且与开关K2串联。
所述阈值比较模块用于对误差累积模块产生的误差累计信号与设计阈值进行比较,得到输出信号OUT,阈值比较模块可以为斯密特触发器;
所述整形输出模块用于对阈值比较模块的输出信号OUT进行整形,然后输出锁相环锁定指示信号PLL_LOCK。
所述锁相环频率锁定的电路的具体工作流程如下:
当锁相环处于低功耗状态时,输入信号PD=1,控制逻辑模块产生控制信号EN=0/ENN=1;开关K1/K2N闭合,K2断开,误差累积模块输出(CHAR)的电压等于0,低于阈值比较模块设定的比较阈值,阈值比较模块输出信号OUT=0,通过整形输出模块整形输出PLL_LOCK=0;
当锁相环处于正常工作状态时,输入信号PD=0;
在一个锁相环输入时钟周期内,锁相环中鉴相器的输出信号UP=0/DN=0或P=1/DN=1,控制逻辑模块产生控制信号EN=1/ENN=0;开关K2闭合,K1/K2N断开,电流源I产生的一个恒定电流通过开关K2在电容C上进行正向积分,误差累积模块输出CHAR上的电压开始缓慢上升;当锁相环中鉴相器的输出信号UP=1/DN=0或UP=0/DN=1时,控制逻辑模块产生控制信号EN=0/ENN=1,开关K1/K2N闭合,K2断开,电容C的电荷通过开关K1进行放电,误差累积模块输出(CHAR)的电压开始快速下降;
当锁相环处于失锁的状态下,锁相环输入时钟CLK_IN与锁相环反馈时钟CLK_DIV之间存在大的相差;任意一个锁相环输入时钟周期内,在控制逻辑模块产生的控制信号EN/ENN的控制下,误差累积模块中的电容都存在一个充电和放电的过程,且放电速度大于或等于充电速度;因此,即使通过长时间的累积,误差累积模块输出(CHAR)的电压将一直低于阈值比较模块设定的比较阈值,阈值比较模块的输出信号OUT=0,通过整形模块整形输出PLL_LOCK=0;
当锁相环处于锁定的状态下,锁相环输入时钟CLK_IN与锁相环反馈时钟CLK_DIV之间存在微小的且不随时间变化的相差;任意一个锁相环输入时钟周期内,在控制逻辑模块产生控制信号EN/ENN的控制下,误差累积模块中电容仍然存在一个充电和放电的过程,放电速度小于充电速度;因此通过长时间的累积,误差累积模块输出(CHAR)的电压在经历了一个由低到高的过程后,最终保持为高的状态;当误差累积模块输出(CHAR)的电压高于阈值比较模块设定的比较阈值后,阈值比较模块的输出信号OUT=1,通过整形模块整形输出PLL_LOCK=0。
本发明的有益效果如下:
本发明提供的锁相环频率锁定的检测方法和电路,可以有效解决检测电路可靠性不高的问题。
附图说明
图1为本发明的锁相环频率锁定的电路示意图
图2为本发明的波形示意图
具体实施方式
如图1-2所示,锁相环频率锁定的检测方法,是在每个信号时钟周期内,当锁相环中鉴相器的输出信号UP/DN相同时,进行缓慢正向积分,当锁相环中鉴相器的输出信号UP/DN存在差异时,进行快速负向积分,通过积分累积的值来判断锁相环是否处于锁定状态。
所述检测方法的具体步骤为:
A、当锁相环处于低功耗(PD=1)状态时,锁相环处于非工作状态,锁定检测信号始终为低;
B、当锁相环处于正常工作模式(PD=0)时,在一个锁相环输入时钟周期内,当锁相环中鉴相器的输出信号UP/DN之间有差异时,进行负向积分,即对电容进行快速放电;反之进行正向积分,即对电容进行缓慢充电;
C、当锁相环处于失锁状态时,锁相环中鉴相器的输出信号UP的有效状态大于或小于DN的有效状态,使得在一个锁相环输入时钟周期内,负向积分值大于或等于正向积分值,及电容放电速度大于或等于充电速度;在锁相环处于失锁状态中时,总的积分值仍然处于一个低于设计阈值的状态,锁定检测信号始终为低;
D、当锁相环接近锁定状态时,锁相环中鉴相器的输出信号UP的有效状态接近与DN相等的有效状态,此时在一个锁相环输入时钟周期内,负向积分的时间小于正向积分的时间,及电容放电速度小于充电速度,因此在锁相环频率锁定后,积分的值最终会达到并保持为高的状态;
F、当积分值高于设计阈值时,锁定检测信号变为高,锁相环已达到锁定状态。
根据上述检测方法实现的锁相环频率锁定的电路,其特征在于:包括依次连接的控制逻辑模块、误差累积模块、阈值比较模块、整形输出模块,所述控制逻辑模块用于产生差分信号,误差累积模块受差分信号控制产生误差累计信号,阈值比较模块将误差累计信号与设计阈值进行比较,比较后的输出信号经过整形输出模块整形输出,得到锁相环锁定的指示信号。
所述控制逻辑模块的输入信号为锁相环中鉴频/鉴相器的输出信号UP/DN和锁相环的PD信号,用于产生信号EN/ENN,其中EN/ENN互为差分信号。
所述误差累积模块包括产生恒定电流的电流源I、开关K2N、开关K2、开关K1和电容C;开关K2N受控制逻辑模块产生的信号ENN控制,串联在电流源I与地之间;开关K2受控制逻辑模块产生的信号EN控制,串联于电流源I和开关K1中间;开关K1受控制逻辑模块产生的信号En控制,串联于开关K2和地之间;电容C与开关K1并联,且与开关K2串联。
所述阈值比较模块用于对误差累积模块产生的误差累计信号与设计阈值进行比较,得到输出信号OUT,阈值比较模块可以为斯密特触发器;
所述整形输出模块用于对阈值比较模块的输出信号OUT进行整形,然后输出锁相环锁定指示信号PLL_LOCK。
所述锁相环频率锁定的电路的具体工作流程如下:
当锁相环处于低功耗状态时,输入信号PD=1,控制逻辑模块产生控制信号EN=0/ENN=1;开关K1/K2N闭合,K2断开,误差累积模块输出(CHAR)的电压等于0,低于阈值比较模块设定的比较阈值,阈值比较模块输出信号OUT=0,通过整形输出模块整形输出PLL_LOCK=0;
当锁相环处于正常工作状态时,输入信号PD=0;
在一个锁相环输入时钟周期内,锁相环中鉴相器的输出信号UP=0/DN=0或P=1/DN=1,控制逻辑模块产生控制信号EN=1/ENN=0;开关K2闭合,K1/K2N断开,电流源I产生的一个恒定电流通过开关K2在电容C上进行正向积分,误差累积模块输出CHAR上的电压开始缓慢上升;当锁相环中鉴相器的输出信号UP=1/DN=0或UP=0/DN=1时,控制逻辑模块产生控制信号EN=0/ENN=1,开关K1/K2N闭合,K2断开,电容C的电荷通过开关K1进行放电,误差累积模块输出(CHAR)的电压开始快速下降;
当锁相环处于失锁的状态下,锁相环输入时钟CLK_IN与锁相环反馈时钟CLK_DIV之间存在大的相差;任意一个锁相环输入时钟周期内,在控制逻辑模块产生的控制信号EN/ENN的控制下,误差累积模块中的电容都存在一个充电和放电的过程,且放电速度大于或等于充电速度;因此,即使通过长时间的累积,误差累积模块输出(CHAR)的电压将一直低于阈值比较模块设定的比较阈值,阈值比较模块的输出信号OUT=0,通过整形模块整形输出PLL_LOCK=0;
当锁相环处于锁定的状态下,锁相环输入时钟CLK_IN与锁相环反馈时钟CLK_DIV之间存在微小的且不随时间变化的相差;任意一个锁相环输入时钟周期内,在控制逻辑模块产生控制信号EN/ENN的控制下,误差累积模块中电容仍然存在一个充电和放电的过程,放电速度小于充电速度;因此通过长时间的累积,误差累积模块输出(CHAR)的电压在经历了一个由低到高的过程后,最终保持为高的状态;当误差累积模块输出(CHAR)的电压高于阈值比较模块设定的比较阈值后,阈值比较模块的输出信号OUT=1,通过整形模块整形输出PLL_LOCK=0。
Claims (8)
1、锁相环频率锁定的检测方法,其特征在于:每个信号时钟周期内,当锁相环中鉴相器的输出信号UP/DN相同时,进行正向积分,当锁相环中鉴相器的输出信号UP/DN存在差异时,进行负向积分,通过积分累积的值来判断锁相环是否处于锁定状态。
2、根据权利要求1所述锁相环频率锁定的检测方法,其特征在于具体步骤为:
A、当锁相环处于低功耗状态时,锁相环处于非工作状态,锁定检测信号始终为低;
B、当锁相环处于正常工作模式时,在一个锁相环输入时钟周期内,当锁相环中鉴相器的输出信号UP/DN之间有差异时,进行负向积分,即对电容进行快速放电;反之进行正向积分,即对电容进行缓慢充电;
C、当锁相环处于失锁状态时,锁相环中鉴相器的输出信号UP的有效状态大于或小于DN的有效状态,使得在一个锁相环输入时钟周期内,负向积分值大于或等于正向积分值,及电容放电速度大于或等于充电速度;在锁相环处于失锁状态中时,总的积分值仍然处于一个低于设计阈值的状态,锁定检测信号始终为低;
D、当锁相环接近锁定状态时,锁相环中鉴相器的输出信号UP的有效状态接近相等DN的有效状态,此时在一个锁相环输入时钟周期内,负向积分的时间小于正向积分的时间,及电容放电速度小于充电速度;在锁相环频率锁定后,积分的值最终达到并保持为高的状态;
F、当积分值高于设计阈值时,锁定检测信号变为高,锁相环已达到锁定状态。
3、根据权利要求2所述检测方法的实现锁相环频率锁定的电路,其特征在于:包括依次连接的控制逻辑模块、误差累积模块、阈值比较模块、整形输出模块,所述控制逻辑模块用于产生差分信号,误差累积模块受差分信号控制产生误差累计信号,阈值比较模块将误差累计信号与设计阈值进行比较,比较后的输出信号经过整形输出模块整形输出,得到锁相环锁定的指示信号。
4、根据权利要求3所述锁相环频率锁定的电路,其特征在于:所述控制逻辑模块的输入信号为锁相环中鉴频/鉴相器的输出信号UP/DN和锁相环的PD信号,用于产生信号EN/ENN,其中EN/ENN互为差分信号。
5、根据权利要求3所述锁相环频率锁定的电路,其特征在于:所述误差累积模块包括产生恒定电流的电流源I、开关K2N、开关K2、开关K1和电容C;开关K2N受控制逻辑模块产生的信号ENN控制,串联在电流源I与地之间;开关K2受控制逻辑模块产生的信号EN控制,串联于电流源I和开关K1中间;开关K1受控制逻辑模块产生的信号En控制,串联于开关K2和地之间;电容C与开关K1并联,且与开关K2串联。
6、根据权利要求3所述锁相环频率锁定的电路,其特征在于:所述阈值比较模块用于对误差累积模块产生的误差累计信号与设计阈值进行比较,得到输出信号OUT。
7、根据权利要求3所述锁相环频率锁定的电路,其特征在于:所述整形输出模块用于对阈值比较模块的输出信号OUT进行整形,然后输出锁相环锁定指示信号PLL_LOCK。
8、根据权利要求5或6或7所述锁相环频率锁定的电路,其特征在于具体工作流程如下:
当锁相环处于低功耗状态时,输入信号PD=1,控制逻辑模块产生控制信号EN=0/ENN=1;开关K1/K2N闭合,K2断开,误差累积模块输出CHAR的电压等于0,低于阈值比较模块设定的比较阈值,阈值比较模块输出信号OUT=0,通过整形输出模块整形输出PLL_LOCK=0;
当锁相环处于正常工作状态时,输入信号PD=0;
在一个锁相环输入时钟周期内,锁相环中鉴相器的输出信号UP=0/DN=0或P=1/DN=1,控制逻辑模块产生控制信号EN=1/ENN=0开关K2闭合,K1/K2N断开,电流源I产生的一个恒定电流通过开关K2在电容C上进行正向积分,误差累积模块输出CHAR上的电压开始缓慢上升;当锁相环中鉴相器的输出信号UP=1/DN=0或UP=0/DN=1时,控制逻辑模块产生控制信号EN=0/ENN=1,开关K1/K2N闭合,K2断开,电容C的电荷通过开关K1进行放电,误差累积模块输出CHAR的电压开始快速下降;
当锁相环处于失锁的状态下,锁相环输入时钟CLK_IN与锁相环反馈时钟CLK_DIV之间存在大的相差;任意一个锁相环输入时钟周期内,在控制逻辑模块产生的控制信号EN/ENN的控制下,误差累积模块中的电容都存在一个充电和放电的过程,且放电速度大于或等于充电速度;因此,即使通过长时间的累积,误差累积模块输出CHAR的电压将一直低于阈值比较模块设定的比较阈值,阈值比较模块的输出信号OUT=0,通过整形模块整形输出PLL_LOCK=0;
当锁相环处于锁定的状态下,锁相环输入时钟CLK_IN与锁相环反馈时钟CLK_DIV之间存在微小的且不随时间变化的相差;任意一个锁相环输入时钟周期内,在控制逻辑模块产生控制信号EN/ENN的控制下,误差累积模块中电容仍然存在一个充电和放电的过程,放电速度小于充电速度;因此通过长时间的累积,误差累积模块输出(CHAR)的电压在经历了一个由低到高的过程后,最终保持为高的状态;当误差累积模块输出CHAR的电压高于阈值比较模块设定的比较阈值后,阈值比较模块的输出信号OUT=1,通过整形模块整形输出PLL_LOCK=0。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 200910060232 CN101621297B (zh) | 2009-08-03 | 2009-08-03 | 锁相环频率锁定的检测方法及电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 200910060232 CN101621297B (zh) | 2009-08-03 | 2009-08-03 | 锁相环频率锁定的检测方法及电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101621297A true CN101621297A (zh) | 2010-01-06 |
CN101621297B CN101621297B (zh) | 2012-12-05 |
Family
ID=41514383
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN 200910060232 Expired - Fee Related CN101621297B (zh) | 2009-08-03 | 2009-08-03 | 锁相环频率锁定的检测方法及电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN101621297B (zh) |
Cited By (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101977053A (zh) * | 2010-11-19 | 2011-02-16 | 长沙景嘉微电子有限公司 | 应用于动态可重配分频比的pll的锁定检测电路 |
CN103746692A (zh) * | 2013-12-24 | 2014-04-23 | 北京时代民芯科技有限公司 | 一种基于全数字动态加速锁定技术的pll频率综合器 |
CN106027039A (zh) * | 2016-05-16 | 2016-10-12 | 上海华力微电子有限公司 | 一种锁定检测电路的验证电路 |
CN106712768A (zh) * | 2016-12-12 | 2017-05-24 | 深圳市紫光同创电子有限公司 | 一种去毛刺频率锁定电路 |
CN108521278A (zh) * | 2018-04-11 | 2018-09-11 | 中国科学技术大学 | 一种基于时间电压转换器的锁相环锁定检测电路 |
CN110932721A (zh) * | 2019-12-04 | 2020-03-27 | 河北新华北集成电路有限公司 | 锁相环锁定指示电路及锁相环 |
CN111835344A (zh) * | 2020-07-29 | 2020-10-27 | 展讯通信(上海)有限公司 | 锁相环电路及终端 |
WO2020220714A1 (zh) * | 2019-04-29 | 2020-11-05 | 潍坊歌尔微电子有限公司 | 一种锁相回路电路及数字运算*** |
CN112350723A (zh) * | 2020-11-17 | 2021-02-09 | 北京智芯微电子科技有限公司 | 用于检测环路振荡器锁定的电路 |
CN112366996A (zh) * | 2020-10-27 | 2021-02-12 | 唐山学院 | 一种基于转速编码器实现高分辨率转速控制的方法 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN100346576C (zh) * | 2004-03-31 | 2007-10-31 | 日本胜利株式会社 | 数字pll的锁定检测电路 |
US7310021B2 (en) * | 2005-12-29 | 2007-12-18 | Intel Corporation | Phase-locked loop with tunable-transfer function |
-
2009
- 2009-08-03 CN CN 200910060232 patent/CN101621297B/zh not_active Expired - Fee Related
Cited By (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101977053A (zh) * | 2010-11-19 | 2011-02-16 | 长沙景嘉微电子有限公司 | 应用于动态可重配分频比的pll的锁定检测电路 |
CN103746692A (zh) * | 2013-12-24 | 2014-04-23 | 北京时代民芯科技有限公司 | 一种基于全数字动态加速锁定技术的pll频率综合器 |
CN103746692B (zh) * | 2013-12-24 | 2017-06-13 | 北京时代民芯科技有限公司 | 一种基于全数字动态加速锁定技术的pll频率综合器 |
CN106027039A (zh) * | 2016-05-16 | 2016-10-12 | 上海华力微电子有限公司 | 一种锁定检测电路的验证电路 |
CN106712768A (zh) * | 2016-12-12 | 2017-05-24 | 深圳市紫光同创电子有限公司 | 一种去毛刺频率锁定电路 |
CN108521278A (zh) * | 2018-04-11 | 2018-09-11 | 中国科学技术大学 | 一种基于时间电压转换器的锁相环锁定检测电路 |
WO2020220714A1 (zh) * | 2019-04-29 | 2020-11-05 | 潍坊歌尔微电子有限公司 | 一种锁相回路电路及数字运算*** |
US11757456B2 (en) | 2019-04-29 | 2023-09-12 | Weifang Goertek Microelectronics Co., Ltd. | Phase-locked loop circuit and digital operation system |
CN110932721A (zh) * | 2019-12-04 | 2020-03-27 | 河北新华北集成电路有限公司 | 锁相环锁定指示电路及锁相环 |
CN111835344A (zh) * | 2020-07-29 | 2020-10-27 | 展讯通信(上海)有限公司 | 锁相环电路及终端 |
CN112366996A (zh) * | 2020-10-27 | 2021-02-12 | 唐山学院 | 一种基于转速编码器实现高分辨率转速控制的方法 |
CN112350723A (zh) * | 2020-11-17 | 2021-02-09 | 北京智芯微电子科技有限公司 | 用于检测环路振荡器锁定的电路 |
CN112350723B (zh) * | 2020-11-17 | 2022-01-14 | 北京智芯微电子科技有限公司 | 用于检测环路振荡器锁定的电路 |
Also Published As
Publication number | Publication date |
---|---|
CN101621297B (zh) | 2012-12-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101621297B (zh) | 锁相环频率锁定的检测方法及电路 | |
CN1622466B (zh) | 具有锁相检测功能的锁相环电路及其检测锁相的方法 | |
US20100085086A1 (en) | Digital Frequency Detector | |
CN103187971A (zh) | 一种电荷泵锁相环频率综合器用锁定检测电路 | |
CN103138751B (zh) | 锁相环 | |
CN102868399A (zh) | 锁相环频率综合器和锁相环失锁检测及调节方法 | |
CN104113303A (zh) | 50%占空比时钟产生电路 | |
CN100553148C (zh) | 具有改进的锁相/解锁检测功能的锁相回路 | |
CN102684685B (zh) | 锁相回路及其方法 | |
CN102684686A (zh) | 一种降低带内相位噪声的锁相环及其相应的工作方法 | |
US11984899B2 (en) | Dual mode phase-locked loop circuit, oscillator circuit, and control method of oscillator circuit | |
CN101577544B (zh) | 具有崩溃保护机制的锁相环 | |
CN102223147A (zh) | 一种用于频率综合器的在线快速自动频率校准电路和方法 | |
CN111464180B (zh) | 一种具有锁定检测功能的锁相环电路 | |
CN102427364A (zh) | 开关电源的时钟外同步电路 | |
CN105959001B (zh) | 变频域全数字锁相环及锁相控制方法 | |
CN105610436B (zh) | 一种具备自适应加速锁定结构的电荷泵锁相环 | |
CN101335523A (zh) | 频率合成器 | |
CN105306048B (zh) | 一种用于抑制杂散的锁相环电路及其杂散抑制方法 | |
US6873670B1 (en) | Automatic pre-scaler control for a phase-locked loop | |
CN101826869B (zh) | 含双电流源电荷泵及双比较器复位电路的锁相环电路 | |
CN100417024C (zh) | 低稳态误差的锁相回路及其校正电路 | |
CN101557228A (zh) | 锁相环***与锁相环的锁相方法 | |
CN103888131A (zh) | 一种用于锁相环电路的锁定检测电路 | |
CN100463384C (zh) | 一种数据信号检测装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20121205 Termination date: 20190803 |