CN101465103A - 液晶显示器及其驱动方法 - Google Patents

液晶显示器及其驱动方法 Download PDF

Info

Publication number
CN101465103A
CN101465103A CNA2008101781686A CN200810178168A CN101465103A CN 101465103 A CN101465103 A CN 101465103A CN A2008101781686 A CNA2008101781686 A CN A2008101781686A CN 200810178168 A CN200810178168 A CN 200810178168A CN 101465103 A CN101465103 A CN 101465103A
Authority
CN
China
Prior art keywords
gating
data
black
frame
period
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2008101781686A
Other languages
English (en)
Other versions
CN101465103B (zh
Inventor
张修赫
金锺佑
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Display Co Ltd
Original Assignee
LG Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Display Co Ltd filed Critical LG Display Co Ltd
Publication of CN101465103A publication Critical patent/CN101465103A/zh
Application granted granted Critical
Publication of CN101465103B publication Critical patent/CN101465103B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • G09G2310/062Waveforms for resetting a plurality of scan lines at a time
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0261Improving the quality of display appearance in the context of movement of objects on the screen or movement of the observer relative to the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0435Change or adaptation of the frame rate of the video stream

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

液晶显示器及其驱动方法。一种液晶显示器包括:液晶面板,其在数据线与选通线的交叉处具有按照矩阵阵列形式设置的液晶单元;数据驱动电路,其向所述数据线提供数据信号;选通驱动电路,其向所述选通线提供选通信号;以及定时控制器,其接收视频数据和定时信号,实时检查所述视频数据的帧频以检测帧频的变化,并且响应于帧频的变化输出选通定时控制信号以控制所述选通驱动电路并输出用于控制所述数据驱动电路的数据定时控制信号,其中,所述选通定时控制信号控制帧内的黑色数据***百分比。

Description

液晶显示器及其驱动方法
技术领域
本发明的实施方式涉及显示器,更具体地讲,涉及液晶显示器及其驱动方法。尽管本发明的实施方式适于广范围的应用,但是它特别适于防止利用黑色数据***法驱动时被驱动的液晶显示器的闪烁现象。
背景技术
本申请要求2007年12月21日提交的韩国专利申请No.10-2007-0135788的优先权,此处以引证的方式并入其全部内容。
有源矩阵型液晶显示器利用薄膜晶体管(TFT)作为开关元件来显示运动图像。由于有源矩阵型液晶显示器的外形较薄,所以有源矩阵型液晶显示器已被实现为电视机以及诸如办公室设备和计算机的便携式设备中的显示设备。因此,阴极射线管(CRT)正在由有源矩阵型液晶显示器所替代。
由于液晶材料具有保持特性,所以会发生模糊现象,在这种模糊现象中,显示在液晶显示器的屏幕上的运动图像不清楚并且模糊。如图1所示,CRT通过在非常短的时间段内使荧光体发光以向单元提供数据从而按照脉冲驱动方式显示图像。另一方面,如图2所示,液晶显示器通过在扫描周期内向液晶单元提供数据并且在剩余的场周期(或帧周期)内保持充入液晶单元中的数据,以按照保持驱动方式显示图像。
由于CRT按照脉冲驱动方式显示运动图像,如图3所示,所以观看者感知的感知图像比较清楚。另一方面,如图4所示,在液晶显示器中,由于液晶具有保持特性,所以观看者感觉到的感知图像的亮和暗是不清楚和模糊的。CRT和液晶显示器的感知图像之间的差别是由于在一个运动之后临时保持在眼睛中的图像的累积效应而产生的。因此,由于在眼睛的运动与各帧的静态图像之间存在差别,所以即使液晶显示器具有快速响应时间,观看者仍然看到模糊的图像。为了改善运动模糊现象,已经提议了一种黑色数据***(BDI)法。在黑色数据***法中,在将视频数据写在屏幕上之后,通过向屏幕提供黑色数据按照脉冲驱动方法对液晶显示器进行驱动。
作为黑色数据***法的一个例子,通过将屏幕划分成多个块对屏幕进行分割驱动,并且通过按顺序进行数据电压写操作、数据保持操作和黑色数据***操作以对各个块进行驱动。在相关技术的黑色数据***法中,与帧率无关地固定黑色数据***百分比。如图5所示,通过黑色数据***周期占1帧周期的比率按照百分比来定义黑色数据***百分比。
由于相关技术的黑色数据***法与帧率无关地固定黑色数据***百分比,所以当帧率改变时发生显示屏幕出现闪烁的闪烁现象。例如,假定存在一种液晶显示器,在这种液晶显示器中,支持50Hz、60Hz和75Hz的三种帧频并且黑色数据***百分比固定在30%。如图6所示,由于在75Hz(13.33ms)帧频的情况下黑色数据***周期大约是3.99ms,所以闪烁水平低到观看者不会识别到该闪烁现象的程度。然而,由于黑色数据***百分比固定在30%,所以当帧频下降到50Hz时黑色数据***周期上升到6.0ms。因此,当帧频下降时相关技术的黑色数据***法产生闪烁现象。
发明内容
因此,本发明的实施方式涉及一种液晶显示器及其驱动方法,其能够基本上克服因相关技术的局限和缺点带来的一个或更多个问题。
本发明的实施方式的一个目的在于提供一种液晶显示器及其驱动方法,其能够防止利用黑色数据***法驱动的液晶显示器的闪烁现象。
本发明的实施方式的附加特征和优点将在下面的描述中描述且将从描述中部分地显现,或者可以通过本发明的实施方式的实践来了解。通过书面的说明书及其权利要求以及附图中特别指出的结构可以实现和获得本发明的实施方式的目的和其他优点。
为了实现这些和其他优点,按照本发明的目的,作为具体和广义的描述,一种液晶显示器包括:液晶面板,其在数据线与选通线的交叉处具有按照矩阵阵列形式设置的液晶单元;数据驱动电路,其向所述数据线提供数据信号;选通驱动电路,其向所述选通线提供选通信号;以及定时控制器,其接收视频数据和定时信号,实时检查所述视频数据的帧频以检测帧频的变化,并且响应于帧频的变化输出选通定时控制信号以控制所述选通驱动电路并输出用于控制所述数据驱动电路的数据定时控制信号,其中,所述选通定时控制信号控制帧内的黑色数据***百分比。
在另一个方面中,一种液晶显示器包括:液晶面板,其在数据线与选通线的交叉处具有按照矩阵阵列形式设置的液晶单元;数据驱动电路,其向所述数据线提供数据信号;选通驱动电路,其向所述选通线提供选通信号;以及定时控制器,其接收视频数据和定时信号,实时检查所述视频数据的帧频以检测帧频的变化,并且向所述选通驱动电路输出选通定时控制信号以针对一定范围的帧频维持帧周期内的黑色数据***周期并输出用于控制所述数据驱动电路的数据定时控制信号。
在另一个方面中,一种液晶显示器的驱动方法,该液晶显示器包括具有液晶单元的液晶面板、数据驱动电路、选通驱动电路和定时控制器,该驱动方法包括以下步骤:基于固定时钟信号对定时信号进行计数,以实时检查当前输入图像的帧频;如果帧频没有改变,则维持当前黑色数据***百分比;以及如果帧频发生改变,则改变当前黑色数据***百分比。
应当理解,本发明的上述一般描述和下述详细描述是示例性和说明性的,且旨在提供所要求保护的本发明的实施方式的进一步解释。
附图说明
附图被包括在本说明书中以提供对本发明的进一步理解,并结合到本说明书中且构成本说明书的一部分,附图示出了本发明的实施方式,且与说明书一起用于解释本发明的原理。附图中:
图1示出了阴极射线管的发光特性的图;
图2示出了液晶显示器的发光特性的图;
图3示出了观看者感觉的阴极射线管的感知图像的图;
图4示出了观看者感觉的液晶显示器的感知图像的图;
图5示出了黑色数据***(BDI)百分比的示例的图;
图6示出了根据帧频变化的固定黑色数据***百分比的示例的图;
图7是解释了在根据示例性实施方式的液晶显示器中根据帧频变化的黑色数据***百分比的图;
图8是根据示例性实施方式的液晶显示器的框图;
图9是示出图8所示的选通定时控制信号的波形图;
图10是详细示出数据写块和黑色写块中的图8所示的选通定时控制信号的波形图;
图11A到11D示出了根据帧频的黑色数据***百分比的变化的图;以及
图12是顺序示出根据示例性实施方式的液晶显示器的驱动方法的流程图。
具体实施方式
在下文中,将对照图7到图12详细描述示例性实施方式。
如图7所示,根据示例性实施方式的液晶显示器的驱动方法通过实时检查帧频以缩短1帧周期内的黑色数据***周期,从而当帧频下降时防止出现闪烁。当在75Hz(13.33ms)帧频的情况下黑色数据***百分比是30%时,黑色数据***周期是3.99ms。因此,闪烁水平低到观看者不会识别到该闪烁现象的程度。当帧频从75Hz下降到60Hz(16.67ms)时,黑色数据***百分比降低到24%(4.0ms)。当帧频从75Hz下降到50Hz(20ms)或从60Hz下降到50Hz时,黑色数据***百分比降低到20%(4.0ms)。因此,这种根据示例性实施方式的液晶显示器的驱动方法能够通过实时检查帧频将黑色数据***周期保持为一定范围的帧频的1帧周期内的等于或小于4.0ms的值,从而当帧频下降时观看者不会看到闪烁。
如果在帧频下降之后当帧频又上升时黑色数据***百分比固定在低值,则1帧周期内的黑色数据***百分比是低的。因此,不能够获得足够的脉冲效果。因此,在帧频下降之后当帧频又上升时,1帧周期内的黑色数据***百分比上升以获得满意的脉冲效果。例如,当帧频从50Hz上升到60Hz时,黑色数据***百分比从20%上升到24%。另外,当帧频从50Hz上升到75Hz或从60Hz上升到75Hz时,黑色数据***百分比上升到30%。
根据示例性实施方式的液晶显示器的驱动方法控制施加到用于对屏幕进行分割驱动的各个选通驱动集成电路的选通定时控制信号,从而调整黑色数据***百分比。
图8到图11D是解释了一个示例的图,在这个示例中,在屏幕被划分成5个块的状态下利用5个选通驱动IC对屏幕进行分割驱动时,黑色数据***百分比在20%和80%之间的范围内进行变化。
如图8所示,根据示例性实施方式的液晶显示器包括液晶显示面板、定时控制器81、数据驱动电路82和选通驱动电路83。数据驱动电路82包括多个源驱动IC(未示出)。选通驱动电路83包括多个选通驱动IC831到835。
在液晶显示面板中,液晶层形成在两个玻璃基板之间。液晶显示面板包括按照矩阵阵列形式设置在m条数据线84与n条选通线85的各个交叉处的m×n个液晶单元Clc。
数据线84、选通线85、薄膜晶体管(TFT)和存储电容器Cst形成在液晶显示面板的下玻璃基板上。液晶单元Clc连接到TFT并且由像素电极1与公共电极2之间的电场进行驱动。黑底、滤色器和公共电极2形成在液晶显示面板的上玻璃基板上。在诸如扭曲向列(TN)模式和垂直对准(VA)模式的垂直电驱动方式下,公共电极2形成在上玻璃基板上。在诸如共面切换(IPS)模式和边缘场切换(FFS)模式的平行电驱动方式下,公共电极2和像素电极1形成在上玻璃基板上。具有以直角相交的光轴的偏振器分别粘接到上玻璃基板和下玻璃基板。用于在与液晶接触的界面中设置液晶的预倾角的配向层分别形成在上玻璃基板和下玻璃基板上。
通过根据施加到选通驱动IC 831到835的选通定时控制信号将显示屏幕划分成多个块BL1到BL5,以对液晶显示面板的显示屏幕进行分割驱动。当黑色数据***百分比小于或等于20%时,依次地按顺序进行数据写操作、数据保持操作和黑色***操作以对块BL1到BL5进行驱动。当黑色数据***百分比大于20%时,通过依次地按顺序进行数据写操作、数据保持操作、黑色***操作和黑色保持操作以对块BL1到BL5进行驱动。
定时控制器81接收诸如垂直和水平同步信号Vsync和Hsync、数据使能信号DE、点时钟信号DCLK、固定时钟信号FCLK的定时信号,并且产生用于控制数据驱动电路82和选通驱动电路83的操作定时的控制信号。这些控制信号包括选通定时控制信号和数据定时控制信号。定时控制器81实时检查帧频从而检测帧频的变化。当帧频下降时,定时控制器81控制选通定时控制信号从而减小黑色数据***百分比。当帧频上升时,定时控制器81控制选通定时控制信号从而增大黑色数据***百分比。定时控制器81向数据驱动电路82提供数字视频数据RGB。
选通定时控制信号包括选通起始脉冲GSP、选通移位时钟信号GSC、选通输出使能信号GOE等等。
选通起始脉冲GSP施加到第一选通驱动IC 831并且指示扫描操作的扫描起始线,从而使第一选通驱动IC 831产生第一选通脉冲。选通移位时钟信号GSC是用于移位选通起始脉冲GSP的时钟信号。选通驱动IC831到835的移位寄存器在选通移位时钟信号GSC的上升沿将选通起始脉冲GSP和选通脉冲移位到下一级。第二到第五选通驱动IC832到835接收第一选通驱动IC 831的最后输出作为选通起始脉冲GSP并且产生第一选通脉冲。选通输出使能信号GOE独立地施加到选通驱动IC831到835。在选通输出使能信号GOE的低逻辑周期内(即,在从脉冲的下降时间到下一个脉冲的上升时间的时间段内),选通驱动IC 831到835输出选通脉冲。在选通输出使能信号GOE的高逻辑周期内,选通驱动IC 831到835不会产生选通脉冲。
数据定时控制信号包括源起始脉冲SSP、源采样时钟信号SSC、极性控制信号POL、源输出使能信号SOE等等。源起始脉冲SSP指示将显示数据的1条水平线中的起始像素。源采样时钟信号SSC基于上升沿或下降沿对数据驱动电路82指导数据锁存操作。极性控制信号POL控制从数据驱动电路82输出的模拟视频数据电压的极性。源输出使能信号SOE控制源驱动IC的输出。数据定时控制信号还可以包括预充控制信号。数据驱动电路82响应于预充控制信号在正和负数据电压之前提供正和负预充电压,以减小施加到数据线84的模拟电压的摆动宽度。
帧频检测器安装在定时控制器81内部。帧频检测器基于固定时钟信号FLCK对垂直同步信号Vsync进行计数以检测当前输入图像的帧频。固定时钟信号FLCK是与帧频无关地总是按照恒定频率产生的时钟信号。安装在定时控制器81中的压控振荡器(VCO)可以产生固定时钟信号FLCK。由于当帧频改变时诸如点时钟信号DCLK、水平同步信号Hsync和数据使能信号的定时信号的频率与垂直同步信号Vsync一起进行改变,所以这些定时信号不能够用作检查帧频的变化的基准信号。当帧频改变时,定时控制器81控制选通定时控制信号,具体地讲是控制选通起始脉冲GSP和选通输出使能信号GOE的定时,以根据帧频的变化来改变黑色数据***百分比。在另一个示例性实施方式中,帧频检测器和定时信号调制电路连接到现有的定时控制器而不是定时控制器81,并且由此,能够根据帧频对从现有的定时控制器输出的选通定时控制信号和数据定时控制信号进行调制。
数据驱动电路82的各个数据驱动IC包括移位寄存器、锁存器、数字-模拟转换器、输出缓冲器等等。数据驱动电路82在定时控制器81的控制下对数字视频数据RGB进行锁存。在数据驱动电路82向数据线84提供被产生作为电荷共享电压或正和负预充电压的黑色灰度级电压之后,数字视频数据RGB响应于极性控制信号POL被转换为模拟正和负伽马补偿电压以产生正和负模拟数据电压。然后,正和负模拟数据电压被提供给数据线84。数据驱动电路82在被驱动作为数据写块的块BL1到BL5的扫描时间内向数据线84提供数据电压,并且在被驱动作为黑色***块的块BL1到BL5的扫描时间内向数据线84提供黑色灰度级电压。选通驱动IC 831到835各包括移位寄存器、电平移位器和输出缓冲器,其中,该电平移位器将移位寄存器的输出信号移位为适于液晶单元的TFT驱动的摆动宽度,该输出缓冲器连接在电平移位器与选通线85之间。选通驱动IC 831到835响应于选通定时控制信号依次地向选通线85提供选通脉冲。选通驱动IC 831到835对块BL1到BL5进行驱动,从而响应于根据帧频变化进行改变的选通定时控制信号的选通起始脉冲GSP和选通输出使能信号GOE 1到GOE 5而对块BL1到BL5进行数据写操作、数据保持操作、黑色***操作、和块保持操作。
定时控制器81与数据驱动电路82一起能够产生提供给黑色***块的液晶单元的黑色灰度级电压。定时控制器81将数字黑色灰度级数据***在数字视频数据RGB之间以与黑色***块的扫描时间进行同步。数据驱动电路82能够将数字黑色灰度级数据转换为模拟黑色灰度级电压。作为增加源输出使能信号SOE或预充控制信号的占空比(duty ratio)的方法,定时控制器81可以向黑色***块的液晶单元充入黑色灰度级电压。在这种情况下,根据示例性实施方式的定时控制器81针对黑色***效果通过增加在液晶单元中电荷共享电压或预充电压的写时间来产生分离的黑色灰度级电压,从而能够从电荷共享电压或预充电压中获得脉冲驱动效果。
图9是示出图8所示的选通定时控制信号的波形图。如图9所示,选通起始脉冲GSP包括第一脉冲P1和第二脉冲P2,其中,这些脉冲之间的延迟根据黑色数据***百分比的变化进行改变。
第一脉冲P1的宽度近似是1个水平周期,第二脉冲P2的宽度近似是N个水平周期(其中,N是等于或大于2的整数)。选通驱动IC831到835响应于选通移位时钟信号GSC依次移位第一脉冲P1。块BL1到BL5开始由响应于第一脉冲P1而开始操作的选通驱动IC831到835进行扫描,并且操作作为数据写块。在操作作为数据写块的块BL1到BL5中,选通脉冲依次施加到各条选通线。
选通驱动IC 831到835响应于选通移位时钟信号GSC依次移位第二脉冲P2。块BL1到BL5开始由响应于第二脉冲P2而开始操作的选通驱动IC 831到835进行扫描,并且操作作为黑色***块。在操作作为黑色***块的块BL1到BL5中,选通脉冲根据宽度较大的第二脉冲P2与在大约1个水平周期的循环内产生的选通移位时钟信号GSC之间的关系而彼此部分交叠。例如,在操作作为黑色***块的块BL1到BL5中,施加到第k选通线(其中,k是正整数)的选通脉冲与施加到第(k+1)选通线的选通脉冲可以彼此部分交叠。由于独立施加到选通驱动IC831到835的选通输出使能信号GOE 1到GOE 5,在N个选通脉冲依次施加到数据写块BL1到BL5之后,N个选通脉冲同时施加到黑色***块BL1到BL5,然后这N个选通脉冲依次施加到数据写块BL1到BL5。重复上述操作,并且由此扫描数据写块的选通驱动IC 831到835和扫描黑色***块的选通驱动IC 831到835交替施加选通脉冲。
选通输出使能信号GOE 1到GOE 5依次移位。选通输出使能信号GOE 1到GOE 5各包括第一周期T1、第二周期T2和第三周期T3,其中,在该第一周期T1内,扫描数据写块的选通驱动IC 831到835的输出的ON和OFF操作受到控制,在该第二周期T2内,扫描数据保持块的选通驱动IC 831到835的输出截止,在该第三周期T3内,扫描黑色***块的选通驱动IC 831到835的选通输出的ON和OFF操作受到控制。
在选通输出使能信号GOE 1到GOE 5中的每一个的第一周期T1内,定时控制器81针对选通起始脉冲GSC的各个上升时间产生选通输出使能信号GOE 1到GOE 5的脉冲。在这些脉冲之间的低逻辑周期内,扫描数据写块的选通驱动IC 831到835产生选通脉冲。因此,在第一周期T1内,扫描数据写块的选通驱动IC 831到IC 835针对选通移位时钟信号GSC的各个上升时间移位选通起始脉冲GSP,以依次向选通线施加选通脉冲。选通驱动IC 831到835向数据线提供与施加到数据写块的选通脉冲同步的模拟数据电压。因此,对数据写块的液晶单元充入模拟数据电压。
在选通输出使能信号GOE 1到GOE 5中的每一个的第二周期T2内,定时控制器81以高逻辑的直流(DC)电压的形式产生选通输出使能信号GOE 1到GOE 5。因此,扫描数据写块的选通驱动IC 831到835不会产生选通脉冲。在第二周期T2内,选通驱动IC831到835输出要写在另一个数据写块上的模拟数据电压和要充入黑色写块的液晶单元的黑色灰度级电压。
在选通输出使能信号GOE 1到GOE 5中的每一个的第三周期T3内,定时控制器81产生宽度对应于在选通脉冲依次施加到数据写块的4条选通线的过程中扫描黑色写块的选通驱动IC 831到835中的约N个水平周期(例如,图10中的4个水平周期)的选通输出使能信号GOE 1到GOE5的脉冲。结果,在第三周期T3内,扫描黑色写块的选通驱动IC 831到835不会输出选通脉冲,并且选通脉冲依次施加到数据写块的选通线。尽管在第三周期T3内扫描黑色写块的选通驱动IC 831到835不会输出选通脉冲,但是扫描黑色写块的选通驱动IC 831到835内部的移位寄存器将大约4个水平周期的选通起始脉冲GSP移位到下一级。定时控制器81在宽度对应于4个水平周期的脉冲之后的大约1个水平周期内,将选通输出使能信号GOE 1到GOE 5保持为低逻辑电压。扫描黑色写块的选通驱动IC 831到835同时向4条选通线输出彼此部分交叠并且在移位寄存器内部进行移位的选通脉冲,并且这些数据驱动IC同时输出与这些选通脉冲同步的黑色灰度级电压。
图11A到图11D是示出了根据帧频的黑色数据***百分比的变化的图。如图11A到图11D所示,在5个选通驱动IC 831到835将显示屏幕划分成5个块BL1到BL5并且对显示屏幕进行分割驱动的情况下,在1个帧周期的5个子帧周期SF1到SF5内对各个块BL1到BL5进行时分驱动。
图11A示出了按照20%的黑色数据***百分比对5个块BL1到BL5进行驱动的情况。第N帧周期的第一子帧周期SF1开始,并且同时,定时控制器81向扫描第一块BL1的第一选通驱动IC 831提供选通起始脉冲GSP的第一脉冲P1和第一选通输出使能信号GOE1的第一周期信号T1。选通起始脉冲GSP的第一和第二脉冲P1和P2之间的时差近似是4个子帧周期。在第(N-1)帧周期内产生的选通起始脉冲GSP经由第一选通驱动IC 831移位到第二选通驱动IC 832。因此,第N帧周期的第一子帧周期SF1开始,并且同时,选通起始脉冲GSP的第二脉冲P2和第二选通输出使能信号GOE 2的第三周期信号T3被提供给第二选通驱动IC 832。
在第一子帧周期SF1内,当根据选通起始脉冲GSP的第一脉冲P1和第一选通输出使能信号GOE 1的第一周期信号T1,由在各条线中依次产生的选通脉冲扫描第一块BL1时,数据驱动IC向第一块BL1充入模拟数据电压。当根据选通起始脉冲GSP的第二脉冲P2和第二选通输出使能信号GOE 2的第三周期T3,由每N条线彼此交叠的选通脉冲扫描第二块BL2时,数据驱动IC向第二块BL2充入黑色灰度级电压。根据截止选通脉冲的输出的第三选通输出使能信号GOE 3的第二周期信号T2,将第三块BL3保持为在第(N-1)帧周期的第三子帧周期SF3内充入的模拟数据电压。根据截止选通脉冲的输出的第四选通输出使能信号GOE 4的第二周期信号T2,将第四块BL4保持为在第(N-1)帧周期的第四子帧周期SF4内充入的模拟数据电压。根据截止选通脉冲的输出的第五选通输出使能信号GOE 5的第二周期信号T2,将第五块BL5保持为在第(N-1)帧周期的第五子帧周期SF5内充入的模拟数据电压。因此,在第一子帧周期SF1内,第一、第三、第四和第五块BL1、BL3、BL4和BL5操作作为充入数据电压或保持为数据电压的数据写块,而第二块BL2操作作为充入黑色灰度级电压的黑色写块。
在第二子帧周期SF2内,根据截止选通脉冲的输出的第一选通输出使能信号GO E1的第二周期信号T2,将第一块BL1保持为在第一子帧周期SF1内充入的模拟数据电压。当根据选通起始脉冲GSP的第一脉冲P1和第二选通输出使能信号GOE 2的第一周期信号T1,由在各条线中依次产生的选通脉冲扫描第二块BL2时,数据驱动IC向第二块BL2充入模拟数据电压。当根据选通起始脉冲GSP的第二脉冲P2和第三选通输出使能信号GOE 3的第三周期信号T3,由每N条线彼此交叠的选通脉冲扫描第三块BL3时,数据驱动IC向第三块BL3充入黑色灰度级电压。根据截止选通脉冲的输出的第四选通输出使能信号GOE 4的第二周期信号T2,将第四块BL4保持为在第(N-1)帧周期的第四子帧周期SF4内充入的模拟数据电压。根据截止选通脉冲的输出的第五选通输出使能信号GOE 5的第二周期信号T2,将第五块BL5保持为在第(N-1)帧周期的第五子帧周期SF5内充入的模拟数据电压。因此,在第二子帧周期SF2内,第一、第二、第四和第五块BL1、BL2、BL4和BL5操作作为充入数据电压或保持为数据电压的数据写块,而第三块BL3操作作为充入黑色灰度级电压的黑色写块。
在第三子帧周期SF3内,根据截止选通脉冲的输出的第一选通输出使能信号GOE 1的第二周期信号T2,将第一块BL1保持为在第一子帧周期SF1内充入的模拟数据电压。根据截止选通脉冲的输出的第二选通输出使能信号GOE 2的第二周期信号T2,将第二块BL2保持为在第二子帧周期SF2内充入的模拟数据电压。当根据选通起始脉冲GSP的第一脉冲P1和第三选通输出使能信号GOE 3的第一周期信号T1,由在各条线中依次产生的选通脉冲扫描第三块BL3时,数据驱动IC向第三块BL3充入模拟数据电压。当根据选通起始脉冲GSP的第二脉冲P2和第四选通输出使能信号GOE 4的第三周期信号T3,由每N条线彼此交叠的选通脉冲扫描第四块BL4时,数据驱动IC向第四块BL4充入黑色灰度级电压。根据截止选通脉冲的输出的第五选通输出使能信号GOE 5的第二周期信号T2,将第五块BL5保持为在第(N-1)帧周期的第五子帧周期SF5内充入的模拟数据电压。因此,在第三子帧周期SF3内,第一、第二、第三和第五块BL1、BL2、BL3和BL5操作作为充入数据电压或保持为数据电压的数据写块,而第四块BL4操作作为充入黑色灰度级电压的黑色写块。
在第四子帧周期SF4内,根据截止选通脉冲的输出的第一选通输出使能信号GOE 1的第二周期信号T2,将第一块BL1保持为在第一子帧周期SF1内充入的模拟数据电压。根据截止选通脉冲的输出的第二选通输出使能信号GO E2的第二周期信号T2,将第二块BL2保持为在第二子帧周期SF2内充入的模拟数据电压。根据截止选通脉冲的输出的第三选通输出使能信号GOE 3的第二周期信号T2,将第三块BL3保持为在第三子帧周期SF3内充入的模拟数据电压。当根据选通起始脉冲GSP的第一脉冲P1和第四选通输出使能信号GOE 4的第一周期信号T1,由在各条线中依次产生的选通脉冲扫描第四块BL4时,数据驱动IC向第四块BL4充入模拟数据电压。当根据选通起始脉冲GSP的第二脉冲P2和第五选通输出使能信号GOE 5的第三周期信号T3,由每N条线彼此交叠的选通脉冲扫描第五块BL5时,数据驱动IC向第五块BL5充入黑色灰度级电压。因此,在第四子帧周期SF4内,第一到第四块BL1到BL4操作作为充入数据电压或保持为数据电压的数据写块,而第五块BL5操作作为充入黑色灰度级电压的黑色写块。
在第五子帧周期SF5内,当根据选通起始脉冲GSP的第二脉冲P2和第一选通输出使能信号GOE 1的第三周期信号T3,由每N条线彼此交叠的选通脉冲扫描第一块BL1时,数据驱动IC向第一块BL1充入黑色灰度级电压。根据截止选通脉冲的输出的第二选通输出使能信号GOE2的第二周期信号T2,将第二块BL2保持为在第二子帧周期SF2内充入的模拟数据电压。根据截止选通脉冲的输出的第三选通输出使能信号GOE 3的第二周期信号T2,将第三块BL3保持为在第三子帧周期SF3内充入的模拟数据电压。根据截止选通脉冲的输出的第四选通输出使能信号GOE 4的第二周期信号T2,将第四块BL4保持为在第四子帧周期SF4内充入的模拟数据电压。当根据选通起始脉冲GSP的第一脉冲P1和第五选通输出使能信号GOE 5的第一周期信号T1,由在各条线中依次产生的选通脉冲扫描第五块BL5时,数据驱动IC向第五块BL5充入模拟数据电压。因此,在第五子帧周期SF5内,第二到第五块BL2到BL5操作作为充入数据电压或保持为数据电压的数据写块,而第一块BL1操作作为充入黑色灰度级电压的黑色写块。
图9的波形指示当块BL1到BL5的每一个按照图11A所示的驱动方式进行操作时施加的选通定时控制信号。根据由定时控制器81产生的图9和图11A的选通定时控制信号,在对应于1个帧周期的1/5的时间段内向块BL1到BL5中的每一个充入黑色灰度级电压。换言之,图11A所示的块BL1到BL5按照20%的黑色数据***百分比进行驱动。
图11B示出了块BL1到BL5按照40%的黑色数据***百分比进行驱动的情况。如图11B所示,第N帧周期的第一子帧周期SF1开始,并且同时,定时控制器81向扫描第一块BL1的第一选通驱动IC 831提供选通起始脉冲GSP的第一脉冲P1和第一选通输出使能信号GOE 1的第一周期信号T1。选通起始脉冲GSP的第一和第二脉冲P1和P2之间的时差近似是3个子帧周期。在第(N-1)帧周期内产生的选通起始脉冲GSP经由第一和第二选通驱动IC 831和832移位到第三选通驱动IC 833。因此,第N帧周期的第一子帧周期SF1开始,并且同时,向第三选通驱动IC 833提供选通起始脉冲GSP的第二脉冲P2和第三选通输出使能信号GOE 3的第三周期信号T3。
在第一子帧周期SF1内,当根据选通起始脉冲GSP的第一脉冲P1和第一选通输出使能信号GOE 1的第一周期信号T1,由在各条线中依次产生的选通脉冲扫描第一块BL1时,数据驱动IC向第一块BL1充入模拟数据电压。在第一子帧周期SF1内,第二选通输出使能信号GOE 2以如第二周期T2保持的高逻辑DC电压的形式提供给第二选通驱动IC 832。因此,根据保持的高逻辑DC电压形式的第二选通输出使能信号GOE2,将第二块BL2保持为在第(N-1)帧周期的第五子帧周期SF5内充入的黑色灰度级电压。当根据选通起始脉冲GSP的第二脉冲P2和第三选通输出使能信号GOE 3的第三周期信号T3,由每N条线彼此交叠的选通脉冲扫描第三块BL3时,数据驱动IC向第三块BL3充入黑色灰度级电压。根据截止选通脉冲的输出的第四选通输出使能信号GOE 4的第二周期信号T2,将第四块BL4保持为在第(N-1)帧周期的第四子帧周期SF4内充入的模拟数据电压。根据截止选通脉冲的输出的第五选通输出使能信号GOE 5的第二周期信号T2,将第五块BL5保持为在第(N-1)帧周期的第五子帧周期SF5内充入的模拟数据电压。因此,在第一子帧周期SF1内,第一、第四和第五块BL1、BL4和BL5操作作为充入数据电压或保持为数据电压的数据写块,而第二和第三块BL2和BL3操作作为充入黑色灰度级电压或保持为黑色灰度级电压的黑色写块。
在第二子帧周期SF2内,根据截止选通脉冲的输出的第一选通输出使能信号GOE 1的第二周期信号T2,将第一块BL1保持为在第一子帧周期SF1内充入的模拟数据电压。当根据选通起始脉冲GSP的第一脉冲P1和第二选通输出使能信号GOE 2的第一周期信号T1,由在各条线中依次产生的选通脉冲扫描第二块BL2时,数据驱动IC向第二块BL2充入模拟数据电压。在第二子帧周期SF2内,第三选通输出使能信号GOE3以如第二周期信号T2保持的高逻辑DC电压的形式提供给第三选通驱动IC 833。因此,根据保持的高逻辑的DC第三选通输出使能信号GOE 3,将第三块BL3保持为在第一子帧周期SF1内充入的黑色灰度级电压。当根据选通起始脉冲GSP的第二脉冲P2和第四选通输出使能信号GOE 4的第三周期信号T3,由每N条线彼此交叠的选通脉冲扫描第四块BL4时,数据驱动IC向第四块BL4充入黑色灰度级电压。根据截止选通脉冲的输出的第五选通输出使能信号GOE 5的第二周期信号T2,将第五块BL5保持为在第(N-1)帧周期的第五子帧周期SF5内充入的模拟数据电压。因此,在第二子帧周期SF2内,第一、第二和第五块BL1、BL2和BL5操作作为充入数据电压或保持为数据电压的数据写块,而第三和第四块BL3和BL4操作作为充入黑色灰度级电压或保持为黑色灰度级电压的黑色写块。
在第三子帧周期SF3内,根据截止选通脉冲的输出的第一选通输出使能信号GOE 1的第二周期信号T2,将第一块BL1保持为在第一子帧周期SF1内充入的模拟数据电压。根据截止选通脉冲的输出的第二选通输出使能信号GOE 2的第二周期信号T2,将第二块BL2保持为在第二子帧周期SF2内充入的模拟数据电压。当根据选通起始脉冲GSP的第一脉冲P1和第三选通输出使能信号GOE 3的第一周期信号T1,由在各条线中依次产生的选通脉冲扫描第三块BL3时,数据驱动IC向第三块BL3充入模拟数据电压。在第三子帧周期SF3内,第四选通输出使能信号GOE4以如第二周期信号T2保持的高逻辑DC电压的形式施加到第四选通驱动IC 834。因此,根据保持的高逻辑的DC第四选通输出使能信号GOE 4,将第四块BL4保持为在第二子帧周期SF2内充入的黑色灰度级电压。当根据选通起始脉冲GSP的第二脉冲P2和第五选通输出使能信号GOE 5的第三周期信号T3,由每N条线彼此交叠的选通脉冲扫描第五块BL5时,数据驱动IC向第五块BL5充入黑色灰度级电压。因此,在第三子帧周期SF3内,第一到第三块BL1到BL3操作作为充入数据电压或保持为数据电压的数据写块,而第四和第五块BL4和BL5操作作为充入黑色灰度级电压或保持为黑色灰度级电压的黑色写块。
在第四子帧周期SF4内,当根据选通起始脉冲GSP的第二脉冲P2和第一选通输出使能信号GOE 1的第三周期信号T3,由每N条线彼此交叠的选通脉冲扫描第一块BL1时,数据驱动IC向第一块BL1充入黑色灰度级电压。根据截止选通脉冲的输出的第二选通输出使能信号GOE2的第二周期信号T2,将第二块BL2保持为在第二子帧周期SF2内充入的模拟数据电压。根据截止选通脉冲的输出的第三选通输出使能信号GOE3的第二周期信号T2,将第三块BL3保持为在第三子帧周期SF3内充入的模拟数据电压。当根据选通起始脉冲GSP的第一脉冲P1和第四选通输出使能信号GOE 4的第一周期信号T1,由在各条线中依次产生的选通脉冲扫描第四块BL4时,数据驱动IC向第四块BL4充入模拟数据电压。在第四子帧周期SF4内,第五选通输出使能信号GOE 5以如第二周期信号T2保持的高逻辑DC电压的形式施加到第五选通驱动IC 835。因此,根据保持的高逻辑的DC第五选通输出使能信号GOE 5,将第五块BL5保持为在第三子帧周期SF3内充入的黑色灰度级电压。因此,在第四子帧周期SF4内,第二到第四块BL2到BL4操作作为充入数据电压或保持为数据电压的数据写块,而第一和第五块BL1和BL5操作作为充入黑色灰度级电压或保持为黑色灰度级电压的黑色写块。
在第五子帧周期SF5内,第一选通输出使能信号GOE 1以如第二周期信号T2保持的高逻辑DC电压的形式施加到第一选通驱动IC 831。因此,根据保持的高逻辑的DC第一选通输出使能信号GOE 1,将第一块BL1保持为在第四子帧周期SF4内充入的黑色灰度级电压。当根据选通起始脉冲GSP的第二脉冲P2和第二选通输出使能信号GOE 2的第三周期信号T3,由每N条线彼此交叠的选通脉冲扫描第二块BL2时,数据驱动IC向第二块BL2充入黑色灰度级电压。根据截止选通脉冲的输出的第三选通输出使能信号GOE 3的第二周期信号T2,将第三块BL3保持为在第三子帧周期SF3内充入的模拟数据电压。根据截止选通脉冲的输出的第四选通输出使能信号GOE 4的第二周期信号T2,将第四块BL4保持为在第四子帧周期SF4内充入的模拟数据电压。当根据选通起始脉冲GSP的第一脉冲P1和第五选通输出使能信号GOE 5的第一周期信号T1,由在各条线中依次产生的选通脉冲扫描第五块BL5时,数据驱动IC向第五块BL5充入模拟数据电压。因此,在第五子帧周期SF5内,第三到第五块BL3到BL5操作作为充入数据电压或保持为数据电压的数据写块,而第一和第二块BL1和BL2操作作为充入黑色灰度级电压或保持为黑色灰度级电压的黑色写块。
为了按照图11B所示的驱动方式对块BL1到BL5进行驱动时,定时控制器81使得图11B中的选通起始脉冲GSP的第二脉冲P2的延迟值小于图9的波形中的选通起始脉冲GSP的第二脉冲P2的延迟值。另外,定时控制器81不得不在通过减小选通起始脉冲GSP的第二脉冲P2的延迟值而获得的剩余时间段(即,在选通输出使能信号GOE 1到GOE 5中的第三周期信号T3与第一周期信号T1之间的时间段)内,对黑色保持分配高逻辑电压周期。根据定时由定时控制器81进行控制的选通定时控制信号,在对应于1个帧周期的2/5的时间段内向块BL1到BL5中的每一个充入黑色灰度级电压。换言之,按照40%的黑色数据***百分比对图11B所示的块BL1到BL5进行驱动。
图11C示出了按照60%的黑色数据***百分比对块BL1到BL5进行驱动的情况。如图11C所示,第N帧周期的第一子帧周期SF1开始,并且同时,定时控制器81向扫描第一块BL1的第一选通驱动IC 831提供选通起始脉冲GSP的第一脉冲P1和第一选通输出使能信号GOE 1的第一周期信号T1。选通起始脉冲GSP的第一和第二脉冲P1和P2之间的时差近似是2个子帧周期。在第(N-1)帧周期内产生的选通起始脉冲GSP经由第一到第三选通驱动IC 831到833移位到第四选通驱动IC 834。因此,第N帧周期的第一子帧周期SF1开始,并且同时,选通起始脉冲GSP的第二脉冲P2和第四选通输出使能信号GOE 4的第三周期信号T3提供给第四选通驱动IC 834。
在第一子帧周期SF1内,当根据选通起始脉冲GSP的第一脉冲P1和第一选通输出使能信号GOE 1的第一周期信号T1,由在各条线中依次产生的选通脉冲扫描第一块BL1时,数据驱动IC向第一块BL1充入模拟数据电压。在从第(N-1)帧周期的第五子帧周期SF5的开始到第N帧周期的第一子帧周期SF1的结束的时间段内,将第二选通输出使能信号GOE 2保持为如第二周期信号T2的高逻辑电压。第一子帧周期SF1开始,并且同时,以高逻辑电压的形式产生第三选通输出使能信号GOE3。第三选通输出使能信号GOE 3保持为高逻辑电压直到第二子帧周期SF2结束。因此,在第一子帧周期SF1内,根据第二选通输出使能信号GOE 2,将第二块BL2保持为在第(N-1)帧周期的第四子帧周期SF4内充入的黑色灰度级电压。根据第三选通输出使能信号GOE 3,将第三块BL3保持为在第(N-1)帧周期的第五子帧周期SF5内充入的黑色灰度级电压。当根据选通起始脉冲GSP的第二脉冲P2和第四选通输出使能信号GOE 4的第三周期信号T3,由每N条线彼此交叠的选通脉冲扫描第四块BL4时,数据驱动IC向第四块BL4充入黑色灰度级电压。根据截止选通脉冲的输出的第五选通输出使能信号GOE 5的第二周期信号T2,将第五块BL5保持为在第(N-1)帧周期的第五子帧周期SF5内充入的模拟数据电压。因此,在第一子帧周期SF1内,第一和第五块BL1和BL5操作作为充入数据电压或保持为数据电压的数据写块,而第二、第三和第四块BL2、BL3和BL4操作作为充入黑色灰度级电压或保持为黑色灰度级电压的黑色写块。
在第二子帧周期SF2内,根据截止选通脉冲的输出的第一选通输出使能信号GOE 1的第二周期信号T2,将第一块BL1保持为在第一子帧周期SF1内充入的模拟数据电压。当根据选通起始脉冲GSP的第一脉冲P1和第二选通输出使能信号GOE 2的第一周期信号T1,由在各条线中依次产生的选通脉冲扫描第二块BL2时,数据驱动IC向第二块BL2充入模拟数据电压。在从第一子帧周期SF1的开始到第二子帧周期SF2的结束的时间段内,将第三选通输出使能信号GOE 3保持为如第二周期信号T2的高逻辑电压。在从第二子帧周期SF2的开始到第三子帧周期SF3的结束的时间段内,将第四选通输出使能信号GOE 4保持为如第二周期信号T2的高逻辑电压。因此,在第二子帧周期SF2内,根据第三选通输出使能信号GOE 3,将第三块BL3保持为在第(N-1)帧周期的第五子帧周期SF5内充入的黑色灰度级电压。根据第四选通输出使能信号GOE4,将第四块BL4保持为在第一子帧周期SF1内充入的黑色灰度级电压。当根据选通起始脉冲GSP的第二脉冲P2和第五选通输出使能信号GOE 5的第三周期信号T3,由每N条线彼此交叠的选通脉冲扫描第五块BL5时,数据驱动IC向第五块BL5充入黑色灰度级电压。因此,在第二子帧周期SF2内,第一和第二块BL1和BL2操作作为充入数据电压或保持为数据电压的数据写块,而第三到第五块BL3到BL5操作作为充入黑色灰度级电压或保持为黑色灰度级电压的黑色写块。
在第三子帧周期SF3内,当根据选通起始脉冲GSP的第二脉冲P2和第一选通输出使能信号GOE 1的第三周期信号T3,由每N条线彼此交叠的选通脉冲扫描第一块BL1时,数据驱动IC向第一块BL1充入黑色灰度级电压。根据截止选通脉冲的输出的第二选通输出使能信号GOE2的第二周期信号T2,将第二块BL2保持为在第二子帧周期SF2内充入的模拟数据电压。当根据选通起始脉冲GSP的第一脉冲P1和第三选通输出使能信号GOE 3的第一周期信号T1,由在各条线中依次产生的选通脉冲扫描第三块BL3时,数据驱动IC向第三块BL3充入模拟数据电压。当根据选通起始脉冲GSP的第二脉冲P2和第四选通输出使能信号GOE4的第三周期信号T3,由每N条线彼此交叠的选通脉冲扫描第四块BL4时,数据驱动IC向第四块BL4充入黑色灰度级电压。根据第五选通输出使能信号GOE 5,将第五块BL5保持为在第二子帧周期SF2内充入的黑色灰度级电压。因此,在第三子帧周期SF3内,第二和第三块BL2和BL3操作作为充入数据电压或保持为数据电压的数据写块,而第一、第四和第五块BL1、BL4和BL5操作作为充入黑色灰度级电压或保持为黑色灰度级电压的黑色写块。
在从第四子帧周期SF4的开始到第五子帧周期SF5的结束的时间段内,将第一选通输出使能信号GOE 1保持为高逻辑电压。因此,根据在第四子帧周期SF4内保持为高逻辑电压的第一选通输出使能信号GOE 1,将第一块BL1保持为在第三子帧周期SF3内充入的黑色灰度级电压。当根据选通起始脉冲GSP的第二脉冲P2和第二选通输出使能信号GOE2的第三周期信号T3,由每N条线彼此交叠的选通脉冲扫描第二块BL2时,数据驱动IC向第二块BL2充入黑色灰度级电压。根据截止选通脉冲的输出的第三选通输出使能信号GOE 3的第二周期信号T2,将第三块BL3保持为在第三子帧周期SF3内充入的模拟数据电压。当根据选通起始脉冲GSP的第一脉冲P1和第四选通输出使能信号GOE 4的第一周期信号T1,由在各条线中依次产生的选通脉冲扫描第四块BL4时,数据驱动IC向第四块BL4充入模拟数据电压。当根据选通起始脉冲GSP的第二脉冲P2和第五选通输出使能信号GOE 5的第三周期信号T3,由每N条线彼此交叠的选通脉冲扫描第五块BL5时,数据驱动IC向第五块BL5充入黑色灰度级电压。因此,在第四子帧周期SF4内,第三和第四块BL3和BL4操作作为充入数据电压或保持为数据电压的数据写块,而第一、第二和第五块BL1、BL2和BL5操作作为充入黑色灰度级电压或保持为黑色灰度级电压的黑色写块。
在从第四子帧周期SF4的开始到第五子帧周期SF5的结束的时间段内,将第一选通输出使能信号GOE 1保持为高逻辑电压。在从第五子帧周期SF5的开始到第(N+1)帧周期的第一子帧周期SF1的结束的时间段内,将第二选通输出使能信号GOE 2保持为高逻辑电压。因此,根据在第五子帧周期SF 5内保持为高逻辑电压的第一选通输出使能信号GOE1,将第一块BL1保持为在第三子帧周期SF3内充入的黑色灰度级电压,并且根据在第五子帧周期SF5内保持为高逻辑电压的第二选通输出使能信号GOE 2,将第二块BL2保持为在第四子帧周期SF4内充入的黑色灰度级电压。当根据选通起始脉冲GSP的第二脉冲P2和第三选通输出使能信号GOE 3的第三周期信号T3,由每N条线彼此交叠的选通脉冲扫描第三块BL3时,数据驱动IC向第三块BL3充入黑色灰度级电压。根据截止选通脉冲的输出的第四选通输出使能信号GOE 4的第二周期信号T2,将第四块BL4保持为在第四子帧周期SF4内充入的模拟数据电压。当根据选通起始脉冲GSP的第一脉冲P1和第五选通输出使能信号GOE5的第一周期信号T1,由在各条线中依次产生的选通脉冲扫描第五块BL5时,数据驱动IC向第五块BL5充入模拟数据电压。因此,在第五子帧周期SF5内,第四和第五块BL4和BL5操作作为充入数据电压或保持为数据电压的数据写块,而第一到第三块BL1到BL3操作作为充入或保持黑色灰度级电压的黑色写块。
为了按照图11C所示的驱动方式对块BL1到BL5进行驱动,定时控制器81使得图11C中的选通起始脉冲GSP的第二脉冲P2的延迟值小于按照图11B中的驱动方式产生的波形中的选通起始脉冲GSP的第二脉冲P2的延迟值。另外,定时控制器81不得不在通过减小选通起始脉冲GSP的第二脉冲P2的延迟值而获得的剩余时间段(即,在选通输出使能信号GOE 1到GOE 5中的第三周期信号T3与第一周期信号T1之间的时间段)内对黑色保持分配高逻辑电压周期。根据定时由定时控制器81进行控制的选通定时控制信号,在对应于1个帧周期的3/5的时间段内向图11C所示的块BL1到BL5中的每一个充入黑色灰度级电压。换言之,按照60%的黑色数据***百分比对图11C所示的块BL1到BL5进行驱动。
图11D示出了按照80%的黑色数据***百分比对块BL1到BL5进行驱动的情况。如图11D所示,第N帧周期的第一子帧周期SF1开始,并且同时,定时控制器81向扫描第一块BL1的第一选通驱动IC 831提供选通起始脉冲GSP的第一脉冲P1和第一选通输出使能信号GOE1的第一周期信号T1。选通起始脉冲GSP的第一和第二脉冲P1和P2之间的时差近似是1个子帧周期。在第(N-1)帧周期内产生的选通起始脉冲GSP经由第一到第四选通驱动IC 831到834移位到第五选通驱动IC 835。因此,第N帧周期的第一子帧周期SF1开始,并且同时,选通起始脉冲GSP的第二脉冲P2和第五选通输出使能信号GOE 5的第三周期信号T3提供给第五选通驱动IC 835。
在第一子帧周期SF1内,当根据选通起始脉冲GSP的第一脉冲P1和第一选通输出使能信号GOE 1的第一周期信号T1,由在各条线中依次产生的选通脉冲扫描第一块BL1时,数据驱动IC向第一块BL1充入模拟数据电压。在从第(N-1)帧周期的第四子帧周期SF4的开始到第N帧周期的第一子帧周期SF1的结束的时间段内,将第二选通输出使能信号GOE 2保持为高逻辑电压。在从第(N-1)帧周期的第五子帧周期SF5的开始到第N帧周期的第二子帧周期SF2的结束的时间段内,将第三选通输出使能信号GOE 3保持为高逻辑电压。在从第一子帧周期SF1的开始到第三子帧周期SF3的结束的时间段内,将第四选通输出使能信号GOE 4保持为高逻辑电压。因此,在第一子帧周期SF1内,根据第二选通输出使能信号GOE 2,将第二块BL2保持为在第(N-1)帧周期的第三子帧周期SF3内充入的黑色灰度级电压。根据第三选通输出使能信号GOE 3,将第三块BL3保持为在第(N-1)帧周期的第四子帧周期SF4内充入的黑色灰度级电压。根据第四选通输出使能信号GOE 4,将第四块BL4保持为在第(N-1)帧周期的第五子帧周期SF5内充入的黑色灰度级电压。当根据选通起始脉冲GSP的第二脉冲P2和第五输出使能信号GOE5的第三周期信号T3,由每N条线彼此交叠的选通脉冲扫描第五块BL5时,数据驱动IC向第五块BL5充入黑色灰度级电压。因此,在第一子帧周期SF1内,第一块BL1操作作为充入数据电压的数据写块,而第二到第五块BL2到BL5操作作为充入黑色灰度级电压或保持为黑色灰度级电压的黑色写块。
在第二子帧周期SF2内,当根据选通起始脉冲GSP的第二脉冲P2和第一选通输出使能信号GOE 1的第三周期信号T3,由每N条线彼此交叠的选通脉冲扫描第一块BL1时,数据驱动IC向第一块BL1充入黑色灰度级电压。当根据选通起始脉冲GSP的第一脉冲P1和第二选通输出使能信号GOE 2的第一周期信号T1,由在各条线中依次产生的选通脉冲扫描第二块BL2时,数据驱动IC向第二块BL2充入模拟数据电压。根据保持为高逻辑电压的第三选通输出使能信号GOE 3,将第三块BL3保持为在第(N-1)帧周期的第四子帧周期SF4内充入的黑色灰度级电压。根据第四选通输出使能信号GOE 4,将第四块BL4保持为在第(N-1)帧周期的第五子帧周期SF5内充入的黑色灰度级电压。在从第二子帧周期SF2的开始到第四子帧周期SF4的结束的时间段内,将第五选通输出使能信号GOE 5保持为高逻辑电压。因此,根据保持为高逻辑电压的第五选通输出使能信号GOE 5,将第五块BL5保持为在第一子帧周期SF1内充入的黑色灰度级电压。因此,在第二子帧周期SF2内,第二块BL2操作作为充入数据电压的数据写块,而第一、第三、第四和第五块BL1、BL3、BL4和BL5操作作为充入黑色灰度级电压或保持为黑色灰度级电压的黑色写块。
在从第三子帧周期SF3的开始到第五子帧周期SF5的结束的时间段内,将第一选通输出使能信号GOE 1保持为高逻辑电压。因此,在第三子帧周期SF3内,根据第一选通输出使能信号GOE 1,将第一块BL1保持为在第二子帧周期SF2内充入的黑色灰度级电压。当根据选通起始脉冲GSP的第二脉冲P2和第二选通输出使能信号GOE 2的第三周期信号T3,由每N条线彼此交叠的选通脉冲扫描第二块BL2时,数据驱动IC向第二块BL2充入黑色灰度级电压。当根据选通起始脉冲GSP的第一脉冲P1和第三选通输出使能信号GOE 3的第一周期信号T1,由在各条线中依次产生的选通脉冲扫描第三块BL3时,数据驱动IC向第三块BL3充入模拟数据电压。根据保持为高逻辑电压的第四选通输出使能信号GOE4,将第四块BL4保持为在第(N-1)帧周期的第五子帧周期SF5内充入的黑色灰度级电压。根据保持为高逻辑电压的第五选通输出使能信号GOE5,将第五块BL5保持为在第一子帧周期SF1内充入的黑色灰度级电压。因此,在第三子帧周期SF3内,第三块BL3操作作为充入数据电压的数据写块,而第一、第二、第四和第五块BL1、BL2、BL4和BL5操作作为充入黑色灰度级电压或保持为黑色灰度级电压的黑色写块。
在第四子帧周期SF4内,根据保持为高逻辑电压的第一选通输出使能信号GOE 1,将第一块BL1保持为在第二子帧周期SF2内充入的黑色灰度级电压。在从第四子帧周期SF4的开始到第(N+1)帧周期的第一子帧周期SF1的结束的时间段内,将第二选通输出使能信号GOE 2保持为高逻辑电压。因此,在第四子帧周期SF4内,根据第二选通输出使能信号GOE 2,将第二块BL2保持为在第三子帧周期SF3内充入的黑色灰度级电压。当根据选通起始脉冲GSP的第二脉冲P2和第三选通输出使能信号GOE 3的第三周期信号T3,由每N条线彼此交叠的选通脉冲扫描第三块BL3时,数据驱动IC向第三块BL3充入黑色灰度级电压。当根据选通起始脉冲GSP的第一脉冲P1和第四选通输出使能信号GOE 4的第一周期信号T1,由在各条线中依次产生的选通脉冲扫描第四块BL4时,数据驱动IC向第四块BL4充入模拟数据电压。根据保持为高逻辑电压的第五选通输出使能信号GOE 5,将第五块BL5保持为在第一子帧周期SF1内充入的黑色灰度级电压。因此,在第四子帧周期SF4内,第四块BL4操作作为充入数据电压的数据写块,而第一、第二、第三和第五块BL1、BL2、BL3和BL5操作作为充入黑色灰度级电压或保持为黑色灰度级电压的黑色写块。
在第五子帧周期SF5内,根据保持为高逻辑电压的第一选通输出使能信号GOE 1,将第一块BL1保持为在第二子帧周期SF2内充入的黑色灰度级电压。根据保持为高逻辑电压的第二选通输出使能信号GOE 2,将第二块BL2保持为在第三子帧周期SF31内充入的黑色灰度级电压。在从第五子帧周期SF5的开始到第(N+1)帧周期的第二子帧周期SF2的结束的时间段内,将第三选通输出使能信号GOE 3保持为高逻辑电压。根据第三选通输出使能信号GOE 3,将第三块BL3保持为在第四子帧周期SF4内充入的黑色灰度级电压。当根据选通起始脉冲GSP的第二脉冲P2和第四选通输出使能信号GOE 4的第三周期信号T3,由每N条线彼此交叠的选通脉冲扫描第四块BL4时,数据驱动IC向第四块BL4充入黑色灰度级电压。当根据选通起始脉冲GSP的第一脉冲P1和第五选通输出使能信号GOE 5的第一周期信号T1,由在各条线中依次产生的选通脉冲扫描第五块BL5时,数据驱动IC向第五块BL5充入模拟数据电压。因此,在第五子帧周期SF5内,第五块BL5操作作为充入数据电压的数据写块,而第一到第四块BL1到BL4操作作为充入黑色灰度级电压或保持为黑色灰度级电压的黑色写块。
为了按照图11D所示的驱动方式对块BL1到BL5进行驱动,定时控制器81使得图11D中的选通起始脉冲GSP的第二脉冲P2的延迟值小于按照图11C中的驱动方式产生的波形中的选通起始脉冲GSP的第二脉冲P2的延迟值。另外,定时控制器81不得不在通过减小选通起始脉冲GSP的第二脉冲P2的延迟值而获得的剩余时间段(即,在选通输出使能信号GOE 1到GOE 5中的第三周期信号T3与第一周期信号T1之间的时间段)内对黑色保持分配高逻辑电压周期。根据定时由定时控制器81进行控制的选通定时控制信号,在对应于1个帧周期的4/5的时间段内向图11D所示的块BL1到BL5中的每一个充入黑色灰度级电压。换言之,按照80%的黑色数据***百分比对图11D所示的块BL1到BL5进行驱动。
尽管图11A到图11D示出和描述了当黑色数据***百分比变化为20%、40%、60%和80%时对块BL1到BL5的驱动,但是示例性实施方式不限于上述范围的黑色数据***百分比。例如,通过增加数据驱动IC的数目以及通过定时控制器81控制选通定时控制信号的定时,示例性实施方式可以按照与图7相同的方式调整黑色数据***百分比。
图12是顺序示出根据示例性实施方式的液晶显示器的驱动方法的流程图。如图12所示,在步骤S1中,定时控制器81基于固定时钟信号FCLK对垂直同步信号Vsync进行计数以实时检查帧频。
如果在步骤S2中当前输入图像的帧频没有改变时,则在步骤S3中,定时控制器81维持当前黑色数据***百分比而不发生改变。
如果在步骤S4中当前输入图像的帧频下降,则在步骤S5中定时控制器81降低当前黑色数据***百分比从而将闪烁维持在低水平。如上所述,当帧频下降时,定时控制器81减小选通起始脉冲GSP的第一和第二脉冲P1和P2之间的时差并且减小选通输出使能信号GOE 1到GOE 5的第二周期信号T2的延迟值,并且由此减小1个帧周期内的黑色灰度级电压的写时间。
如果在步骤S6中当前输入图像的帧频上升,则在步骤S7中定时控制器81升高当前黑色数据***百分比从而获得达到令人满意程度的脉冲效果,即在运动图像中不出现运动模糊现象的脉冲效果。当在帧频下降之后帧频又上升时,定时控制器81延长选通起始脉冲GSP的第一和第二脉冲P1和P2之间的时差并且增大选通输出使能信号GOE 1到GOE 5的第二周期信号T2的延迟值,并且由此增大1个帧周期内的黑色灰度级电压的写时间。
如上所述,根据示例性实施方式的液晶显示器及其驱动方法通过实时检查按照黑色数据***方式而驱动的液晶显示器的帧频以及通过当帧频下降时控制选通定时控制信号的定时来减小黑色数据***百分比,并且由此能够防止出现闪烁。另外,根据示例性实施方式的液晶显示器及其驱动方法根据帧频的变化调整黑色数据***百分比,并且由此能够获得例如可在任何帧频下防止出现运动模糊现象的脉冲驱动效果。
对于本领域技术人员而言很明显,在不偏离本发明的精神或范围的条件下,可以在本发明的实施方式中做出各种修改和变型。因而,本发明的实施方式在落入所附权利要求及其等同物的范围内的条件下旨在涵盖本发明的修改和变型。

Claims (20)

1、一种液晶显示器,该液晶显示器包括:
液晶面板,其在数据线与选通线的交叉处具有按照矩阵阵列形式设置的液晶单元;
数据驱动电路,其向所述数据线提供数据信号;
选通驱动电路,其向所述选通线提供选通信号;以及
定时控制器,其接收视频数据和定时信号,实时检查所述视频数据的帧频以检测帧频的变化,并且响应于帧频的变化输出选通定时控制信号以控制所述选通驱动电路并输出用于控制所述数据驱动电路的数据定时控制信号,
其中,所述选通定时控制信号控制帧内的黑色数据***百分比。
2、根据权利要求1所述的液晶显示器,其中,当帧频下降时,所述定时控制器控制所述选通定时控制信号以减小所述黑色数据***百分比。
3、根据权利要求1所述的液晶显示器,其中,当帧频上升时,所述定时控制器控制所述选通定时控制信号以增大所述黑色数据***百分比。
4、根据权利要求1所述的液晶显示器,其中,所述选通定时控制信号包括用于控制所述选通驱动电路的定时以提供视频数据的第一选通起始脉冲和用于控制所述选通驱动电路的定时以提供黑色灰度级电压的第二选通起始脉冲,使得所述第一选通起始脉冲与所述第二选通起始脉冲之间的延迟量控制帧内的黑色数据***百分比。
5、根据权利要求1所述的液晶显示器,其中,所述选通驱动电路包括分别连接到选通线的块的多个选通驱动集成电路芯片。
6、根据权利要求5所述的液晶显示器,其中,当所述黑色数据***百分比小于或等于20%时,由所述定时控制器依次进行数据写操作、数据保持操作和黑色***操作以对所述块进行驱动,而当所述黑色数据***百分比大于20%时,由所述定时控制器依次进行数据写操作、数据保持操作、黑色***操作和黑色保持操作以对所述块进行驱动。
7、根据权利要求5所述的液晶显示器,其中,所述定时控制器连接到第一选通驱动集成电路芯片以接收选通起始脉冲,并且剩余的选通驱动集成电路芯片彼此连接以接收选通起始脉冲。
8、根据权利要求1所述的液晶显示器,其中,所述定时控制器包括:
时钟信号,其与帧频无关地产生固定时钟信号;以及
帧频检测器,其基于所述固定时钟信号对所述定时信号进行计数以检测当前输入图像的帧频。
9、一种液晶显示器,该液晶显示器包括:
液晶面板,其在数据线与选通线的交叉处具有按照矩阵阵列形式设置的液晶单元;
数据驱动电路,其向所述数据线提供数据信号;
选通驱动电路,其向所述选通线提供选通信号;以及
定时控制器,其接收视频数据和定时信号,实时检查所述视频数据的帧频以检测帧频的变化,并且向所述选通驱动电路输出选通定时控制信号以针对一定范围的帧频维持帧周期内的黑色数据***周期并输出用于控制所述数据驱动电路的数据定时控制信号。
10、根据权利要求9所述的液晶显示器,其中,所述定时控制器在20%到80%的范围内改变帧的黑色数据***百分比。
11、根据权利要求9所述的液晶显示器,其中,所述选通驱动器包括分别连接到选通线的块的多个选通驱动集成电路芯片。
12、根据权利要求11所述的液晶显示器,其中,当所述黑色数据***百分比小于或等于20%时,由所述定时控制器依次进行数据写操作、数据保持操作和黑色***操作以对所述块进行驱动,而当所述黑色数据***百分比大于20%时,由所述定时控制器依次进行数据写操作、数据保持操作、黑色***操作和黑色保持操作以对所述块进行驱动。
13、根据权利要求11所述的液晶显示器,其中,所述定时控制器连接到第一选通驱动集成电路芯片以接收选通起始脉冲,并且剩余的选通驱动集成电路芯片彼此连接以接收选通起始脉冲。
14、根据权利要求9所述的液晶显示器,其中,所述选通定时控制信号包括用于控制所述选通驱动电路的定时以提供视频数据的第一选通起始脉冲和用于控制所述选通驱动电路的定时以提供黑色灰度级电压的第二选通起始脉冲,使得所述第一选通起始脉冲与所述第二选通起始脉冲之间的延迟量维持所述黑色数据周期。
15、根据权利要求9所述的液晶显示器,其中,所述定时控制器包括:
时钟信号,其与帧频无关地产生固定时钟信号;以及
帧频检测器,其基于所述固定时钟信号对定时信号进行计数以检测当前输入图像的帧频。
16、根据权利要求9所述的液晶显示器,其中,当帧频下降时,所述定时控制器控制所述选通定时控制信号以减小黑色数据***百分比。
17、根据权利要求9所述的液晶显示器,其中,当帧频上升时,所述定时控制器控制所述选通定时控制信号以增大黑色数据***百分比。
18、一种液晶显示器的驱动方法,该液晶显示器包括具有液晶单元的液晶面板、数据驱动电路、选通驱动电路和定时控制器,该驱动方法包括以下步骤:
基于固定时钟信号对定时信号进行计数,以实时检查当前输入图像的帧频;
如果帧频没有改变,则维持当前黑色数据***百分比;以及
如果帧频发生改变,则改变当前黑色数据***百分比。
19、根据权利要求18所述的液晶显示器的驱动方法,其中,如果帧频发生改变则改变当前黑色数据***百分比的步骤包括:如果所述当前输入图像的帧频下降,则降低所述当前黑色数据***百分比。
20、根据权利要求18所述的液晶显示器的驱动方法,其中,如果帧频发生改变则改变当前黑色数据***百分比的步骤包括:如果所述当前输入图像的帧频上升,则增大所述当前黑色数据***百分比。
CN2008101781686A 2007-12-21 2008-11-25 液晶显示器及其驱动方法 Active CN101465103B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
KR1020070135788A KR101301769B1 (ko) 2007-12-21 2007-12-21 액정표시장치와 그 구동방법
KR1020070135788 2007-12-21
KR10-2007-0135788 2007-12-21

Publications (2)

Publication Number Publication Date
CN101465103A true CN101465103A (zh) 2009-06-24
CN101465103B CN101465103B (zh) 2011-12-21

Family

ID=40019743

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2008101781686A Active CN101465103B (zh) 2007-12-21 2008-11-25 液晶显示器及其驱动方法

Country Status (6)

Country Link
US (1) US8743108B2 (zh)
KR (1) KR101301769B1 (zh)
CN (1) CN101465103B (zh)
DE (1) DE102008061119B4 (zh)
FR (1) FR2925745B1 (zh)
GB (1) GB2455846B (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102542967A (zh) * 2010-12-13 2012-07-04 乐金显示有限公司 时序控制器及其驱动方法和使用该时序控制器的显示装置
CN104115216A (zh) * 2012-02-20 2014-10-22 夏普株式会社 驱动装置和显示装置
CN109994066A (zh) * 2017-12-29 2019-07-09 乐金显示有限公司 用于驱动并补偿低延时虚拟现实的显示装置
CN110767185A (zh) * 2018-07-23 2020-02-07 精工爱普生株式会社 液晶装置和电子设备
CN111312149A (zh) * 2020-03-10 2020-06-19 Tcl华星光电技术有限公司 驱动方法及驱动装置
CN113763890A (zh) * 2020-06-01 2021-12-07 奇景光电股份有限公司 具背光的显示***

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101048994B1 (ko) * 2009-01-29 2011-07-12 삼성모바일디스플레이주식회사 유기전계발광표시장치 및 그의 구동방법
US10991338B2 (en) 2010-03-25 2021-04-27 Nokia Technologies Oy Apparatus, display module and method for adaptive blank frame insertion
KR101729982B1 (ko) * 2010-12-30 2017-04-26 삼성디스플레이 주식회사 표시장치 및 이의 구동방법
KR102035755B1 (ko) * 2013-04-30 2019-11-08 엘지디스플레이 주식회사 저속 구동용 표시장치와 그 구동방법
KR102135877B1 (ko) 2013-11-22 2020-08-27 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
KR20150069413A (ko) 2013-12-13 2015-06-23 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR102147375B1 (ko) * 2013-12-31 2020-08-24 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법
KR102193918B1 (ko) * 2014-10-24 2020-12-23 삼성디스플레이 주식회사 표시 장치의 동작 방법
KR102316983B1 (ko) * 2015-04-30 2021-10-25 엘지디스플레이 주식회사 표시장치
KR102627276B1 (ko) * 2016-11-23 2024-01-23 엘지디스플레이 주식회사 구동회로, 표시장치 및 이의 구동방법
JP7463074B2 (ja) * 2019-10-17 2024-04-08 エルジー ディスプレイ カンパニー リミテッド 表示制御装置、表示装置及び表示制御方法
KR102674431B1 (ko) * 2019-12-24 2024-06-11 엘지디스플레이 주식회사 표시장치

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5461424A (en) * 1992-11-20 1995-10-24 Kabushiki Kaisha Toshiba Display control apparatus and method for driving a display having a plurality of horizontal pixel lines
JP4040826B2 (ja) * 2000-06-23 2008-01-30 株式会社東芝 画像処理方法および画像表示システム
JP4831722B2 (ja) * 2001-10-05 2011-12-07 Nltテクノロジー株式会社 表示装置および画像表示システムおよびそれを用いた端末
AU2003289238A1 (en) 2002-12-06 2004-06-30 Sharp Kabushiki Kaisha Liquid crystal display device
CN1864189B (zh) 2003-08-05 2010-10-06 东芝松下显示技术有限公司 自发光显示装置的驱动电路及驱动方法
JP2005189820A (ja) 2003-12-04 2005-07-14 Sharp Corp 液晶表示装置及びその駆動方法
JP2005241787A (ja) * 2004-02-25 2005-09-08 Victor Co Of Japan Ltd 画像表示装置
JP4551712B2 (ja) * 2004-08-06 2010-09-29 東芝モバイルディスプレイ株式会社 ゲート線駆動回路
US20060170639A1 (en) * 2004-09-06 2006-08-03 Seiji Kawaguchi Display control circuit, display control method, and liquid crystal display device
US20090122207A1 (en) * 2005-03-18 2009-05-14 Akihiko Inoue Image Display Apparatus, Image Display Monitor, and Television Receiver
WO2006100906A1 (ja) * 2005-03-18 2006-09-28 Sharp Kabushiki Kaisha 画像表示装置、画像表示モニター、およびテレビジョン受像機
US20090073311A1 (en) * 2005-04-28 2009-03-19 Koichi Hamada Frame rate conversion device and video display device
WO2007043214A1 (ja) * 2005-10-07 2007-04-19 Sharp Kabushiki Kaisha 表示装置
JP4843295B2 (ja) * 2005-11-17 2011-12-21 東芝モバイルディスプレイ株式会社 液晶表示装置
JP2007206651A (ja) * 2006-02-06 2007-08-16 Toshiba Corp 画像表示装置及びその方法
JP2007286135A (ja) * 2006-04-12 2007-11-01 Toshiba Matsushita Display Technology Co Ltd 液晶表示装置
JP4883524B2 (ja) * 2006-03-31 2012-02-22 Nltテクノロジー株式会社 液晶表示装置、該液晶表示装置に用いられる駆動制御回路及び駆動方法
KR101345675B1 (ko) * 2007-02-15 2013-12-30 삼성디스플레이 주식회사 액정표시장치
TWI336874B (en) * 2007-03-12 2011-02-01 Au Optronics Corp Drive circuit, display apparatus, and method for adjusting screen refresh rate

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102542967A (zh) * 2010-12-13 2012-07-04 乐金显示有限公司 时序控制器及其驱动方法和使用该时序控制器的显示装置
US8970466B2 (en) 2010-12-13 2015-03-03 Lg Display Co., Ltd. Timing controller, display device using the same, and method for driving timing controller
CN102542967B (zh) * 2010-12-13 2015-05-06 乐金显示有限公司 时序控制器及其驱动方法和使用该时序控制器的显示装置
CN104115216A (zh) * 2012-02-20 2014-10-22 夏普株式会社 驱动装置和显示装置
CN104115216B (zh) * 2012-02-20 2016-12-14 夏普株式会社 驱动装置和显示装置
CN109994066A (zh) * 2017-12-29 2019-07-09 乐金显示有限公司 用于驱动并补偿低延时虚拟现实的显示装置
CN110767185A (zh) * 2018-07-23 2020-02-07 精工爱普生株式会社 液晶装置和电子设备
CN111312149A (zh) * 2020-03-10 2020-06-19 Tcl华星光电技术有限公司 驱动方法及驱动装置
CN113763890A (zh) * 2020-06-01 2021-12-07 奇景光电股份有限公司 具背光的显示***
CN113763890B (zh) * 2020-06-01 2023-08-22 奇景光电股份有限公司 具背光的显示***

Also Published As

Publication number Publication date
US20090160845A1 (en) 2009-06-25
DE102008061119A1 (de) 2009-07-02
US8743108B2 (en) 2014-06-03
FR2925745B1 (fr) 2013-06-28
GB0817819D0 (en) 2008-11-05
DE102008061119B4 (de) 2018-07-19
CN101465103B (zh) 2011-12-21
KR20090067950A (ko) 2009-06-25
GB2455846A (en) 2009-06-24
FR2925745A1 (fr) 2009-06-26
KR101301769B1 (ko) 2013-09-02
GB2455846B (en) 2010-06-16

Similar Documents

Publication Publication Date Title
CN101465103B (zh) 液晶显示器及其驱动方法
CN104751758B (zh) 能够以低速驱动的显示设备
CN101458905B (zh) 液晶显示器及其驱动方法
CN104751757B (zh) 能够以低速驱动的显示装置
CN101751885B (zh) 液晶显示设备及其驱动方法
KR101298438B1 (ko) 액정표시장치와 그 구동방법
CN101572063B (zh) 液晶显示器及其驱动方法
KR101303494B1 (ko) 액정표시장치와 그 구동방법
CN101226724B (zh) 液晶显示器及其驱动方法
US8089447B2 (en) Liquid crystal display and driving method thereof
US20140320465A1 (en) Display Device For Low Speed Drive And Method For Driving The Same
CN101562000A (zh) 液晶显示器
CN104134419A (zh) 用于低速驱动的显示装置及其驱动方法
CN101471052A (zh) 液晶显示器及其驱动方法
KR101446349B1 (ko) 액정표시장치와 그 구동방법
CN100363962C (zh) 电光学装置的驱动方法、驱动电路、电光学装置及电子设备
KR101421439B1 (ko) 액정표시장치와 그 구동방법
KR20170105682A (ko) 저속 구동이 가능한 표시장치
KR20060041435A (ko) 액정표시장치의 구동장치 및 구동방법

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant