WO2022070993A1 - パワー半導体装置 - Google Patents

パワー半導体装置 Download PDF

Info

Publication number
WO2022070993A1
WO2022070993A1 PCT/JP2021/034343 JP2021034343W WO2022070993A1 WO 2022070993 A1 WO2022070993 A1 WO 2022070993A1 JP 2021034343 W JP2021034343 W JP 2021034343W WO 2022070993 A1 WO2022070993 A1 WO 2022070993A1
Authority
WO
WIPO (PCT)
Prior art keywords
flow path
power semiconductor
semiconductor device
sealing member
power
Prior art date
Application number
PCT/JP2021/034343
Other languages
English (en)
French (fr)
Inventor
ティ チェン
健 徳山
明博 難波
隆宏 荒木
公則 澤畠
Original Assignee
株式会社日立製作所
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社日立製作所 filed Critical 株式会社日立製作所
Priority to CN202180061864.2A priority Critical patent/CN116157917A/zh
Priority to DE112021003671.8T priority patent/DE112021003671T5/de
Priority to US18/026,270 priority patent/US20230361001A1/en
Publication of WO2022070993A1 publication Critical patent/WO2022070993A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/46Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements involving the transfer of heat by flowing fluids
    • H01L23/473Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements involving the transfer of heat by flowing fluids by flowing liquids
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/07Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
    • H01L25/072Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/33Structure, shape, material or disposition of the layer connectors after the connecting process of a plurality of layer connectors
    • H01L2224/331Disposition
    • H01L2224/3318Disposition being disposed on at least two different sides of the body, e.g. dual array
    • H01L2224/33181On opposite sides of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/367Cooling facilitated by shape of device
    • H01L23/3677Wire-like or pin-like cooling fins or heat sinks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/42Fillings or auxiliary members in containers or encapsulations selected or arranged to facilitate heating or cooling
    • H01L23/433Auxiliary members in containers characterised by their shape, e.g. pistons
    • H01L23/4334Auxiliary members in encapsulations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/33Structure, shape, material or disposition of the layer connectors after the connecting process of a plurality of layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/18Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • H01L2924/13055Insulated gate bipolar transistor [IGBT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13091Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Definitions

  • the present invention relates to a power semiconductor device.
  • Patent Document 1 is known as a background technique of the present invention.
  • the mold resin 50 in the circuit board 10 of the electronic device 100, the mold resin 50 is located at a position surrounding the flow path forming portion 53 that closes the opening 230 to form a part of the flow path 220 and the flow path forming portion 53. It has a seal portion 52 on which the ring 400 is arranged, and the flow path forming portion 53 is in a state where the O-ring 400 is sandwiched between the seal portion 52 and the attached body 200 while closing the opening 230.
  • the configuration attached to the attached body 200 is shown.
  • a technology of an electronic device capable of ensuring heat dissipation without increasing the number of parts by this configuration is disclosed.
  • Patent Document 1 it is necessary to increase the area required for sealing the refrigerant on the surface of the printed circuit board. As a result, if the distance between the capacitor and the driver circuit and the power module becomes long, there is a concern that the inductance may increase. Further, in this case, it is necessary to separately add a flow path in order to cool the circuit component that generates heat, which may complicate the flow path and increase the size.
  • the power semiconductor device includes a power semiconductor element, a conductor portion that transmits the main current of the power semiconductor element, a circuit component that energizes the main current or a control current that controls the power semiconductor element, and the power semiconductor.
  • the power semiconductor device includes a substrate that supports the element, the conductor portion, and the circuit component, and a sealing member that seals the power semiconductor element, the conductor portion, the circuit component, and the substrate.
  • the conductor portion constitutes a power circuit body that outputs an alternating current
  • the sealing member forms a first flow path for flowing a refrigerant
  • the first flow path is thermally up to the power circuit body. It has a first region connected to the circuit component and a second region thermally connected to the circuit component.
  • FIG. 1st Embodiment of this invention The figure of the power semiconductor device which concerns on 1st Embodiment of this invention.
  • the figure of the power semiconductor device which concerns on 2nd Embodiment of this invention The figure of the power semiconductor device which concerns on 3rd Embodiment of this invention.
  • the figure of the power semiconductor device which concerns on 4th Embodiment of this invention A modified example of FIG.
  • the perspective view of the power semiconductor device which concerns on 6th Embodiment of this invention The perspective view of the power semiconductor device which concerns on 7th Embodiment of this invention.
  • the perspective view of the power semiconductor device which concerns on 8th Embodiment of this invention The perspective view of the power semiconductor device which concerns on 9th Embodiment of this invention.
  • a modified example of FIG. A perspective view of a power semiconductor device according to a tenth embodiment of the present invention.
  • FIG. 1 is a diagram of a power semiconductor device according to the first embodiment of the present invention.
  • the power semiconductor element 1 is connected to the conductor portions 5a and 5b via the solder 2 to form a power circuit body.
  • the power semiconductor element 1 is, for example, a combination of an IGBT (Insulated Gate Bipolar Transistor) and a diode, or a MOSFET (Metal-Oxide-Semiconductor Field Effect Transistor).
  • the conductor portions 5a and 5b transmit the collector / emitter current, which is the main current of the power semiconductor element 1.
  • the circuit component 8 is composed of a capacitor circuit for smoothing electric power and one or both of a driver circuit for outputting a gate current which is a control current.
  • the sealing member 7 is made of a material such as resin, and the power semiconductor element 1, the conductor portions 5a and 5b, and the circuit component 8 are molded and fixed to the substrate 3 for sealing.
  • the power semiconductor element 1 and the conductor portions 5a and 5b form a power circuit body and are supported and arranged on the substrate 3.
  • the sealing member 7 forms the first flow path 9 and the second flow path 14.
  • the first flow path 9 and the second flow path 14 cool the conductor portions 5a and 5b and the circuit component 8 that generate heat by flowing a refrigerant inside.
  • the sealing member 7 fills the surface step of the substrate 3 with the mold resin to facilitate the sealing of the refrigerant in the flow path.
  • the first flow path 9 is formed by a sealing member 7, a conductor portion 5a, a circuit component 8, and a flow path case 6.
  • the conductor portion 5a has an exposed surface that is not covered by the sealing member 7 so as to come into contact with the refrigerant flowing in the first flow path 9.
  • the conductor portion 5a may be in direct contact with the refrigerant on this exposed surface, or may be covered with a filler sheet of a heat conductive member or the like for protection so as to be indirectly in contact with the refrigerant.
  • the flow path case 6 is fixed by a sealing member 7 so that its surface is in direct contact with the refrigerant, and is installed on the surface of the sealing member 7 opposite to the substrate 3 side.
  • the sealing member 4 is arranged in a groove provided in the sealing member 7 or the flow path case 6, and by connecting and fixing the flow path case 6 and the sealing member 7, the refrigerant flowing inside the first flow path is sealed. It is a member to stop.
  • the seal member 4 is composed of, for example, an O-ring or a gasket.
  • the board 3 is provided with a through hole for installing a circuit body.
  • the upper surface of the paper surface is referred to as the first surface 31, and the lower surface is referred to as the second surface 32.
  • the region surrounded by the conductor portion 5a, the sealing member 7, and the flow path case 6 is surrounded by the first region 10, the circuit component 8, the sealing member 7, and the flow path case 6.
  • the region is referred to as the second region 11.
  • the first region 10 is a region thermally connected to the power semiconductor element 1 or the conductor portion 5a.
  • the second region 11 is a region in which the sealing member 7 and the surface (exposed surface) of the circuit component 8 or the heat conductive member form at least a part thereof and are thermally connected to the circuit component 8.
  • the circuit component 8 is fixed by the sealing member 7 in the second region 11 so that its surface is in contact with the refrigerant. Further, the surface of the circuit component 8 is exposed from the sealing member 7 and forms a part of the bottom surface of the first flow path 9.
  • the contact surface of the circuit component 8 with the refrigerant is covered with an interposing member so as not to come into direct contact with the refrigerant in order to protect the component.
  • the interposition member is, for example, a filler sheet of a heat conductive member. This improves the cooling effect of the circuit component 8. Further, by installing the circuit component 8 in the flow path portion 9, the cooling performance can be further enhanced. Further, the inductance can be reduced by installing the circuit component 8 near the power semiconductor element 1.
  • the sealing member 7 forms a first flow path 9 on the first surface 31 side of the substrate 3, and further forms a second flow path 14 on the second surface 32 side of the substrate 3, and the second flow.
  • the path 14 also has a third region 15 that is thermally connected to the power circuit body.
  • the circuit component 8 is configured to be cooled simultaneously in the first flow path 9 while cooling the power circuit body from both sides with the refrigerant, so that the mounting density is improved and the cooling effect is also improved.
  • the exposed surface of the conductor portion 5b in the third region 15 with respect to the flow path portion 14 may be coated with a heat conductive member without being directly exposed to the refrigerant, and may be indirectly cooled.
  • FIG. 2 is a diagram of a power semiconductor device according to a second embodiment of the present invention.
  • the conductor portions 5a and 5b have an exposed surface exposed from the sealing member 7, and a wire portion (cooling wire) 12 having a bent portion is connected to the exposed surface.
  • the cooling wire 12 is installed on the exposed surface of the conductor portions 5a and 5b in order to increase the heat dissipation area of the conductor portions 5a and 5b. As a result, the heat dissipation area is increased and the cooling effect is improved.
  • the cooling wire 12 is bonded to the conductor portions 5a and 5b by a bonding method such as ultrasonic bonding, soldering, and resistance welding.
  • the cooling wire 12 is made of a material such as aluminum, copper, or SUS.
  • FIG. 3 is a diagram of a power semiconductor device according to a third embodiment of the present invention.
  • the conductor portions 5a and 5b have an exposed surface exposed from the sealing member 7, and a pin fin (cooling fin) 13 is provided on the exposed surface.
  • the cooling fins 13 are installed to increase the heat dissipation area of the conductor portions 5a and 5b, and the shape thereof is a cylinder, a prism, a plate, or the like. This increase in heat dissipation area improves the cooling effect.
  • the pins of the cooling fins 13 are arranged in a staggered or lattice pattern toward the flow of the refrigerant.
  • the cooling fin 13 may be a member integrated with the conductor portions 5a and 5b by cutting out the conductor portions 5a and 5b or casting using a mold, or another member may be joined to the conductor portions 5a and 5b. It may be configured by.
  • the cooling fins 13 are formed in a plate shape and are shown as an example of being formed in parallel with the flow of the refrigerant.
  • FIG. 4 is a diagram of a power semiconductor device according to a fourth embodiment of the present invention.
  • the first flow path 9A or the second flow path 14A is composed of a sealing member 7A and a flow path case 6A connected to the sealing member 7A.
  • the sealing member 7A forms at least a part of the bottom surface of the first flow path 9A or the second flow path 14A
  • the flow path case 6A is formed in a concave shape. It has an upper surface facing the bottom surface of the first flow path 9A or the second flow path 14A, and a side surface connected to the upper surface thereof.
  • FIG. 5 is a modified example of FIG.
  • the sealing member 7B has a flat surface in contact with the first flow path 9B and the flow path case 6B.
  • the flow path case 6B is formed on a concave surface as in FIG. As a result, in the first flow path 9B, not only the upper surface of the first flow path 9B but also the portion of the flow path wall is installed in the flow path case 6B. This configuration facilitates the manufacture of semiconductor devices.
  • FIG. 6 is a diagram of a power semiconductor device according to a fifth embodiment of the present invention.
  • the substrate 3C has a substrate through hole 161 which is a first through hole in order to conduct the first flow path 9C and the second flow path 14C separately from the through hole provided for installing the power circuit body. Is forming.
  • the sealing member 7C is provided with a sealing member through hole 162 as a second through hole in order to conduct the first flow path 9 and the second flow path 14.
  • the through hole 16 composed of the substrate through hole 161 and the sealing member 162 allows the refrigerant flowing inside the first flow path 9C and the second flow path 14C to pass through. By doing so, the inflow and discharge of the refrigerant into the semiconductor device can be achieved by forming only one flow path inlet and one outlet, which need to be provided in the first flow path 9C or the second flow path 14C, respectively. Can be done.
  • FIG. 7 is a diagram of a power semiconductor device according to a sixth embodiment of the present invention.
  • the conductor portion 5a provided with the cooling fins 13 used in the explanations of FIGS. 3 to 6 is used, but the conductor portion 5a may not be provided with the cooling fins 13 for cooling.
  • the cooling wire 12 described with reference to FIG. 2 may be provided instead of the fin 13. The same applies to the conductor portion 5b.
  • the first flow path 9D cools the three output phases of the power conversion device, that is, the conductor portion 5a for the three phases of the power circuit body. Each phase outputs an alternating current and is arranged in series with the flow path portion 9D.
  • the three-phase power circuit body is arranged linearly and is arranged in series with the flow path portion 9D.
  • the flow path portion 9D is also formed into a linear shape. By doing so, it is possible to reduce the pressure loss of the refrigerant on the flow path wall. Along with this, the flow rate of the refrigerant can be increased, so that the cooling effect is improved.
  • An inflow portion for flowing the refrigerant into the flow path case 6D and a refrigerant inlet / outlet 17 for flowing out the refrigerant to the outside of the flow path case 6D are installed in the flow path case 6D with respect to the surface of the substrate 3. Formed in the vertical direction.
  • FIG. 8 is a perspective view of a power semiconductor device according to a seventh embodiment of the present invention.
  • the refrigerant inlet / outlet 17E is formed in a direction horizontal to the surface of the substrate 3, and the refrigerant inlet / outlet 17E is arranged in the flow path case 6E which is the side wall of the first flow path 9E. By doing so, the stacking of power semiconductor devices becomes thin, which contributes to miniaturization.
  • FIG. 9 is a perspective view of a power semiconductor device according to an eighth embodiment of the present invention.
  • the three-phase power circuit body is arranged along the first row 91 linear in the longitudinal direction of the substrate 3, and the circuit component 8 is arranged along the second row 92 parallel to the first row. ..
  • the first flow path 9F is formed so as not to follow the first row 91, and cools the three-phase power circuit body and the circuit component 8.
  • the flow path portion 9F is formed in an S shape in the horizontal direction with respect to the surface of the substrate 3.
  • the refrigerant inlet / outlet 17F provided in the flow path case 6F is formed in a direction perpendicular to the surface of the substrate 3. If there is no structural problem, it may be formed in a direction horizontal to the surface of the substrate 3.
  • FIG. 10 is a perspective view of a power semiconductor device according to a ninth embodiment of the present invention.
  • the refrigerant inlet 17G is formed in a direction perpendicular to the surface of the substrate 3, but the refrigerant outlet 17G is not provided in the same flow path portion 9G and passes through the through hole 16 on the opposite side of the substrate 3. It is formed in the flow path portion provided on the surface.
  • FIG. 11 is a modification of FIG. 10.
  • the flow path portion 9H is formed as a curved flow path wall 20 in which the corners of the S-shaped flow path wall shown in FIGS. 9 and 10 are curved.
  • the curved flow path wall 20 formed in a meandering shape can reduce the pressure loss on the flow path case 6H due to the refrigerant, and at the same time, since it is curved, the refrigerant flow velocity and the flow rate can be increased. The cooling effect is improved.
  • FIG. 12 is a perspective view of a power semiconductor device according to a tenth embodiment of the present invention.
  • Cooling fins 13 are provided on the conductors of the upper and lower arms of the three-phase power semiconductor.
  • a partition plate 19 is installed between the cooling fins 13 exposed in the flow path of the flow path case 6J.
  • the partition plate 19 is formed on the sealing member 7 or the flow path case 6J.
  • a substrate 3 for supporting the conductor portions 5a and 5b and the circuit component 8, and a sealing member 7 for sealing the power semiconductor element 1, the conductor portions 5a and 5b, the circuit component 8 and the substrate 3 are provided.
  • the power semiconductor element 1 and the conductor portions 5a and 5b form a power circuit body that outputs an AC current
  • the sealing member 7 forms a first flow path 9 for flowing a refrigerant
  • the first flow path 9 is It has a first region 10 that is thermally connected to the power circuit body, and a second region that is thermally connected to the circuit component. Since this is done, it is possible to provide a power semiconductor device that can achieve both low inductance and miniaturization by achieving both improvement in mounting density of circuit components and improvement in cooling performance.
  • the conductor portions 5a and 5b have an exposed surface exposed from the sealing member 7, and a wire portion 12 having a bent portion is connected to the exposed surface. Since this is done, the cooling performance of the power circuit body can be improved.
  • the conductor portions 5a and 5b have an exposed surface exposed from the sealing member 7, and the exposed surface is provided with pin fins 13. Since this is done, the cooling performance of the power circuit body can be improved.
  • the sealing member 7 forms a first flow path 9 on the first surface 31 side of the substrate 3, and further forms a second flow path 14 on the second surface 32 side of the substrate 3, so that the second flow path 9 is formed.
  • the flow path 14 has a third region 15 that is thermally connected to the power circuit body. Since this is done, the power circuit body can be cooled from both sides.
  • the first flow path 9 and the second flow path 14 are composed of a sealing member 7 and a flow path case 6 connected to the sealing member 7, and the sealing member 7 is a first flow path. 9 and at least a part of the bottom surface of the second flow path 14 are formed, and the flow path case 6 is connected to the upper surface facing the bottom surface of the first flow path 9 and the second flow path 14, respectively, and the upper surface. Has sides and. Since this is done, the flow rate of the refrigerant flowing in the first flow path 9 or the second flow path 14 can be increased.
  • the substrate 3 has a first through hole 161 and the sealing member 7 has a second through hole 162 that conducts the first flow path 9 and the second flow path 14 and passes through the first through hole 161.
  • the sealing member 7 has a second through hole 162 that conducts the first flow path 9 and the second flow path 14 and passes through the first through hole 161.
  • the flow path case 6 has an inflow section 17 that allows the refrigerant to flow into the flow path 9, and an outflow section 17 that causes the refrigerant to flow out of the flow path 9.
  • the inflow section 17 and the outflow section 17 are
  • the three-phase power circuit body formed in the first flow path 9 is linearly arranged in the first flow path 8. Since this is done, the three-phase power circuit body can be efficiently cooled.
  • the inflow portion 17 and the outflow portion 17 are formed on the side wall of the first flow path 9. Since this is done, it is possible to reduce the stacking of power semiconductor devices in the height direction and contribute to miniaturization.
  • the flow path case 6 has an inflow section 17 for flowing the refrigerant into the flow path case 6 and an outflow section 17 for flowing the refrigerant out of the flow path case 6, and the three-phase power circuit body has.
  • the circuit components 8 are arranged along the second row 92, which is parallel to the first row 91, and the first flow path 9 is arranged along the first row 91. It is formed so as not to follow, and cools the three-phase power circuit body and the circuit component 8. Since this is done, the power circuit body and the circuit component 8 can be cooled by one flow path while contributing to the insulation between the power circuit bodies.
  • the sealing member 7 is provided between the three-phase power circuits, and forms the first flow path 9 in a meandering shape. Since this is done, the pressure loss on the corner portion of the flow path 9 can be reduced.
  • the partition portion 19 is arranged between the upper arm and the lower arm of the power circuit body on the exposed surface exposed in the first flow path 9. Since this is done, the refrigerant is rectified, the flow velocity of the refrigerant on the surface of the conductor portion is increased and made uniform, and the cooling effect is improved.
  • the configuration may be a combination of the above-described embodiment and a plurality of modified examples.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
  • Inverter Devices (AREA)

Abstract

パワー半導体装置は、導体部と、回路部品と、それらを支持する基板と、封止部材と、を備え、前記封止部材は、第1流路を形成し、前記第1流路は、前記パワー回路体まで熱的に繋がる第1領域と、前記回路部品まで熱的に繋がる第2領域と、を有する。

Description

パワー半導体装置
 本発明は、パワー半導体装置に関する。
 電気自動車の分野において、バッテリー搭載スペースを最大化するために、モータ・インバータの小型化が要求されている。小型化に伴い、さらに高出力密度である小型インバータを実現するには、小型かつ高冷却性能の構造が必要となり、技術改良が成されている。
 本願発明の背景技術として、下記の特許文献1が知られている。特許文献1では、電子装置100の回路基板10において、モールド樹脂50が、開口部230を塞いで流路220の一部をなす流路形成部53と、流路形成部53を囲う位置にOリング400が配置されるシール部52と、を有しており、流路形成部53は、開口部230を塞ぎつつ、シール部52と被取付体200とで、Oリング400を挟み込んだ状態で被取付体200に取り付けられている構成が示されている。この構成によって部品点数を増やすことなく、放熱性を確保できる電子装置の技術が開示されている。
特開2016-119427号公報
 特許文献1に記載された従来の構造では、プリント基板表面に冷媒を密封するために必要な面積を大きくする必要がある。それによって、コンデンサおよびドライバ回路とパワーモジュールとの間の距離が長くなると、インダクタンスの増加に繋がる懸念がある。またこの場合、発熱する回路部品を冷却するためには流路を別途に追加する必要があり、これにより流路が複雑になり大型化する懸念もある。
 これを鑑みて本発明は、回路部品の実装密度の向上と冷却性能向上とを両立させることで、低インダクタンス化と小型化とを両立できるパワー半導体装置を提供することが課題である。
 本発明によるパワー半導体装置は、パワー半導体素子と、前記パワー半導体素子の主電流を伝達する導体部と、前記主電流又は前記パワー半導体素子を制御する制御電流を通電する回路部品と、前記パワー半導体素子と前記導体部と前記回路部品と、を支持する基板と、前記パワー半導体素子と前記導体部と前記回路部品と前記基板と、を封止する封止部材と、を備え、前記パワー半導体素子と前記導体部は交流電流を出力するパワー回路体を構成し、前記封止部材は、冷媒を流すための第1流路を形成し、前記第1流路は、前記パワー回路体まで熱的に繋がる第1領域と、前記回路部品まで熱的に繋がる第2領域と、を有する。
 回路部品の実装密度の向上と冷却性能向上とを両立させることで、低インダクタンス化と小型化とを両立できるパワー半導体装置を提供できる。
本発明の第1の実施形態に係る、パワー半導体装置の図。 本発明の第2の実施形態に係る、パワー半導体装置の図。 本発明の第3の実施形態に係る、パワー半導体装置の図。 本発明の第4の実施形態に係る、パワー半導体装置の図。 図4の変形例。 本発明の第5の実施形態に係る、パワー半導体装置の図。 本発明の第6の実施形態に係る、パワー半導体装置の斜視図。 本発明の第7の実施形態に係る、パワー半導体装置の斜視図。 本発明の第8の実施形態に係る、パワー半導体装置の斜視図。 本発明の第9の実施形態に係る、パワー半導体装置の斜視図。 図10の変形例。 本発明の第10の実施形態に係る、パワー半導体装置の斜視図。
 以下、図面を参照して本発明の実施形態を説明する。以下の記載および図面は、本発明を説明するための例示であって、説明の明確化のため、適宜、省略および簡略化がなされている。本発明は、他の種々の形態でも実施する事が可能である。特に限定しない限り、各構成要素は単数でも複数でも構わない。
 図面において示す各構成要素の位置、大きさ、形状、範囲などは、発明の理解を容易にするため、実際の位置、大きさ、形状、範囲などを表していない場合がある。このため、本発明は、必ずしも、図面に開示された位置、大きさ、形状、範囲などに限定されない。
(本発明の実施形態とその構成)
 図1は、本発明の第1の実施形態に係る、パワー半導体装置の図である。
 パワー半導体素子1は、はんだ2を介して、導体部5a,5bと接続され、パワー回路体を構成している。パワー半導体素子1は、例えばIGBT(Insulated Gate Bipolar Transistor)とダイオードを組み合わせたものや、MOSFET(Metal-Oxide-Semiconductor Field Effect Transistor)である。
 導体部5a,5bは、パワー半導体素子1の主電流であるコレクタ/エミッタ電流を伝達している。回路部品8は、電力を平滑化させるコンデンサ回路と、制御電流であるゲート電流を出力するドライバ回路の片方または両方と、で構成されている。
 封止部材7は、樹脂などの材質であり、パワー半導体素子1と導体部5a,5bと回路部品8をモールドして、基板3に固定して封止する。パワー半導体素子1と導体部5a,5bはパワー回路体を形成し、基板3に支持されて配置されている。
 また、封止部材7は、第1流路9および第2流路14を形成している。第1流路9および第2流路14は、内部に冷媒を流すことで、発熱する導体部5a,5bや回路部品8を冷却している。また、封止部材7は、モールド樹脂によって基板3の表面段差を埋め、冷媒を流路内に封じ込みしやすくしている。
 第1流路9は、封止部材7と導体部5aと回路部品8と流路ケース6と、によって形成されている。導体部5aは第1流路9内に流れる冷媒に接触するように、封止部材7に覆われていない露出面を持つ。導体部5aはこの露出面において、冷媒に直接接触するようにしてもよいし、保護のために熱伝導性部材のフィラシートなどで覆われて間接的に冷媒に接触するようにしてもよい。
 流路ケース6は、その表面が冷媒と直接接するように封止部材7によって固定され、封止部材7において、基板3側とは反対側の表面に設置される。
 シール部材4は、封止部材7または流路ケース6に設けられた溝に配置され、流路ケース6と封止部材7とを接続固定することで、第1流路内部に流れる冷媒を封止する部材である。シール部材4は、例えばOリングやガスケットなどで構成されている。
 基板3は、回路体を設置するための貫通孔を設けている。なお、基板3において、紙面上側の面を第1の面31、下側の面を第2の面32とする。
 第1流路9において、導体部5aおよび封止部材7および流路ケース6で囲まれている領域を第1領域10、回路部品8および封止部材7および流路ケース6で囲まれている領域を第2領域11、とする。第1領域10は、パワー半導体素子1又は導体部5aまで熱的に繋がっている領域である。また第2領域11は、封止部材7と回路部品8の表面(露出面)又は熱伝導性部材とが少なくとも一部を形成し、回路部品8まで熱的に繋がる領域である。
 回路部品8は、第2領域11において、その表面が冷媒と接するように封止部材7によって固定される。また、回路部品8の表面は、封止部材7から露出しており、第1流路9の底面の一部を形成している。回路部品8の冷媒との接触面は、部品保護のため直接冷媒と接触しないように介装部材で覆われる。介装部材は、例えば、熱伝導性部材のフィラシートなどである。これにより、回路部品8の冷却効果が向上する。また、回路部品8を流路部9内に設置することで、さらに冷却性能を強化させることができる。また、回路部品8がパワー半導体素子1近くに設置されることで、インダクタンスを低減できる。
 また、封止部材7は、基板3の第1の面31側に第1流路9を形成し、さらに基板3の第2の面32側に第2流路14を形成し、第2流路14は、かつパワー回路体まで熱的に繋がる第3領域15を有している。これにより、パワー回路体を両面から冷媒で冷却しつつ、回路部品8も第1流路9で同時に冷やすように構成されるため、実装密度が向上しつつ、冷却効果も向上させている。なお、第3領域15における導体部5bの流路部14に対する露出面は、直接冷媒にさらすことなく熱伝導性部材を用いてコーティングし、間接的に冷却されるような構成でもよい。
 図2は、本発明の第2の実施形態に係る、パワー半導体装置の図である。
 導体部5a、5bは、封止部材7から露出している露出面を有し、その露出面には、屈曲部を有するワイヤ部(冷却ワイヤ)12が接続されている。冷却ワイヤ12は、導体部5a、5bの放熱面積を増やすため、導体部5a、5bの露出面に設置される。これにより、放熱面積が増加され、冷却効果が向上する。冷却ワイヤ12は、超音波接合,はんだ付け,抵抗溶接などの接合方法で導体部5a、5bに接合されている。また冷却ワイヤ12は、アルミ,銅,SUSなどの材質で構成されている。
 図3は、本発明の第3の実施形態に係る、パワー半導体装置の図である。
 導体部5a、5bは、封止部材7から露出している露出面を有し、その露出面には、ピンフィン(冷却フィン)13が設けられている。冷却フィン13は、導体部5a、5bの放熱面積を増やすため設置されており、その形状は円柱,角柱,板状などである。この放熱面積の増加により、冷却効果が向上する。なお、円柱、角柱の場合、冷却フィン13の各ピンが冷媒の流れに向かって千鳥状または格子状で配置されることが好ましい。冷却フィン13は、導体部5a、5bの削り出しや金型を用いた鋳造によって、導体部5a、5bと一体になる部材とされてもよいし、別部材を導体部5a、5bに接合することで構成されてもよい。図3では、冷却フィン13は板状に構成され、冷媒の流れに向かって平行に形成される例として示している。
 図4は、本発明の第4の実施形態に係る、パワー半導体装置の図である。
 第1流路9Aまたは第2流路14Aは、封止部材7Aと、封止部材7Aに接続される流路ケース6Aと、により流路が構成されている。具体的には、図4に示すように、封止部材7Aは、第1流路9Aまたは第2流路14Aの底面の少なくとも一部を形成しており、流路ケース6Aは凹状に形成され、第1流路9Aまたは第2流路14Aの底面とはそれぞれ対向している上面と、その上面と接続されている側面と、を有している。封止部材7Aと流路ケース6Aの両方を凹部形状にすることで、冷媒の流路面積を増加させやすくしている。これにより、導体部5a、5bの冷却効果が向上する。
 図5は、図4の変形例である。
 封止部材7Bは、第1流路9Bおよび流路ケース6Bと接する面がフラットに形成されている。流路ケース6Bは図4と同様に凹上に形成されている。これにより第1流路9Bは、第1流路9Bの上の面だけでなく、流路壁の部分も流路ケース6Bに設置されている。この構成により、半導体装置の製造を容易にさせることができる。
 図6は、本発明の第5の実施形態に係る、パワー半導体装置の図である。
 基板3Cは、パワー回路体を設置するために設けられている貫通孔とは別に、第1流路9Cと第2流路14Cとを導通させるため、第1貫通孔である基板貫通孔161を形成している。また封止部材7Cにも同様に、第1流路9と第2流路14とを導通させるため、第2貫通孔として、封止部材貫通孔162を設ける。
 基板貫通孔161と封止部材162で構成される貫通孔16は、第1流路9Cと第2流路14Cの内部を流れる冷媒を一通させる。このようにすることで、第1流路9Cまたは第2流路14Cにそれぞれ設けることが必要になる流路入口および出口を、1ヵ所ずつ形成するだけで、半導体装置への冷媒の流入および排出ができる。
 図7は、本発明の第6の実施形態に係る、パワー半導体装置の図である。なお、図7以降の図は、図3~図6の説明でも用いた冷却フィン13を設けた導体部5aを用いているが、導体部5aに冷却フィン13を設けなくてもよいし、冷却フィン13の代わりに図2で説明した冷却ワイヤ12を設けてもよい。また、導体部5bについても同様である。
 第1流路9Dは、電力変換装置の出力三相、つまりパワー回路体の3相分の導体部5aを冷却している。それぞれの相は、交流電流を出力し、流路部9Dに対して直列に配置される。三相のパワー回路体が直線状に配置され、流路部9Dに対して直列に配置される。流路部9Dも直線型に成形されている。このようにすることで、流路壁に対する冷媒の圧損を低減できる。またこれにともない、冷媒の流量を増加させることが可能になるため、冷却効果が向上する。
 冷媒を流路ケース6D内に流入させる流入部と、冷媒を流路ケース6D外に流出させる流出部である冷媒入口・出口17が、流路ケース6Dに設置され、基板3の表面に対して垂直な方向に形成される。冷媒入口・出口17が基板3に対して垂直な方向に形成されることで、冷媒入口・出口17の寸法を最大化することができ、流路壁に対する圧損を低減できる。
 図8は、本発明の第7の実施形態に係る、パワー半導体装置の斜視図である。
 冷媒入口・出口17Eが、基板3の表面に対して水平な方向に形成されており、冷媒の入口・出口17Eが第1流路9Eの側壁である流路ケース6Eに配置される。このようにすることで、パワー半導体装置の積層が薄くなり、小型化に貢献する。
 図9は、本発明の第8の実施形態に係る、パワー半導体装置の斜視図である。
 3相のパワー回路体は、基板3の長手方向に直線状の第1列91に沿って配置され、回路部品8は、第1列と平行である第2列92に沿って配置されている。第1流路9Fは、第1列91に沿わないように形成され、かつ3相のパワー回路体と回路部品8とを冷却している。図9では、流路部9Fは、基板3の表面に対して水平方向にS字状に形成される。S字状の流路部9Fを形成することで、三相間パワー回路体の絶縁を確保でき、さらに同じ流路部9Dによって回路部品8を冷却することができるため、冷却効果を向上させることができる。
 なお、S字状の流路部9Fを形成するのにともない、流路ケース6Fに設けられている冷媒入口・出口17Fは、基板3の表面に対して垂直な方向に形成されているが、構成上の問題がなければ、基板3の表面に対して水平な方向に形成されていてもよい。
 図10は、本発明の第9の実施形態に係る、パワー半導体装置の斜視図である。
 冷媒入口17Gは、基板3の表面に対して垂直な方向に形成されているが、冷媒出口17Gは同じ流路部9Gには設けられず、貫通孔16を通って、基板3の反対側の面に設けられている流路部に形成されている。このように、基板3の貫通孔16を通過することで、基板3の両面を冷却する際の流路を簡易化でき、パワー半導体装置の小型化と部品の削減、圧損の低減が可能となる。
 図11は、図10の変形例である。
 流路部9Hは、図9および図10に示したS字状に形成されている流路壁の角部が、曲線状である曲線流路壁20として成形されている。これにより、蛇行状に形成された曲線流路壁20は、冷媒による流路ケース6Hに対しての圧損が低減でき、同時に曲線状であることから、冷媒流速および流量を増加させることできるため、冷却効果が向上する。
 図12は、本発明の第10の実施形態に係る、パワー半導体装置の斜視図である。
 三相のパワー半導体の上下アームの導体部には、それぞれ冷却フィン13が設けられている。この流路ケース6Jの流路内に露出している冷却フィン13の間に仕切り板19が設置されている。仕切り板19は、封止部材7または、流路ケース6Jに形成されている。これにより、パワー半導体装置同士の絶縁距離を確保できる。また、この仕切り板19によって流路部9Jの冷媒の流れを制御することで、冷媒は整流し、導体部の表面の冷媒の流速が増加及び均一化され、冷却効果が向上する。
 以上説明した本発明の第1の実施形態によれば、以下の作用効果を奏する。
(1)パワー半導体素子1と、パワー半導体素子1の主電流を伝達する導体部5a、5bと、主電流又はパワー半導体素子1を制御する制御電流を通電する回路部品8と、パワー半導体素子1と導体部5a、5bと回路部品8と、を支持する基板3と、パワー半導体素子1と導体部5a、5bと回路部品8と基板3と、を封止する封止部材7と、を備え、パワー半導体素子1と導体部5a、5bは交流電流を出力するパワー回路体を構成し、封止部材7は、冷媒を流すための第1流路9を形成し、第1流路9は、パワー回路体まで熱的に繋がる第1領域10と、前記回路部品まで熱的に繋がる第2領域と、を有する。このようにしたので、回路部品の実装密度の向上と冷却性能向上とを両立させることで、低インダクタンス化と小型化とを両立できるパワー半導体装置を提供できる。
(2)回路部品8の表面は、封止部材7から露出しており、第1流路9の底面の一部を形成している。このようにしたので、パワー回路体の冷却性能を向上させることができる。
(3)導体部5a、5bは、封止部材7から露出している露出面を有し、露出面には、屈曲部を有するワイヤ部12が接続されている。このようにしたので、パワー回路体の冷却性能を向上させることができる。
(4)導体部5a、5bは、封止部材7から露出している露出面を有し、露出面には、ピンフィン13が設けられている。このようにしたので、パワー回路体の冷却性能を向上させることができる。
(5)封止部材7は、基板3の第1の面31側に第1流路9を形成し、さらに基板3の第2の面32側に第2流路14を形成し、第2流路14は、パワー回路体まで熱的に繋がる第3領域15を有する。このようにしたので、パワー回路体を両面から冷却することができる。
(6)第1流路9および第2流路14は、封止部材7と、封止部材7に接続される流路ケース6と、により構成され、封止部材7は、第1流路9および第2流路14の底面の少なくとも一部を形成し、流路ケース6は、第1流路9および第2流路14の底面にそれぞれ対向している上面と、上面と接続されている側面と、を有する。このようにしたので、第1流路9または第2流路14に流れる冷媒の流量を増加させることができる。
(7)基板3は、第1貫通孔161を有し、封止部材7は、第1流路9と第2流路14を導通し、かつ第1貫通孔161を通る第2貫通孔162を有する。このようにしたので、第1流路9と第2流路14を一通りの流路として、流路入口および出口の数を減らすことが可能になる。また、第1貫通孔161と第2貫通孔162を通る冷媒によって、パワー回路体の冷却効果を上げることができる。
(8)流路ケース6は、冷媒を流路9内に流入させる流入部17と、冷媒を流路9外に流出させる流出部17と、を有し、流入部17と流出部17は、第1流路9に形成され、3相のパワー回路体は、第1流路8内に直線状に配置される。このようにしたので、3相のパワー回路体を効率よく冷却させることができる。
(9)流入部17と流出部17は、第1流路9の側壁に形成される。このようにしたので、パワー半導体装置の高さ方向の積層を減らし、小型化に貢献できる。
(10)流路ケース6は、冷媒を流路ケース6内に流入させる流入部17と、冷媒を流路ケース6外に流出させる流出部17と、を有し、3相のパワー回路体は、直線状の第1列91に沿って配置され、回路部品8は、第1列91とは平行である第2列92に沿って配置され、第1流路9は、第1列91に沿わないように形成され、かつ3相のパワー回路体と回路部品8とを冷却する。このようにしたので、パワー回路体同士の絶縁に貢献するとともに、1つの流路でパワー回路体と回路部品8を冷却することができる。
(11)封止部材7は、3相のパワー回路体同士の間に設けられ、第1流路9を蛇行状に形成する。このようにしたので、流路9の角部に対する圧損を減少させることができる。
(12)パワー回路体は、第1流路9内に露出する露出面において、パワー回路体の上アーム下アームの間に仕切り部19が配置される。このようにしたので、冷媒が整流され、導体部の表面の冷媒の流速が増加及び均一化され、冷却効果が向上する。
 以上、発明の技術的思想を逸脱しない範囲で、削除・他の構成に置・他の構成の追加をすることが可能であり、その態様も本発明の範囲内に含まれる。さらに、上述の実施形態と複数の変形例を組み合わせた構成としてもよい。
1 パワー半導体素子
2 はんだ
3,3C 基板
 31 第1の面
 32 第2の面
4 シール部材
5a,5b 導体部
6,6A,6B,6D,6E,6G,6H,6J 流路ケース
7,7A,7B,7C 封止部材
8 回路部品
9,9A~J 第1流路
 91 第1列
 92 第2列
10 第1領域
11 第2領域
12 冷却ワイヤ
13 冷却フィン
14,14A,14C 第2流路
15 第3領域
16 貫通孔
 161 基板貫通孔
 162 封止部材貫通孔
17,17E,17F,17G 冷媒入口/出口
19 仕切り版
20 曲線流路壁

Claims (14)

  1.  パワー半導体素子と、
     前記パワー半導体素子の主電流を伝達する導体部と、
     前記主電流又は前記パワー半導体素子を制御する制御電流を通電する回路部品と、
     前記パワー半導体素子と前記導体部と前記回路部品と、を支持する基板と、
     前記パワー半導体素子と前記導体部と前記回路部品と前記基板と、を封止する封止部材と、を備え、
     前記パワー半導体素子と前記導体部は交流電流を出力するパワー回路体を構成し、
     前記封止部材は、冷媒を流すための第1流路を形成し、
     前記第1流路は、前記パワー回路体まで熱的に繋がる第1領域と、前記回路部品まで熱的に繋がる第2領域と、を有する
     パワー半導体装置。
  2.  請求項1に記載のパワー半導体装置であって、
     前記回路部品の表面は、前記封止部材から露出しており、前記第1流路の底面の一部を形成している
     パワー半導体装置。
  3.  請求項1に記載のパワー半導体装置であって、
     前記導体部は、前記封止部材から露出している露出面を有し、
     前記露出面には、屈曲部を有するワイヤ部が接続されている
     パワー半導体装置。
  4.  請求項2に記載のパワー半導体装置であって、
     前記導体部は、前記封止部材から露出している露出面を有し、
     前記露出面には、屈曲部を有するワイヤ部が接続されている
     パワー半導体装置。
  5.  請求項1に記載のパワー半導体装置であって、
     前記導体部は、前記封止部材から露出している露出面を有し、
     前記露出面には、ピンフィンが設けられている
     パワー半導体装置。
  6.  請求項2に記載のパワー半導体装置であって、
     前記導体部は、前記封止部材から露出している露出面を有し、
     前記露出面には、ピンフィンが設けられている
     パワー半導体装置。
  7.  請求項1に記載のパワー半導体装置であって、
     前記封止部材は、前記基板の第1の面側に前記第1流路を形成し、さらに前記基板の第2の面側に第2流路を形成し、
     前記第2流路は、前記パワー回路体まで熱的に繋がる第3領域を有する
     パワー半導体装置。
  8.  請求項7に記載のパワー半導体装置であって、
     前記第1流路および前記第2流路は、前記封止部材と、前記封止部材に接続される流路ケースと、により構成され、
     前記封止部材は、前記第1流路および前記第2流路の底面の少なくとも一部を形成し、
     前記流路ケースは、前記第1流路および前記第2流路の底面にそれぞれ対向している上面と、前記上面と接続されている側面と、を有する
     パワー半導体装置。
  9.  請求項8に記載のパワー半導体装置であって、
     前記基板は、第1貫通孔を有し、
     前記封止部材は、前記第1流路と前記第2流路を導通し、かつ前記第1貫通孔を通る第2貫通孔を有する
     パワー半導体装置。
  10.  請求項8に記載のパワー半導体装置であって、
     前記流路ケースは、前記冷媒を前記流路内に流入させる流入部と、前記冷媒を前記流路外に流出させる流出部と、を有し、
     前記流入部と前記流出部は、前記第1流路に形成され、
     3相の前記パワー回路体は、前記第1流路内に直線状に配置される
     パワー半導体装置。
  11.  請求項10に記載のパワー半導体装置であって、
     前記流入部と前記流出部は、前記第1流路の側壁に形成される
     パワー半導体装置。
  12.  請求項8に記載のパワー半導体装置であって、
     前記流路ケースは、前記冷媒を前記流路ケース内に流入させる流入部と、前記冷媒を前記流路ケース外に流出させる流出部と、を有し、
     3相の前記パワー回路体は、直線状の第1列に沿って配置され、
     前記回路部品は、前記第1列とは平行である第2列に沿って配置され、
     前記第1流路は、前記第1列に沿わないように形成され、かつ前記3相のパワー回路体と前記回路部品とを冷却する
     パワー半導体装置。
  13.  請求項12に記載のパワー半導体装置であって、
     前記封止部材は、前記3相のパワー回路体同士の間に設けられ、前記第1流路を蛇行状に形成する
     パワー半導体装置。
  14.  請求項13に記載のパワー半導体装置であって、
     前記パワー回路体は、前記第1流路内に露出する露出面において、前記パワー回路体の上アーム下アームの間に仕切り部が配置される
     パワー半導体装置。
PCT/JP2021/034343 2020-10-01 2021-09-17 パワー半導体装置 WO2022070993A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202180061864.2A CN116157917A (zh) 2020-10-01 2021-09-17 功率半导体器件
DE112021003671.8T DE112021003671T5 (de) 2020-10-01 2021-09-17 Leistungshalbleitervorrichtung
US18/026,270 US20230361001A1 (en) 2020-10-01 2021-09-17 Power Semiconductor Device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2020-167143 2020-10-01
JP2020167143A JP2022059408A (ja) 2020-10-01 2020-10-01 パワー半導体装置

Publications (1)

Publication Number Publication Date
WO2022070993A1 true WO2022070993A1 (ja) 2022-04-07

Family

ID=80951581

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2021/034343 WO2022070993A1 (ja) 2020-10-01 2021-09-17 パワー半導体装置

Country Status (5)

Country Link
US (1) US20230361001A1 (ja)
JP (1) JP2022059408A (ja)
CN (1) CN116157917A (ja)
DE (1) DE112021003671T5 (ja)
WO (1) WO2022070993A1 (ja)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014096957A (ja) * 2012-11-12 2014-05-22 Denso Corp 高電圧電気装置及び電動圧縮機
WO2014128899A1 (ja) * 2013-02-22 2014-08-28 株式会社 日立製作所 樹脂封止型電子制御装置

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016119427A (ja) 2014-12-23 2016-06-30 株式会社デンソー 電子装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014096957A (ja) * 2012-11-12 2014-05-22 Denso Corp 高電圧電気装置及び電動圧縮機
WO2014128899A1 (ja) * 2013-02-22 2014-08-28 株式会社 日立製作所 樹脂封止型電子制御装置

Also Published As

Publication number Publication date
DE112021003671T5 (de) 2023-06-15
US20230361001A1 (en) 2023-11-09
CN116157917A (zh) 2023-05-23
JP2022059408A (ja) 2022-04-13

Similar Documents

Publication Publication Date Title
JP6384609B2 (ja) パワー半導体モジュール及び冷却器
JP6349275B2 (ja) 電力変換装置
JP5591396B2 (ja) 半導体モジュール、および半導体モジュールの製造方法
JP6467640B2 (ja) 半導体装置
JP6186143B2 (ja) 電力変換装置
WO2012002454A1 (ja) パワーモジュール及びそれを用いた電力変換装置
JP2017112768A (ja) 電力変換装置
WO2016076040A1 (ja) 電力変換装置
JP5664472B2 (ja) 電力変換装置
JP6421055B2 (ja) 電力変換装置
US20200068749A1 (en) Cooling structure of power conversion device
JP5267238B2 (ja) 半導体装置及び半導体装置の製造方法
JP7366077B2 (ja) 電力変換装置
WO2019003718A1 (ja) パワー半導体装置及びそれを用いた電力変換装置
WO2022070993A1 (ja) パワー半導体装置
JP4450632B2 (ja) 電力変換装置
JP6899784B2 (ja) パワー半導体装置
WO2019142543A1 (ja) パワー半導体装置
US20240006271A1 (en) Heating element cooling structure and power conversion device
JP2021151073A (ja) 電力変換装置
WO2024004266A1 (ja) 電力変換装置
JP6680393B2 (ja) 電力変換装置
JP6258543B2 (ja) 電力変換装置
JP2023012927A (ja) 電力変換装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 21875295

Country of ref document: EP

Kind code of ref document: A1

122 Ep: pct application non-entry in european phase

Ref document number: 21875295

Country of ref document: EP

Kind code of ref document: A1