WO2019123777A1 - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
WO2019123777A1
WO2019123777A1 PCT/JP2018/037389 JP2018037389W WO2019123777A1 WO 2019123777 A1 WO2019123777 A1 WO 2019123777A1 JP 2018037389 W JP2018037389 W JP 2018037389W WO 2019123777 A1 WO2019123777 A1 WO 2019123777A1
Authority
WO
WIPO (PCT)
Prior art keywords
semiconductor device
shield layer
semiconductor
semiconductor chip
spacer
Prior art date
Application number
PCT/JP2018/037389
Other languages
English (en)
French (fr)
Inventor
成宏 吉田
卓也 木本
誠一郎 深井
Original Assignee
ソニーセミコンダクタソリューションズ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ソニーセミコンダクタソリューションズ株式会社 filed Critical ソニーセミコンダクタソリューションズ株式会社
Priority to DE112018006518.9T priority Critical patent/DE112018006518T5/de
Priority to JP2019560818A priority patent/JP7179019B2/ja
Priority to US16/770,786 priority patent/US11594519B2/en
Priority to CN201880080647.6A priority patent/CN111480225A/zh
Publication of WO2019123777A1 publication Critical patent/WO2019123777A1/ja
Priority to JP2022179309A priority patent/JP7357136B2/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/16Fillings or auxiliary members in containers or encapsulations, e.g. centering rings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/552Protection against radiation, e.g. light or electromagnetic waves
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0657Stacked arrangements of devices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03BGENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
    • H03B5/00Generation of oscillations using amplifier with regenerative feedback from output to input
    • H03B5/08Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance
    • H03B5/12Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16227Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73215Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73253Bump and layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/0651Wire or wire-like electrical connections from device to substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06527Special adaptation of electrical connections, e.g. rewiring, engineering changes, pressure contacts, layout
    • H01L2225/06537Electromagnetic shielding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06575Auxiliary carrier between devices, the carrier having no electrical connection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/64Impedance arrangements
    • H01L23/66High-frequency adaptations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3025Electromagnetic shielding

Definitions

  • the present technology relates to a semiconductor device that can be applied to, for example, a tuner that receives television broadcasting.
  • the PLL circuit is configured by an LC resonant oscillation circuit.
  • the tuner unit is configured by each of two vertically stacked semiconductor chips, the position where the coil of the LC resonant oscillation circuit is formed is the same position on each semiconductor chip. Therefore, the magnetic flux generated from the coil of one oscillator crosses the other coil, causing a problem that the oscillation frequency of the other oscillator fluctuates.
  • Patent Document 1 proposes a technique of sandwiching two or more spacers having different areas between semiconductor chips as a technique for avoiding deflection in a semiconductor multilayer package.
  • Patent Document 1 focuses on prevention of deflection and suppression of voids, and does not suppress electromagnetic coupling between upper and lower semiconductor chips as described above.
  • the metal film thickness is thin or when the frequency of the noise source is low, sufficient absorption loss in the metal film of noise can not be obtained, and a sufficient noise suppression effect can not be obtained.
  • the metal film is not electrically grounded to the earth, and the shielding effect is limited.
  • an object of the present technology is to provide a semiconductor device in which semiconductor chips are arranged vertically stacked, and are not affected by mutual electromagnetic field interference.
  • the present technology is a semiconductor device in which a plurality of semiconductor chips are vertically arranged via a spacer, In the semiconductor device, a shield layer having a thickness sufficient to absorb electromagnetic field radiation generated from a generation source of the semiconductor chip is disposed between the semiconductor chips.
  • the effect described here is not necessarily limited, and may be any effect or an effect different from them described in the present technology.
  • the contents of the present technology are not to be interpreted as being limited by the effects illustrated in the following description.
  • FIG. 1 is a cross-sectional view of a first embodiment of the present technology.
  • FIG. 2 is a schematic diagram used to explain the function of the shield layer.
  • FIG. 3 is a cross-sectional view of a second embodiment of the present technology.
  • FIG. 4 is a cross-sectional view of a third embodiment of the present technology.
  • FIG. 5 is a cross-sectional view of a fourth embodiment of the present technology.
  • FIG. 6 is a block diagram of an application example of the present technology.
  • FIG. 7 is a cross-sectional view used to explain the conventional semiconductor device.
  • FIG. 8 is a schematic diagram used to explain problems of the conventional semiconductor device.
  • FIG. 9 is a cross-sectional view showing another example of the conventional semiconductor device.
  • the conventional semiconductor device 11A shown in FIG. 7 has two semiconductor chips 13a and 13b of the same configuration disposed on a common substrate 12.
  • the semiconductor chips 13a and 13b include various circuits (integrated circuit IC) such as an oscillator, an amplifier, a memory, and a logic.
  • integrated circuit IC integrated circuit
  • FIG. 7 in the configuration in which the semiconductor chips 13a and 13b are arranged in a plane, there is a problem that the shape (area) of the semiconductor device 11A becomes large.
  • semiconductor chips 13a and 13b are vertically stacked.
  • the semiconductor chip 13a is disposed on the substrate 12, and the spacer 15 is bonded onto the semiconductor chip 13a by the adhesive 14a.
  • the semiconductor chip 13b is bonded onto the spacer 15 by the adhesive 14b.
  • the semiconductor chip 13a and the substrate 12 are connected by the wire 16a, and the semiconductor chip 13b and the substrate 12 are connected by the wire 16b.
  • FIG. 9 shows a schematic view of the mutual interference due to the magnetic field radiation generated by the circuit.
  • the position of the inductor 21a of the LC resonant oscillator included in the semiconductor chip 13a is substantially the same as the position of the inductor 21b of the LC resonant oscillator included in the semiconductor chip 13b.
  • An alternating current 22a flows through the inductor 21a, and a magnetic flux 23 is generated by the alternating current 22a.
  • the magnetic flux 23 passes through the inductor 21b, an alternating current 22b is generated, which may adversely affect the operation of the oscillator of the semiconductor chip 13b.
  • the present technology solves such problems.
  • FIG. 1 is a cross-sectional view of a semiconductor device 10 according to the first embodiment.
  • the semiconductor chip 3a is fixed on the substrate 2 with an adhesive, silver paste or the like.
  • the semiconductor chip 3a includes various circuits such as an oscillator, an amplifier, a memory, and a logic, and for example, a tuner unit of a television receiver is configured.
  • Each of the semiconductor chips 3a and 3b is not limited to the configuration including a plurality of ICs and chip components, but a configuration (SoC (System on a Chip)) in which these functions are incorporated on one chip is also possible. .
  • SoC System on a Chip
  • a spacer 5 is fixed to the upper surface of the semiconductor chip 3a via an adhesive 4a.
  • the spacer 5 is formed of, for example, a chip obtained by dicing a silicon wafer.
  • the first purpose of providing the spacer 5 is to secure a space for connecting the wire 6a of the substrate 2 to the semiconductor chip 3a. Therefore, the area of the spacer 5 is designed to be smaller than that of the semiconductor chip 3a.
  • the second purpose of the spacer 5 is, for example, when the semiconductor chip 3a has an analog circuit such as an oscillator or amplifier or a high-speed logic circuit, and a relatively low resistance substrate is used for the semiconductor chip 3b. This is to ensure insulation so as not to affect the operation of the circuit (for example, LC circuit) of the semiconductor chip 3a. Therefore, the spacer 5 needs to have a sufficiently high resistance and a sufficient thickness as compared with the base material of the semiconductor chip 3a. In the first embodiment, a silicon chip having a resistivity of 100 ⁇ ⁇ cm and a thickness of 200 ⁇ m was used as the spacer 5.
  • silicon as well as resistivity> 10 14 ⁇ ⁇ cm of silicon nitride (Si 3 N 4), silicon carbide resistivity of 10 5 ⁇ ⁇ cm (SiC) , resistivity> 10 14 ⁇ ⁇ cm of alumina (Al 2 O 3), resistivity> of 10 13 Omega ⁇ cm zirconia (ZrO 2) and resistivity> of 10 14 Omega ⁇ cm aluminum nitride (AlN) can also be applied to the spacer.
  • a shield layer 7 is formed on the top surface of the spacer 5.
  • the semiconductor chip 3b is fixed to the upper surface of the shield layer 7 by the adhesive 4b.
  • the shield layer 7 is intended to shut off the magnetic flux generated by the inductor of the semiconductor chip 3a.
  • the adhesives 4 a and 4 b also need to be made of an insulating material, similarly to the spacer 5.
  • the adhesives 4a and 4b may be thin tapes which are sticky on both sides.
  • epoxy adhesives were used for the adhesives 4a and 4b. Similar to the above-mentioned adhesives, silicone adhesives, phenolic adhesives and cyanoacrylics are also applicable.
  • the shield layer 7 is an aluminum thin film produced by sputtering aluminum on the spacer 5. The same effect can be obtained as long as the metal has a conductivity as high as that of aluminum.
  • the shield layer 7 does not have to be grounded.
  • the frequency of the electromagnetic field to be particularly prevented is In the case of the high frequency band of several GHz, absorption loss in the shield layer 7 can be expected even if the thickness of the shield layer 7 is about several ⁇ m.
  • a metal thin film can be produced by sputtering copper (Cu), nickel (Ni), gold (Au) and silver (Ag) on the spacer 5 respectively.
  • a thin film can be produced by forming the above-mentioned metal material by vacuum evaporation, and the same effect can be obtained.
  • is the skin depth, which is determined by the material of the shield layer 7 and the frequency of the electromagnetic field, and is expressed by the following equation.
  • ⁇ ( ⁇ ⁇ frequency ⁇ conductivity ⁇ permeability) [m] t is the thickness of the shield layer 7.
  • the semiconductor chips 3a and 3b are both tuner units for television broadcast reception, similar signals may be received by the two semiconductor chips 3a and 3b, that is, the frequency of the television.
  • An electromagnetic field having a frequency is emitted from the semiconductor chip 3a.
  • the semiconductor chips 3a and 3b each include a PLL (Phase Locked Loop) circuit (phase locked circuit) and include a coil sensitive to an external electromagnetic field.
  • PLL Phase Locked Loop
  • the first embodiment of the present technology described above can suppress magnetic flux generated from the inductor provided in the semiconductor chip 3a from passing through the inductor provided in the semiconductor chip 3b. It is possible to prevent the operation of the oscillator from being adversely affected.
  • FIG. 3 is a cross-sectional view showing a semiconductor device 20 according to a second embodiment of the present technology.
  • a conductive material is used for the adhesive 4 b without providing the spacer 5 with a shield layer.
  • the effect of attenuating the electromagnetic field radiated from the inductor of the semiconductor chip can be obtained by adopting the above-described first embodiment regarding the point of not forming the shield layer 7 and the configuration other than the characteristics of the adhesive 4 b.
  • conductive adhesives used for electronic and electrical applications include metal particles such as aluminum (Al), copper (Cu), silver (Ag), gold (Au) and metal plating resin particles. It is a material of an organic-inorganic mixed system in which conductive particles are uniformly dispersed in an organic binder such as epoxy resin.
  • FIG. 4 is a cross-sectional view showing a semiconductor device 30 according to a third embodiment of the present technology.
  • the area of the shield layer 7 formed on the upper surface of the spacer 5 is limited.
  • cracking of the aluminum layer called an aluminum slide may occur. Therefore, in order to avoid the aluminum slide of the aluminum layer, the shield area of the shield layer 7 is minimized, so that the effect of attenuating the electromagnetic field radiated from the inductor of the semiconductor chip can be obtained.
  • the shield layer 7 is formed so as to be limited to the area (area and position) which can cover the disturbance source circuit (for example, LC resonant oscillator) of the semiconductor chips 3a and 3b. Since the radiation noise diffuses isotropically, the coverage of the shield layer 7 needs to cover the area obtained by adding the thickness of the spacer from immediately above the disturbance source circuit.
  • the configuration other than the coverage of the shield layer 7 is basically the same as that of the first embodiment, so that the effect of attenuating the electromagnetic field radiated from the inductor of the semiconductor chip can be obtained.
  • FIG. 5 is a cross-sectional view showing a semiconductor device 40 according to a fourth embodiment of the present technology.
  • the lower semiconductor chip 3a is flip-chip mounted, and the wire connection between the substrate 2 and the semiconductor chip 3a is omitted.
  • This flip chip mounting is one of the methods of mounting a chip on a mounting substrate, and in the form of an array instead of connecting by wire bonding when electrically connecting the chip surface and the substrate.
  • the mounting area can be made smaller compared to wire bonding by connecting by means of projecting terminals called side-by-side bumps.
  • the configuration other than the mounting method of the semiconductor chip 3a is basically the same as that of the first embodiment, so that the effect of attenuating the electromagnetic field radiated from the inductor of the semiconductor chip can be obtained.
  • the semiconductor device described as the first to fourth embodiments described above can be applied to, for example, a tuner unit of a receiving apparatus that receives digital terrestrial broadcasting or digital satellite broadcasting.
  • a tuner unit As a configuration of the tuner unit, there is diversity reception technology which is one of the effective measures against fading. Radio waves in communications are affected by obstacles and reflectors such as buildings and trees, terrain undulations, and cause reflection, diffraction, and scattering. As a result, many radio waves passing through various paths interfere with each other, and the strength of the radio waves changes drastically. This is called fading.
  • Diversity technology (Diversity) refers to using the signal of an antenna with excellent radio wave condition for the same radio signal received by multiple antennas, or combining received signals to remove noise.
  • the tuner unit TU1 has an RF amplifier 31, a mixer 32, an oscillator 33, and an A / D converter 34 for amplifying the output of the antenna AT1.
  • the mixer 32 and the oscillator 33 select a reception channel.
  • the tuner unit TU2 has an RF amplifier 41, a mixer 42, an oscillator 43, and an A / D converter 44.
  • Each of the tuner units TU1 and TU2 is configured as a semiconductor device according to the present technology described above.
  • Oscillators 33 and 43 are configured as LC oscillators, each having a coil.
  • the oscillators 33 and 43 constitute a PLL.
  • the outputs of the tuner units TU1 and TU2 are supplied to a demodulation and diversity combining unit 45, where OFDM demodulation processing is performed to form a transport stream. Furthermore, in the demodulation and diversity combining unit 45, the outputs of the two tuner units are respectively demodulated and then combined. For example, a selector for selecting the outputs of the two antennas AT1 and AT2 is provided, and the output of one of the antennas is selected by the antenna control signal formed in the demodulation and diversity combining unit 45. In addition to the selection process, a process of combining the outputs of the two antennas AT1 and AT2 at maximum ratio is also possible.
  • the spacer 5 is not only this but the material of a high resistance and a low dielectric constant, for example, a glass epoxy board (FR-4)
  • FR-4 is an abbreviation of (Flame Retardant Type 4), which is a glass fiber cloth impregnated with an epoxy resin and heat-cured to form a plate, and is a material that has both flame retardancy and low conductivity.
  • a glass epoxy board is used as the substrate of this FR4 plate and a copper foil is attached to the board, and is widely used as a material for printed circuit boards.
  • the embodiment using aluminum has been described for the shield layer 7, the same effect can be obtained by using a material such as gold or copper that can obtain a conductivity similar to that of aluminum.
  • the present technology can also have the following configurations.
  • a semiconductor device in which a plurality of semiconductor chips are vertically arranged via spacers A semiconductor device in which a shield layer having a thickness sufficient to absorb electromagnetic field radiation generated from a source of the semiconductor chip is disposed between the semiconductor chips.
  • the shield layer is formed in an area and position capable of covering the generation source of the semiconductor chip, and the coverage of the shield layer covers a range obtained by adding the thickness of the spacer from immediately above the generation source (2 The semiconductor device as described in 2.).
  • the spacer comprises any one of silicon, alumina, zirconia and aluminum nitride.
  • the shield layer is a thin film made of metal.
  • the metal thin film of the shield layer contains any one of aluminum, copper, nickel and silver.
  • the generation source includes an LC resonator including an inductor and a capacitor.
  • the semiconductor chip has an oscillator using the LC resonator.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Health & Medical Sciences (AREA)
  • Electromagnetism (AREA)
  • Toxicology (AREA)
  • Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

複数の半導体チップを、スペーサを介して縦型に配置した半導体装置であって、半導体チップの間に、半導体チップの発生源から発生する電磁界放射を十分吸収可能な厚みを持ったシールド層を配置した半導体装置である。 図1

Description

半導体装置
 本技術は、例えばテレビジョン放送を受信するチューナに適用できる半導体装置に関する。
 複数の半導体チップを1つのパッケージに実装する半導体装置の場合、複数の半導体チップを横に並べて配置した構成が採用される。かかる従来の半導体装置では、半導体装置の面積が大きくなるという問題がある。また、複数の半導体チップを縦に重ねて配置した半導体装置では、上下の半導体チップが近接配置されていることに伴う、半導体チップ間の電磁界干渉により影響されて半導体チップの特性劣化を招くという問題があった。
 例えばテレビジョン放送(地上波放送、衛星放送、ケーブルテレビ等)の受信のために使用されるチューナ装置の場合、PLL回路がLC共振型発振回路によって構成される。例えばダイバーシティ受信のために、二つのチューナ部が使用される。縦に重ねられた二つの半導体チップのそれぞれによってチューナ部を構成する場合、各半導体チップ上でLC共振型発振回路のコイルの形成されている位置が同一位置となる。したがって、一方の発振器のコイルから発生した磁束が他方のコイルに対して交差し、他方の発振器の発振周波数が揺らぐ問題が生じる。
 また、下記特許文献1には、半導体積層パッケージにおける撓み回避の技術として、半導体チップの間に面積の異なる2層以上のスペーサを挟む技術が提案されている。
特開2005-243754号公報
 特許文献1に記載の技術は、撓みの防止とボイドの抑制に主眼が置かれており、上述したような上下の半導体チップの電磁的結合の抑制を行うものではない。引用文献1は、例えば、金属膜厚が薄い場合やノイズ源の周波数が低い場合は、ノイズの金属膜内での十分な吸収損が得られずに、十分なノイズ抑制効果を得られない場合がある。また、金属膜はアースに電気的に接地されておらず、シールド効果としては限定的なものとなる。
 したがって、本技術の目的は、半導体チップを縦に重ねて配置した半導体装置において、互いの電磁界干渉の影響を受けないようにした半導体装置を提供することにある。
 上述した課題を解決するために、本技術は、複数の半導体チップを、スペーサを介して縦型に配置した半導体装置であって、
 半導体チップの間に、半導体チップの発生源から発生する電磁界放射を十分吸収可能な厚みを持ったシールド層を配置した半導体装置である。
 少なくとも一つの実施形態によれば、簡易な構造でありながら、上下の半導体チップ同士の電磁界干渉を軽減することが可能になり、2つ以上の半導体チップを重ねた小型の半導体装置を提供することができる。なお、ここに記載された効果は必ずしも限定されるものではなく、本技術中に記載されたいずれかの効果又はそれらと異質な効果であっても良い。また、以下の説明における例示された効果により本技術の内容が限定して解釈されるものではない。
図1は、本技術の第1の実施の形態の断面図である。 図2は、シールド層の機能の説明に用いる略線図である。 図3は、本技術の第2の実施の形態の断面図である。 図4は、本技術の第3の実施の形態の断面図である。 図5は、本技術の第4の実施の形態の断面図である。 図6は、本技術の応用例のブロック図である。 図7は、従来の半導体装置の説明に用いる断面図である。 図8は、従来の半導体装置の問題点の説明に用いる略線図である。 図9は、従来の半導体装置の他の例を示す断面図である。
 以下に説明する実施の形態は、本技術の好適な具体例であり、技術的に好ましい種々の限定が付されている。しかしながら、本技術の範囲は、以下の説明において、特に本技術を限定する旨の記載がない限り、これらの実施の形態に限定されないものとする。
 なお、本技術の説明は、下記の順序にしたがってなされる。
<1.問題点の説明>
<2.本技術の第1の実施の形態>
<3.本技術の第2の実施の形態>
<4.本技術の第3の実施の形態>
<5.本技術の第4の実施の形態>
<6.応用例>
<7.変形例>
<1.問題点の説明>
 本技術の説明に先立って従来の半導体装置の問題点について説明する。図7に示す従来の半導体装置11Aは、共通の基板12上に同一構成の二つの半導体チップ13a及び13bを配置したものである。半導体チップ13a及び13bには、発振器、増幅器、メモリ、ロジックなど様々な回路(集積回路IC)が含まれている。図7に示すように、平面的に半導体チップ13a及び13bを配置する構成は、半導体装置11Aの形状(面積)が大きくなる問題がある。
 図8に示すように、従来の半導体装置11Bとして、半導体チップ13a及び13bを縦方向に重ねて配置するものが知られている。半導体チップ13aが基板12に配置され、半導体チップ13aの上に接着剤14aによってスペーサ15が接着される。スペーサ15の上に半導体チップ13bが接着剤14bによって接着される。半導体チップ13aと基板12の間がワイヤ16aによって接続され、半導体チップ13bと基板12の間がワイヤ16bによって接続される。
 図9は、回路が生じる磁界放射による相互干渉の模式図を示す。半導体チップ13aに含まれるLC共振型発振器のインダクタ21aの位置と、半導体チップ13bに含まれるLC共振型発振器のインダクタ21bの位置がほぼ同一である。インダクタ21aを交流電流22aが流れ、交流電流22aにより磁束23が生じる。この磁束23がインダクタ21bを通過することで交流電流22bが生じ、半導体チップ13bの発振器の動作に悪影響を与える場合がある。本技術は、かかる問題点を解決するものである。
<2.本技術の第1の実施の形態>
 図1は、第1の実施形態による半導体装置10の断面図である。基板2上に半導体チップ3aが接着剤又は銀ペースト等で固定されている。この半導体チップ3aには、発振器、増幅器、メモリ、ロジックなど様々な回路が含まれ、例えば、テレビジョン受信装置のチューナ部が構成される。半導体チップ3bも同様である。なお、半導体チップ3a及び3bのそれぞれは、複数のICやチップ部品からなる構成に限らず、1個のチップ上にこれらの機能を取り込んだ構成(SoC(System on a Chip))も可能である。
 半導体チップ3aの上面にはスペーサ5が接着剤4aを介して固定されている。スペーサ5は、例えばシリコンウェハをダイシングしたチップにより構成される。スペーサ5を設ける第1の目的は、基板2のワイヤ6aを半導体チップ3aに接続するための空間を確保することである。そのため、スペーサ5の面積は半導体チップ3aよりも小さく設計されている。
 スペーサ5が設置される第2の目的は例えば、半導体チップ3aが発振器や増幅器などのアナログ回路や高速ロジック回路を持ち、且つ、半導体チップ3bに比較的低抵抗な基材が使用された際に、半導体チップ3aの回路(例えばLC回路)の動作に影響を与えないように絶縁性を確保することである。そのため、スペーサ5は、半導体チップ3aの基材よりも十分に高抵抗であることと、十分な厚みが必要である。第1の実施形態ではスペーサ5として、抵抗率が100Ω・cmで厚さが200μmのシリコンチップを使用した。また、上述のシリコンと同様に抵抗率が>1014Ω・cmの窒化珪素(Si34)、抵抗率が105Ω・cmの炭化珪素(SiC)、抵抗率が>1014Ω・cmのアルミナ(Al23)、抵抗率が>1013Ω・cmのジルコニア(ZrO2)および抵抗率が>1014Ω・cmのチッ化アルミニウム(AlN)もスペーサに適用できる。
 スペーサ5の上面には、シールド層7が形成されている。シールド層7の上面には半導体チップ3bが接着剤4bにより固定される。シールド層7は、半導体チップ3aのインダクタにより生じた磁束を遮断することを目的としている。接着剤4a及び4bも、スペーサ5と同様に、絶縁性の材料で構成される必要がある。例えば、接着剤4a及び4bは両面が粘着性のある薄いテープであっても良い。具体的には接着剤4a及び4bは、エポキシ系接着剤を使用した。上述の接着剤と同様にシリコーン系接着剤、フェノール系接着剤及びシアノアクリル系も適用できる。
 一例として、シールド層7は、スペーサ5の上にアルミニウムをスパッタリングすることによって作製したアルミニウム薄膜である。アルミニウムと同程度に高い導電率が得られる金属であれば同様の効果が得られる。シールド層7は、必ずしも接地されている必要は無い。周辺の誘電材料(本実施例ではスペーサ5のシリコン)とシールド材(本実施例ではアルミニウムのシールド層7)のインピーダンスの違いによる電磁界の反射損の他に、特に防ぎたい電磁界の周波数が数GHzという高周波帯である場合には、シールド層7の厚みが数μm程度であっても、シールド層7内での吸収損が期待できる。さらに、スペーサ5の上に銅(Cu)、ニッケル(Ni)、金(Au)および銀(Ag)をそれぞれスパッタリングすることによって金属薄膜を作製することができる。また、上述の金属材料を真空蒸着法で形成することで薄膜を作製し同様な効果が得られる。
 図2に示すように、磁界を遮る形で挿入されたシールド層7には、逆向きの磁界を生じさせる渦電流が流れ、吸収損が生じることが知られている。この電磁波の吸収によって電磁波エネルギーを滅衰させることができる。電磁波を減衰させることにより、電子機器、電子デバイスへの影響が回避される。この吸収損は、次式で表される。
 20log{e^t/δ}[dB]
 ここで、δは表皮深さであり、シールド層7の材質と電磁界の周波数で決まり、次式で表される。
 δ=√(π×周波数×導電率×透磁率)〔m〕
 tはシールド層7の厚さである。
 シールド層7としてアルミニウムを用いた例では、電磁界の周波数が1GHzにおける表皮深さδは、2.6μmである。さらに、(シールド層の厚さt=2.6μm)としたとき、吸収損の計算値は8.7dBとなる。
 例えば、半導体チップ3a及び3bが共にテレビジョン放送受信用のチューナ部である場合には、テレビジョンの周波数という類似の周波数の信号を2つの半導体チップ3a及び3bで受けることがあるため、類似の周波数を持つ電磁界が半導体チップ3aから放射される。
 半導体チップ3a及び3bの中には、それぞれPLL(Phase Locked Loop)回路(位相同期回路)があり、外部の電磁界に敏感なコイルなどが含まれている。この場合、反射損と吸収損を合わせて50dB程度となるようにスペーサ5やシールド層7などを設計することが好適である。設計するシールド層7の厚さを、上述した吸収損の計算値(8.7dB)に用いたシールドの厚さt(2.6μm)よりも大きくすれば、半導体チップ3aのインダクタから放射される電磁界をより吸収できる。銅(Cu)、ニッケル(Ni)および銀(Ag)においてもアルミニウムと同様の効果が得られる。
 上述した本技術の第1の実施の形態は、半導体チップ3aに設けられているインダクタから発生した磁束が半導体チップ3bに設けられているインダクタを通過することを抑圧することができ、半導体チップ3bの発振器の動作に悪影響が与えられることを防止することができる。
<3.本技術の第2の実施の形態>
 図3は、本技術の第2の実施の形態による半導体装置20を示す断面図である。第2の実施の形態では、スペーサ5にシールド層を設けないで、接着剤4bに導電性材料を用いるものである。この構成によって第1の実施の形態と同様の効果が得られる。シールド層7を形成しない点と、接着剤4bの特性以外の構成については、上述した第1の実施の形態にすることで半導体チップのインダクタから放射される電磁界を減衰させる効果が得られる。具体的には、電子・電気用途に用いられる導電性接着剤は、アルミニウム(Al)、銅(Cu)、銀(Ag)、金(Au)をはじめとする金属微粒子や金属めっき樹脂粒子などの導電粒子をエポキシ樹脂などの有機バインダに均一分散させた有機・無機混合系の材料である。
<4.本技術の第3の実施の形態>
 図4は、本技術の第3の実施の形態による半導体装置30を示す断面図である。第3の実施の形態は、スペーサ5の上面に形成するシールド層7の領域を限定したものである。シールド層として、広範な面積のアルミニウム層を形成する場合に、アルミスライドと呼ばれるアルミニウム層の割れが生じる場合がある。そこで、アルミニウム層のアルミスライドを回避するため、シールド層7のシールド領域を最小化するようになされることで半導体チップのインダクタから放射される電磁界を減衰させる効果が得られる。
 具体的には、シールド層7は、半導体チップ3a、3bの妨害源回路(例えばLC共振型発振器)を覆うことができる領域(面積及び位置)に限定して形成されている。放射ノイズが等方的に拡散するので、シールド層7の被覆範囲としては、妨害源回路の直上からスペーサの厚さ分を足した範囲を覆う必要がある。シールド層7の被覆範囲以外の構成については、基本的に第1の実施の形態と同様の構成にすることで半導体チップのインダクタから放射される電磁界を減衰させる効果が得られる。
<5.本技術の第4の実施の形態>
 図5は、本技術の第4の実施の形態による半導体装置40を示す断面図である。第4の実施の形態においては、下側の半導体チップ3aをフリップチップ実装とし、基板2及び半導体チップ3a間のワイヤ接続を省略したものである。このフリップチップ実装は、実装基板上にチップを実装する方法の1つであり、チップ表面と基板を電気的に接続する際にワイヤ・ボンディングのようにワイヤによって接続するのではなく、アレイ状に並んだバンプと呼ばれる突起状の端子によって接続することでワイヤ・ボンディングに比べて実装面積を小さくできるメリットがある。半導体チップ3aの実装方法以外の構成については、基本的に第1の実施の形態と同様の構成にすることで半導体チップのインダクタから放射される電磁界を減衰させる効果が得られる。
<6.応用例>
 上述した第1乃至第4の実施の形態として記載された半導体装置は、例えば地上デジタル放送又はデジタル衛星放送を受信する受信装置のチューナ部に適用することができる。チューナ部の構成として、フェージングに対する有効な対策の一つであるダイバーシティ受信技術がある。通信での電波は建物や樹木、地形の起伏など障害物や反射物の影響を受けて反射や回折、散乱を起こす。その結果、さまざまな経路を通った多数の電波が互いに干渉し合って、電波の強さが激しく変化する。これをフェージングと呼び。ダイバーシティ技術(Diversity)とは、複数のアンテナで受信した同一の無線信号について、電波状況の優れたアンテナの信号を優先的に用いたり、受信した信号を合成してノイズを除去したりすることによって、通信の質や信頼性の向上を図る技術のことである。電波は物体にあたると反射するため、たとえば大きなビルのそばで通信機を使うと、直接とどく電波と、ビルに反射してとどく電波があり、2つの電波はわずかに到達時間に差が生じ(マルチパス)、2つの電波が干渉して通信の質が落ちる。これを防止するため、2本以上のアンテナを使って複数の電波を受信し、最も強い電波を選択するあるいは合成する技術をダイバーシティと呼ぶ。 ダイバーシティ受信は、複数のアンテナを空間的に離したり、方向、偏波を変えたりして設置することによって得られる複数の受信系の出力を合成したり、切り替えたりすることで、受信電波のレベル変動を極力少なくする技術である。ダイバーシティ受信系における出力の合成方法としては、主に最大比合成受信法、選択合成受信法、等利得合成受信法がある。
 ダイバーシティ受信技術は、図6に示すように、二つのアンテナAT1及びAT2を設け、各アンテナの出力をチューナ部TU1及びTU2に供給する。チューナ部TU1は、アンテナAT1の出力を増幅するRFアンプ31とミキサ32と発振器33とA/D変換器34を有する。ミキサ32及び発振器33によって受信チャンネルが選択される。
 チューナ部TU2も同様に、RFアンプ41とミキサ42と発振器43とA/D変換器44を有する。チューナ部TU1及びTU2がそれぞれ上述した本技術による半導体装置として構成される。発振器33及び43がLC発振器の構成とされており、それぞれコイルを有する。また、発振器33及び43によってPLLが構成されている。上述した本発明の形態の半導体装置にすることで半導体チップのインダクタから放射される電磁界を減衰させる効果が得られる。
 チューナ部TU1及びTU2の出力が復調及びダイバーシティ合成部45に供給され、OFDM復調の処理などがなされ、トランスポートストリームが形成される。さらに、復調及びダイバーシティ合成部45では、二つのチューナ部の出力をそれぞれ復調した後に、合成するようになされる。例えば二つのアンテナAT1及びAT2の出力を選択するセレクタを設け、復調及びダイバーシティ合成部45において形成されたアンテナ制御信号によって、一方のアンテナの出力が選択される。選択処理以外に二つのアンテナAT1及びAT2の出力を最大比合成する処理も可能である。
<7.変形例>
 以上、本技術の実施の形態について具体的に説明したが、上述の各実施の形態に限定されるものではなく、本技術の技術的思想に基づく各種の変形が可能である。また、上述の実施の形態の構成、方法、工程、形状、材料及び数値などは、本技術の主旨を逸脱しない限り、互いに組み合わせることが可能である。
 例えば上述した各実施の形態では、スペーサ5にシリコンチップを使用した例を説明したが、これに限らず、スペーサ5は高抵抗でかつ低誘電率の材料、例えばガラスエポキシ基板(FR-4)基板等で構成しても同様の効果が得られる。FR-4は、(Flame Retardant Type 4)の略で、ガラス繊維の布にエポキシ樹脂をしみ込ませ熱硬化処理を施し板状にしたもので、難燃性と低導電率を両立した素材である。 このFR4の板を基材として、これに銅箔を貼付けたものが「ガラスエポキシ基板」で、プリント基板の材料として多用される。またシールド層7についても、アルミニウムによる実施例を説明したが、これに限らず、金や銅などアルミニウムと同程度の導電率が得られる材料を用いても同様の効果が得られる。
 なお、本技術は、以下のような構成も取ることができる。
(1)
 複数の半導体チップを、スペーサを介して縦型に配置した半導体装置であって、
 前記半導体チップの間に、前記半導体チップの発生源から発生する電磁界放射を十分吸収可能な厚みを持ったシールド層を配置した半導体装置。
(2)
 前記シールド層が前記発生源と前記スペーサの配置による前記電磁界放射の広がり分に対応する領域を有する(1)に記載の半導体装置。
(3)
 前記シールド層は、前記半導体チップの発生源を覆うことができる面積及び位置に形成され、該シールド層の被覆範囲は、発生源の直上から前記スペーサの厚さ分を足した範囲を覆う(2)に記載の半導体装置。 
(4)
 前記スペーサは、シリコン、アルミナ、ジルコニアおよびチッ化アルミニウムのいずれか一つを含む(1)に記載の半導体装置。 
(5)
 前記シールド層が金属製の薄膜である(1)から(4)に記載の半導体装置。
(6)
 前記シールド層の金属製の薄膜は、アルミニウム、銅、ニッケルおよび銀のいずれか一つを含む(5)に記載の半導体装置。 
(7)
 前記発生源がインダクタとコンデンサによるLC共振器を有する(1)から(6)までの何れかに記載の半導体装置。
(8)
 前記半導体チップが前記LC共振器を使用した発振器を有する(1)から(7)までの何れかに記載の半導体装置。
(9)
 前記半導体チップがテレビジョン放送受信用チューナを構成するようにした(1)から(10)までの何れかに記載の半導体装置。
10,20,30,40・・・半導体装置
2・・・基板、
3a,3b・・・半導体チップ
4a,4b・・・接着剤
5・・・スペーサ、
6a,6b・・・ワイヤ
7・・・シールド層、

Claims (9)

  1.  複数の半導体チップを、スペーサを介して縦型に配置した半導体装置であって、
     前記半導体チップの間に、前記半導体チップの発生源から発生する電磁界放射を十分吸収可能な厚みを持ったシールド層を配置した半導体装置。
  2.  前記シールド層が前記発生源と前記スペーサの配置による前記電磁界放射の広がり分に対応する領域を有する請求項1に記載の半導体装置。
  3.  前記シールド層は、前記半導体チップの発生源を覆うことができる面積及び位置に形成され、該シールド層の被覆範囲は、発生源の直上から前記スペーサの厚さ分を足した範囲を覆う請求項2に記載の半導体装置。 
  4.  前記スペーサは、シリコン、アルミナ、ジルコニアおよびチッ化アルミニウムのいずれか一つを含む請求項1に記載の半導体装置。 
  5.  前記シールド層が金属製の薄膜である請求項1に記載の半導体装置。
  6.  前記シールド層の金属製の薄膜は、アルミニウム、銅、ニッケルおよび銀のいずれか一つを含む請求項4に記載の半導体装置。 
  7.  前記発生源がインダクタとコンデンサによるLC共振器を有する請求項1に記載の半導体装置。
  8.  前記半導体チップが前記LC共振器を使用した発振器を有する請求項7に記載の半導体装置。
  9.  前記半導体チップがテレビジョン放送受信用チューナを構成するようにした請求項1に記載の半導体装置。
PCT/JP2018/037389 2017-12-20 2018-10-05 半導体装置 WO2019123777A1 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
DE112018006518.9T DE112018006518T5 (de) 2017-12-20 2018-10-05 Halbleitervorrichtung
JP2019560818A JP7179019B2 (ja) 2017-12-20 2018-10-05 半導体装置
US16/770,786 US11594519B2 (en) 2017-12-20 2018-10-05 Semiconductor device
CN201880080647.6A CN111480225A (zh) 2017-12-20 2018-10-05 半导体装置
JP2022179309A JP7357136B2 (ja) 2017-12-20 2022-11-09 半導体装置及びチューナ装置

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2017-244239 2017-12-20
JP2017244239 2017-12-20

Publications (1)

Publication Number Publication Date
WO2019123777A1 true WO2019123777A1 (ja) 2019-06-27

Family

ID=66994053

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2018/037389 WO2019123777A1 (ja) 2017-12-20 2018-10-05 半導体装置

Country Status (5)

Country Link
US (1) US11594519B2 (ja)
JP (2) JP7179019B2 (ja)
CN (1) CN111480225A (ja)
DE (1) DE112018006518T5 (ja)
WO (1) WO2019123777A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112397484A (zh) * 2019-08-12 2021-02-23 台湾积体电路制造股份有限公司 半导体封装器件及其形成方法
WO2021093408A1 (zh) * 2019-11-15 2021-05-20 天津大学 一种双工器

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005039596A (ja) * 2003-07-16 2005-02-10 Sony Corp 集積化発振回路
JP2005243754A (ja) * 2004-02-25 2005-09-08 Nec Electronics Corp 半導体装置
JP2007227414A (ja) * 2006-02-21 2007-09-06 Seiko Epson Corp 半導体装置および半導体装置の製造方法
JP2010199286A (ja) * 2009-02-25 2010-09-09 Elpida Memory Inc 半導体装置
WO2017122416A1 (ja) * 2016-01-14 2017-07-20 ソニー株式会社 半導体装置

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3943165B2 (ja) * 1996-07-26 2007-07-11 ハネウェル・インターナショナル・インコーポレーテッド チップ・スタックおよびコンデンサ取付の配置
JP2002135669A (ja) 2000-10-26 2002-05-10 Alps Electric Co Ltd デジタル放送受信チューナ
JP2002261233A (ja) 2001-03-05 2002-09-13 Sony Corp 半導体装置及びその製造方法
JP4250038B2 (ja) * 2003-08-20 2009-04-08 シャープ株式会社 半導体集積回路
JP4159960B2 (ja) 2003-09-30 2008-10-01 シャープ株式会社 チューナicパッケージおよびデジタル放送受信機用サブアセンブリ
JP4161911B2 (ja) 2004-01-30 2008-10-08 ソニー株式会社 集積回路装置
JP2005277356A (ja) 2004-03-26 2005-10-06 Sanyo Electric Co Ltd 回路装置
US20080029879A1 (en) * 2006-03-01 2008-02-07 Tessera, Inc. Structure and method of making lidded chips
US7892858B2 (en) 2008-03-05 2011-02-22 Stats Chippac, Ltd. Semiconductor package with stacked semiconductor die each having IPD and method of reducing mutual inductive coupling by providing selectable vertical and lateral separation between IPD
JP2012122058A (ja) 2010-11-18 2012-06-28 Nitto Denko Corp ダイボンドフィルム、ダイシング・ダイボンドフィルム、ダイボンドフィルムの製造方法、及び、ダイボンドフィルムを有する半導体装置
JP2015109551A (ja) 2013-12-04 2015-06-11 ソニー株式会社 チューナ装置
JP6262573B2 (ja) * 2014-03-07 2018-01-17 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
US9520356B1 (en) * 2015-09-09 2016-12-13 Analog Devices, Inc. Circuit with reduced noise and controlled frequency
US10171053B2 (en) * 2016-05-05 2019-01-01 Skyworks Solutions, Inc. Apparatus and methods for power amplifiers with an injection-locked oscillator driver stage

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005039596A (ja) * 2003-07-16 2005-02-10 Sony Corp 集積化発振回路
JP2005243754A (ja) * 2004-02-25 2005-09-08 Nec Electronics Corp 半導体装置
JP2007227414A (ja) * 2006-02-21 2007-09-06 Seiko Epson Corp 半導体装置および半導体装置の製造方法
JP2010199286A (ja) * 2009-02-25 2010-09-09 Elpida Memory Inc 半導体装置
WO2017122416A1 (ja) * 2016-01-14 2017-07-20 ソニー株式会社 半導体装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112397484A (zh) * 2019-08-12 2021-02-23 台湾积体电路制造股份有限公司 半导体封装器件及其形成方法
WO2021093408A1 (zh) * 2019-11-15 2021-05-20 天津大学 一种双工器

Also Published As

Publication number Publication date
CN111480225A (zh) 2020-07-31
JP7357136B2 (ja) 2023-10-05
JPWO2019123777A1 (ja) 2021-01-21
DE112018006518T5 (de) 2020-09-03
US11594519B2 (en) 2023-02-28
US20200388593A1 (en) 2020-12-10
JP2023015234A (ja) 2023-01-31
JP7179019B2 (ja) 2022-11-28

Similar Documents

Publication Publication Date Title
JP7357136B2 (ja) 半導体装置及びチューナ装置
US11081804B2 (en) Antenna-integrated type communication module and manufacturing method for the same
US10978778B2 (en) Wafer level package with integrated antennas and means for shielding
JP6132692B2 (ja) アンテナ装置
US6753817B2 (en) Multi-element planar array antenna
US8994153B2 (en) Semiconductor device having antenna element and method of manufacturing same
US10403540B2 (en) Integrated circuit
US11177227B2 (en) Method and apparatus for heat sinking high frequency IC with absorbing material
JP2018117215A (ja) 無線装置
WO2020050341A1 (ja) アンテナ素子、アンテナモジュールおよび通信装置
US9007146B2 (en) Duplexer
US9184492B2 (en) Radio device
US8923748B2 (en) High frequency module and receiver
US11373960B2 (en) Electronic component module
US20060256017A1 (en) Antenna module and radio apparatus using the same
JP7266507B2 (ja) アンテナモジュール及び通信装置
CN116615841A (zh) 天线构造体
US20150325534A1 (en) Semiconductor package for radio communication and method of manufacturing the same
JP6365283B2 (ja) 半導体チップ及び高周波モジュール
JP2023148255A (ja) 高周波回路基板、及び、アンテナモジュール
JP2010135960A (ja) 高周波信号受信装置とこれを用いた電子機器
JP7072563B2 (ja) 高周波伝送線路、その高周波伝送線路を備えるレーダ装置及び無線機器
CN117355993A (zh) 双极化天线及包括其的双极化天线组装体
JPH0555869A (ja) マイクロ波給電回路

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 18891677

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2019560818

Country of ref document: JP

Kind code of ref document: A

122 Ep: pct application non-entry in european phase

Ref document number: 18891677

Country of ref document: EP

Kind code of ref document: A1