WO2017217764A1 - 반도체 소자 - Google Patents

반도체 소자 Download PDF

Info

Publication number
WO2017217764A1
WO2017217764A1 PCT/KR2017/006205 KR2017006205W WO2017217764A1 WO 2017217764 A1 WO2017217764 A1 WO 2017217764A1 KR 2017006205 W KR2017006205 W KR 2017006205W WO 2017217764 A1 WO2017217764 A1 WO 2017217764A1
Authority
WO
WIPO (PCT)
Prior art keywords
semiconductor layer
layer
electrode
semiconductor
disposed
Prior art date
Application number
PCT/KR2017/006205
Other languages
English (en)
French (fr)
Inventor
오정훈
Original Assignee
엘지이노텍 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지이노텍 주식회사 filed Critical 엘지이노텍 주식회사
Priority to CN201780037125.3A priority Critical patent/CN109314156B/zh
Priority to US16/309,883 priority patent/US10629774B2/en
Publication of WO2017217764A1 publication Critical patent/WO2017217764A1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/14Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a carrier transport control structure, e.g. highly-doped semiconductor layer or current-blocking structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • H01L33/38Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • H01L33/38Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape
    • H01L33/387Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape with a plurality of electrode regions in direct contact with the semiconductor body and being electrically interconnected by another electrode layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • H01L33/40Materials therefor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12041LED
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2933/00Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
    • H01L2933/0008Processes
    • H01L2933/0016Processes relating to electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/20Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/44Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the coatings, e.g. passivation layer or anti-reflective coating

Definitions

  • the embodiment relates to a semiconductor device.
  • a semiconductor device including a compound such as GaN or AlGaN has many advantages, such as having a wide and easy-to-adjust band gap energy, it can be used in various ways as a light emitting device, a light receiving device, and various diodes.
  • light emitting devices such as light emitting diodes or laser diodes using semiconductors of Group 3-5 or Group 2-6 compound semiconductors have been developed through the development of thin film growth technology and device materials.
  • Various colors such as blue or ultraviolet light can be realized, and efficient white light can be realized by using fluorescent materials or combining colors, and low power consumption, semi-permanent life, and quick response compared to conventional light sources such as fluorescent and incandescent lamps. It has the advantages of speed, safety and environmental friendliness.
  • a light receiving device such as a photo detector or a solar cell
  • a group 3-5 or 2-6 compound semiconductor material of a semiconductor the development of device materials absorbs light in various wavelength ranges to generate a photocurrent. This allows light in a wide range of wavelengths, from gamma rays to radio wavelengths.
  • the light receiving device has advantages of fast response speed, safety, environmental friendliness, and easy control of the device material, thereby performing power control, ultra-high frequency circuit or communication module, gas detection, ultraviolet (UV) detection, and the like. It can also be easily used in various sensors.
  • the semiconductor device may replace a light emitting diode backlight, a fluorescent lamp, or an incandescent bulb, which replaces a cold cathode tube (CCFL) constituting a backlight module of an optical communication means, a backlight of a liquid crystal display (LCD) display device.
  • CCFL cold cathode tube
  • LCD liquid crystal display
  • Its applications include white light emitting diode lighting devices, automotive headlights and traffic lights, and sensors that detect gas or fire.
  • the semiconductor device can be extended to high frequency application circuits or other power control devices and communication modules.
  • the embodiment provides a semiconductor device having improved reliability by dispersing a locally large electric field.
  • a semiconductor device includes a substrate; First and second semiconductor layers disposed on the substrate and having different conductivity types; A third semiconductor layer disposed between the first semiconductor layer and the second semiconductor layer; A first electrode disposed on the first semiconductor layer; A second electrode disposed on the second semiconductor layer; And a first insulating layer disposed on at least one of the first, second, or third semiconductor layers exposed between the first electrode and the second electrode, wherein the first insulating layer is disposed between both ends of the first electrode. At least one of the first end portion close to the two electrodes or the second end portion of the second electrode may have an electric field dispersion portion.
  • the field dispersion unit may include at least one cavity in contact with the first or second semiconductor layer.
  • the semiconductor device may further include a second insulating layer disposed in the at least one cavity.
  • a first distance from the at least one cavity in contact with the first semiconductor layer to the edge of the first end portion is from the at least one cavity in contact with the first semiconductor layer to the center of the first electrode. It may be less than the second distance.
  • a third distance from the at least one cavity in contact with the second semiconductor layer to the edge of the second end portion is from the at least one cavity in contact with the second semiconductor layer to the center of the second electrode. It may be less than the fourth distance.
  • the at least one cavity may include a plurality of cavities, and at least one of an interval between the plurality of cavities, a width of the plurality of cavities, or a depth of the plurality of cavities may be different from each other.
  • the electric field spreader may include at least one protrusion protruding from the first or second semiconductor layer.
  • a fifth distance from the at least one protrusion projecting to the first semiconductor layer to the edge of the first end portion is the center of the first electrode from the at least one protrusion projecting to the first semiconductor layer. It may be less than the sixth distance to.
  • a seventh distance from the at least one protrusion protruding to the second semiconductor layer to the edge of the second end portion is the center of the second electrode from the at least one protrusion protruding into the second semiconductor layer. It may be less than the eighth distance to.
  • the fifth or seventh distance may be 1 ⁇ m to 5 ⁇ m.
  • the number of the at least one protrusion may be one to five.
  • the at least one protrusion may include a plurality of protrusions, and at least one of a spaced apart portion of the plurality of protrusions, a width of the plurality of protrusions, or a protruding height of the plurality of protrusions may be different from each other.
  • the electric field dispersion part included in the second end portion has an edge spaced apart by a ninth distance from a first interface between the first electrode and the first insulating layer, and the first insulating layer and the first insulating layer.
  • the semiconductor layer may overlap with the vertical direction.
  • the electric field dispersion part included in the first end portion has an edge spaced apart by a tenth distance from a second interface between the first insulating layer and the second electrode, and the first insulating layer and the first electrode are separated from each other.
  • the third semiconductor layer To overlap with the third semiconductor layer in a vertical direction.
  • first end portion and the second end portion may be disposed to face each other on the first semiconductor layer.
  • first end portion and the second end portion may be disposed to face each other on the second semiconductor layer.
  • the ninth or tenth distance may be 1 ⁇ m to 5 ⁇ m.
  • the first electrode may include a first ohmic layer disposed on the first semiconductor layer; And a first metal layer disposed on the first ohmic layer.
  • the first ohmic layer and the first metal layer may be integrated.
  • the second electrode may include a second ohmic layer disposed on the second semiconductor layer; And a second metal layer disposed on the second ohmic layer.
  • the second ohmic layer and the second metal layer may be integrated.
  • the first insulating layer may include a first insulating part disposed on the first semiconductor layer; A second insulating portion disposed on the second semiconductor layer; Alternatively, at least one of the third insulating parts disposed on the side of the first to third semiconductor layers may be included between the first and second insulating parts.
  • the semiconductor device according to the embodiment may provide a high reliability by dispersing a large electric field locally, without being destroyed by a strong electric field.
  • FIG. 1 is a plan view of a semiconductor device according to an embodiment.
  • FIG. 2 is a cross-sectional view taken along the line II ′ of FIG. 1.
  • FIGS. 1 and 2 are partial exploded cross-sectional views of another embodiment of the semiconductor device illustrated in FIGS. 1 and 2.
  • FIG. 4 is a plan view of a semiconductor device according to another exemplary embodiment.
  • FIG. 5 is a cross-sectional view taken along the line II ′ of FIG. 4.
  • FIGS. 4 and 5 are partial exploded cross-sectional views of another embodiment of the semiconductor device illustrated in FIGS. 4 and 5.
  • FIG. 7 is a plan view of a semiconductor device according to still another embodiment.
  • FIG. 8 is a cross-sectional view taken along the line III ′ of FIG. 7.
  • FIG. 9 is a plan view of a semiconductor device according to still another embodiment.
  • FIG. 10 is a cross-sectional view taken along the line IV ′ of FIG. 9.
  • FIG 11 is a plan view of a semiconductor device according to a comparative example.
  • FIG. 12 is a cross-sectional view of the semiconductor device illustrated in FIG. 11 taken along the line ⁇ V ′.
  • FIG. 13A and 13B show real pictures of the light emitting device according to the comparative example shown in FIG. 11.
  • the (up) or down (on) or under) when described as being formed on the "on or under” of each element, includes two elements in which the two elements are in direct contact with each other or one or more other elements are formed indirectly between the two elements.
  • the (on) or “under” when expressed as “on” or “under”, it may include the meaning of the downward direction as well as the upward direction based on one element.
  • the semiconductor device may include various electronic devices such as a light emitting device or a light receiving device, and the light emitting device and the light receiving device may each include first and second semiconductor layers and third semiconductor layers (or active layers) having different conductivity types. can do.
  • the light emitting device emits light by recombination of electrons and holes, and the wavelength of the light is determined by the energy band gap inherent in the material. Thus, the light emitted may vary depending on the composition of the material.
  • the light emitting device described above may be configured as a light emitting device package and used as a light source of an illumination system.
  • the light emitting device may be used as a light source of an image display device or a light source of an illumination device.
  • a backlight unit of a video display device When used as a backlight unit of a video display device may be used as an edge type backlight unit or a direct type backlight unit, when used as a light source of a lighting device may be used as a luminaire or bulb type, also used as a light source of a mobile terminal It may be.
  • the light emitting element is a light emitting diode or a laser diode.
  • the light emitting diode may include a first semiconductor layer, a second semiconductor layer, and a third semiconductor layer having the above-described structure.
  • the light emitting diode and the laser diode use the electro-luminescence phenomenon in which light is emitted when a current flows after joining the p-type first semiconductor layer and the n-type second semiconductor layer.
  • the light emitting diodes and the laser diodes differ in the direction and phase of the emitted light. That is, a laser diode may emit light having a specific wavelength (monochromatic beam) in the same direction with the same phase by using a phenomenon called stimulated emission and a constructive interference phenomenon. Due to this, it can be used for optical communication, medical equipment and semiconductor processing equipment.
  • the light receiving element may be an example of a photodetector, which is a kind of transducer that detects light and converts its intensity into an electrical signal.
  • photodetectors include photovoltaic cells (silicon, selenium), photoconductive elements (cadmium sulfide, cadmium selenide), photodiodes (eg PDs with peak wavelengths in visible blind or true blind spectral regions), phototransistors , Photomultipliers, phototubes (vacuum, gas encapsulation), infrared detectors (IR) detectors, and the like, but embodiments are not limited thereto.
  • a semiconductor device such as a photo detector
  • a semiconductor device may be manufactured using a direct bandgap semiconductor having generally excellent light conversion efficiency.
  • photo detectors have various structures, and the most common structures include a pin photo detector using a pn junction, a Schottky photo detector using a Schottky junction, a metal semiconductor metal (MSM) photo detector, and the like. have.
  • a light receiving device such as a photodiode may include a first semiconductor layer, a second semiconductor layer, and a third semiconductor layer having the above-described structure, and have a pn junction or pin structure.
  • the photodiode operates by applying a reverse bias or zero bias. When light is incident on the photodiode, electrons and holes are generated and current flows. In this case, the magnitude of the current may be approximately proportional to the intensity of light incident on the photodiode.
  • An optical cell or solar cell is a kind of photodiode and can convert light into electric current.
  • the solar cell may include a first semiconductor layer, a second semiconductor layer, and a third semiconductor layer, similarly to a light emitting device.
  • a general diode using a p-n junction it may be used as a rectifier of an electronic circuit, it may be applied to an ultra-high frequency circuit and an oscillation circuit.
  • the semiconductor device described above is not necessarily implemented as a semiconductor and may further include a metal material in some cases.
  • a semiconductor device such as a light receiving device may be implemented using at least one of Ag, Al, Au, In, Ga, N, Zn, Se, P, or As, and may be implemented by a p-type or n-type dopant. It may also be implemented using a doped semiconductor material or an intrinsic semiconductor material.
  • the semiconductor device according to the embodiment will be described using the rectangular coordinate system (x, y, z), but the embodiment is not limited thereto.
  • the embodiment can be described using another coordinate system.
  • the x-axis, the y-axis, and the z-axis are described as orthogonal to each other, but the embodiment is not limited thereto. That is, the x-axis, y-axis, and z-axis may intersect without being orthogonal to each other.
  • the semiconductor devices 100A to 100D according to the embodiments described below mean light receiving devices, the embodiments are not limited thereto. That is, the semiconductor devices 100A to 100D according to the embodiment may be light emitting devices. In particular, the semiconductor device according to the embodiment may be an avalanche photo diode (APD) that improves gain by multiplying a carrier, but the embodiment is not limited thereto.
  • APD avalanche photo diode
  • FIG. 1 is a plan view of a semiconductor device 100A according to an exemplary embodiment
  • FIG. 2 is a cross-sectional view taken along the line II ′ of FIG. 1.
  • the semiconductor device 100A shown in FIG. 1 may have a cross-sectional shape different from that shown in FIG. 2, and the semiconductor device 100A shown in FIG. 2 may have a different plane shape than that shown in FIG. 1.
  • the invisible layer disposed below the first electrode ED1 and the second electrode ED2 is indicated by a dotted line.
  • a semiconductor device 100A may include a substrate 110, a buffer layer 120, a first semiconductor layer 130, a second semiconductor layer 140, and a third semiconductor layer. 150, the first and second electrodes ED1 and ED2, the first insulating layer 192, and the second insulating layers 194 and 196.
  • the substrate 110 may include a conductive material or a non-conductive material.
  • the substrate 110 may include at least one of sapphire (Al203), GaN, SiC, ZnO, GaP, InP, Ga203, GaAs, or Si, but the embodiment is limited to a specific material of the substrate 110. It doesn't work.
  • the light receiving structure may include first to third semiconductor layers 130, 140, and 150. If the semiconductor device 100A according to the embodiment is a light emitting device, the first to third semiconductor layers 130, 140, and 150 may be light emitting structures.
  • the buffer layer 120 may be disposed between the substrate 110 and the first semiconductor layer 130 to improve the lattice mismatch and the difference in coefficient of thermal expansion between the substrate 110 and the light receiving structures 130, 140, 150. . In some cases, the buffer layer 120 may be omitted.
  • the buffer layer 120 may include, for example, at least one material selected from the group consisting of Al, In, N, and Ga, but is not limited thereto.
  • the buffer layer 120 may have a single layer or a multilayer structure.
  • the buffer layer 120 may be made of AlN.
  • the first and second semiconductor layers 130 and 140 may be disposed on the substrate 110.
  • the first and second semiconductor layers 130 and 140 may have different conductivity types.
  • the first semiconductor layer 130 may be a first conductive semiconductor layer doped with a first conductive dopant and the second semiconductor layer 140 may be a second conductive semiconductor layer doped with a second conductive dopant. have.
  • the first semiconductor layer 130 may be a semiconductor layer doped with the second conductivity type dopant
  • the second semiconductor layer 140 may include a semiconductor layer doped with the first conductivity type dopant.
  • the first conductivity type dopant is an n-type dopant, but may include Si, Ge, Sn, Se, Te, but is not limited thereto.
  • the second conductivity type dopant may be a p type dopant, and may include Mg, Zn, Ca, Sr, and Ba, but is not limited thereto.
  • the first semiconductor layer 130 may be disposed on the substrate 110 (or the buffer layer 120.
  • the first semiconductor layer 130 may be disposed between the substrate 110 (or the buffer layer) and the third semiconductor layer 150. If the buffer layer 120 is not omitted, the first semiconductor layer 130 may be disposed between the buffer layer 120 and the third semiconductor layer 150.
  • the second semiconductor layer 140 may be disposed on the third semiconductor layer 150.
  • the second semiconductor layer 140 may be disposed between the third semiconductor layer 150 and the second electrode ED2.
  • the second semiconductor layer 140 may have a form in which a plurality of semiconductor layers are stacked.
  • the second semiconductor layer 140 may include a 2-1 semiconductor layer 142 and a 2-2 semiconductor layer 144.
  • the 2-1 semiconductor layer 142 may be disposed between the third semiconductor layer 150 and the 2-2 semiconductor layer 144.
  • the second-second semiconductor layer 144 may be disposed between the second-first semiconductor layer 142 and the second electrode ED2, but the embodiment is not limited thereto.
  • the 2-1 semiconductor layer 142 may have the same conductivity type as the first semiconductor layer 130.
  • the 2-1 semiconductor layer 142 may be an n-type semiconductor layer.
  • the 2-1 semiconductor layer 142 may have a second doping concentration N2 lower than the first doping concentration N1 of the first semiconductor layer 130.
  • the second semiconductor layer 140 of the semiconductor device 100A is illustrated as including both the 2-1 and 2-2 semiconductor layers 142 and 144. It is not limited. That is, according to another embodiment, the second semiconductor layer 140 may include only the 2-1 or 2-2 semiconductor layers 142 and 144, or may further include the 2-3 semiconductor layer (not shown). It may be.
  • the third semiconductor layer 150 may be disposed between the first semiconductor layer 130 and the second semiconductor layer 140. If the semiconductor device 100A is a light receiving device, the third semiconductor layer 150 serves to absorb photons. If the semiconductor device 100A is a light emitting device, the third semiconductor layer 150 emits light. Play a role.
  • the third semiconductor layer 150 may include an intrinsic semiconductor layer.
  • the intrinsic semiconductor layer may be an undoped semiconductor layer or an unintentionally doped semiconductor layer.
  • An unintentionally doped semiconductor layer may mean that N-vacancy occurs without doping of a dopant, for example, a silicon (Si) atom or the like, in the growth process of the semiconductor layer.
  • a dopant for example, a silicon (Si) atom or the like
  • Each of the first semiconductor layer 130, the second-first and second-second semiconductor layers 142 and 144, and the third semiconductor layer 150 may be formed of a semiconductor compound.
  • InxAlyGa1-x- a semiconductor material having a compositional formula of yN (0 ⁇ x ⁇ 1, 0 ⁇ y ⁇ 1, 0 ⁇ x + y ⁇ 1), or InAlAs, GaN, InN, AlN, InGaN, AlGaN, InAlGaN, AlInN, AlGaAs, It may include any one or more of InGaAs, AlInGaAs, GaP, AlGaP, InGaP, AlInGaP, InP.
  • the first semiconductor layer 130 includes n-type AlGaN
  • the 2-1 semiconductor layer 142 includes p-type AlGaN
  • the second-2 semiconductor layer 144 includes p + -type GaN
  • the third semiconductor layer 150 may include i-AlGaN (or n-type AlGaN).
  • the second-first semiconductor layer 142 of the second semiconductor layer 140 may include n-type AlGaN instead of p-type AlGaN.
  • the first semiconductor layer 130 may include n-type InP
  • the second semiconductor layer 140 may include p-type InP
  • the third semiconductor layer 150 may include undoped InGaAs.
  • the second-first semiconductor layer 142 of the second semiconductor layer 140 may include p-type or n-type InP.
  • the 2-1 semiconductor layer 142 has a different conductivity type from that of the 2-2 semiconductor layer 144, between the 2-1 semiconductor layer 142 and the 2-2 semiconductor layer 144.
  • the depletion region of may serve to multiply the carrier.
  • a strong electric field is generated at the boundary between the 2-1 semiconductor layer 142 and the third semiconductor layer 150 and the 2-1 semiconductor layer 142 near the boundary. For example, the electrons continuously generate other carriers in the 2-1 semiconductor layer 142 so that the current is amplified and avalanches, so that the gain of the semiconductor device 100A may be improved.
  • the 2-2 semiconductor layer 144 may be applied with p-GaN for ohmic bonding.
  • the Al content of the second-second semiconductor layer 144 may be smaller than the Al content of the second-first semiconductor layer 142.
  • the resistance may be lowered to improve current injection.
  • the first electrode ED1 may be exposed by mesa etching the second and third semiconductor layers 140 and 150. It can be placed on. The first electrode ED1 may be electrically connected to the first semiconductor layer 130.
  • the second electrode ED2 may be disposed on the second semiconductor layer 140. The second electrode ED2 may be electrically connected to the second semiconductor layer 140.
  • first electrode ED1 may extend to an upper surface of the first insulating layer 192 disposed on the first semiconductor layer 130, and the second electrode ED2 may be disposed in the second semiconductor layer ( Although extended to the first insulating layer 192 disposed on the 140, the embodiment is not limited thereto.
  • the first electrode ED1 may include a first ohmic layer 160A and a first metal layer 182A.
  • the first metal layer 182A may be disposed on the first ohmic layer 160A.
  • the first ohmic layer 160A may be disposed on the first semiconductor layer 130.
  • the first metal layer 182A may replace the first ohmic layer 160A.
  • Capping or cover
  • the first ohmic layer 160A and the first metal layer 182A may be integrally implemented.
  • the second electrode ED2 may include a second ohmic layer 170A and a second metal layer 184A.
  • the second metal layer 184A may be disposed on the second ohmic layer 170A.
  • the second ohmic layer 170A may be disposed on the second semiconductor layer 140.
  • the second metal layer 184A may form the second ohmic layer 170A.
  • Capping may also serve, but embodiments are not limited thereto.
  • the second ohmic layer 170A and the second metal layer 184A may be integrally implemented.
  • Each of the first ohmic layer 160A and the second ohmic layer 170A may include a material in ohmic contact, or may be a transparent conductive oxide (TCO).
  • TCO transparent conductive oxide
  • each of the first ohmic layer 160A and the second ohmic layer 170A may be indium tin oxide (ITO), indium zinc oxide (IZO), indium zinc tin oxide (IZTO), or indium aluminum zinc oxide (IAZO).
  • IGZO indium gallium zinc oxide
  • IGTO indium gallium tin oxide
  • AZO aluminum zinc oxide
  • ATO antimony tin oxide
  • GZO gallium zinc oxide
  • IZON IZO Nitride
  • AGZO Al-Ga ZnO
  • IGZO In-Ga ZnO
  • At least one of Ir, Sn, In, Ru, Mg, Zn, Pt, Au, and Hf may be formed, but is not limited thereto.
  • each of the first ohmic layer 160A and the second ohmic layer 170A may be formed of a metal, and may include Ag, Ni, Ti, Al, Rh, Pd, Ir, Ru, Mg, Zn, Pt, Au, Hf, Cr, and optional combinations thereof, but embodiments are not limited thereto, and may include various metallic materials.
  • each of the first and second metal layers 182A and 184A may be made of a material having excellent electrical conductivity.
  • each of the first and second metal layers 182A and 184A may be formed of Ti, Au, Ni, In, Co, W, Fe. At least one from the group consisting of Rh, Cr, Al and the like may optionally be included, but is not limited thereto.
  • the first insulating layer 192 may be disposed on at least one of the first, second, and third semiconductor layers 130, 140, and 150 exposed between the first electrode ED1 and the second electrode ED2. have. That is, the first insulating layer 192 may be disposed on the side and the top of the light receiving structure exposed by mesa etching. For example, the first insulating layer 192 may be disposed on the first semiconductor layer 130 together with the first electrode ED1. In addition, the first insulating layer 192 may be disposed on side surfaces of the first to third semiconductor layers 130, 140, and 150 exposed by mesa etching. In addition, the first insulating layer 192 may be disposed on the second semiconductor layer 140 together with the second electrode ED2.
  • the first insulating layer 192 may include at least one of the first, second, and third insulating portions 192A, 192B, and 192C.
  • the first insulating portion 192A may be disposed on the first semiconductor layer 130 exposed by the mesa.
  • the first insulating portion 192A is illustrated as being disposed under the first electrode ED1, but the embodiment is not limited thereto. That is, the first insulating portion 192A may be spaced apart from each other without contacting the first electrode ED1.
  • the second insulating portion 192B may be disposed on the second semiconductor layer 140 together with the second electrode 170A.
  • the second insulating portion 192B is illustrated as being disposed under the second electrode ED2, but the embodiment is not limited thereto. That is, the second insulating portion 192B may be spaced apart from each other without contact with the second electrode ED2.
  • the third insulation portion 192C may be disposed between the first and second insulation portions 192A and 192B to connect the first insulation portion 192A and the second insulation portion 192B.
  • the third insulating portion 192C may be disposed on the side of the first to third semiconductor layers 130, 140, and 150 exposed by the mesa.
  • the third insulating portion 192C may be disposed to cover the side surface of the third semiconductor layer 150 exposed by the mesa.
  • the first to third insulation units 192A to 192C described above are just examples, and the semiconductor device 100A according to the embodiment is not limited to a specific cross-sectional shape of the first insulation layer 192.
  • first insulating layer 192 Since the first insulating layer 192 is disposed as described above, a problem in which the first electrode ED1 and the second electrode ED2 may be electrically connected to each other during the manufacturing process may be prevented in advance.
  • an end portion (hereinafter, referred to as a “first end portion”) and a second electrode ED2 that are close to the second electrode ED2 among both end portions of the first electrode ED1.
  • At least one of both terminal portions (hereinafter, referred to as 'second terminal portion') may have an electric field dispersion portion (or an electric field dispersion structure, or a guarding structure).
  • one end of both ends of the first electrode ED1 having an annular planar shape Is the portion adjacent to the outer circumference and the other end corresponds to the portion adjacent to the inner circumference.
  • the distal end of the first electrode ED1 adjacent to the inner circumference corresponds to the first distal end as the distal end close to the second electrode ED2.
  • an outer side of the circle corresponds to a second end portion close to the first electrode ED1.
  • Each of the first and second electrodes ED1 and ED2 of the semiconductor devices 100A, 100B, 100C, and 100D may have a circular or annular planar shape as illustrated in FIGS. 1, 4, 7, or 9. It may have a polygonal planar shape as shown.
  • FIGS. 1 and 2 are partial exploded cross-sectional views of another embodiment of the semiconductor device 100A shown in FIGS. 1 and 2.
  • reference numeral 210 may correspond to the first or second semiconductor layers 130 and 140
  • reference numeral 220 may correspond to the first or second electrodes ED1 and ED2. That is, reference numerals 210 and 220 may correspond to the first semiconductor layer 130 and the first electrode ED1, or correspond to the second semiconductor layer 140 and the second electrode ED2, respectively.
  • the first terminal portion of the first electrode ED1 may contact at least one first cavity H1 in contact with the first semiconductor layer 130. May be included as an electric field dispersion unit.
  • the first cavity H1 may be in contact with the first semiconductor layer 130 as a portion recessed in the thickness direction of the first semiconductor layers 130 and 210 (eg, in the + z-axis direction).
  • a second insulating layer hereinafter, referred to as a “second-1 insulating layer” 194 may be disposed in the at least one first cavity H1. Since the 2-1 insulating layer 194 may also play a role of electric field dispersion, it may be included in the electric field dispersion unit.
  • the second end portion of the second electrode ED2 may also have an electric field dispersion portion as follows.
  • the second terminal portion of the second electrode ED2 may include at least one second cavity H2 in contact with the second semiconductor layer 140 as an electric field dispersion.
  • the second cavity H2 may be in contact with the second semiconductor layer 140 as a portion recessed in the thickness direction (for example, the + z-axis direction) of the second semiconductor layers 140 and 210.
  • a second insulating layer hereinafter, referred to as a “second-2 insulating layer” 196 may be disposed in the at least one second cavity H2.
  • the second insulating layer 196 may also be included in the electric field dispersion unit because it may serve as the electric field dispersion.
  • the 2-1 and 2-2 insulating layers 194 and 196 may be made of the same material or different materials. In addition, each of the 2-1 and 2-2 insulating layers 194 and 196 may be the same material as or different from that of the first insulating layer 192.
  • Each of the first, second-first, and second-second insulating layers 192, 194, and 196 may be formed of a non-conductive oxide or a nitride.
  • the first cavity H1 splits an end portion of the first ohmic layer 160A. by splitting).
  • the second cavity H2 splits an end portion of the second ohmic layer 170A. Can be formed.
  • the number of each of the first and second cavities H1 and H2 is illustrated as one, but the embodiment is not limited thereto. That is, according to another embodiment, the number of each of the first and second cavities H1 and H2 may be plural.
  • At least one first cavity H1 may include three first cavities HX1, HX2, and HX3.
  • three second-first insulating layers 194-1, 194-2, and 194-3 may be disposed in the three first cavities HX1, HX2, and HX3, respectively.
  • at least one second cavity H2 may include three second cavities HX1, HX2, and HX3.
  • three second-second insulating layers 196-1, 196-2, and 196-3 may be disposed in three second cavities HX1, HX2, and HX3.
  • the first distance D1 from the at least one first cavity H1 in contact with the first semiconductor layers 130 and 210 to the edge ED1-1 of the first end portion of the first electrode ED1 is It may be smaller than the second distance D2 from the at least one first cavity H1 to the center C1 of the first electrode ED1.
  • the first distance D1 is smaller than the second distance D1
  • at least one first cavity H1 is disposed at the first end portion of the first electrode ED1.
  • the first distance D1 may be measured from one surface H11 of the first cavity H1
  • the second distance D2 may be measured from the other surface H12 of the first cavity H1.
  • one surface H11 of the first cavity H1 is an outer surface disposed in a direction from the first cavity H1 toward the first insulating layer 192, and the other surface of the first cavity H1 is opposite to one surface of the first cavity H1.
  • the embodiment may not be limited thereto. That is, according to another embodiment, the first distance D1 is measured from the center or the other surface H12 of the first cavity H1, and the second distance D2 is the center or one surface of the first cavity H1 ( May be measured from H11).
  • the first terminal portion TE1 of the first electrode ED1 is the first terminal ED1-1 from the edge ED1-1 in contact with the first semiconductor layer 130 among the edges of the first electrode ED1.
  • the area up to the other surface H12 of the cavity H1 may be defined.
  • the first end portion TE1 of the first electrode ED1 is the first semiconductor of the edges of the first electrode ED1. It may be defined as an area from the edge ED1-1 in contact with the layer 130 to the other surface H12 of the outermost first cavity HX3.
  • the third distance D3 from at least one second cavity H2 in contact with the second semiconductor layers 140 and 210 to the edge ED2-1 of the second terminal portion of the second electrode ED2 is It may be smaller than the fourth distance D4 from the at least one second cavity H2 to the center C2 of the second electrode ED2.
  • the third distance D3 being smaller than the fourth distance D4 means that at least one second cavity H2 is disposed at the second end portion of the second electrode ED2.
  • the third distance D3 may be measured from the other surface H22 of the second cavity H2, and the fourth distance D4 may be measured from one surface H21 of the second cavity H2. Can be measured.
  • one surface H21 of the second cavity H2 is an outer surface disposed in a direction from the first insulating layer 192 toward the second cavity H2, and the other surface of the first cavity H1 is opposite to one surface of the second cavity H2.
  • Embodiments are not limited thereto. That is, according to another embodiment, the third distance D3 is measured from the center or one surface H21 of the second cavity H2, and the fourth distance D4 is the center or the other surface of the second cavity H2 ( H22) may be measured.
  • the second terminal portion TE2 of the second electrode ED2 is the second edge ED2-1 from the edge ED2-1 in contact with the second semiconductor layer 140 among the edges of the second electrode ED2. It may be defined as an area up to one surface H21 of the cavity H2.
  • the second cavity HX shown in FIG. 3 may correspond to another embodiment of the cavity located on the left side among the two second cavities H2 disposed on the second semiconductor layer 140 shown in FIG. 2. 3, when the number of the second cavities H2 is plural, the second end portion TE2 of the second electrode ED2 is the second semiconductor of the edge of the second electrode ED2. It may be defined as an area from the edge ED2-1 in contact with the layer 140 to the other surface H22 of the outermost second cavity HX3.
  • both the first and second terminal parts TE1 of the first electrode ED1 and the second terminal part TE2 of the ED2 have an electric field dispersion part.
  • the electric field dispersion portion may be formed only at the first end portion TE1 or may be formed only at the second end portion TE2.
  • the intervals SD1 and SD2 are spaced apart from the plurality of cavities HX1, HX2 and HX3. ) May be the same or different.
  • widths WI1, WI2, and WI3 of the plurality of cavities HX1, HX2, and HX3 may be the same as or different from each other.
  • the depths DE11, DE12, and DE13 of the plurality of cavities HX1, HX2, and HX3 may be the same as or different from each other.
  • FIG. 4 is a plan view illustrating a semiconductor device 100B according to another embodiment, and FIG. 5 is a cross-sectional view taken along the line II ′ of FIG. 4.
  • the semiconductor device 100B shown in FIG. 4 may have a cross-sectional shape different from that shown in FIG. 5, and the semiconductor device 100B shown in FIG. 5 may have a different planar shape than that shown in FIG. 4.
  • a semiconductor device 100B may include a substrate 110, a buffer layer 120, a first semiconductor layer 130, a second semiconductor layer 140, and a third semiconductor layer.
  • 150, the first and second electrodes ED1 and ED2, and the first insulating layer 192 may be included.
  • the first and second electrodes ED1 and ED2 have different shapes and do not include the 2-1 and 2-2 insulating layers 194 and 196. Except for the semiconductor device 100A shown in FIGS. 1 and 2, the same reference numerals are used and overlapping descriptions will be omitted and only other portions will be described.
  • FIGS. 4 and 5 are partial exploded cross-sectional views of another embodiment of the semiconductor device 100B shown in FIGS. 4 and 5.
  • reference numeral 210 may correspond to the first or second semiconductor layers 130 and 140
  • reference numeral 220 may correspond to the first or second electrodes ED1 and ED2. That is, reference numerals 210 and 220 may correspond to the first semiconductor layer 130 and the first electrode ED1, or correspond to the second semiconductor layer 140 and the second electrode ED2, respectively.
  • the protrusion PR1 may be included as an electric field dispersion.
  • the first protrusion PR1 may protrude in the thickness direction (for example, the ⁇ z axis direction) of the first semiconductor layers 130 and 210 and may be inserted into the first semiconductor layers 130 and 210.
  • the first semiconductor layers 130 and 210 may include a first trench T1 for accommodating the first protrusion PR1.
  • the first protrusion PR1 and the first trench T1 may be included in the electric field dispersion unit.
  • the second end portion of the second electrode ED2 may also have an electric field dispersion portion as follows.
  • the second end portion of the second electrode ED2 may include at least one second protrusion portion PR2 protruding toward the second semiconductor layers 140 and 210 as the electric field dispersion portion.
  • the second protrusion PR2 may protrude in the thickness direction of the second semiconductor layers 140 and 210 (eg, the ⁇ z axis direction) and may be inserted into the second semiconductor layers 140 and 210.
  • the second semiconductor layers 140 and 210 may include a second trench T2 that accommodates the second protrusion PR2.
  • the second protrusion PR2 and the second trench T2 may be included in the electric field dispersion unit.
  • the number of each of the first and second protrusions PR1 and PR2 is illustrated as one, but the embodiment is not limited thereto. That is, according to another embodiment, the number of each of the first and second protrusions PR1 and PR2 may be plural.
  • At least one first protrusion PR1 may include three first protrusions PRX1, PRX2, and PRX3.
  • three first trenches TX1, TX2, and TX3 may be formed in the first semiconductor layers 130 and 210 to accommodate the three first protrusions PRX1, PRX2, and PRX3, respectively.
  • at least one second protrusion PR2 may include three second protrusions PRX1, PRX2, and PRX3.
  • three second trenches TX1, TX2, and TX3 may be formed in the second semiconductor layers 140 and 210 to accommodate three second protrusions PRX1, PRX2, and PRX3, respectively.
  • the number of each of the first and second protrusions PR1 and PR2 may be 1 to 5, but the embodiment is not limited thereto.
  • a horizontal direction (for example, from the at least one first protrusion PR1 protruding toward the first semiconductor layers 130 and 210 to the edge ED1-2 of the first end portion of the first electrode ED1 may be described.
  • the fifth distance D5 in the -y axis direction is a horizontal direction (for example, the -y axis direction) from the at least one first protrusion PR1 to the center C1 of the first electrode ED1. It may be less than the sixth distance (D6) to.
  • the fifth distance D5 is smaller than the sixth distance D6 means that the at least one first protrusion PR1 is disposed at the first end portion of the first electrode ED1.
  • the fifth distance D5 may be measured from one surface PR11 of the first protrusion PR1, and the sixth distance D6 may be measured from the other surface PR12 of the first protrusion PR1.
  • one surface PR11 of the first protrusion PR1 may be an outer surface adjacent to the first insulating layer 192, and the other surface of the first protrusion PR1 may be an outer surface disposed in an opposite direction to one surface.
  • the embodiment is not limited thereto. That is, according to another embodiment, the fifth distance D5 is measured from the center or the outer surface PR12 of the first protrusion PR1, and the sixth distance D6 is the center or one surface of the first protrusion PR1 ( May be measured from PR11). In this case, the fifth distance D5 may be 1 ⁇ m to 5 ⁇ m, but embodiments are not limited thereto.
  • the first terminal portion TE1 of the first electrode ED1 is the first terminal ED1-2 from the edge ED1-2 in contact with the first semiconductor layer 130 among the edges of the first electrode ED1. It may be defined as an area up to the other surface PR12 of the protrusion PR1.
  • the first end portion TE1 of the first electrode ED1 is the first semiconductor among the edges of the first electrode ED1. It may be defined as an area from the edge ED1-2 in contact with the layer 130 to the outer side PR12 of the outermost first protrusion PRX3.
  • a seventh distance D7 from at least one second protrusion PR2 protruding toward the second semiconductor layers 140 and 210 to an edge ED2-2 of the second end portion of the second electrode ED2. ) May be smaller than the eighth distance D8 from the at least one second protrusion PR2 to the center C2 of the second electrode ED2. That the seventh distance D7 is smaller than the eighth distance D8 means that at least one second protrusion PR2 is disposed at the second end portion of the second electrode ED2.
  • the seventh distance D7 may be measured from the other surface PR22 of the second protrusion PR2, and the eighth distance D8 may be measured from one surface PR21 of the second protrusion PR2.
  • one surface PR21 of the second protrusion PR2 is an outer surface adjacent to the center C2 of the second electrode ED2, and the other surface of the first protrusion PR1 is opposite to one surface of the second protrusion PR2. It may be an outer surface disposed in.
  • the embodiment is not limited thereto. That is, according to another embodiment, the seventh distance D7 is measured from the center or the inside PR21 of the second protrusion PR2, and the eighth distance D8 is the center or the outside of the second protrusion PR2. May be measured from (PR22).
  • the seventh distance D7 may be 1 ⁇ m to 5 ⁇ m, but embodiments are not limited thereto.
  • the second terminal portion TE2 of the second electrode ED2 is the second edge ED2-2 from the edge ED2-2 in contact with the second semiconductor layer 140 among the edges of the second electrode ED2.
  • the area up to the inner side PR21 of the protrusion PR2 may be defined.
  • the second electrode ED2 may be disposed.
  • the distal end TE2 is an area from the edge ED2-2 in contact with the second semiconductor layer 140 among the edges of the second electrode ED2 to the inner side PR12 of the outermost second protrusion PRX3. Can be defined.
  • the electric field dispersion part is formed at both the first end portion TE1 of the first electrode ED1 and the second end portion TE2 of the second electrode ED2.
  • the electric field dispersion portion may be formed only at the first end portion TE1 or may be formed only at the second end portion TE2.
  • each of the first and second protrusions PR1 and PR2 has a plurality of PRX1, PRX2, and PRX3, the spaces SD3 and SD4 spaced apart from the plurality of protrusions PRX1, PRX2, and PRX3. ) May be the same or different.
  • widths WJ1, WJ2, and WJ3 of the plurality of protrusions PRX1, PRX2, and PRX3 may be the same as or different from each other.
  • the heights h1, h2, and h3 of the plurality of protrusions PRX1, PRX2, and PRX3 may be the same as or different from each other.
  • the depths DE21, DE22, and DE23 of the plurality of trenches TX1, TX2, and TX3 may be the same as or different from each other.
  • a locally large electric field can be distributed to a desired position by a desired amount.
  • first and second trenches T1 and T2 may be formed by one of dry etching and wet etching.
  • the first and second semiconductor layers 130 and 140 may be difficult to be wet-etched and dry-etched due to the properties of the materials constituting the first and second semiconductor layers 130 and 140.
  • material damage may occur in the first and second trenches T1 and T2. Therefore, in view of these points, the semiconductor device 100B can be manufactured.
  • FIG. 7 is a plan view of a semiconductor device 100C according to still another embodiment, and FIG. 8 is a cross-sectional view taken along the line -III 'of FIG. 7.
  • the semiconductor device 100C shown in FIG. 7 may have a cross-sectional shape different from that shown in FIG. 8, and the semiconductor device 100C shown in FIG. 8 may have a different plane shape than that shown in FIG. 7.
  • an invisible layer disposed below the first electrode ED1 and the second electrode ED2 is indicated by a dotted line.
  • a semiconductor device 100C may include a substrate 110, a buffer layer 120, a first semiconductor layer 130, a second semiconductor layer 140, and a third semiconductor.
  • the layer 150 may include the first and second electrodes ED1 and ED2 and the first insulating layer 192.
  • the semiconductor device 100C illustrated in FIGS. 7 and 8 is the same as the semiconductor device 100B illustrated in FIGS. 4 and 5 except that the first and second electrodes ED1 and ED2 have different shapes, The same reference numerals are used, and redundant descriptions are omitted and only the other parts will be described.
  • the first and second electrodes ED1 and ED2 shown in FIGS. 1 and 2 have the first and second cavities H1 and H2, respectively, and the first and second electrodes ED1 shown in FIGS. 4 and 5, respectively.
  • each of the first and second electrodes ED1 and ED2 illustrated in FIGS. 7 and 8 may include the cavity H1, H2 or the protrusion ( PR1, PR2).
  • the second end portion TE2 of the second electrode ED2 may include a first portion between the first electrode ED1 and the first insulating layer 192.
  • the edge ED2-3 spaced apart from the boundary surface ED1-3 by the ninth distance D9 is included as the electric field dispersion part. Therefore, the electric field dispersion portion of the second terminal portion TE2 of the second electrode ED2 may overlap the first insulating layer 192 and the first semiconductor layer 130 in the vertical direction (eg, the z-axis direction). have.
  • the ninth distance D9 may be 1 ⁇ m to 5 ⁇ m, but embodiments are not limited thereto.
  • first end portion of the first electrode ED1 and the second end portion of the second electrode ED2 may be disposed to face each other on the first semiconductor layer 130.
  • the space between the first end portion of the first electrode ED1 and the second end portion of the second electrode ED2 is defined as the first opening OP1.
  • the second electrode ED2 extends from the top of the second semiconductor layer 140 to the top of the first semiconductor layer 130 via the first insulating layer 192 formed on the side of the light receiving structure. Can be.
  • the first insulation is performed on the second electrode ED2.
  • Portions overlapping the layer 192 and the first semiconductor layer 130 in the vertical direction may correspond to the electric field dispersion unit.
  • FIG. 9 is a plan view of a semiconductor device 100D according to still another embodiment
  • FIG. 10 is a cross-sectional view taken along the line IV ′ of FIG. 9.
  • the semiconductor device 100D illustrated in FIG. 9 may have a cross-sectional shape different from that shown in FIG. 10, and the semiconductor device 100D illustrated in FIG. 10 may have a different planar shape than that illustrated in FIG. 9.
  • the invisible layer disposed below the first electrode ED1 and the second electrode ED2 is indicated by a dotted line.
  • a semiconductor device 100D may include a substrate 110, a buffer layer 120, a first semiconductor layer 130, a second semiconductor layer 140, and a third semiconductor.
  • the layer 150 may include the first and second electrodes ED1 and ED2 and the first insulating layer 192.
  • first and second electrodes ED1 and ED2 are different from those of the semiconductor device 100D shown in FIGS. 9 and 10, they are the same as the semiconductor device 100C shown in FIGS. 7 and 8.
  • the same reference numerals are used and redundant descriptions are omitted, and only the other parts will be described.
  • the first end portion TE1 of the first electrode ED1 may have a second interface ED2 between the second electrode ED2 and the first insulating layer 192.
  • the edge ED1-4 spaced apart from the -4) by the tenth distance D10 may be included as the electric field dispersion unit.
  • the electric field dispersion portion of the first terminal portion TE1 of the first electrode ED1 is perpendicular to the first insulating layer 192 and the first to third semiconductor layers 130, 140, and 150 (eg, z). Axial direction).
  • the tenth distance D10 may be 1 ⁇ m to 5 ⁇ m, but embodiments are not limited thereto.
  • first end portion TE1 of the first electrode ED1 and the second end portion of the second electrode ED2 may be disposed to face each other on the second semiconductor layer 140.
  • a space between the first end portion TE1 of the first electrode ED1 and the second end portion of the second electrode ED2 is defined as the second opening OP2.
  • the first electrode ED1 extends from the top of the first semiconductor layer 130 to the top of the second semiconductor layer 140 via the first insulating layer 192 formed on the side of the light receiving structure. Can be.
  • a portion overlapping the layer 192 and the first to third semiconductor layers 130, 140, and 150 in the vertical direction may correspond to the electric field dispersion unit.
  • the first and second electrodes ED1 and ED2 each have a separate ohmic layer and a metal layer
  • the metal layers 180C and 180D have the electric field dispersion unit. It can be seen.
  • the semiconductor devices 100A, 100B, 100C, and 100D may be a back-side method in which light is incident toward the substrate 110, and the first and second electrodes ED1 and ED2 may be used. It may also be a front-side type incident toward the light, the embodiment is not limited to the direction in which the light is incident.
  • the semiconductor devices 100A, 100B, 100C, and 100D are light receiving devices, unlike the light emitting devices operating at forward bias voltages, reverse bias voltages or zeros may be used. Can operate in a biased state. That is, when the reverse bias voltage is applied (or in the zero bias state), light absorbed in the depletion region of the semiconductor devices 100A, 100B, 100C, and 100D may be converted into electrical energy, and thus light may be sensed.
  • FIG. 11 is a plan view of a semiconductor device according to a comparative example
  • FIG. 12 is a cross-sectional view of the semiconductor device shown in FIG. 11 taken along the line -V '.
  • the semiconductor device according to the comparative example illustrated in FIGS. 11 and 12 includes a substrate 10, a buffer layer 20, a first semiconductor layer 30, a second semiconductor layer 40, a third semiconductor layer 50, and a first semiconductor device.
  • the first and second electrodes ED1 and ED2 and the first insulating layer 92 may be included.
  • FIG. 11 and 12 do not include any metal layers. That is, in the semiconductor device according to the comparative example illustrated in FIGS. 11 and 12, each of the first and second electrodes ED1 and ED2 includes only an ohmic layer. Except for this, since the semiconductor devices according to the comparative examples illustrated in FIGS. 11 and 12 are the same as the semiconductor devices 100D according to the embodiments illustrated in FIGS. 9 and 10, overlapping descriptions thereof will be omitted.
  • the substrate 10, the buffer layer 20, the first semiconductor layer 30, the second semiconductor layer 40, the third semiconductor layer 50, and the first and second electrodes illustrated in FIGS. 11 and 12 are illustrated.
  • the ED1, ED2, and the first insulating layer 92 may include the substrate 110, the buffer layer 120, the first semiconductor layer 130, the second semiconductor layer 140, and the third layer illustrated in FIGS. 9 and 10.
  • the semiconductor layer 150 corresponds to the semiconductor layer 150, the first and second ohmic layers 160D and 170D, and the first insulating layer 192, respectively.
  • the 2-1 and 2-2 semiconductor layers 42 and 44 may correspond to the 2-1 and 2-2 semiconductor layers 142 and 144, respectively.
  • FIG. 13A and 13B show real pictures of the light emitting device according to the comparative example shown in FIG. 11.
  • At least one first or second cavity H1, H2, and second-end of at least one of the first end portion and the second end portion. 1 or 2-2 insulating layers 194 and 196 are formed as electric field dispersions, so that electric fields E1 and E2 at points y1, y2, y3, y4 shown in FIG. 12 are shown in FIG.
  • the first and second cavities H1 and H2 may be distributed to one surface H11 and H21 and the other surface H12 and H22.
  • the electric fields at the corresponding points y1, y2, y3 and y4 may decrease to a lower electric field E3.
  • the semiconductor device 100A according to the exemplary embodiment illustrated in FIGS. 1 and 2 at least one of the first or second end portions of the first or second electrodes ED1 and ED2 is further illustrated as illustrated in FIG. 3. If many cavities HX1, HX2, HX3 are formed, the electric field dispersion effect may be better.
  • At least one protrusions PR1 and PR2 are respectively formed as electric field dispersion units in at least one end portion of the first end portion or the second end portion.
  • Electric fields E1 and E2 at points y1, y2, y3 and y4 shown in FIG. 12 are formed on one surface PR11 and PR21 of each of the first and second protrusions PR1 and PR2 as shown in FIG. It may be distributed to the other surfaces PR12 and PR22. As such, when the electric fields E1 and E2 are dispersed, the electric fields at the corresponding points y1, y2, y3 and y4 may decrease to a lower electric field E4.
  • the electric field dispersion effect can be further improved.
  • the edge ED2 of the second terminal portion TE2 of the second electrode ED2 is disposed on the first semiconductor layer 130 and the first insulating layer 192. Since -3) serves as the electric field spreader, the electric fields E1 and E2 at the points y1, y2, y3 and y4 shown in FIG. 12 become the second electrode ED2 as shown in FIG. It may be distributed to the edge of ED2-3. As such, when the electric fields E1 and E2 are dispersed, the electric fields at the corresponding points y1, y2, y3 and y4 may decrease to a lower electric field E5.
  • the semiconductor device 100D illustrated in FIGS. 9 and 10 may include a first terminal portion of the first electrode ED1 on the first to third semiconductor layers 130, 140, and 150 and the first insulating layer 192. Since the edge ED1-4 of TE1) serves as the electric field spreader, the electric fields E1 and E2 at the points y1, y2, y3, y4 shown in FIG. 12 are shown in FIG. Likewise, the edges ED1-4 of the first electrode ED1 may be dispersed. As such, when the electric fields E1 and E2 are dispersed, the electric fields at the corresponding points y1, y2, y3 and y4 may decrease to a lower electric field E6.
  • the first insulating layer 192 since the electric field is relatively large at the points y1, y2, y3, and y4, the first insulating layer 192 generates such a large electric field. It may have a withstand voltage to withstand.
  • the electric fields E3, E4, E5, and E6 at the points y1, y2, y3, and y4 of the semiconductor devices 100A, 100B, 100C, and 100D according to the embodiment are equivalent to the electric fields E1 and E2 in FIG. Much lower than). Therefore, destruction of the device as shown in Fig. 13A or 13B can be prevented in advance.
  • a high electric field is applied to at least one of the first end portion of the first electrode ED1 or the second end portion of the second electrode ED2. It can be lowered by dispersing.

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Led Devices (AREA)
  • Light Receiving Elements (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

실시예는 기판; 상기 기판 상에 배치되며, 서로 다른 도전형을 갖는 제1 및 제2 반도체층; 상기 제1 반도체층과 상기 제2 반도체층 사이에 배치되는 제3 반도체층; 상기 제1 반도체층 상에 배치되어 상기 제1 반도체층과 전기적으로 연결된 제1 전극; 상기 제2 반도체층 상에 배치되어 상기 제2 반도체층과 전기적으로 연결된 제2 전극; 및 상기 제1 전극과 상기 제2 전극 사이에서 노출된 상기 제1, 제2 및 제3 반도체층 상에 배치된 제1 절연층을 포함하고, 상기 제1 전극의 양 말단부 중에서 상기 제2 전극과 가까운 제1 말단부 및 제2 전극의 양 말단부인 제2 말단부 중 적어도 하나는 전계 분산부를 갖는 반도체 소자를 개시한다.

Description

반도체 소자
실시 예는 반도체 소자에 관한 것이다.
GaN이나 AlGaN 등의 화합물을 포함하는 반도체 소자는 넓고 조정이 용이한 밴드 갭 에너지를 가지는 등의 많은 장점을 가지므로, 발광 소자, 수광 소자 및 각종 다이오드 등으로 다양하게 사용될 수 있다.
특히, 반도체의 3-5족 또는 2-6족 화합물 반도체 물질을 이용한 발광 다이오드(Light Emitting Diode)나 레이저 다이오드(Laser Diode)와 같은 발광 소자는 박막 성장 기술 및 소자 재료의 개발로 적색, 녹색, 청색 또는 자외선 등 다양한 색을 구현할 수 있으며, 형광 물질을 이용하거나 색을 조합함으로써 효율이 좋은 백색 광선도 구현이 가능하며, 형광등이나 백열등 같은 기존의 광원에 비해 저 소비전력, 반영구적인 수명, 빠른 응답속도, 안전성 및 환경 친화성의 장점을 가진다.
뿐만 아니라, 광 검출기나 태양 전지와 같은 수광 소자도 반도체의 3-5족 또는 2-6족 화합물 반도체 물질을 이용하여 제작하는 경우 소자 재료의 개발로 다양한 파장 영역의 빛을 흡수하여 광 전류를 생성함으로써 감마선부터 라디오 파장 영역까지 다양한 파장 영역의 빛을 감지할 수 있다. 또한, 이러한 수광 소자는 빠른 응답속도, 안전성, 환경 친화성 및 소자 재료의 용이한 조절의 장점을 가져 전력 제어 또는 초고주파 회로나 통신용 모듈 또는 가스 검출이나 자외선(UV:Ultra violet) 검출 등을 수행하는 각종 센서에도 용이하게 이용될 수 있다.
따라서, 반도체 소자는 광 통신 수단의 송신 모듈, LCD(Liquid Crystal Display) 표시 장치의 백라이트를 구성하는 냉음극관(CCFL: Cold Cathode Fluorescence Lamp)을 대체하는 발광 다이오드 백라이트, 형광등이나 백열 전구를 대체할 수 있는 백색 발광 다이오드 조명 장치, 자동차 헤드 라이트 및 신호등 및 Gas나 화재를 감지하는 센서 등에까지 그의 응용이 확대되고 있다. 또한, 반도체 소자는 고주파 응용 회로나 기타 전력 제어 장치 및 통신용 모듈에까지 응용이 확대될 수 있다.
기존의 반도체 소자에서, 전극의 가장 자리에 전계가 높게 형성됨으로써 소자가 파괴될 수 있는 문제점이 있다.
실시 예는 국부적으로 큰 전계를 분산시킴으로써 개선된 신뢰성을 갖는 반도체 소자를 제공한다.
실시 예에 의한 반도체 소자는, 기판; 상기 기판 위에 배치되며, 서로 다른 도전형을 갖는 제1 및 제2 반도체층; 상기 제1 반도체층과 상기 제2 반도체층 사이에 배치되는 제3 반도체층; 상기 제1 반도체층 위에 배치된 제1 전극; 상기 제2 반도체층 위에 배치된 제2 전극; 및 상기 제1 전극과 상기 제2 전극 사이에서 노출된 상기 제1, 제2 또는 제3 반도체층 중 적어도 하나의 위에 배치된 제1 절연층을 포함하고, 상기 제1 전극의 양 말단부 중에서 상기 제2 전극과 가까운 제1 말단부 또는 제2 전극의 제2 말단부 중 적어도 하나는 전계 분산부를 가질 수 있다.
예를 들어, 상기 전계 분산부는 제1 또는 제2 반도체층과 접하는 적어도 하나의 캐비티를 포함할 수 있다.
예를 들어, 반도체 소자는, 상기 적어도 하나의 캐비티 내부에 배치된 제2 절연층을 더 포함할 수 있다.
예를 들어, 상기 제1 반도체층과 접하는 상기 적어도 하나의 캐비티로부터 상기 제1 말단부의 가장 자리까지의 제1 거리는 상기 제1 반도체층과 접하는 상기 적어도 하나의 캐비티로부터 상기 제1 전극의 중심까지의 제2 거리보다 작을 수 있다.
예를 들어, 상기 제2 반도체층과 접하는 상기 적어도 하나의 캐비티로부터 상기 제2 말단부의 가장 자리까지의 제3 거리는 상기 제2 반도체층과 접하는 상기 적어도 하나의 캐비티로부터 상기 제2 전극의 중심까지의 제4 거리보다 작을 수 있다.
예를 들어, 상기 적어도 하나의 캐비티는 복수의 캐비티를 포함하고, 상기 복수의 캐비티가 이격된 간격, 상기 복수의 캐비티의 폭 또는 상기 복수의 캐비티의 깊이 중 적어도 하나는 서로 다를 수 있다.
예를 들어, 상기 전계 분산부는 상기 제1 또는 제2 반도체층으로 돌출된 적어도 하나의 돌출부를 포함할 수 있다.
예를 들어, 상기 제1 반도체층으로 돌출된 상기 적어도 하나의 돌출부로부터 상기 제1 말단부의 가장 자리까지의 제5 거리는 상기 제1 반도체층으로 돌출된 상기 적어도 하나의 돌출부로부터 상기 제1 전극의 중심까지의 제6 거리보다 작을 수 있다.
예를 들어, 상기 제2 반도체층으로 돌출된 상기 적어도 하나의 돌출부로부터 상기 제2 말단부의 가장 자리까지의 제7 거리는 상기 제2 반도체층으로 돌출된 상기 적어도 하나의 돌출부로부터 상기 제2 전극의 중심까지의 제8 거리보다 작을 수 있다.
예를 들어, 상기 제5 또는 제7 거리는 1 ㎛ 내지 5 ㎛일 수 있다.
예를 들어, 상기 적어도 하나의 돌출부의 개수는 1개 내지 5개일 수 있다.
예를 들어, 상기 적어도 하나의 돌출부는 복수의 돌출부를 포함하고, 상기 복수의 돌출부가 이격된 간격, 상기 복수의 돌출부의 폭 또는 상기 복수의 돌출부의 돌출된 높이 중 적어도 하나는 서로 다를 수 있다.
예를 들어, 상기 제2 말단부에 포함된 상기 전계 분산부는 상기 제1 전극과 상기 제1 절연층 간의 제1 경계면으로부터 제9 거리만큼 이격된 가장 자리를 갖고, 상기 제1 절연층 및 상기 제1 반도체층과 수직 방향으로 중첩될 수 있다.
예를 들어, 상기 제1 말단부에 포함된 상기 전계 분산부는 상기 제1 절연층과 상기 제2 전극 간의 제2 경계면으로부터 제10 거리만큼 이격된 가장 자리를 갖고, 상기 제1 절연층 및 상기 제1 내지 제3 반도체층과 수직 방향으로 중첩될 수 있다.
예를 들어, 상기 제1 말단부와 상기 제2 말단부는 상기 제1 반도체층 위에서 서로 대향하여 배치될 수 있다.
예를 들어, 상기 제1 말단부와 상기 제2 말단부는 상기 제2 반도체층 위에서 서로 대향하여 배치될 수 있다.
예를 들어, 상기 제9 또는 제10 거리는 1 ㎛ 내지 5 ㎛일 수 있다.
예를 들어, 상기 제1 전극은 상기 제1 반도체층 위에 배치된 제1 오믹층; 및 상기 제1 오믹층 위에 배치된 제1 금속층을 포함할 수 있다.
예를 들어, 상기 제1 오믹층과 상기 제1 금속층은 일체형일 수 있다.
예를 들어, 상기 제2 전극은 상기 제2 반도체층 위에 배치된 제2 오믹층; 및 상기 제2 오믹층 위에 배치된 제2 금속층을 포함할 수 있다.
예를 들어, 상기 제2 오믹층과 상기 제2 금속층은 일체형일 수 있다.
예를 들어, 상기 제1 절연층은 상기 제1 반도체층 위에 배치된 제1 절연부; 상기 제2 반도체층 위에 배치된 제2 절연부; 또는 상기 제1 및 제2 절연부 사이에서 상기 제1 내지 제3 반도체층의 측부에 배치된 제3 절연부 중 적어도 하나를 포함할 수 있다.
실시 예에 따른 반도체 소자는 국부적으로 큰 전계를 분산시킴으로써, 강한 전계에 의해 파괴되지 않아 높은 신뢰성을 제공할 수 있다.
도 1은 일 실시 예에 의한 반도체 소자의 평면도를 나타낸다.
도 2는 도 1에 도시된 I-I' 선을 따라 절개한 단면도를 나타낸다.
도 3은 도 1 및 도 2에 도시된 반도체 소자의 다른 실시 예에 의한 부분 분해 단면도를 나타낸다.
도 4는 다른 실시 예에 의한 반도체 소자의 평면도를 나타낸다.
도 5는 도 4에 도시된 -Ⅱ' 선을 따라 절개한 단면도를 나타낸다.
도 6은 도 4 및 도 5에 도시된 반도체 소자의 다른 실시 예에 의한 부분 분해 단면도를 나타낸다.
도 7은 또 다른 실시 예에 의한 반도체 소자의 평면도를 나타낸다.
도 8은 도 7에 도시된 -Ⅲ' 선을 따라 절개한 단면도를 나타낸다.
도 9는 또 다른 실시 예에 의한 반도체 소자의 평면도를 나타낸다.
도 10은 도 9에 도시된 -Ⅳ' 선을 따라 절개한 단면도를 나타낸다.
도 11은 비교 례에 의한 반도체 소자의 평면도를 나타낸다.
도 12는 도 11에 도시된 반도체 소자를 -Ⅴ' 선을 따라 절개한 단면도를 나타낸다.
도 13a 및 도 13b는 도 11에 도시된 비교 례에 의한 발광 소자의 실물 사진을 나타낸다.
이하 상기의 목적을 구체적으로 실현할 수 있는 본 발명의 실시 예를 첨부한 도면을 참조하여 설명한다.
본 발명에 따른 실시 예의 설명에 있어서, 각 element의 " 상(위) 또는 하(아래)(on or under)"에 형성되는 것으로 기재되는 경우에 있어, 상(위) 또는 하(아래)(on or under)는 두 개의 element가 서로 직접(directly)접촉되거나 하나 이상의 다른 element가 상기 두 element사이에 배치되어(indirectly) 형성되는 것을 모두 포함한다. 또한 "상(위) 또는 하(아래)(on or under)"으로 표현되는 경우 하나의 element를 기준으로 위쪽 방향뿐만 아니라 아래쪽 방향의 의미도 포함할 수 있다.
반도체 소자는 발광 소자나 수광 소자 등 각종 전자 소자를 포함할 수 있으며, 발광 소자와 수광 소자는 모두 서로 다른 도전형을 갖는 제1 및 제2 반도체층 및 제3 반도체층(또는, 활성층)을 포함할 수 있다.
발광 소자는 전자와 정공이 재결합함으로써 빛을 방출하게 되고, 이 빛의 파장은 물질 고유의 에너지 밴드갭에 의해서 결정된다. 따라서, 방출되는 빛은 물질의 조성에 따라 다를 수 있다.
상술한 발광소자는 발광 소자 패키지로 구성되어, 조명 시스템의 광원으로 사용될 수 있는데, 예를 들어 영상 표시 장치의 광원이나 조명 장치 등의 광원으로 사용될 수 있다.
영상 표시 장치의 백라이트 유닛으로 사용될 때 에지 타입의 백라이트 유닛으로 사용되거나 직하 타입의 백라이트 유닛으로 사용될 수 있고, 조명 장치의 광원으로 사용될 때 등기구나 벌브 타입으로 사용될 수도 있으며, 또한 이동 단말기의 광원으로 사용될 수도 있다.
발광 소자는 발광 다이오드 또는 레이저 다이오드가 있다.
발광 다이오드는 상술한 구조의 제1 반도체층, 제2 반도체층 및 제3 반도체층을 포함할 수 있다. 그리고, p-형의 제1 반도체층과 n-형의 제2 반도체층을 접합시킨 뒤 전류를 흘러주었을 때 빛이 방출되는 electro-luminescence(전계발광) 현상을 이용하는 점에 있어서는 발광 다이오드와 레이져 다이오드와 서로 동일하나, 방출되는 광의 방향성과 위상에서 발광 다이오드와 레이져 다이오드는 서로 차이점을 갖는다. 즉, 레이저 다이오드는 여기 방출(stimulated emission)이라는 현상과 보강간섭 현상 등을 이용하여 하나의 특정한 파장(단색광, monochromatic beam)을 가지는 빛이 동일한 위상을 가지고 동일한 방향으로 방출될 수 있으며, 이러한 특성으로 인하여 광통신이나 의료용 장비 및 반도체 공정 장비 등에 사용될 수 있다.
한편, 수광 소자로는 빛을 검출하여 그 강도를 전기 신호로 변환하는 일종의 트랜스듀서인 광 검출기(photodetector)를 예로 들 수 있다. 이러한 광 검출기로서, 광전지(실리콘, 셀렌), 광도전 소자(황화 카드뮴, 셀렌화 카드뮴), 포토 다이오드(예를 들어, visible blind spectral region이나 true blind spectral region에서 피크 파장을 갖는 PD), 포토 트랜지스터, 광전자 증배관, 광전관(진공, 가스 봉입), IR(Infra-Red) 검출기 등이 있으나, 실시 예는 이에 국한되지 않는다.
또한, 광 검출기와 같은 반도체 소자는 일반적으로 광 변환 효율이 우수한 직접 천이 반도체(direct bandgap semiconductor)를 이용하여 제작될 수 있다. 또는, 광 검출기는 구조가 다양하여 가장 일반적인 구조로는 p-n 접합을 이용하는 pin형 광 검출기와, 쇼트키접합(Schottky junction)을 이용하는 쇼트키형 광 검출기와, MSM(Metal Semiconductor Metal)형 광 검출기 등이 있다.
포토 다이오드(Photodiode) 같은 수광 소자는 발광 소자와 동일하게, 상술한 구조의 제1 반도체층, 제2 반도체층 및 제3 반도체층을 포함할 수 있고, pn접합 또는 pin 구조로 이루어진다. 포토 다이오드는 역바이어스 혹은 제로바이어스를 가하여 동작하게 되며, 광이 포토 다이오드에 입사되면 전자와 정공이 생성되어 전류가 흐른다. 이때 전류의 크기는 포토 다이오드에 입사되는 광의 강도에 거의 비례할 수 있다.
광 전지 또는 태양 전지(solar cell)는 포토 다이오드의 일종으로, 광을 전류로 변환할 수 있다. 태양 전지는, 발광 소자와 동일하게, 제1 반도체층과 제2 반도체층 및 제3 반도체층을 포함할 수 있다.
또한, p-n 접합을 이용한 일반적인 다이오드의 정류 특성을 통하여 전자 회로의 정류기로 이용될 수도 있으며, 초고주파 회로에 적용되어 발진 회로 등에 적용될 수 있다.
또한, 상술한 반도체 소자는 반드시 반도체로만 구현되지 않으며 경우에 따라 금속 물질을 더 포함할 수도 있다. 예를 들어, 수광 소자와 같은 반도체 소자는 Ag, Al, Au, In, Ga, N, Zn, Se, P, 또는 As 중 적어도 하나를 이용하여 구현될 수 있으며, p형이나 n형 도펀트에 의해 도핑된 반도체 물질이나 진성 반도체 물질을 이용하여 구현될 수도 있다.
이하, 실시 예에 의한 반도체 소자를 직교 좌표계(x, y, z)를 사용하여 설명하지만, 실시 예는 이에 국한되지 않는다. 즉, 실시 예는 다른 좌표계를 이용하여 설명할 수 있음은 물론이다. 각 도면에서 x축, y축 및 z축은 서로 직교하는 것으로 설명하지만, 실시 예는 이에 국한되지 않는다. 즉, x축, y축 및 z축은 서로 직교하지 않고 교차할 수도 있다.
또한, 이하에서 설명되는 실시 예에 따른 반도체 소자(100A 내지 100D)는 수광 소자를 의미하지만, 실시 예는 이에 국한되지 않는다. 즉, 실시 예에 의한 반도체 소자(100A 내지 100D)는 발광 소자일 수도 있다. 특히, 실시 예에 의한 반도체 소자는 캐리어를 증배(multiplication)시켜 이득을 개선시키는 애벌런치 수광 소자(APD:Avalanche Photo Diode)일 수 있으나, 실시 예는 이에 국한되지 않는다.
도 1은 일 실시 예에 의한 반도체 소자(100A)의 평면도를 나타내고, 도 2는 도 1에 도시된 I-I' 선을 따라 절개한 단면도를 나타낸다.
도 1에 도시된 반도체 소자(100A)는 도 2에 도시된 바와 다른 단면 형상을 가질 수 있고, 도 2에 도시된 반도체 소자(100A)는 도 1에 도시된 바와 다른 평면 형상을 가질 수 있다.
이해를 돕기 위해, 도 1에서 제1 전극(ED1)과 제2 전극(ED2) 아래에 배치되어 보이지 않는 층은 점선으로 표기한다.
도 1 및 도 2를 참조하면, 일 실시 예에 의한 반도체 소자(100A)는 기판(110), 버퍼층(120), 제1 반도체층(130), 제2 반도체층(140), 제3 반도체층(150), 제1 및 제2 전극(ED1, ED2), 제1 절연층(192) 및 제2 절연층(194, 196)을 포함할 수 있다.
기판(110)은 도전형 물질 또는 비도전형 물질을 포함할 수 있다. 예를 들어, 기판(110)은 사파이어(Al203), GaN, SiC, ZnO, GaP, InP, Ga203, GaAs 또는 Si 중 적어도 하나를 포함할 수 있으나, 실시 예는 기판(110)의 특정한 물질에 국한되지 않는다.
수광 구조물은 제1 내지 제3 반도체층(130, 140, 150)을 포함할 수 있다. 만일, 실시 예에 의한 반도체 소자(100A)가 발광 소자일 경우, 제1 내지 제3 반도체층(130, 140, 150)은 발광 구조물일 수 있다.
버퍼층(120)은 기판(110)과 수광 구조물(130, 140, 150) 간의 열 팽창 계수의 차이 및 격자 부정합을 개선하기 위해 기판(110)과 제1 반도체층(130) 사이에 배치될 수 있다. 경우에 따라 버퍼층(120)은 생략될 수도 있다. 버퍼층(120)은 예를 들어, Al, In, N 및 Ga로 구성되는 군으로부터 선택되는 적어도 하나의 물질을 포함할 수 있으나, 이에 국한되지 않는다. 또한, 버퍼층(120)은 단층 또는 다층 구조를 가질 수 있다. 예를 들어, 버퍼층(120)은 AlN으로 이루어질 수 있다.
제1 및 제2 반도체층(130, 140)은 기판(110) 상에 배치될 수 있다. 제1 및 제2 반도체층(130, 140)은 서로 다른 도전형을 가질 수 있다. 예를 들어, 제1 반도체층(130)은 제1 도전형 도펀트가 도핑된 제1 도전형 반도체층이고 제2 반도체층(140)은 제2 도전형 도펀트가 도핑된 제2 도전형 반도체층일 수 있다.
또는, 제1 반도체층(130)은 제2 도전형 도펀트가 도핑된 반도체층이고, 제2 반도체층(140)은 제1 도전형 도펀트가 도핑된 반도체층을 포함할 수 있다. 여기서,제1 도전형 도펀트는 n형 도펀트로서, Si, Ge, Sn, Se, Te를 포함할 수 있으나 이에 한정되지 않는다. 또한, 제2 도전형 도펀트는 p형 도펀트로서, Mg, Zn, Ca, Sr, Ba 등을 포함할 수 있으나, 이에 한정되지 않는다.
제1 반도체층(130)은 기판(110)(또는 버퍼층(120) 상에 배치될 수 있다. 제1 반도체층(130)은 기판(110)(도는 버퍼층)과 제3 반도체층(150) 사이에 배치될 수 있다. 만일, 버퍼층(120)이 생략되지 않을 경우, 제1 반도체층(130)은 버퍼층(120)과 제3 반도체층(150) 사이에 배치될 수 있다.
제2 반도체층(140)은 제3 반도체층(150) 상에 배치될 수 있다. 제2 반도체층(140)은 제3 반도체층(150)과 제2 전극(ED2) 사이에 배치될 수 있다.
제2 반도체층(140)은 복수 개의 반도체 층이 적층된 형태일 수 있다. 예컨대, 제2 반도체층(140)은 제2-1 반도체층(142) 및 제2-2 반도체층(144)을 포함할 수 있다.
제2-1 반도체층(142)은 제3 반도체층(150)과 제2-2 반도체층(144) 사이에 배치될 수 있다. 제2-2 반도체층(144)은 제2-1 반도체층(142)과 제2 전극(ED2) 사이에 배치될 수 있으나, 실시 예는 이에 국한되지 않는다.
다른 실시 예에 의하면, 제2-1 반도체층(142)은 제1 반도체층(130)과 동일한 도전형을 가질 수 있다. 예를 들어, 제1 반도체층(130)이 n형 반도체층일 경우, 제2-1 반도체층(142)은 n형 반도체층일 수 있다. 이때, 제2-1 반도체층(142)은 제1 반도체층(130)의 제1 도핑 농도(N1)보다 낮은 제2 도핑 농도(N2)를 가질 수 있다.
또한, 도 2의 경우, 반도체 소자(100A)의 제2 반도체층(140)은 제2-1 및 제2-2 반도체층(142, 144)을 모두 포함하는 것으로 예시되어 있지만, 실시 예는 이에 국한되지 않는다. 즉, 다른 실시 예에 의하면, 제2 반도체층(140)은 제2-1 또는 제2-2 반도체층(142, 144) 만을 포함하거나, 제2-3 반도체층(미도시)을 더 포함할 수도 있다.
제3 반도체층(150)은 제1 반도체층(130)과 제2 반도체층(140) 사이에 배치될 수 있다. 만일, 반도체 소자(100A)가 수광 소자일 경우 제3 반도체층(150)은 광자를 흡수하는 역할을 하며, 반도체 소자(100A)가 발광 소자일 경우 제3 반도체층(150)은 광을 방출하는 역할을 한다.
반도체 소자(100A)가 수광 소자일 경우, 제3 반도체층(150)은 진성 반도체층을 포함할 수 있다. 여기서, 진성 반도체층이란, 언도프드(Undoped) 반도체층 또는 비의도적 도핑(Unintentionally doped) 반도체층일 수 있다. 비의도적 도핑 반도체층이란, 반도체층의 성장 공정에서 도펀트 예를 들어, 실리콘(Si) 원자등과 같은 n형 도펀트의 도핑없이 N-vacancy가 발생한 것을 의미할 수 있다. 이때 N-vacancy가 많아지면 잉여 전자의 농도가 커져서, 제조공정에서 의도하지 않았더라고, n-형 도펀트로 도핑된 것과 유사한 전기적인 특성을 가질 수 있다.
제1 반도체층(130), 제2-1 및 제2-2 반도체층(142, 144) 및 제3 반도체층(150) 각각은 반도체 화합물로 형성될 수 있으며, 예를 들어, InxAlyGa1-x-yN (0≤x≤1, 0≤y≤1, 0≤x+y≤1)의 조성식을 갖는 반도체 물질을 포함하거나, InAlAs, GaN, InN, AlN, InGaN, AlGaN, InAlGaN, AlInN, AlGaAs, InGaAs, AlInGaAs, GaP, AlGaP, InGaP, AlInGaP, InP 중 어느 하나 이상을 포함할 수 있다.
예를 들어, 제1 반도체층(130)은 n형 AlGaN을 포함하고, 제2-1 반도체층(142)은 p형 AlGaN을 포함하고, 제2-2 반도체층(144)은 p+형 GaN을 포함하고, 제3 반도체층(150)은 i-AlGaN(또는, n형 AlGaN)을 포함할 수 있다.
또는, 제2 반도체층(140)의 제2-1 반도체층(142)은 p형 AlGaN 대신에 n형 AlGaN을 포함할 수도 있다.
또는, 제1 반도체층(130)은 n형 InP를 포함하고, 제2 반도체층(140)은 p형 InP를 포함하고, 제3 반도체층(150)은 언도프드 InGaAs를 포함할 수 있다. 이때, 제2 반도체층(140)의 제2-1 반도체층(142)은 p형 또는 n형 InP를 포함할 수도 있다.
만일, 제2-1 반도체층(142)이 제2-2 반도체층(144)과 서로 다른 도전형을 가질 경우, 제2-1 반도체층(142)과 제2-2 반도체층(144) 사이의 공핍 영역은 캐리어를 증배시키는 역할을 수행할 수 있다. 또한, 제2-1 반도체층(142)과 제3 반도체층(150) 사이의 경계 및 그 경계 근처의 제2-1 반도체층(142)에서 강한 전계가 야기되고, 강한 전계에 의하여 캐리어(예를 들어, 전자)가 제2-1 반도체층(142)에서 다른 캐리어들을 연속적으로 생성하여 전류가 증폭되어 에벌런치됨으로써, 반도체 소자(100A)의 이득이 개선될 수 있다.
또는, 제2-1 반도체층(142)이 p-AlGaN으로 적용되는 경우, 오믹 접합을 위해 제2-2 반도체층(144)이 p-GaN으로 적용될 수 있다. 이 경우, 제2-2 반도체층(144)의 Al 함량은 제2-1 반도체층(142)의 Al 함량보다 작을 수 있다. 이러한 구성에 의하여, 저항이 낮아져 전류 주입이 개선될 수 있다.한편, 제1 전극(ED1)은 제2 및 제3 반도체층(140, 150)을 메사 식각하여 노출된 제1 반도체층(130) 상에 배치될 수 있다. 제1 전극(ED1)은 제1 반도체층(130)과 전기적으로 연결될 수 있다. 제2 전극(ED2)은 제2 반도체층(140) 상에 배치될 수 있다. 제2 전극(ED2)은 제2 반도체층(140)과 전기적으로 연결될 수 있다.
또한, 제1 전극(ED1)은 제1 반도체층(130) 상에 배치된 제1 절연층(192)의 상부면까지 연장하여 배치될 수 있고, 제2 전극(ED2)은 제2 반도체층(140) 상에 배치된 제1 절연층(192)까지 연장하여 배치될 수 있으나, 실시 예는 이에 국한되지 않는다.
또한, 제1 전극(ED1)은 제1 오믹층(160A) 및 제1 금속층(182A)을 포함할 수 있다. 제1 금속층(182A)은 제1 오믹층(160A) 상에 배치될 수 있다. 도 2에 예시된 바와 같이 제1 오믹층(160A)은 제1 반도체층(130) 상에 배치될 수 있다.
도 2에 예시된 바와 같이, 제1 오믹층(160A)과 제1 금속층(182A)이 점선으로 표기한 바와 같이 별개로 구현될 경우, 제1 금속층(182A)은 제1 오믹층(160A)을 캡핑(capping)(또는, 커버)하는 역할을 수행할 수도 있으나, 실시 예는 이에 국한되지 않는다. 다른 실시 예에 의하면, 도 2에 예시된 바와 같이 제1 오믹층(160A)과 제1 금속층(182A)은 일체로 구현될 수도 있다.
제2 전극(ED2)은 제2 오믹층(170A) 및 제2 금속층(184A)을 포함할 수 있다. 제2 금속층(184A)은 제2 오믹층(170A) 상에 배치될 수 있다. 도 2에 예시된 바와 같이 제2 오믹층(170A)은 제2 반도체층(140) 상에 배치될 수 있다.
도 2에 예시된 바와 같이, 제2 오믹층(170A)과 제2 금속층(184A)은 점선으로 표기한 바와 같이 별개로 구현될 경우, 제2 금속층(184A)은 제2 오믹층(170A)을 캡핑하는 역할을 수행할 수도 있으나, 실시 예는 이에 국한되지 않는다. 다른 실시 예에 의하면, 도 2에 예시된 바와 같이 제2 오믹층(170A)과 제2 금속층(184A)은 일체로 구현될 수도 있다.
제1 오믹층(160A) 및 제2 오믹층(170A) 각각은 오믹 접촉하는 물질을 포함할 수 있으며, 투명 전도성 산화막(TCO:Tranparent Conductive Oxide)일 수도 있다. 예를 들어, 제1 오믹층(160A) 및 제2 오믹층(170A) 각각은 ITO(indium tin oxide), IZO(indium zinc oxide), IZTO(indium zinc tin oxide), IAZO(indium aluminum zinc oxide), IGZO(indium gallium zinc oxide), IGTO(indium gallium tin oxide), AZO(aluminum zinc oxide), ATO(antimony tin oxide), GZO(gallium zinc oxide), IZON(IZO Nitride), AGZO(Al-Ga ZnO), IGZO(In-Ga ZnO), ZnO, IrOx, RuOx, NiO, RuOx/ITO, Ni/IrOx/Au, 및 Ni/IrOx/Au/ITO, Ag, Ni, Cr, Ti, Al, Rh, Pd, Ir, Sn, In, Ru, Mg, Zn, Pt, Au, Hf 중 적어도 하나를 포함하여 형성될 수 있으며, 이러한 재료에 한정되는 않는다.
또한, 제1 오믹층(160A) 및 제2 오믹층(170A) 각각은 금속으로 형성될 수 있으며, Ag, Ni, Ti, Al, Rh, Pd, Ir, Ru, Mg, Zn, Pt, Au, Hf, Cr 및 이들의 선택적인 조합으로 이루어질 수 있으나, 실시 예는 이에 국한되지 않으며 다양한 금속 물질을 포함할 수 있다.
또한, 제1 및 제2 금속층(182A, 184A) 각각은 우수한 전기적 전도성을 갖는 물질로 이루어질 수 있다. 예를 들어, 제1 및 제2 금속층(182A, 184A) 각각은 Ti, Au, Ni, In, Co, W, Fe. Rh, Cr, Al 등으로 이루어진 군으로부터 적어도 하나를 선택적으로 포함할 수 있으나, 이에 한정하지 않는다.
제1 절연층(192)은 제1 전극(ED1)과 제2 전극(ED2) 사이에서 노출된 제1, 제2 및 제3 반도체층(130, 140, 150) 중 적어도 하나 상에 배치될 수 있다. 즉, 제1 절연층(192)은 메사 식각에 의해 노출된 수광 구조물의 측부와 상부에 배치될 수 있다. 예를 들어, 제1 절연층(192)은 제1 전극(ED1)과 함께 제1 반도체층(130) 상에 배치될 수 있다. 또한, 제1 절연층(192)은 메사 식각에 의해 노출된 제1 내지 제3 반도체층(130, 140, 150)의 측부에 배치될 수 있다. 또한, 제1 절연층(192)은 제2 전극(ED2)과 함께 제2 반도체층(140) 상에 배치될 수 있다.
제1 절연층(192)은 제1, 제2 또 및 제3 절연부(192A, 192B, 192C) 중 적어도 하나를 포함할 수 있다.
제1 절연부(192A)는 메사로 인해 노출된 제1 반도체층(130) 상에 배치될 수 있다. 도 2의 경우, 제1 절연부(192A)는 제1 전극(ED1)의 아래에 배치된 것으로 예시되어 있지만, 실시 예는 이에 국한되지 않는다. 즉, 제1 절연부(192A)는 제1 전극(ED1)과 접하지 않고 이격되어 배치될 수도 있다.
제2 절연부(192B)는 제2 전극(170A)과 함께 제2 반도체층(140) 상에 배치될 수 있다. 도 2의 경우, 제2 절연부(192B)는 제2 전극(ED2)의 아래에 배치된 것으로 예시되어 있지만, 실시 예는 이에 국한되지 않는다. 즉, 제2 절연부(192B)는 제2 전극(ED2)과 접하지 않고 이격되어 배치될 수도 있다.
제3 절연부(192C)는 제1 및 제2 절연부(192A, 192B) 사이에 배치되어 제1 절연부(192A)와 제2 절연부(192B)를 연결할 수 있다. 제3 절연부(192C)는 메사에 의해 노출된 제1 내지 제3 반도체층(130, 140, 150)의 측부에 배치될 수 있다. 제3 절연부(192C)는 메사에 의해 노출된 제3 반도체층(150)의 측면을 덮도록 배치될 수 있다.
전술한 제1 내지 제3 절연부(192A 내지 192C)는 일 례에 불과하며, 실시 예에 의한 반도체 소자(100A)는 제1 절연층(192)의 특정한 단면 형상에 국한되지 않는다.
제1 절연층(192)이 전술한 바와 같이 배치됨으로써 제조 공정 시에, 제1 전극(ED1)과 제2 전극(ED2)이 전기적으로 서로 연결될 수 있는 문제점을 사전에 방지할 수 있다.
한편, 실시 예에 의한 반도체 소자의 경우, 제1 전극(ED1)의 양(쪽) 말단부 중에서 제2 전극(ED2)과 가까운 말단부(이하, '제1 말단부'라 함) 및 제2 전극(ED2)의 양 말단부인(이하, '제2 말단부'라 함) 중 적어도 하나는 전계 분산부(또는, 전계 분산 구조, 또는 가딩(guarding) 구조)를 가질 수 있다.
실시 예에 의한 반도체 소자(100A, 100B, 100C, 100D)의 경우 도 1, 도 4, 도 7 또는 도 9를 참조하면, 환형 평면 형상을 갖는 제1 전극(ED1)의 양 말단부 중 하나의 말단부는 바깥 쪽 원주에 인접한 부분에 해당하고 다른 하나의 말단부는 안쪽 원주에 인접한 부분에 해당한다. 이때, 안쪽 원주에 인접한 제1 전극(ED1)의 말단부가 제2 전극(ED2)과 가까운 말단부로서 제1 말단부에 해당한다. 또한, 도 1, 도 4, 도 7 또는 도 9를 참조하면, 원형 평면 형상을 갖는 제2 전극(ED2)에서 원의 바깥 쪽이 제1 전극(ED1)에 가까운 제2 말단부에 해당한다.
실시 예에 의한 반도체 소자(100A, 100B, 100C, 100D)의 제1 및 제2 전극(ED1, ED2) 각각은 도 1, 도 4, 도 7 또는 도 9에 예시된 바와 같이 원형이나 환형 평면 형상을 가질 수도 있고 도시된 바와 같이 다각형 평면 형상을 가질 수도 있다.
도 3은 도 1 및 도 2에 도시된 반도체 소자(100A)의 다른 실시 예에 의한 부분 분해 단면도를 나타낸다.
도 3에 도시된 참조부호 210은 제1 또는 제2 반도체층(130, 140)에 해당하고, 참조부호 220은 제1 또는 제2 전극(ED1, ED2)에 해당할 수 있다. 즉, 참조부호 210 및 220은 제1 반도체층(130) 및 제1 전극(ED1)에 각각 해당하거나, 제2 반도체층(140) 및 제2 전극(ED2)에 각각 해당할 수 있다.
도 1 및 도 2에 도시된 일 실시 예에 의한 반도체 소자(100A)의 경우, 제1 전극(ED1)의 제1 말단부는 제1 반도체층(130)과 접하는 적어도 하나의 제1 캐비티(H1)를 전계 분산부로서 포함할 수 있다. 제1 캐비티(H1)는 제1 반도체층(130, 210)의 두께 방향(예를 들어, +z축 방향)으로 함몰된 부분으로서 제1 반도체층(130)과 접할 수 있다. 이때, 적어도 하나의 제1 캐비티(H1)에 제2 절연층(이하, '제2-1 절연층'이라 함)(194)이 배치될 수 있다. 제2-1 절연층(194)도 전계 분산의 역할을 수행할 수 있으므로 전계 분산부에 포함될 수 있다.
제1 전극(ED1)의 제1 말단부가 전계 분산부를 갖는 것과 마찬가지로, 제2 전극(ED2)의 제2 말단부도 다음과 같이 전계 분산부를 가질 수 있다.
제2 전극(ED2)의 제2 말단부는 제2 반도체층(140)과 접하는 적어도 하나의 제2 캐비티(H2)를 전계 분산부로서 포함할 수 있다. 제2 캐비티(H2)는 제2 반도체층(140, 210)의 두께 방향(예를 들어, +z축 방향)으로 함몰된 부분으로서 제2 반도체층(140)과 접할 수 있다. 이때, 적어도 하나의 제2 캐비티(H2)에 제2 절연층(이하, '제2-2 절연층'이라 함)(196)이 배치될 수 있다. 제2-2 절연층(196)도 전계 분산의 역할을 수행할 수 있으므로 전계 분산부에 포함될 수 있다.
제2-1 및 제2-2 절연층(194, 196)은 서로 동일한 물질일 수도 있고, 서로 다른 물질일 수도 있다. 또한, 제2-1 및 제2-2 절연층(194, 196) 각각은 제1 절연층(192)과 동일한 물질일 수도 있고 다른 물질일 수도 있다.
제1, 제2-1 및 제2-2 절연층(192, 194, 196) 각각은 비전도성 산화물이나 질화물로 이루어질 수 있으며, 예를 들어, 실리콘 산화물(SiO2)층, 산화 질화물층, Al2O3, 또는 산화 알루미늄층으로 이루어질 수 있으나, 실시 예는 이에 국한되지 않는다.
만일, 제1 전극(ED1)이 제1 오믹층(160A)과 제1 금속층(182A)을 별개로 포함할 경우, 제1 캐비티(H1)는 제1 오믹층(160A)의 말단 부분을 스플릿(split)함으로써 생성될 수 있다. 또한, 제2 전극(ED2)이 제2 오믹층(170A)과 제2 금속층(184A)을 별개로 포함할 경우, 제2 캐비티(H2)는 제2 오믹층(170A)의 말단 부분을 스플릿함으로써 형성될 수 있다.
도 1에 도시된 평면 형상을 참조하면, 제1 및 제2 캐비티(H1, H2) 각각의 개수는 한 개인 것으로 예시되어 있지만, 실시 예는 이에 국한되지 않는다. 즉, 다른 실시 예에 의하면, 제1 및 제2 캐비티(H1, H2) 각각의 개수는 복수 개일 수도 있다.
예를 들어, 도 3을 참조하면, 적어도 하나의 제1 캐비티(H1)는 3개의 제1 캐비티(HX1, HX2, HX3)를 포함할 수 있다. 이 경우, 3개의 제2-1 절연층(194-1, 194-2, 194-3)이 3개의 제1 캐비티(HX1, HX2, HX3)에 각각 배치될 수 있다. 이와 마찬가지로, 도 3을 참조하면, 적어도 하나의 제2 캐비티(H2)는 3개의 제2 캐비티(HX1, HX2, HX3)를 포함할 수 있다. 이 경우, 3개의 제2-2 절연층(196-1, 196-2, 196-3)이 3개의 제2 캐비티(HX1, HX2, HX3)에 배치될 수 있다.
또한, 제1 반도체층(130, 210)과 접하는 적어도 하나의 제1 캐비티(H1)로부터 제1 전극(ED1)의 제1 말단부의 가장 자리(ED1-1)까지의 제1 거리(D1)는 적어도 하나의 제1 캐비티(H1)로부터 제1 전극(ED1)의 중심(C1)까지의 제2 거리(D2)보다 작을 수 있다. 제1 거리(D1)가 제2 거리(D1)보다 작다는 것은 적어도 하나의 제1 캐비티(H1)가 제1 전극(ED1)의 제1 말단부에 배치됨을 의미한다. 여기서, 제1 거리(D1)는 제1 캐비티(H1)의 일면(H11)으로부터 측정되고, 제2 거리(D2)는 제1 캐비티(H1)의 타면(H12)으로부터 측정될 수 있다. 여기서, 제1 캐비티(H1)의 일면(H11)은 제1 캐비티(H1)에서 제1 절연층(192)을 향한 방향에 배치된 외면이고, 제1 캐비티(H1)의 타면은 일면의 반대 방향에 배치된 면일 수 있다.다만, 실시 예는 이에 국한되지 않는다. 즉, 다른 실시 예에 의하면, 제1 거리(D1)는 제1 캐비티(H1)의 중심 또는 타면(H12)으로부터 측정되고, 제2 거리(D2)는 제1 캐비티(H1)의 중심 또는 일면(H11)으로부터 측정될 수도 있다.
도 2를 참조하면, 제1 전극(ED1)의 제1 말단부(TE1)란, 제1 전극(ED1)의 가장 자리 중 제1 반도체층(130)과 접한 가장 자리(ED1-1)로부터 제1 캐비티(H1)의 타면(H12)까지의 영역으로 정의될 수 있다. 또한, 도 3에 도시된 바와 같이 제1 캐비티(H1)의 개수가 복수 개일 경우, 제1 전극(ED1)의 제1 말단부(TE1)란, 제1 전극(ED1)의 가장 자리 중 제1 반도체층(130)과 접한 가장 자리(ED1-1)로부터 최외곽 제1 캐비티(HX3)의 타면(H12)까지의 영역으로 정의될 수 있다.
또한, 제2 반도체층(140, 210)과 접하는 적어도 하나의 제2 캐비티(H2)로부터 제2 전극(ED2)의 제2 말단부의 가장 자리(ED2-1)까지의 제3 거리(D3)는 적어도 하나의 제2 캐비티(H2)로부터 제2 전극(ED2)의 중심(C2)까지의 제4 거리(D4)보다 작을 수 있다. 제3 거리(D3)가 제4 거리(D4)보다 작다는 것은 적어도 하나의 제2 캐비티(H2)가 제2 전극(ED2)의 제2 말단부에 배치됨을 의미한다. 여기서, 제3 거리(D3)는 제2 캐비티(H2)의 타면(H22)으로부터 측정되고, 제4 거리(D4)는 제2 캐비티(H2)의 일면(H21)으로부터 측정될 수 있다. 측정될 수 있다. 여기서, 제2 캐비티(H2)의 일면(H21)은 제1 절연층(192)에서 제2 캐비티(H2)을 향한 방향에 배치된 외면이고, 제1 캐비티(H1)의 타면은 일면의 반대 방향에 배치된 면일 수 있다 실시 예는 이에 국한되지 않는다. 즉, 다른 실시 예에 의하면, 제3 거리(D3)는 제2 캐비티(H2)의 중심 또는 일면(H21)으로부터 측정되고, 제4 거리(D4)는 제2 캐비티(H2)의 중심 또는 타면(H22)으로부터 측정될 수도 있다.
도 2를 참조하면, 제2 전극(ED2)의 제2 말단부(TE2)란, 제2 전극(ED2)의 가장 자리 중 제2 반도체층(140)과 접한 가장 자리(ED2-1)로부터 제2 캐비티(H2)의 일면(H21)까지의 영역으로 정의될 수 있다. 또한, 도 3에 도시된 제2 캐비티(HX)가 도 2에 도시된 제2 반도체층(140) 상에 배치된 2개의 제2 캐비티(H2) 중에서 왼쪽에 위치한 캐비티의 다른 실시 예에 해당할 경우, 도 3에 도시된 바와 같이 제2 캐비티(H2)의 개수가 복수 개일 경우, 제2 전극(ED2)의 제2 말단부(TE2)란, 제2 전극(ED2)의 가장 자리 중 제2 반도체층(140)과 접한 가장 자리(ED2-1)로부터 최외곽 제2 캐비티(HX3)의 타면(H22)까지의 영역으로 정의될 수 있다.
도 1 및 도 2에 도시된 반도체 소자(100A)의 경우, 제1 전극(ED1)의 제1 말단부(TE1)와 제2 전극(ED2)의 제2 말단부(TE2)에 전계 분산부가 모두 형성된 것으로 예시되어 있지만, 실시 예는 이에 국한되지 않는다. 즉, 다른 실시 예에 의하면, 전계 분산부는 제1 말단부(TE1)에만 형성될 수도 있고 제2 말단부(TE2)에만 형성될 수도 있다.
도 3에 예시된 바와 같이 제1 및 제2 캐비티(H1, H2) 각각이 복수 개(HX1, HX2, HX3)일 경우, 복수의 캐비티(HX1, HX2, HX3)가 이격된 간격(SD1, SD2)은 서로 동일할 수도 있고 서로 다를 수도 있다.
또한, 복수의 캐비티(HX1, HX2, HX3)의 폭(WI1, WI2, WI3)은 서로 동일할 수도 있고, 서로 다를 수도 있다.
또한, 복수의 캐비티(HX1, HX2, HX3)의 깊이(DE11, DE12, DE13)는 서로 동일할 수도 있고 서로 다를 수도 있다.
전술한 캐비티(HX1, HX2, HX3)의 개수, 간격(SD1, SD2), 폭(WI1, WI2, WI3, WJ1, WJ2, WJ3) 및 깊이(DE11, DE12, DE13) 중 적어도 하나를 이용하여 후술되는 바와 같이 국부적으로 큰 전계가 원하는 양만큼 원하는 위치로 분산될 수 있다.
도 4는 다른 실시 예에 의한 반도체 소자(100B)의 평면도를 나타내고, 도 5는 도 4에 도시된 -Ⅱ' 선을 따라 절개한 단면도를 나타낸다.
도 4에 도시된 반도체 소자(100B)는 도 5에 도시된 바와 다른 단면 형상을 가질 수 있고, 도 5에 도시된 반도체 소자(100B)는 도 4에 도시된 바와 다른 평면 형상을 가질 수 있다.
이해를 돕기 위해, 도 4에서 제1 전극(ED1)과 제2 전극(ED2) 아래에 배치되어 보이지 않는 층은 점선으로 표기한다.
도 4 및 도 5를 참조하면, 다른 실시 예에 의한 반도체 소자(100B)는 기판(110), 버퍼층(120), 제1 반도체층(130), 제2 반도체층(140), 제3 반도체층(150), 제1 및 제2 전극(ED1, ED2) 및 제1 절연층(192)을 포함할 수 있다.
도 4 및 도 5에 도시된 반도체 소자(100B)는 제1 및 제2 전극(ED1, ED2)의 형태가 다르고 제2-1 및 제2-2 절연층(194, 196)을 포함하지 않는 것을 제외하면, 도 1 및 도 2에 도시된 반도체 소자(100A)와 동일하므로, 동일한 참조부호를 사용하였으며 중복되는 설명을 생략하며 다른 부분에 대해서만 설명한다.
도 6은 도 4 및 도 5에 도시된 반도체 소자(100B)의 다른 실시 예에 의한 부분 분해 단면도를 나타낸다.
도 6에 도시된 참조부호 210은 제1 또는 제2 반도체층(130, 140)에 해당하고, 참조부호 220은 제1 또는 제2 전극(ED1, ED2)에 해당할 수 있다. 즉, 참조부호 210 및 220은 제1 반도체층(130) 및 제1 전극(ED1)에 각각 해당하거나, 제2 반도체층(140) 및 제2 전극(ED2)에 각각 해당할 수 있다.
도 4 및 도 5에 도시된 다른 실시 예에 의한 반도체 소자(100B)의 경우, 제1 전극(ED1)의 제1 말단부는 제1 반도체층(130, 210)을 향해 돌출된 적어도 하나의 제1 돌출부(PR1)를 전계 분산부로서 포함할 수 있다. 제1 돌출부(PR1)는 제1 반도체층(130, 210)의 두께 방향(예를 들어, -z축 방향)으로 돌출된 부분으로서, 제1 반도체층(130, 210)에 삽입될 수 있다. 이를 위해, 제1 반도체층(130, 210)은 제1 돌출부(PR1)를 수용하기 위한 제1 트렌치(T1)를 포함할 수 있다. 이와 같이, 도 4 및 도 5에 도시된 반도체 소자(100B)의 경우, 제1 돌출부(PR1)와 제1 트렌치(T1)가 전계 분산부에 포함될 수 있다.
제1 전극(ED1)의 제1 말단부가 전계 분산부를 갖는 것과 마찬가지로, 제2 전극(ED2)의 제2 말단부도 다음과 같이 전계 분산부를 가질 수 있다.
제2 전극(ED2)의 제2 말단부는 제2 반도체층(140, 210)을 향해 돌출된 적어도 하나의 제2 돌출부(PR2)를 전계 분산부로서 포함할 수 있다. 제2 돌출부(PR2)는 제2 반도체층(140, 210)의 두께 방향(예를 들어, -z축 방향)으로 돌출된 부분으로서, 제2 반도체층(140, 210)에 삽입될 수 있다. 이를 위해, 제2 반도체층(140, 210)은 제2 돌출부(PR2)를 수용하는 제2 트렌치(T2)를 포함할 수 있다. 이와 같이, 도 4 및 도 5에 도시된 반도체 소자(100B)의 경우, 제2 돌출부(PR2)와 제2 트렌치(T2)가 전계 분산부에 포함될 수 있다.
도 4에 도시된 평면 형상을 참조하면, 제1 및 제2 돌출부(PR1, PR2) 각각의 개수는 한 개인 것으로 예시되어 있지만, 실시 예는 이에 국한되지 않는다. 즉, 다른 실시 예에 의하면, 제1 및 제2 돌출부(PR1, PR2) 각각의 개수는 복수 개일 수도 있다.
예를 들어, 도 6을 참조하면, 적어도 하나의 제1 돌출부(PR1)는 3개의 제1 돌출부(PRX1, PRX2, PRX3)를 포함할 수 있다. 이 경우, 제1 반도체층(130, 210)에 3개의 제1 돌출부(PRX1, PRX2, PRX3)를 각각 수용하는 3개의 제1 트렌치(TX1, TX2, TX3)가 형성될 수 있다. 이와 마찬가지로, 도 6을 참조하면, 적어도 하나의 제2 돌출부(PR2)는 3개의 제2 돌출부(PRX1, PRX2, PRX3)를 포함할 수 있다. 이 경우, 제2 반도체층(140, 210)에 3개의 제2 돌출부(PRX1, PRX2, PRX3)를 각각 수용하는 3개의 제2 트렌치(TX1, TX2, TX3)가 형성될 수 있다.
예를 들어, 제1 및 제2 돌출부(PR1, PR2) 각각의 개수는 1개 내지 5개일 수 있으나, 실시 예는 이에 국한되지 않는다.
또한, 제1 반도체층(130, 210)을 향해 돌출된 적어도 하나의 제1 돌출부(PR1)로부터 제1 전극(ED1)의 제1 말단부의 가장 자리(ED1-2)까지의 수평 방향(예를 들어, -y축 방향)으로의 제5 거리(D5)는 적어도 하나의 제1 돌출부(PR1)로부터 제1 전극(ED1)의 중심(C1)까지의 수평 방향(예를 들어, -y축 방향)으로의 제6 거리(D6)보다 작을 수 있다. 제5 거리(D5)가 제6 거리(D6)보다 작다는 것은 적어도 하나의 제1 돌출부(PR1)가 제1 전극(ED1)의 제1 말단부에 배치됨을 의미한다. 여기서, 제5 거리(D5)는 제1 돌출부(PR1) 일면(PR11)으로부터 측정되고, 제6 거리(D6)는 제1 돌출부(PR1)의 타면(PR12)으로부터 측정될 수 있다. 여기서, 제1 돌출부(PR1)의 일면(PR11)은 제1 절연층(192)에 인접한 외면이고, 제1 돌출부(PR1)의 타면은 일면의 반대 방향에 배치된 외면일 수 있다. 다만, 실시 예는 이에 국한되지 않는다. 즉, 다른 실시 예에 의하면, 제5 거리(D5)는 제1 돌출부(PR1)의 중심 또는 외면(PR12)으로부터 측정되고, 제6 거리(D6)는 제1 돌출부(PR1)의 중심 또는 일면(PR11)으로부터 측정될 수도 있다. 이때, 제5 거리(D5)는 1 ㎛ 내지 5 ㎛일 수 있으나, 실시 예는 이에 국한되지 않는다.
도 5를 참조하면, 제1 전극(ED1)의 제1 말단부(TE1)란, 제1 전극(ED1)의 가장 자리 중 제1 반도체층(130)과 접한 가장 자리(ED1-2)로부터 제1 돌출부(PR1)의 타면(PR12)까지의 영역으로 정의될 수 있다. 또한, 도 6에 도시된 바와 같이 제1 돌출부(PR1)의 개수가 복수 개일 경우, 제1 전극(ED1)의 제1 말단부(TE1)란, 제1 전극(ED1)의 가장 자리 중 제1 반도체층(130)과 접한 가장 자리(ED1-2)로부터 최외곽 제1 돌출부(PRX3)의 바깥쪽(PR12)까지의 영역으로 정의될 수 있다.
또한, 제2 반도체층(140, 210)을 향해 돌출된 적어도 하나의 제2 돌출부(PR2)로부터 제2 전극(ED2)의 제2 말단부의 가장 자리(ED2-2)까지의 제7 거리(D7)는 적어도 하나의 제2 돌출부(PR2)로부터 제2 전극(ED2)의 중심(C2)까지의 제8 거리(D8)보다 작을 수 있다. 제7 거리(D7)가 제8 거리(D8)보다 작다는 것은 적어도 하나의 제2 돌출부(PR2)가 제2 전극(ED2)의 제2 말단부에 배치됨을 의미한다. 여기서, 제7 거리(D7)는 제2 돌출부(PR2) 타면(PR22)으로부터 측정되고, 제8 거리(D8)는 제2 돌출부(PR2)의 일면(PR21)으로부터 측정될 수 있다. 여기서, 제2 돌출부(PR2)의 일면(PR21)은 제2 전극(ED2)의 중심(C2)에 인접한 외면이고, 제1 돌출부(PR1)의 타면은 제2 돌출부(PR2)에서 일면의 반대 방향에 배치된 외면일 수 있다. 다만, 실시 예는 이에 국한되지 않는다. 즉, 다른 실시 예에 의하면, 제7 거리(D7)는 제2 돌출부(PR2)의 중심 또는 안쪽(PR21)으로부터 측정되고, 제8 거리(D8)는 제2 돌출부(PR2)의 중심 또는 바깥쪽(PR22)으로부터 측정될 수도 있다.
이때, 제7 거리(D7)는 1 ㎛ 내지 5 ㎛일 수 있으나, 실시 예는 이에 국한되지 않는다.
도 5를 참조하면, 제2 전극(ED2)의 제2 말단부(TE2)란, 제2 전극(ED2)의 가장 자리 중 제2 반도체층(140)과 접한 가장 자리(ED2-2)로부터 제2 돌출부(PR2)의 안쪽(PR21)까지의 영역으로 정의될 수 있다. 또한, 도 6에 도시된 단면이 도 5에 도시된 2개의 제2 돌출부(PR2) 중 왼쪽에 위치한 제2 돌출부(PR2)의 다른 실시 예에 해당할 경우, 제2 전극(ED2)의 제2 말단부(TE2)란, 제2 전극(ED2)의 가장 자리 중 제2 반도체층(140)과 접한 가장 자리(ED2-2)로부터 최외곽 제2 돌출부(PRX3)의 안쪽(PR12)까지의 영역으로 정의될 수 있다.
도 4 및 도 5에 도시된 반도체 소자(100B)의 경우, 제1 전극(ED1)의 제1 말단부(TE1)와 제2 전극(ED2)의 제2 말단부(TE2)에 전계 분산부가 모두 형성된 것으로 예시되어 있지만, 실시 예는 이에 국한되지 않는다. 즉, 다른 실시 예에 의하면, 전계 분산부는 제1 말단부(TE1)에만 형성될 수도 있고 제2 말단부(TE2)에만 형성될 수도 있다.
도 6에 예시된 바와 같이 제1 및 제2 돌출부(PR1, PR2) 각각이 복수 개(PRX1, PRX2, PRX3)일 경우, 복수의 돌출부(PRX1, PRX2, PRX3)가 이격된 간격(SD3, SD4)은 서로 동일할 수도 있고 서로 다를 수도 있다.
또한, 복수의 돌출부(PRX1, PRX2, PRX3)의 폭(WJ1, WJ2, WJ3)은 서로 동일할 수도 있고, 서로 다를 수도 있다.
또한, 복수의 돌출부(PRX1, PRX2, PRX3)의 높이(h1, h2, h3)는 서로 동일할 수도 있고 서로 다를 수도 있다.
또한, 복수의 트렌치(TX1, TX2, TX3)의 깊이(DE21, DE22, DE23)는 서로 동일할 수도 있고 서로 다를 수도 있다.
전술한 돌출부(PRX1, PRX2, PRX3)의 개수, 간격(SD3, SD4), 폭(WJ1, WJ2, WJ3), 높이(h1, h2, h3), 및 깊이(DE21, DE22, DE23) 중 적어도 하나를 이용하여 후술되는 바와 같이 국부적으로 큰 전계가 원하는 양만큼 원하는 위치로 분산될 수 있다.
또한, 제1 및 제2 트렌치(T1, T2)는 건식 식각 및 습식 식각 중 어느 하나에 의해 형성될 수 있다. 다만, 제1 및 제2 반도체층(130, 140)을 이루는 물질의 특성상 제1 및 제2 반도체층(130, 140)을 습식 식각하기 어렵고 건식 식각할 수 있다. 그러나, 건식 식각의 경우 제1 및 제2 트렌치(T1, T2)에 물질적 결함(damage)이 야기될 수도 있다. 따라서, 이러한 점을 감안하여 반도체 소자(100B)를 제조할 수 있다.
도 7은 또 다른 실시 예에 의한 반도체 소자(100C)의 평면도를 나타내고, 도 8은 도 7에 도시된 -Ⅲ' 선을 따라 절개한 단면도를 나타낸다.
도 7에 도시된 반도체 소자(100C)는 도 8에 도시된 바와 다른 단면 형상을 가질 수 있고, 도 8에 도시된 반도체 소자(100C)는 도 7에 도시된 바와 다른 평면 형상을 가질 수 있다.
이해를 돕기 위해, 도 7에서 제1 전극(ED1)과 제2 전극(ED2) 아래에 배치되어 보이지 않는 층은 점선으로 표기한다.
도 7 및 도 8을 참조하면, 또 다른 실시 예에 의한 반도체 소자(100C)는 기판(110), 버퍼층(120), 제1 반도체층(130), 제2 반도체층(140), 제3 반도체층(150), 제1 및 제2 전극(ED1, ED2) 및 제1 절연층(192)을 포함할 수 있다.
도 7 및 도 8에 도시된 반도체 소자(100C)는 제1 및 제2 전극(ED1, ED2)의 형태가 다름을 제외하면, 도 4 및 도 5에 도시된 반도체 소자(100B)와 동일하므로, 동일한 참조부호를 사용하였으며 중복되는 설명을 생략하며 다른 부분에 대해서만 설명한다.
도 1 및 도 2에 도시된 제1 및 제2 전극(ED1, ED2)이 제1 및 제2 캐비티(H1, H2)를 각각 갖고 도 4 및 도 5에 도시된 제1 및 제2 전극(ED1, ED2)이 제1 및 제2 돌출부(PR1, PR2)를 갖는 것과 달리, 도 7 및 도 8에 도시된 제1 및 제2 전극(ED1, ED2) 각각은 캐비티(H1, H2)나 돌출부(PR1, PR2)를 갖지 않는다.
대신에, 도 7 및 도 8에 도시된 반도체 소자(100C)의 경우, 제2 전극(ED2)의 제2 말단부(TE2)는 제1 전극(ED1)과 제1 절연층(192) 간의 제1 경계면(ED1-3)으로부터 제9 거리(D9)만큼 이격된 가장 자리(ED2-3)를 전계 분산부로서 포함한다. 따라서, 제2 전극(ED2)의 제2 말단부(TE2)의 전계 분산부는 제1 절연층(192) 및 제1 반도체층(130)과 수직 방향(예를 들어, z축 방향)으로 중첩될 수 있다. 예를 들어, 제9 거리(D9)는 1 ㎛ 내지 5 ㎛일 수 있으나, 실시 예는 이에 국한되지 않는다.
또한, 제1 전극(ED1)의 제1 말단부와 제2 전극(ED2)의 제2 말단부는 제1 반도체층(130) 상에서 서로 대향하여 배치될 수 있다. 제1 전극(ED1)의 제1 말단부와 제2 전극(ED2)의 제2 말단부 사이의 공간을 제1 개구부(OP1)로 정의한다. 이를 위해, 제2 전극(ED2)은 제2 반도체층(140)의 상부로부터 수광 구조물의 측부에 형성된 제1 절연층(192) 위를 거쳐 제1 반도체층(130)의 상부까지 연장하여 배치될 수 있다.
제1 개구부(OP1)에 노출된 제1 경계면(ED1-3)에서의 높은 전계가 제2 말단부(TE2)의 가장 자리(ED2-3)로 분산되므로, 제2 전극(ED2)에서 제1 절연층(192) 및 제1 반도체층(130)과 수직 방향으로 중첩되는 부분이 전계 분산부에 해당할 수 있다.
도 9는 또 다른 실시 예에 의한 반도체 소자(100D)의 평면도를 나타내고, 도 10은 도 9에 도시된 -Ⅳ' 선을 따라 절개한 단면도를 나타낸다.
도 9에 도시된 반도체 소자(100D)는 도 10에 도시된 바와 다른 단면 형상을 가질 수 있고, 도 10에 도시된 반도체 소자(100D)는 도 9에 도시된 바와 다른 평면 형상을 가질 수 있다.
이해를 돕기 위해, 도 9에서 제1 전극(ED1)과 제2 전극(ED2) 아래에 배치되어 보이지 않는 층은 점선으로 표기한다.
도 9 및 도 10을 참조하면, 또 다른 실시 예에 의한 반도체 소자(100D)는 기판(110), 버퍼층(120), 제1 반도체층(130), 제2 반도체층(140), 제3 반도체층(150), 제1 및 제2 전극(ED1, ED2) 및 제1 절연층(192)을 포함할 수 있다.
도 9 및 도 10에 도시된 반도체 소자(100D)에서 제1 및 제2 전극(ED1, ED2)의 형태가 다름을 제외하면, 도 7 및 도 8에 도시된 반도체 소자(100C)와 동일하므로, 동일한 참조부호를 사용하였으며 중복되는 설명을 생략하며, 다른 부분에 대해서만 설명한다.
즉, 도 9 및 도 10에 도시된 기판(110), 버퍼층(120), 제1 반도체층(130), 제2 반도체층(140), 제3 반도체층(150) 및 제1 절연층(192)은 도 7 및 도 8에 도시된 기판(110), 버퍼층(120), 제1 반도체층(130), 제2 반도체층(140), 제3 반도체층(150) 및 제1 절연층(192)에 각각 해당하므로, 중복되는 설명을 생략한다.
도 9 및 도 10에 도시된 반도체 소자(100D)의 경우, 제1 전극(ED1)의 제1 말단부(TE1)는 제2 전극(ED2)과 제1 절연층(192) 간의 제2 경계면(ED2-4)으로부터 제10 거리(D10)만큼 이격된 가장 자리(ED1-4)를 전계 분산부로서 포함할 수 있다.
따라서, 제1 전극(ED1)의 제1 말단부(TE1)의 전계 분산부는 제1 절연층(192) 및 제1 내지 제3 반도체층(130, 140, 150)과 수직 방향(예를 들어, z축 방향)으로 중첩될 수 있다. 예를 들어, 제10 거리(D10)는 1 ㎛ 내지 5 ㎛일 수 있으나, 실시 예는 이에 국한되지 않는다.
또한, 제1 전극(ED1)의 제1 말단부(TE1)와 제2 전극(ED2)의 제2 말단부는 제2 반도체층(140) 상에서 서로 대향하여 배치될 수 있다. 제1 전극(ED1)의 제1 말단부(TE1)와 제2 전극(ED2)의 제2 말단부 사이의 공간을 제2 개구부(OP2)로 정의한다. 이를 위해, 제1 전극(ED1)은 제1 반도체층(130)의 상부로부터 수광 구조물의 측부에 형성된 제1 절연층(192) 위를 거쳐 제2 반도체층(140)의 상부까지 연장하여 배치될 수 있다.
제2 개구부(OP2)에 노출된 제2 경계면(ED2-4)에서의 높은 전계가 제1 말단부(TE1)의 가장 자리(ED1-4)로 분산되므로, 제1 전극(ED1)에서 제1 절연층(192) 및 제1 내지 제3 반도체층(130, 140, 150)과 수직 방향으로 중첩되는 부분이 전계 분산부에 해당할 수 있다.
도 1 내지 도 6에 도시된 반도체 소자(100A, 100B)의 경우 제1 및 제2 전극(ED1, ED2) 각각이 오믹층과 금속층을 별개로 가질 경우, 제1 오믹층(160A, 160B) 또는 제2 오믹층(170A, 170B) 중 적어도 하나가 전계 분산부를 포함할 수 있는 반면, 도 7 내지 도 10에 도시된 반도체 소자(100C, 100D)의 경우 금속층(180C, 180D)이 전계 분산부를 가짐을 알 수 있다.
전술한 실시 예에 의한 반도체 소자(100A, 100B, 100C, 100D)는 광이 기판(110)을 향해 입사되는 후면(back-side) 방식일 수도 있고, 제1 및 제2 전극(ED1, ED2)을 향해 입사되는 전면(front-side) 방식일 수도 있으며, 실시 예는 광이 입사되는 방향에 국한되지 않는다.
또한, 전술한 실시 예에 의한 반도체 소자(100A, 100B, 100C, 100D)가 수광 소자일 경우 순방향 바이어스(forward bias) 전압에서 동작하는 발광 소자와 달리 역방향 바이어스(reverse bias) 전압 또는 제로(zero) 바이어스 상태에서 동작할 수 있다. 즉, 역방향 바이어스 전압이 인가될 때(또는, 제로 바이어스 상태에서), 반도체 소자(100A, 100B, 100C, 100D)의 공핍 영역에 흡수된 광이 전기 에너지로 변환되어 광이 감지될 수 있다.
이하, 전술한 구성을 갖는 실시 예에 의한 반도체 소자(100A, 100B, 100C, 100D)와 비교 례에 의한 반도체 소자를 다음과 같이 첨부된 도면을 참조하여 설명한다.
도 11은 비교 례에 의한 반도체 소자의 평면도를 나타내고, 도 12는 도 11에 도시된 반도체 소자를 -Ⅴ' 선을 따라 절개한 단면도를 나타낸다.
도 11 및 도 12에 도시된 비교 례에 의한 반도체 소자는 기판(10), 버퍼층(20), 제1 반도체층(30), 제2 반도체층(40), 제3 반도체층(50), 제1 및 제2 전극(ED1, ED2) 및 제1 절연층(92)을 포함할 수 있다.
도 9 및 도 10에 도시된 실시 예에 의한 반도체 소자(100D)의 제1 및 제2 전극(ED1, ED2)이 제1 금속층(182D) 및 제2 금속층(184D)을 포함하는 것과 달리, 도 11 및 도 12에 도시된 비교 례에 의한 반도체 소자의 제1 및 제2 전극(ED1, ED2)은 어느 금속층도 포함하지 않는다. 즉, 도 11 및 도 12에 도시된 비교 례에 의한 반도체 소자에서 제1 및 제2 전극(ED1, ED2) 각각은 오믹층만을 포함한다. 이를 제외하면, 도 11 및 도 12에 도시된 비교 례에 의한 반도체 소자는 도 9 및 도 10에 도시된 실시 예에 의한 반도체 소자(100D)와 각각 동일하므로 중복되는 설명을 생략한다. 즉, 도 11 및 도 12에 도시된 기판(10), 버퍼층(20), 제1 반도체층(30), 제2 반도체층(40), 제3 반도체층(50), 제1 및 제2 전극(ED1, ED2) 및 제1 절연층(92)은 도 9 및 도 10에 도시된 기판(110), 버퍼층(120), 제1 반도체층(130), 제2 반도체층(140), 제3 반도체층(150), 제1 및 제2 오믹층(160D, 170D) 및 제1 절연층(192)에 각각 해당한다. 또한, 제2-1 및 제2-2 반도체층(42, 44)은 제2-1 및 제2-2 반도체층(142, 144)에 각각 해당할 수 있다.
도 13a 및 도 13b는 도 11에 도시된 비교 례에 의한 발광 소자의 실물 사진을 나타낸다.
도 12를 참조하면, 제1 오믹층(ED1)의 가장 자리가 위치한 부분(P1)의 지점(y1, y4)과 제2 오믹층(ED2)의 가장 자리가 위치한 부분(P2)의 지점(y2, y3)에서의 전계(E1, E2)가 매우 높음을 알 수 있다. 이와 같이 전계가 높은 상황에서 절연층(92)의 막질의 저하 혹은 막질의 저하에 따라 충분한 두께로 절연층(92)을 형성하기 어렵기 때문에, 인해, 도 13a 또는 도 13b에 도시된 바와 같이, 제2 오믹층(ED2)의 가장 자리(A, B)에서 SiO2와 같은 절연층(92)이 파괴될 수 있다. 이와 같이 소자가 파괴(A, B)되는 현상은 인가 전압의 레벨이 낮을 때에도 야기될 수 있다.
반면에, 도 1 및 도 2에 도시된 반도체 소자(100A)의 경우, 제1 말단부 또는 제2 말단부 중 적어도 하나의 말단부에 적어도 하나의 제1 또는 제2 캐비티(H1, H2) 및 제2-1 또는 제2-2 절연층(194, 196)이 전계 분산부로서 형성됨으로써, 도 12에 도시된 지점(y1, y2, y3, y4)에서의 전계(E1, E2)가 도 2에 도시된 바와 같이 제1 및 제2 캐비티(H1, H2) 각각의 일면(H11, H21)과 타면(H12, H22)으로 분산될 수 있다. 이와 같이 전계(E1, E2)가 분산될 경우, 해당하는 지점(y1, y2, y3, y4)에서의 전계는 보다 낮은 전계(E3)로 감소할 수 있다. 이때, 도 1 및 도 2에 도시된 실시 예에 의한 반도체 소자(100A)에서 제1 또는 제2 전극(ED1, ED2)의 제1 또는 제2 말단부 중 적어도 하나에 도 3에 예시된 바와 같이 더 많은 캐비티(HX1, HX2, HX3)가 형성될 경우, 전계 분산 효과가 더욱 우수해질 수 있다.
또한, 도 4 및 도 5에 도시된 반도체 소자(100B)의 경우, 제1 말단부 또는 제2 말단부 중 적어도 하나의 말단부에 적어도 하나의 돌출부(PR1, PR2)가 전계 분산부로서 각각 형성됨으로써, 도 12에 도시된 지점(y1, y2, y3, y4)에서의 전계(E1, E2)가 도 5에 도시된 바와 같이 제1 및 제2 돌출부(PR1, PR2) 각각의 일면(PR11, PR21)과 타면(PR12, PR22)으로 분산될 수 있다. 이와 같이 전계(E1, E2)가 분산될 경우, 해당하는 지점(y1, y2, y3, y4)에서의 전계는 보다 낮은 전계(E4)로 감소할 수 있다. 이때, 도 4 및 도 5에 도시된 실시 예에 의한 반도체 소자(100B)에서 제1 또는 제2 전극(ED1, ED2)의 제1 또는 제2 말단부 중 적어도 하나에 도 6에 예시된 바와 같이 더 많은 돌출부(PRX1, PRX2, PRX3)가 형성될 경우, 전계 분산 효과가 더욱 우수해질 수 있다.
또한, 도 7 및 도 8에 도시된 반도체 소자(100C)는 제1 반도체층(130)과 제1 절연층(192) 상에서 제2 전극(ED2)의 제2 말단부(TE2)의 가장 자리(ED2-3)가 전계 분산부의 역할을 수행하기 때문에, 도 12에 도시된 지점(y1, y2, y3, y4)에서의 전계(E1, E2)가 도 8에 도시된 바와 같이 제2 전극(ED2)의 가장 자리(ED2-3)로 분산될 수 있다. 이와 같이 전계(E1, E2)가 분산될 경우, 해당하는 지점(y1, y2, y3, y4)에서의 전계는 보다 낮은 전계(E5)로 감소할 수 있다.
또한, 도 9 및 도 10에 도시된 반도체 소자(100D)는 제1 내지 제3 반도체층(130, 140, 150)과 제1 절연층(192) 상에서 제1 전극(ED1)의 제1 말단부(TE1)의 가장 자리(ED1-4)가 전계 분산부의 역할을 수행하기 때문에, 도 12에 도시된 지점(y1, y2, y3, y4)에서의 전계(E1, E2)가 도 10에 도시된 바와 같이 제1 전극(ED1)의 가장 자리(ED1-4)로 분산될 수 있다. 이와 같이 전계(E1, E2)가 분산될 경우, 해당하는 지점(y1, y2, y3, y4)에서의 전계는 보다 낮은 전계(E6)로 감소할 수 있다.
또한, 도 7 내지 도 10에 도시된 반도체 소자(100C, 100D)의 경우, 지점(y1, y2, y3, y4)에서 전계가 상대적으로 크기 때문에, 제1 절연층(192)은 이러한 큰 전계를 견딜 수 있는 내전압을 가질 수 있다.
결국, 실시 예에 의한 반도체 소자(100A, 100B, 100C, 100D)의 지점(y1, y2, y3, y4)에서의 전계(E3, E4, E5, E6)는 도 12에서의 전계(E1, E2)보다 훨씬 낮아진다. 그러므로, 도 13a 또는 도 13b에 도시된 바와 같은 소자의 파괴를 미연에 방지할 수 있다.
전술한 바와 같이, 실시 예에 의한 반도체 소자(100A 내지 100D)는 제1 전극(ED1)의 제1 말단부 또는 제2 전극(ED2)의 제2 말단부 중 적어도 하나에 전계 분산부를 부여하여, 높은 전계를 분산시켜 낮출 수 있다.
이상에서 실시예를 중심으로 설명하였으나 이는 단지 예시일 뿐 본 발명을 한정하는 것이 아니며, 본 발명이 속하는 분야의 통상의 지식을 가진 자라면 본 실시예의 본질적인 특성을 벗어나지 않는 범위에서 이상에 예시되지 않은 여러 가지의 변형과 응용이 가능함을 알 수 있을 것이다. 예를 들어, 실시예에 구체적으로 나타난 각 구성 요소는 변형하여 실시할 수 있는 것이다. 그리고 이러한 변형과 응용에 관계된 차이점들은 첨부된 청구 범위에서 규정하는 본 발명의 범위에 포함되는 것으로 해석되어야 할 것이다.

Claims (10)

  1. 기판;
    상기 기판 상에 배치되며, 서로 다른 도전형을 갖는 제1 및 제2 반도체층;
    상기 제1 반도체층과 상기 제2 반도체층 사이에 배치되는 제3 반도체층;
    상기 제1 반도체층 상에 배치되어 상기 제1 반도체층과 전기적으로 연결된 제1 전극;
    상기 제2 반도체층 상에 배치되어 상기 제2 반도체층과 전기적으로 연결된 제2 전극; 및
    상기 제1 전극과 상기 제2 전극 사이에서 노출된 상기 제1, 제2 및 제3 반도체층 상에 배치된 제1 절연층을 포함하고,
    상기 제1 전극의 양 말단부 중에서 상기 제2 전극과 가까운 제1 말단부 및 제2 전극의 양 말단부인 제2 말단부 중 적어도 하나는 전계 분산부를 갖는 반도체 소자.
  2. 제1 항에 있어서,
    상기 전계 분산부는
    상기 제1 또는 제2 반도체층과 접하는 적어도 하나의 캐비티를 포함하고,
    상기 적어도 하나의 캐비티 내부에 배치된 제2 절연층을 더 포함하는 반도체 소자.
  3. 제2 항에 있어서,
    상기 제1 반도체층과 접하는 상기 적어도 하나의 캐비티로부터 상기 제1 말단부의 가장 자리까지의 제1 거리는 상기 제1 반도체층과 접하는 상기 적어도 하나의 캐비티로부터 상기 제1 전극의 중심까지의 제2 거리보다 작고,
    상기 제2 반도체층과 접하는 상기 적어도 하나의 캐비티로부터 상기 제2 말단부의 가장 자리까지의 제3 거리는 상기 제2 반도체층과 접하는 상기 적어도 하나의 캐비티로부터 상기 제2 전극의 중심까지의 제4 거리보다 작은 반도체 소자.
  4. 제2 항에 있어서,
    상기 적어도 하나의 캐비티는 복수의 캐비티를 포함하고,
    상기 복수의 캐비티가 이격된 간격, 상기 복수의 캐비티의 폭 또는 상기 복수의 캐비티의 깊이 중 적어도 하나는 서로 다른 반도체 소자.
  5. 제1 항에 있어서,
    상기 전계 분산부는
    상기 제1 또는 제2 반도체층으로 돌출된 적어도 하나의 돌출부를 포함하고,
    상기 제1 반도체층으로 돌출된 상기 적어도 하나의 돌출부로부터 상기 제1 말단부의 가장 자리까지의 제5 거리는 상기 제1 반도체층으로 돌출된 상기 적어도 하나의 돌출부로부터 상기 제1 전극의 중심까지의 제6 거리보다 작으며,
    상기 제2 반도체층으로 돌출된 상기 적어도 하나의 돌출부로부터 상기 제2 말단부의 가장 자리까지의 제7 거리는 상기 제2 반도체층으로 돌출된 상기 적어도 하나의 돌출부로부터 상기 제2 전극의 중심까지의 제8 거리보다 작은 반도체 소자.
  6. 제5 항에 있어서,
    상기 적어도 하나의 돌출부는 복수의 돌출부를 포함하고,
    상기 복수의 돌출부가 이격된 간격, 상기 복수의 돌출부의 폭 또는 상기 복수의 돌출부의 돌출된 높이 중 적어도 하나는 서로 다른 반도체 소자.
  7. 제1 항에 있어서,
    상기 제2 말단부에 포함된 상기 전계 분산부는
    상기 제1 전극과 상기 제1 절연층 간의 제1 경계면으로부터 제9 거리만큼 이격된 가장 자리를 갖고, 상기 제1 절연층 및 상기 제1 반도체층과 수직 방향으로 중첩되고,
    상기 제1 말단부에 포함된 상기 전계 분산부는
    상기 제1 절연층과 상기 제2 전극 간의 제2 경계면으로부터 제10 거리만큼 이격된 가장 자리를 갖고, 상기 제1 절연층 및 상기 제1 내지 제3 반도체층과 수직 방향으로 중첩된 반도체 소자.
  8. 제7 항에 있어서,
    상기 제1 말단부와 상기 제2 말단부는 상기 제1 반도체층 상에서 서로 대향하여 배치되고, 상기 제1 말단부와 상기 제2 말단부는 상기 제2 반도체층 상에서 서로 대향하여 배치된 반도체 소자.
  9. 제1 항에 있어서,
    상기 제1 전극은,
    상기 제1 반도체층 상에 배치된 제1 오믹층; 및
    상기 제1 오믹층 상에 배치된 제1 금속층을 포함하고, 상기 제1 오믹층과 상기 제1 금속층은 일체형이며,
    상기 제2 전극은,
    상기 제2 반도체층 상에 배치된 제2 오믹층; 및
    상기 제2 오믹층 상에 배치된 제2 금속층을 포함하고,상기 제2 오믹층과 상기 제2 금속층은 일체형인 반도체 소자.
  10. 제1 항에 있어서, 상기 제1 절연층은
    상기 제1 반도체층 상에 배치된 제1 절연부;
    상기 제2 반도체층 상에 배치된 제2 절연부; 또는
    상기 제1 및 제2 절연부 사이에서 상기 제1 내지 제3 반도체층의 측부에 배치된 제3 절연부 중 적어도 하나를 포함하는 반도체 소자.
PCT/KR2017/006205 2016-06-14 2017-06-14 반도체 소자 WO2017217764A1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201780037125.3A CN109314156B (zh) 2016-06-14 2017-06-14 半导体器件
US16/309,883 US10629774B2 (en) 2016-06-14 2017-06-14 Semiconductor device with electric field distribution part

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020160074006A KR102501181B1 (ko) 2016-06-14 2016-06-14 반도체 소자
KR10-2016-0074006 2016-06-14

Publications (1)

Publication Number Publication Date
WO2017217764A1 true WO2017217764A1 (ko) 2017-12-21

Family

ID=60664123

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/KR2017/006205 WO2017217764A1 (ko) 2016-06-14 2017-06-14 반도체 소자

Country Status (4)

Country Link
US (1) US10629774B2 (ko)
KR (1) KR102501181B1 (ko)
CN (2) CN113921669A (ko)
WO (1) WO2017217764A1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPWO2021149190A1 (ko) * 2020-01-22 2021-07-29

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102147443B1 (ko) * 2018-10-25 2020-08-28 엘지전자 주식회사 반도체 발광 소자를 이용한 디스플레이 장치 및 이의 제조방법
TWI835924B (zh) * 2019-11-18 2024-03-21 晶元光電股份有限公司 光偵測元件
CN111403566A (zh) * 2020-03-27 2020-07-10 天津赛米卡尔科技有限公司 具有侧壁场板的发光二极管器件结构及其制备方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20110112999A (ko) * 2010-04-08 2011-10-14 엘지이노텍 주식회사 발광소자, 발광소자의 제조방법 및 발광소자 패키지와 이를 포함하는 조명시스템
KR20120131983A (ko) * 2011-05-27 2012-12-05 삼성전자주식회사 전류제한층을 구비한 반도체 발광 소자
KR20130006810A (ko) * 2011-06-23 2013-01-18 엘지이노텍 주식회사 발광 소자 및 발광 소자 패키지
WO2013068878A1 (en) * 2011-11-07 2013-05-16 Koninklijke Philips Electronics N.V. Improved p-contact with more uniform injection and lower optical loss
KR20140100115A (ko) * 2013-02-05 2014-08-14 삼성전자주식회사 반도체 발광 소자

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001274516A (ja) * 2000-03-28 2001-10-05 Sanyo Electric Co Ltd 半導体レーザおよびその製造方法
JP4951865B2 (ja) * 2005-03-02 2012-06-13 日亜化学工業株式会社 半導体発光素子
KR101802406B1 (ko) * 2009-11-27 2017-11-28 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 반도체 장치의 제작방법
JP5343040B2 (ja) * 2010-06-07 2013-11-13 株式会社東芝 半導体発光装置
KR101707118B1 (ko) * 2010-10-19 2017-02-15 엘지이노텍 주식회사 발광소자 및 그 발광 소자의 제조 방법
KR101978632B1 (ko) * 2011-12-15 2019-09-03 엘지이노텍 주식회사 발광소자
KR102037863B1 (ko) * 2013-03-15 2019-10-29 삼성전자주식회사 반도체 발광소자 및 이를 포함하는 조명 장치
KR102170213B1 (ko) * 2014-01-21 2020-10-26 엘지이노텍 주식회사 발광 소자
US9735350B2 (en) * 2015-01-05 2017-08-15 Samsung Electronics Co., Ltd. Method and system for removing boron from magnetic junctions usable in spin transfer torque memory applications

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20110112999A (ko) * 2010-04-08 2011-10-14 엘지이노텍 주식회사 발광소자, 발광소자의 제조방법 및 발광소자 패키지와 이를 포함하는 조명시스템
KR20120131983A (ko) * 2011-05-27 2012-12-05 삼성전자주식회사 전류제한층을 구비한 반도체 발광 소자
KR20130006810A (ko) * 2011-06-23 2013-01-18 엘지이노텍 주식회사 발광 소자 및 발광 소자 패키지
WO2013068878A1 (en) * 2011-11-07 2013-05-16 Koninklijke Philips Electronics N.V. Improved p-contact with more uniform injection and lower optical loss
KR20140100115A (ko) * 2013-02-05 2014-08-14 삼성전자주식회사 반도체 발광 소자

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPWO2021149190A1 (ko) * 2020-01-22 2021-07-29
JP7248152B2 (ja) 2020-01-22 2023-03-29 三菱電機株式会社 半導体装置および半導体装置の製造方法

Also Published As

Publication number Publication date
US20190273180A1 (en) 2019-09-05
KR20170141050A (ko) 2017-12-22
CN113921669A (zh) 2022-01-11
KR102501181B1 (ko) 2023-02-17
US10629774B2 (en) 2020-04-21
CN109314156B (zh) 2021-10-26
CN109314156A (zh) 2019-02-05

Similar Documents

Publication Publication Date Title
WO2017222341A1 (ko) 반도체 소자 및 이를 포함하는 반도체 소자 패키지
WO2017191966A1 (ko) 반도체 소자 패키지
WO2017030396A1 (ko) 발광 소자, 이 소자를 포함하는 발광 소자 패키지 및 이 패키지를 포함하는 발광 장치
WO2017217764A1 (ko) 반도체 소자
WO2018117699A1 (ko) 반도체 소자
WO2015156588A1 (ko) 발광소자 및 조명시스템
WO2018088851A1 (ko) 반도체 소자
WO2018106030A9 (ko) 발광소자
WO2017213455A1 (ko) 반도체 소자
WO2017034356A1 (ko) 발광소자 및 이를 포함하는 발광소자 패키지
WO2013183888A1 (ko) 발광소자
WO2018008960A1 (ko) 반도체 소자
WO2018212416A1 (ko) 반도체 소자 및 이를 포함하는 반도체 소자 패키지
WO2017078441A1 (ko) 반도체 소자
WO2018128419A1 (ko) 반도체 소자 및 이를 포함하는 발광소자 패키지
WO2020040449A1 (ko) 반도체 소자
WO2019103556A1 (ko) 반도체 소자
WO2018186655A1 (ko) 반도체 소자 및 이를 포함하는 반도체 소자 패키지
WO2018084631A1 (ko) 반도체 소자 및 이를 포함하는 반도체 소자 패키지
WO2019194646A1 (ko) 반도체 소자
WO2017138778A1 (ko) 반도체 소자
WO2018135908A1 (ko) 반도체 소자 및 이를 포함하는 반도체 소자 패키지
WO2018190618A1 (ko) 반도체 소자
KR20180126739A (ko) 반도체 소자 패키지 및 그 제조 방법
WO2019235835A1 (ko) 반도체 소자 패키지

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 17813587

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 17813587

Country of ref document: EP

Kind code of ref document: A1