WO2017010166A1 - 非極性または半極性GaNウエハ - Google Patents

非極性または半極性GaNウエハ Download PDF

Info

Publication number
WO2017010166A1
WO2017010166A1 PCT/JP2016/064969 JP2016064969W WO2017010166A1 WO 2017010166 A1 WO2017010166 A1 WO 2017010166A1 JP 2016064969 W JP2016064969 W JP 2016064969W WO 2017010166 A1 WO2017010166 A1 WO 2017010166A1
Authority
WO
WIPO (PCT)
Prior art keywords
gan
wafer
main surface
plane
gan wafer
Prior art date
Application number
PCT/JP2016/064969
Other languages
English (en)
French (fr)
Inventor
悠介 塚田
田代 雅之
秀郎 浪田
Original Assignee
三菱化学株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 三菱化学株式会社 filed Critical 三菱化学株式会社
Priority to JP2017528316A priority Critical patent/JP6760285B2/ja
Publication of WO2017010166A1 publication Critical patent/WO2017010166A1/ja
Priority to US15/861,269 priority patent/US20180142376A1/en
Priority to US16/583,759 priority patent/US11236439B2/en

Links

Images

Classifications

    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B29/00Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
    • C30B29/10Inorganic compounds or compositions
    • C30B29/40AIIIBV compounds wherein A is B, Al, Ga, In or Tl and B is N, P, As, Sb or Bi
    • C30B29/403AIII-nitrides
    • C30B29/406Gallium nitride
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B25/00Single-crystal growth by chemical reaction of reactive gases, e.g. chemical vapour-deposition growth
    • C30B25/02Epitaxial-layer growth
    • C30B25/18Epitaxial-layer growth characterised by the substrate
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B33/00After-treatment of single crystals or homogeneous polycrystalline material with defined structure
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B7/00Single-crystal growth from solutions using solvents which are liquid at normal temperature, e.g. aqueous solutions
    • C30B7/10Single-crystal growth from solutions using solvents which are liquid at normal temperature, e.g. aqueous solutions by application of pressure, e.g. hydrothermal processes
    • C30B7/105Single-crystal growth from solutions using solvents which are liquid at normal temperature, e.g. aqueous solutions by application of pressure, e.g. hydrothermal processes using ammonia as solvent, i.e. ammonothermal processes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/02387Group 13/15 materials
    • H01L21/02389Nitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/02433Crystal orientation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02538Group 13/15 materials
    • H01L21/0254Nitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02609Crystal orientation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/0262Reduction or decomposition of gaseous compounds, e.g. CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/02636Selective deposition, e.g. simultaneous growth of mono- and non-monocrystalline semiconductor materials
    • H01L21/02639Preparation of substrate for selective deposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/04Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes
    • H01L29/045Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes by their particular orientation of crystalline planes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/2003Nitride compounds

Definitions

  • GaN is a kind of III-V group compound semiconductor and has a wurtzite crystal structure belonging to the hexagonal system.
  • GaN can be made conductive by doping with impurities.
  • O oxygen
  • Si silicon
  • Ge germanium
  • Mg magnesium
  • Zn zinc
  • Non-Patent Document 1 A nonpolar or semipolar GaN wafer having a main surface greatly inclined with respect to the C-plane is expected as a substrate for a nitride semiconductor device with improved characteristics.
  • Nitride semiconductors are also called nitride-based III-V compound semiconductors, III-nitride compound semiconductors, GaN-based semiconductors, etc.
  • GaN some or all of Ga in GaN has other periodicity.
  • non-polar GaN wafers 10-10 wafers, ie, M-plane wafers.
  • semipolar GaN wafers are the (20-21) wafer, the (20-2-1) wafer, the (30-31) wafer and the (30-3-1) wafer.
  • a nonpolar or semipolar GaN wafer is a desired nonpolar or semipolar GaN crystal grown by hydride vapor phase epitaxy (HVPE) on a GaN (0001) surface of a C-plane GaN wafer or C-plane GaN template. It can be manufactured by a method of slicing parallel to the surface.
  • HVPE hydride vapor phase epitaxy
  • the thickness of the GaN crystal that can be stably vapor-deposited on the GaN (0001) surface is usually several mm or less, the area of the nonpolar or semipolar GaN wafer produced by this method is limited. It is extremely difficult to industrially produce a large area wafer such as a 2-inch wafer (a disk-shaped wafer having a diameter of about 50 mm) by this method.
  • a nonpolar or semipolar GaN wafer produced by slicing such a GaN crystal has a crystallinity reduction zone, which is a region where the crystallinity reduction portion is exposed in a band shape, on its main surface.
  • the main object of the present invention is to provide a nonpolar or semipolar GaN wafer in which the width of the crystallinity degradation zone existing on the main surface is narrowed.
  • Embodiments of the present invention include the GaN wafers described below.
  • the first main surface is parallel to the M-plane or inclined with respect to the M-plane, and the inclination exists
  • the absolute value of the a-axis direction component when the inclination is decomposed into the a-axis direction component and the c-axis direction component is 5 ° or less and the absolute value of the c-axis direction component is 45 ° or less.
  • a GaN wafer comprising a crystallinity-reducing band extending in a direction perpendicular to the c-axis on the first main surface, wherein the width of the crystallinity-reducing band is less than 190 ⁇ m.
  • the full width at half maximum of the X-ray rocking curve of the (100) plane measured in a region 3 mm or more away from the outer edge of the first main surface is less than 0.01 °, excluding the crystallinity degradation zone.
  • (9) Preparing the GaN wafer according to any one of (1) to (8) and forming a device structure by vapor phase epitaxial growth of one or more nitride semiconductors on the prepared GaN wafer. And a method for manufacturing a nitride semiconductor device.
  • a nonpolar or semipolar GaN wafer is provided in which the width of the crystalline degradation zone existing on the main surface is narrowed.
  • FIG. 1 is a perspective view showing an example of an M-plane GaN wafer according to the first embodiment.
  • 2A is a plan view of the M-plane GaN wafer shown in FIG. 1
  • FIG. 2B is a cross-sectional view of the M-plane GaN wafer shown in FIG.
  • FIG. 3 is a plan view showing an example of an M-plane GaN wafer according to the first embodiment.
  • FIG. 4A is a cross-sectional view showing a state where a plurality of tiling GaN seeds are closely arranged on the surface of a flat plate
  • FIG. 4B is a cross-sectional view of FIG.
  • FIG. 5 shows a cross-sectional view of a composite composed of an aggregate seed and a bulk GaN crystal epitaxially grown thereon.
  • FIG. 6 is a cross-sectional view showing a state after a plurality of tiling GaN seeds are attached to the surface of a flat plate in a state of being separated from each other and subjected to a flattening process.
  • FIG. 7 shows a cross-sectional view of a composite composed of an aggregate seed and a bulk GaN crystal epitaxially grown thereon.
  • FIG. 8 is a cross-sectional view after processing the composite shown in FIG.
  • the name of the crystal plane or the Miller index attached to the name of the GaN wafer is parallel to the main surface of the two main surfaces of the wafer that is intended to be used for semiconductor device formation or crystal epitaxial growth, or It is that of the low index surface that is most parallel.
  • a GaN wafer whose low index plane parallel or closest to the main surface is an M plane, ie, ⁇ 10-10 ⁇ , is called an M plane wafer or ⁇ 10-10 ⁇ wafer.
  • a crystal plane in which the absolute values of integers h, k, m, and l in the Miller index ⁇ hkml ⁇ are all 3 or less is defined as a low index plane.
  • FIG. 1 is a perspective view showing an example of a GaN wafer according to the first embodiment.
  • FIG. 2A is a plan view of the GaN wafer 10 shown in FIG.
  • FIG. 2B is a cross-sectional view of the GaN wafer 10 shown in FIG. 1 and shows a cut surface formed when cut along a plane perpendicular to the a-axis.
  • a GaN wafer 10 is an M-plane wafer having a disk shape, and has a first main surface 11 and a second main surface 12 opposite to the first main surface. Yes.
  • the first main surface 11 and the second main surface 12 are connected via a side surface 13.
  • the first main surface 11 and the second main surface 12 are preferably parallel to each other.
  • the first main surface 11 is a main surface intended for use in the formation of nitride semiconductor devices, epitaxial growth of GaN crystals, and the like, and is finished to a flat surface suitable for these purposes.
  • the root mean square (RMS) roughness of the first main surface 11 measured by AFM is usually less than 5 nm, preferably less than 2 nm, more preferably less than 1 nm in a measurement range of 10 ⁇ m ⁇ 10 ⁇ m.
  • the first main surface 11 may be inclined to about 5 ° with respect to the M plane.
  • the relationship between the inclination of the main surface of the GaN wafer from the M-plane and its c-axis direction component and a-axis direction component is as shown in FIG.
  • the inclination of the main surface of the GaN wafer from the M plane is the inclination ⁇ of the normal vector N of the main surface from the m-axis.
  • the normal vector N is decomposed into an A-plane parallel component N // A and a C-plane parallel component N // C.
  • the A plane parallel component N // A is an orthogonal projection of the normal vector N on the A plane
  • the C plane parallel component N // C is an orthogonal projection of the normal vector N on the C plane.
  • the inclination of the A-plane parallel component N // A with respect to the m-axis is the c-axis direction component ⁇ c of the inclination ⁇
  • the inclination of the C-plane parallel component N // C with respect to the m-axis is the a-axis direction component ⁇ of the inclination ⁇ a .
  • the absolute value of the c-axis direction component of the inclination of the first main surface with respect to the M plane is 2 to 5 °, and the absolute value of the a-axis direction component is less than 1 °.
  • the c-axis direction component may be positive or negative, but is preferably negative.
  • the c-axis direction component being positive means that the A-plane parallel component N // A of the normal vector of the first main surface is inclined toward the [0001] side with respect to the m-axis
  • the c-axis direction component being negative means that the A-plane parallel component N // A of the normal vector of the first main surface is inclined toward the [000-1] side with respect to the m-axis. .
  • the GaN wafer 10 has a thickness that can be handled as a free-standing wafer.
  • the minimum thickness necessary for handling as a free-standing wafer is 150 to 200 ⁇ m, and a preferable thickness is 250 ⁇ m or more, and further 280 ⁇ m or more. is there. For larger diameters, the preferred thickness is also greater.
  • the GaN wafer 10 has three crystallinity-reducing bands 14 on the first main surface 11 each extending in a direction orthogonal to the c-axis.
  • the crystallinity reduction band is a band-like region including a portion where the crystal orientation is disturbed.
  • CL cathodeluminescence
  • the dark spot (dislocation) density is high in the region corresponding to the crystallinity degradation zone 14.
  • the presence of the crystallinity degradation zone 14 indicates that the tiling method was used in the manufacturing process of the GaN crystal constituting the GaN wafer 10.
  • a crystallinity reduction zone exists on the main surface of a GaN wafer made from a GaN crystal grown using a tiling method.
  • a GaN crystal is grown by using a GaN wafer having a crystallinity reduction band on the main surface as a seed, and a GaN wafer produced from the GaN crystal also has a crystallinity reduction band on the main surface.
  • the width w of the crystallinity-reducing zone 14 on the first main surface 11 is usually less than 190 ⁇ m, preferably less than 150 ⁇ m, more preferably less than 120 ⁇ m, more preferably less than 90 ⁇ m, more preferably less than 60 ⁇ m. It is.
  • FIG. 12 schematically shows the arrangement of the X-ray source, the GaN wafer, and the detector in the X-ray rocking curve measurement.
  • 12A is a diagram viewed from a direction parallel to the main surface 16 of the GaN wafer 30 and perpendicular to the incident surface of the X-ray 405, and
  • FIG. 12B is perpendicular to the main surface 16 of the GaN wafer 30. It is the figure seen from the direction.
  • the semiconductor pixel detector 500 has a one-dimensional pixel array 505 in which n pixels each having a function as an X-ray detector are arranged in a line at a constant pitch of 2 L / n.
  • 2L is the length of the one-dimensional pixel array 505 (distance from one end of the array to the other end).
  • the one-dimensional pixel array may be part of a two-dimensional pixel array.
  • the semiconductor pixel detector 500 is arranged so that the one-dimensional pixel array is perpendicular to the incident surface of the X-ray 405. By performing one ⁇ scan under the above arrangement, an X-ray rocking curve for each L / n on one measurement line 17 parallel to the one-dimensional pixel array 505 and having a half length L is obtained. It can be measured at once.
  • a measurement line having a length of about 7 mm parallel to the pixel array is used.
  • the above X-ray rocking curve every 27.5 ⁇ m can be measured by one ⁇ scan. Therefore, if the X-ray source, the GaN wafer, and the semiconductor pixel detector are arranged so that the measurement line crosses the crystal degradation band at a right angle and the ⁇ scan is performed, the width of the crystallinity degradation band at the position intersecting with the measurement line is set. I can investigate.
  • the number of crystallinity-reducing bands 14 that the GaN wafer 10 has on the first main surface 11 is not limited to three, but may be four or more, but more than six. Desirably not.
  • the number of the crystallinity degradation bands 14 is preferably two, more preferably one.
  • a broken line in FIG. 2A indicates a boundary on the first main surface 11 between a region whose distance from the outer edge is less than 3 mm and a region whose distance is 3 mm or more.
  • the XRC-FWHM of the (100) plane measured in the region surrounded by the broken line in the first main surface 11 is 0. It is preferably less than 01 °, more preferably 0.008 ° or less.
  • the GaN crystal constituting the GaN wafer 10 includes a GaN crystal grown by the HVPE method, and has a feature that the alkali metal concentration is low and the transparency in the visible short wavelength region is high.
  • concentration of each element, such as Na (sodium) and K (potassium) is less than 1 * 10 ⁇ 15 > cm ⁇ -3 >.
  • the absorption coefficient for light having a wavelength of 450 nm is 2 cm ⁇ 1 or less.
  • the GaN crystal constituting the GaN wafer 10 can contain O (oxygen) at a concentration of 5 ⁇ 10 17 cm ⁇ 3 or more.
  • the GaN wafer according to the first embodiment can be obtained by variously modifying the GaN wafer 10 shown in FIGS. 1 and 2.
  • the first main surface of the GaN wafer may have a shape other than a circle, and may be, for example, a rectangle (square, rectangle).
  • the first main surface of the GaN wafer may be inclined at an angle exceeding 5 ° with respect to the M plane.
  • the inclination direction is not limited, preferably, when the inclination from the M-plane of the first main surface is decomposed into a c-axis direction component and an a-axis direction component, the absolute value of the a-axis direction component is 5 ° or less, It is less than 2 °, and further less than 1 °. The smaller the absolute value of the a-axis direction component, the easier it is to grow a nitride semiconductor thin film having a high surface flatness on the first main surface 11.
  • the absolute value of the c-axis direction component is usually 45 ° or less, preferably less than 30 °, more preferably less than 20 °. If the absolute value of the c-axis direction component exceeds 45 °, the advantage as a semipolar wafer tends to be lost.
  • the c-axis direction component may be positive or negative, but is preferably negative.
  • Preferred examples of the GaN wafer whose first main surface is inclined at an angle exceeding 5 ° with respect to the M plane include ⁇ 10-11 ⁇ wafer, ⁇ 10-1-1 ⁇ wafer, ⁇ 20-21 ⁇ wafer, ⁇ 20 -2-1 ⁇ wafer, ⁇ 30-31 ⁇ wafer, and ⁇ 30-3-1 ⁇ wafer.
  • the c-axis direction component of the inclination of the first main surface with respect to the M plane is positive, and ⁇ 10-1-1 ⁇ In the wafer, ⁇ 20-2-1 ⁇ wafer, and ⁇ 30-3-1 ⁇ wafer, the c-axis direction component of the inclination of the first main surface with respect to the M-plane is negative.
  • the GaN wafer according to the first embodiment may have a crystallinity reduction band extending in a direction orthogonal to the a axis on the first main surface in addition to the crystallinity reduction band extending in a direction orthogonal to the c axis.
  • FIG. 3 is a plan view showing an example of such a GaN wafer.
  • the GaN wafer 20 has a disk shape, and in addition to the crystallinity reduction band 24-1 extending in the direction orthogonal to the c-axis, the crystallinity reduction band extending in the direction orthogonal to the a-axis. 24-2 on the first major surface 21.
  • the diameter of the GaN wafer 20 is preferably 95 to 155 mm.
  • the GaN wafer according to the first embodiment can be used as a substrate for manufacturing various nitride semiconductor devices.
  • one or more nitride semiconductors are vapor phase epitaxially grown on the GaN wafer of the present invention to form a device structure.
  • the epitaxial growth method an MOCVD method, an MBE method, a pulse vapor deposition method or the like suitable for forming a thin film can be preferably used.
  • a second embodiment of the present invention relates to a method for manufacturing a nonpolar or semipolar GaN wafer.
  • the nonpolar or semipolar GaN wafer manufacturing method according to the second embodiment includes the following steps 1 to 6.
  • Step 1 A GaN crystal is grown in the [000-1] direction by the ammonothermal method on the (000-1) surface of the C-plane GaN seed.
  • Step 2 An M-plane GaN seed is produced from the GaN crystal grown in the [000-1] direction in Step 1 above.
  • Step 3 A bulk GaN crystal is grown on the M-plane GaN seed prepared in Step 2 by an ammonothermal method.
  • Step 4 A GaN seed for tiling is produced from the bulk GaN crystal grown in Step 3 above.
  • Step 5 A bulk GaN crystal is grown by the tiling method using the tiling GaN seed produced in the above step 4.
  • Step 6 A nonpolar or semipolar GaN wafer having a desired plane orientation is produced from the bulk GaN crystal grown in Step 5 above.
  • Step 1 a growth mask having a stripe pattern (line & space pattern) is formed using a TiW alloy on the (000-1) surface (nitrogen polar surface) of a normal C-plane GaN wafer. Use as a seed.
  • the stripe direction of the growth mask is parallel to the a-axis of GaN, and the width of the opening is, for example, 100 ⁇ m.
  • the side surface of the C-plane GaN wafer is not covered with the growth mask.
  • the back surface means the main surface on the opposite side when the main surface on the side used for epitaxial growth of the bulk GaN crystal is the front surface of the two main surfaces of the GaN seed for tiling (also in the following) The same shall apply).
  • the reason is to prevent an obtuse angle between the front surface and the side surface in the tiling GaN seed. Since the thickness of the dicing saw blade decreases toward the tip, when the blade is cut from the front surface side against the tiling GaN seed, as shown in FIG.
  • the angle formed between the front surface and the side surface tends to be an obtuse angle (> 90 °).
  • the angle between the front surface and the side surface is a right angle or an acute angle, when multiple GaN seeds for tiling are arranged closely, gaps between the front surfaces of adjacent seeds are prevented. it can.

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Manufacturing & Machinery (AREA)
  • Materials Engineering (AREA)
  • Organic Chemistry (AREA)
  • Metallurgy (AREA)
  • Ceramic Engineering (AREA)
  • General Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Inorganic Chemistry (AREA)
  • Crystals, And After-Treatments Of Crystals (AREA)

Abstract

主表面に存在する結晶性低下帯の幅を狭くした非極性または半極性GaNウエハを提供する。第一主表面と、その反対側にある第二主表面とを有し、該第一主表面はM面に平行またはM面に対して傾斜しており、該傾斜が存在する場合においては該傾斜をa軸方向成分およびc軸方向成分に分解したときの該a軸方向成分の絶対値が5°以下かつ該c軸方向成分の絶対値が45°以下である、GaNウエハであって、該GaNウエハは、c軸に直交する方向に延びる結晶性低下帯を該第一主表面上に有し、該結晶性低下帯の幅は190μm未満である。

Description

非極性または半極性GaNウエハ
 本発明は、非極性または半極性GaN(窒化ガリウム)ウエハに関する。本明細書にいうGaNウエハは、特に断らない限り、GaNのみで構成された自立GaNウエハを意味する。
 GaNは、III-V族化合物半導体の一種であり、六方晶系に属するウルツ鉱型の結晶構造を備える。
 不純物でドープすることにより、GaNは導電性とすることができる。O(酸素)、Si(ケイ素)、Ge(ゲルマニウム)などがn型不純物として知られている。Mg(マグネシウム)、Zn(亜鉛)などがp型不純物として知られている。 GaNを高抵抗の絶縁体とするために用いられる不純物もあり、その代表例はFe(鉄)である。
 C面に対し大きく傾斜した主表面を有する非極性または半極性GaNウエハが、特性の改善された窒化物半導体デバイス用の基板として期待されている(非特許文献1)。窒化物半導体は、窒化物系III-V族化合物半導体、III族窒化物系化合物半導体、GaN系半導体、などとも呼ばれ、GaNの他に、GaNのGaの一部または全部が、他の周期表13族元素(B、Al、In)に置換された化合物を含む。一例を挙げれば、AlN、InN、AlGaN、AlInN、GaInN、AlGaInN等である。
 非極性GaNウエハの中で特に注目されているのは、(10-10)ウエハ、すなわちM面ウエハである。半極性GaNウエハの中で特に注目されているのは、(20-21)ウエハ、(20-2-1)ウエハ、(30-31)ウエハおよび(30-3-1)ウエハである。
 非極性または半極性GaNウエハは、C面GaNウエハまたはC面GaNテンプレートのGaN(0001)表面上にハイドライド気相成長(HVPE)法で成長させたバルクGaN結晶を、所望する非極性または半極性面に平行にスライスする方法で製造することができる。ただし、GaN(0001)表面上に安定的に気相成長させ得るGaN結晶の厚さは、通常、数mm以下であることから、この方法で作製される非極性または半極性GaNウエハの面積は限られている。この方法で2インチウエハ(直径約50mmの円盤形ウエハ)のような大面積ウエハを工業的に生産することは極めて困難である。
 この問題を解決するために考案されたのがタイリング法である。タイリング法では、集合シードを用いる。集合シードとは、複数のシードを結晶方位が揃うように密に並べたものである。複数のシードからなる集合シード上に、ひとつの連続した層をなすバルクGaN結晶がHVPE法でエピタキシャル成長される(特許文献1~4)。主表面のc軸方向のサイズが数mm足らずのM面GaNウエハを複数枚集めて構成した集合シードを用いることにより、直径約50mmのM面GaNウエハを実現することが可能となる。
 転位等の欠陥が少ない高品質のGaN結晶を成長させ得る方法のひとつとして、アモノサーマル法が知られている(特許文献5)。アモノサーマル法では、超臨界または亜臨界状態のアンモニアを溶媒に用いて、GaN単結晶をシード上に析出させる。
特開2006-315947号公報 特開2008-143772号公報 特開2010-275171号公報 特開2011-026181号公報 国際公開第2014/129544号
Po Shan Hsu, Matthew T. Hardy, Erin C. Young, Alexey E. Romanov, Steven P. DenBaars, Shuji Nakamura, and James S. Speck, Applied Physics Letters 100, 171917 (2012)
 タイリング法を用いて成長されたバルクGaN結晶では、隣接するシード間の境界の上方で成長した部分の結晶性が低くなる。かかるGaN結晶をスライスして製造される非極性または半極性GaNウエハは、この結晶性低下部が帯状に露出した領域である結晶性低下帯を、その主表面に有している。
 主表面に結晶性低下帯を有する非極性または半極性GaNウエハを用いて窒化物半導体デバイスを製造する場合、結晶性低下帯の直上に形成された素子は、同じウエハ上の他の部分に形成された素子に比べ、特性や信頼性の点で劣ったものとなるであろう。従って、結晶性低下帯の幅を狭くすることができれば、かかる非極性または半極性GaNウエハを用いて製造される窒化物半導体デバイスの歩留りが向上するであろう。
 そこで、本発明では、主表面に存在する結晶性低下帯の幅を狭くした非極性または半極性GaNウエハを提供することを、主たる目的とする。
 本発明の実施形態には、以下に記載のGaNウエハが含まれる。
(1)第一主表面と、その反対側にある第二主表面とを有し、該第一主表面はM面に平行またはM面に対して傾斜しており、該傾斜が存在する場合においては該傾斜をa軸方向成分およびc軸方向成分に分解したときの該a軸方向成分の絶対値が5°以下かつ該c軸方向成分の絶対値が45°以下である、GaNウエハであって、c軸に直交する方向に延びる結晶性低下帯を該第一主表面上に有し、該結晶性低下帯の幅が190μm未満であることを特徴とするGaNウエハ。
(2)前記結晶性低下帯の幅が150μm未満である、(1)に記載のGaNウエハ。
(3)前記結晶性低下帯の幅が120μm未満である、(2)に記載のGaNウエハ。
(4)前記第一主表面のうち外縁から3mm以上離れた領域で測定される(100)面のX線ロッキングカーブ半値全幅が、前記結晶性低下帯を除き0.01°未満である、(1)~(3)のいずれかに記載のGaNウエハ。
(5){10-10}ウエハ、{10-11}ウエハ、{10-1-1}ウエハ、{20-21}ウエハ、{20-2-1}ウエハ、{30-31}ウエハまたは{30-3-1}ウエハである、(1)~(4)のいずれかに記載のGaNウエハ。
(6)45~55mmの直径を有する円盤であり、前記第一主表面上に有する前記結晶性低下帯の本数が1以上3以下である、(1)~(5)のいずれかに記載のGaNウエハ。
(7)更に、a軸に直交する方向に延びる結晶性低下帯を前記第一主表面上に有する、(1)~(5)のいずれかに記載のGaNウエハ。
(8)95~155mmの直径を有する円盤である、(7)に記載のGaNウエハ。
(9)前記(1)~(8)のいずれかに記載のGaNウエハを準備することと、該準備したGaNウエハ上に一種以上の窒化物半導体を気相エピタキシャル成長させてデバイス構造を形成することと、を含む窒化物半導体デバイスの製造方法。
 主表面に存在する結晶性低下帯の幅を狭くした非極性または半極性GaNウエハが提供される。
図1は、第一実施形態に係るM面GaNウエハの一例を示す斜視図である。 図2(a)は、図1に示すM面GaNウエハの平面図であり、図2(b)は、図1に示すM面GaNウエハの断面図である。 図3は、第一実施形態に係るM面GaNウエハの一例を示す平面図である。 図4(a)は、複数のタイリング用GaNシードを、密に並べた状態で、平坦なプレートの表面に貼り付けたところを示す断面図であり、図4(b)は、図4(a)に示す複数のタイリング用GaNシードに平坦化加工後を施した後の様子を示す断面図である。 図5は、集合シードとその上にエピタキシャル成長したバルクGaN結晶とからなる複合体の断面図を示す。 図6は、複数のタイリング用GaNシードを互いに離間した状態で平坦なプレートの表面に貼り付けて平坦化加工を施した後の様子を示す断面図である。 図7は、集合シードとその上にエピタキシャル成長したバルクGaN結晶とからなる複合体の断面図を示す。 図8は、図5に示す複合体を円筒形に加工した後の断面図であり、破線は、該複合体をスライスして図1に示すGaNウエハを得る際のスライス位置を示している。 図9(a)~(c)は、それぞれ、実施例のM面GaNウエハの主表面上をc軸方向に延びる測定ライン上において、約27μm毎の(100)面のXRC-FWHMを測定した結果を表すグラフである。 図10(a)~(c)は、それぞれ、比較例のM面GaNウエハの主表面上をc軸方向に延びる測定ライン上において、約27μm毎の(100)面のXRC-FWHMを測定した結果を表すグラフである。 図11は、GaNウエハの主表面のM面からの傾斜θと、そのc軸方向成分θおよびa軸方向成分θとの関係を示す図面である。 図12は、X線ロッキングカーブ測定におけるX線源とGaNウエハと検出器の配置を示す模式図であり、図12(a)は、GaNウエハの主表面に平行かつX線の入射面に垂直な方向から見たところを、図12(b)は、GaNウエハの主表面に垂直な方向から見たところを、それぞれ示す。 図13は、おもて面と側面とがなす角度が鈍角(>90°)となったタイリング用GaNシードの断面図を示す。
 GaN結晶では、[0001]および[000-1]に平行な結晶軸がc軸、<10-10>に平行な結晶軸がm軸、<11-20>に平行な結晶軸がa軸と呼ばれる。また、c軸に直交する結晶面がC面(C-plane)、m軸に直交する結晶面がM面(M-plane)、a軸に直交する結晶面がA面(A-plane)と呼ばれる。
 以下において、結晶軸、結晶面、結晶方位等に言及する場合には、特に断らない限り、GaN結晶の結晶軸、結晶面、結晶方位等を意味するものとする。
 GaNウエハの名称に付される結晶面の名称またはミラー指数は、当該ウエハの2つの主表面のうち、半導体デバイスの形成や結晶のエピタキシャル成長に使用することが意図された側の主表面と平行または最も平行に近い低指数面のそれである。
 例えば、かかる主表面と平行または最も平行に近い低指数面がM面すなわち{10-10}であるGaNウエハは、M面ウエハまたは{10-10}ウエハと呼ばれる。
 通常は、ミラー指数{hkml}における整数h、k、mおよびlの絶対値がいずれも3以下である結晶面が、低指数面とされる。
1.第一実施形態
 本発明の第一実施形態は、GaNウエハに関する。
 図1は、第一実施形態に係るGaNウエハの一例を示す斜視図である。図2(a)は、図1に示すGaNウエハ10の平面図である。図2(b)は、図1に示すGaNウエハ10の断面図であって、a軸に直交する平面で切断したときに形成される切断面を示している。
 図1および図2を参照すると、GaNウエハ10は円盤の形状を有するM面ウエハであり、第一主表面11と、該第一主表面の反対側の第二主表面12とを有している。第一主表面11と第二主表面12は、側面13を介してつながっている。第一主表面11と第二主表面12は、好ましくは、互いに平行である。
 第一主表面11は、窒化物半導体デバイスの形成やGaN結晶のエピタキシャル成長等に使用することが意図された主表面であり、これらの目的に適した平坦面に仕上げられている。例えば、AFMで測定した第一主表面11の根二乗平均(RMS)粗さは、測定範囲10μm×10μmにおいて通常5nm未満、好ましくは2nm未満、より好ましくは1nm未満である。
 第一主表面11は、M面に対して5°程度まで傾斜していてもよい。傾斜方向に限定は無いが、好ましくは、第一主表面11のM面からの傾斜をc軸方向成分とa軸方向成分とに分解したとき、c軸方向成分の絶対値がa軸方向成分の絶対値より大きくなるようにする。
 GaNウエハの主表面のM面からの傾斜と、そのc軸方向成分およびa軸方向成分との関係は、図11に示す通りである。
 GaNウエハの主表面のM面からの傾斜とは、換言すれば、該主表面の法線ベクトルNの、m軸からの傾斜θである。該傾斜θをc軸方向成分とa軸方向成分に分解するには、該法線ベクトルNをA面平行成分N//AとC面平行成分N//Cに分解する。A面平行成分N//AはA面上における法線ベクトルNの正射影であり、C面平行成分N//CはC面上における法線ベクトルNの正射影である。A面平行成分N//Aのm軸に対する傾斜が、傾斜θのc軸方向成分θであり、C面平行成分N//Cのm軸に対する傾斜が、傾斜θのa軸方向成分θである。
 特に好ましい例においては、第一主表面のM面に対する傾斜のc軸方向成分の絶対値が2~5°、かつ、a軸方向成分の絶対値が1°未満である。c軸方向成分は正であっても負であってもよいが、好ましくは負である。ここで、c軸方向成分が正であるとは、第一主表面の法線ベクトルのA面平行成分N//Aが、m軸に対し[0001]側に傾いていることを意味し、c軸方向成分が負であるとは、第一主表面の法線ベクトルのA面平行成分N//Aが、m軸に対し[000-1]側に傾いていることを意味している。
 GaNウエハ10は、自立ウエハとして取り扱い得る厚さを有している。直径45~55mm(約2インチ)の円盤形GaNウエハの場合、自立ウエハとして取り扱い得るために必要な最低限の厚さは150~200μmであり、好ましい厚さは250μm以上、更には280μm以上である。直径がより大きい場合は、好ましい厚さもより大きくなる。
 GaNウエハ10の厚さに特に上限は無いが、通常は1mm以下であり、直径45~55mmのウエハの場合には、好ましくは400μm以下である。
 GaNウエハ10は、各々がc軸と直交する方向に延びる3本の結晶性低下帯14を、第一主表面11に有している。結晶性低下帯は、結晶の配向が乱れた部分を含む帯状領域である。第一主表面11のCL(カソードルミネセンス)像を取得すると、結晶性低下帯14に対応する領域で暗点(転位)密度が高くなっている様子が観察される。
 結晶性低下帯14の存在は、GaNウエハ10を構成するGaN結晶の製造過程でタイリング法が使用されたことを示している。
 後述するように、タイリング法を用いて成長されたGaN結晶から作られるGaNウエハの主表面には、結晶性低下帯が存在する。それだけでなく、主表面に結晶性低下帯を有するGaNウエハをシードに用いてGaN結晶を成長させ、そのGaN結晶から作製したGaNウエハも、主表面に結晶性低下帯を有するものとなる。
 結晶性低下帯と他の領域との境界では、結晶の配向性の指標であるX線ロッキングカーブ半値全幅(XRC-FWHM)が大きく変化しており、結晶性低下帯内の多くの部分ではXRC-FWHMが結晶性低下帯外の領域に比べて大きい。
 GaNウエハ10において、第一主表面11上の結晶性低下帯14の幅wは、通常190μm未満、好ましくは150μ未満であり、より好ましくは120μm未満、より好ましくは90μm未満、より好ましくは60μm未満である。
 GaNウエハが主表面に有する結晶性低下帯の幅は、半導体ピクセル検出器[例えば、PANalytical製のPIXcel3D(登録商標)]を備えたX線回折装置を用いてX線ロッキングカーブ測定を行うことにより、調べることが可能である。かかるX線ロッキングカーブ測定におけるX線源とGaNウエハと検出器の配置を図12に模式的に示す。図12(a)は、GaNウエハ30の主表面16に平行かつX線405の入射面に垂直な方向から見た図であり、図12(b)はGaNウエハ30の主表面16に垂直な方向から見た図である。
 X線源400、GaNウエハ30および半導体ピクセル検出器500は、X線源400と検出器500の中間の位置でX線405がGaNウエハ30の主表面16に入射するように配置する。
 半導体ピクセル検出器500は、各々がX線検出器としての機能を備えるn個のピクセルが、一定のピッチ2L/nで一列に並置された一次元ピクセルアレイ505を有している。ここで2Lは該一次元ピクセルアレイ505の長さ(アレイの一端から他端までの距離)である。該一次元ピクセルアレイは、二次元ピクセルアレイの一部であってもよい。半導体ピクセル検出器500は、該一次元ピクセルアレイがX線405の入射面に垂直となるように配置する。
 上記配置の下でωスキャンを1回行うことにより、上記一次元ピクセルアレイ505に平行で、その半分の長さLを有するひとつの測定ライン17上における、L/n毎のX線ロッキングカーブを一度に測定することができる。
 例えば、256個のピクセルが55μmピッチで一列に並置された長さ約14mmの一次元ピクセルアレイを有する半導体ピクセル検出器を用いた場合には、該ピクセルアレイに平行な長さ約7mmの測定ライン上における27.5μm毎のX線ロッキングカーブを、1回のωスキャンにより測定することができる。
 従って、測定ラインが結晶低下帯を直角に横切るようにX線源、GaNウエハおよび半導体ピクセル検出器を配置してωスキャンを行えば、該測定ラインと交わる位置における該結晶性低下帯の幅を調べることができる。
 再び図2を参照すると、GaNウエハ10が第一主表面11に有する結晶性低下帯14の数は3本に限定されるものではなく、4本以上であってもよいが、6本を超えないことが望ましい。GaNウエハ10の直径が45~55mmの場合、結晶性低下帯14の数は好ましくは2本、より好ましくは1本である。
 図2(a)中の破線は、第一主表面11上における、外縁からの距離が3mm未満の領域と該距離が3mm以上の領域との間の境界を示している。第一主表面11のうち、該破線で囲まれた領域(すなわち、外縁から3mm以上離れた領域)で測定される(100)面のXRC-FWHMは、結晶性低下帯14を除き、0.01°未満であることが好ましく、0.008°以下であることがより好ましい。
 GaNウエハ10を構成するGaN結晶は、HVPE法で成長されたGaN結晶を含んでおり、アルカリ金属濃度が低く、また、可視短波長域における透明度が高いという特徴を有している。アルカリ金属については、Na(ナトリウム)、K(カリウム)等の各元素の濃度が1×1015cm-3未満である。可視短波長域における透明度については、例えば、波長450nmの光に対する吸収係数が2cm-1以下である。
 GaNウエハ10を構成するGaN結晶は5×1017cm-3以上の濃度でO(酸素)を含有し得る。
 第一実施形態に係るGaNウエハは、図1および図2に示すGaNウエハ10を様々に変形したものであり得る。
 一変形例において、GaNウエハの第一主表面は円以外の形状であってもよく、例えば、矩形(正方形、長方形)であってもよい。
 一変形例において、GaNウエハの第一主表面は、M面に対し5°を超える角度で傾斜していてもよい。傾斜方向は限定されないが、好ましくは、第一主表面のM面からの傾斜をc軸方向成分とa軸方向成分とに分解したとき、a軸方向成分の絶対値は5°以下、更には2°未満、更には1°未満である。a軸方向成分の絶対値が小さい程、第一主表面11上に表面の平坦性の高い窒化物半導体薄膜を成長させることが容易となる。
 一方、c軸方向成分の絶対値は通常45°以下、好ましくは30°未満、より好ましくは20°未満である。c軸方向成分の絶対値が45°を超えると、半極性ウエハとしての利点が失われる傾向がある。c軸方向成分は正であっても負であってもよいが、好ましくは負である。
 第一主表面がM面に対し5°を超える角度で傾斜したGaNウエハの好適例には、{10-11}ウエハ、{10-1-1}ウエハ、{20-21}ウエハ、{20-2-1}ウエハ、{30-31}ウエハおよび{30-3-1}ウエハが含まれる。
 {10-11}ウエハ、{20-21}ウエハ、および{30-31}ウエハにおいては、第一主表面のM面に対する傾斜のc軸方向成分が正であり、{10-1-1}ウエハ、{20-2-1}ウエハ、および{30-3-1}ウエハにおいては、第一主表面のM面に対する傾斜のc軸方向成分が負である。
 第一実施形態に係るGaNウエハは、c軸に直交する方向に延びる結晶性低下帯に加えて、a軸に直交する方向に延びる結晶性低下帯を第一主表面に有するものであってもよい。図3は、かかるGaNウエハの一例を示す平面図である。
 図3を参照すると、GaNウエハ20は円盤の形状を有しており、c軸に直交する方向に延びる結晶性低下帯24-1の他に、a軸に直交する方向に延びる結晶性低下帯24-2を、第一主表面21上に有している。GaNウエハ20の直径は、好ましくは95~155mmである。
 第一実施形態に係るGaNウエハは、各種の窒化物半導体デバイスを製造するための基板として使用することができる。通常は、本発明のGaNウエハ上に一種以上の窒化物半導体を気相エピタキシャル成長させて、デバイス構造を形成する。エピタキシャル成長法として、薄膜の形成に適したMOCVD法、MBE法、パルス蒸着法などを好ましく用いることができる。
 窒化物半導体デバイスの具体例としては、発光ダイオード、レーザダイオードなどの発光デバイス、整流器、バイポーラトランジスタ、電界効果トランジスタ、HEMT(High Electron Mobility Transistor)などの電子デバイス、温度センサ、圧力センサ、放射線センサ、可視-紫外光検出器などの半導体センサ、SAW(Surface Acoustic Wave)デバイス、振動子、共振子、発振器、MEMS(Micro Electro Mechanical System)部品、電圧アクチュエータ、太陽電池などがある。
2.第二実施形態
 本発明の第二実施形態は、非極性または半極性GaNウエハの製造方法に関する。
 第二実施形態に係る非極性または半極性GaNウエハの製造方法は、次のステップ1~ステップ6を含んでいる。
 ステップ1:C面GaNシードの(000-1)表面上に、アモノサーマル法によりGaN結晶を[000-1]方向に成長させる。
 ステップ2:上記ステップ1で[000-1]方向に成長したGaN結晶から、M面GaNシードを作製する。
 ステップ3:上記ステップ2で作製したM面GaNシード上に、アモノサーマル法によりバルクGaN結晶を成長させる。
 ステップ4:上記ステップ3で成長させたバルクGaN結晶から、タイリング用GaNシードを作製する。
 ステップ5:上記ステップ4で作製したタイリング用GaNシードを用いて、タイリング法によりバルクGaN結晶を成長させる。
 ステップ6:上記ステップ5で成長させたバルクGaN結晶から、所望の面方位を持つ非極性または半極性GaNウエハを作製する。
 以下に各ステップの詳細を説明する。
(ステップ1)
 ステップ1では、通常のC面GaNウエハの(000-1)表面(窒素極性表面)上に、TiW合金を用いてストライプパターン(ライン&スペースパターン)の成長マスクを形成したものを、C面GaNシードとして使用する。成長マスクのストライプ方向はGaNのa軸に平行とし、開口部の幅は例えば100μmとする。C面GaNウエハの側面は成長マスクで覆わないようにする。
 該C面GaNシード上にアモノサーマル法でGaN結晶を成長させる際に用いる結晶成長装置および結晶成長条件については、国際公開2014/129544号および国際公開2015/020161号を参照されたい。
 適切な条件を用いることにより、C面GaNシードの(000-1)表面上では、成長マスクの各開口部の位置でGaN結晶が[000-1]方向に成長し、c軸方向を高さ方向、m軸方向を厚さ方向とする壁状構造を形成する。
 例えば、途中で成長容器交換を行いながら、トータルで100日間の成長を行うことによって、壁の高さ(成長したGaN結晶のc軸方向のサイズ)は20mmにも達し得る。
 GaN結晶の成長は、C面GaNシードの側面上でも生じる。C面GaNシードの全ての側面からGaN結晶が成長して[000-1]方向に延び、シードの(000-1)表面上に成長する複数の壁状GaN結晶を取り囲む周壁構造を形成する。
(ステップ2)
 上記ステップ1において、C面GaNシードの(000-1)表面上に壁状に成長したGaN結晶を、該シードから取り外し、加工して、M面GaNシードを得る。M面GaNシードは、M面に略平行な主表面を有する板状の結晶である。
 M面GaNシードの主表面は、両方ともラッピングにより平坦化した後、ダメージ層を除去するためにCMP仕上げする。
(ステップ3)
 上記ステップ2で作製したM面GaNシード上に、アモノサーマル法でGaN結晶を成長させる。GaN結晶は、M面GaNシードの表面全体を覆うように成長する。M面GaNシードの主表面上におけるGaN結晶の成長方向はm軸方向となる。
(ステップ4)
 上記ステップ3で成長させたGaN結晶をM面に平行にスライスし、得られたGaN結晶板の縁部をダイシング・ソーで切り落とすことにより、長辺がc軸に直交し短辺がa軸に直交する長方形の主表面を有する、タイリング用GaNシードを作製する。
 タイリング用GaNシードの主表面は、スライス角度を調整することにより、M面から僅かに傾斜させてもよい。
 タイリング用GaNシードの側面は、GaN結晶板をダイシング・ソーで切断した際に形成される切断面である。切断する度に、形成された切断面の方位をX線回折法で確認し、設計方位からのズレが0.1°を超えていた場合にはワークの方向を調整し、再び切断を行うという操作を繰り返すことで、タイリング用GaNシードの側面の設計方位からのズレを0.1°以内に収めることが可能である。
 ダイシング・ソーでGaN結晶板を切断する際には、次のステップ5で裏面となる側からソー・ブレードを当てるようにすることが望ましい。裏面とは、タイリング用GaNシードの2つの主表面のうち、バルクGaN結晶のエピタキシャル成長に用いる側の主表面をおもて面とした場合の、その反対側の主表面をいう(以下においても同様とする)。
 その理由は、タイリング用GaNシードにおいて、おもて面と側面とがなす角度が鈍角となることを防止するためである。ダイシング・ソーのブレードは先端に向かって厚さが減少しているので、ブレードをおもて面側からタイリング用GaNシードに当てて切断した場合には、図13に断面図を示すように、おもて面と側面(切断面)とがなす角度が鈍角(>90°)となり易い。
 おもて面と側面とがなす角度を直角または鋭角とすると、複数のタイリング用GaNシードを密に並べたときに、隣接するシードのおもて面同士の間に隙間が生じることを防止できる。
 通常、タイリング用GaNシードの両主表面には、平坦化加工を施す。具体的には、研削および/またはラッピングを行った後、CMPでダメージ層を除去する。
 平坦化加工は、裏面が先、おもて面が後、という順番で行う(前述の通り、次のステップ5でバルクGaN結晶のエピタキシャル成長に用いる側の主表面がおもて面、その反対側の主表面が裏面である)。特に、おもて面の平坦化加工の際には、図4(a)に断面図を示すように、複数のシード100を密に並べた状態でプレートPの平坦面上に固定する(シードの裏面をプレートPに貼り付ける)。それによって、図4(b)に断面図を示すように、平坦化加工後のタイリング用GaNシード100において、シード間の厚さのバラツキが極めて小さくなるとともに、シード同士が接する部分での被加工面(おもて面)のエッジロールオフが抑制される。
 特に、タイリング用GaNシードのおもて面と側面とがなす角度が鈍角とならないようにした場合には、複数の該シードを密に並べてそのおもて面を平坦化加工する際に、隣接するシードのおもて面同士の間の隙間が小さくなるので、エッジロールオフ抑制効果が好ましく発現する。
(ステップ5)
 プレートの平坦面上に密に並べた状態でおもて面の平坦化を行った複数のタイリング用GaNシードを、該プレート上に固定したときと同じ配置で、おもて面を上にして、HVPE装置のサセプター上に密に並べることにより、集合シードを構成する。この集合シード上に、HVPE法でバルクGaN結晶をエピタキシャル成長させる(タイリング法)。バルクGaN結晶の成長中に反応炉内に供給するキャリアガスは、窒素ガスのみとすることが好ましい。
 エピタキシャル成長の結果得られる、集合シード200とバルクGaN結晶300との複合体の断面図を図5に示す。
 バルクGaN結晶300は、隣接するタイリング用GaNシード100間の境界の上方に結晶性低下部305を含むが、その厚さtは小さい。なぜなら、該境界の近傍における、2つのタイリング用GaNシード間のおもて面の面方位の違いが小さいからである。これは、ステップ4で説明した方法でおもて面の平坦化加工を行うことで、該境界の近傍におけるおもて面のエッジロールオフが抑制されることによる。
 その他、タイリング用GaNシードにおいて、おもて面と側面とがなす角度が鈍角とならないようにすることも、バルクGaN結晶中に生じる結晶性低下部の厚さを小さくするうえで好ましい。集合シード中で隣接するシードのおもて面同士の間の隙間を、極めて小さくすることができるからである。
 比較のために、複数のタイリング用GaNシードを互いに離間した状態でプレートの表面に固定して、おもて面の平坦化加工を行った場合について説明する。この場合、図6に断面図を示すように、タイリング用GaNシード1000のおもて面のエッジロールオフが抑制されない。
 このようなエッジロールオフ量の大きいタイリング用GaNシードで集合シードを構成し、タイリング法を行った場合に得られる、集合シードとその上にエピタキシャル成長したバルクGaN結晶とからなる複合体の断面図を図7に示す。
 図7を参照すると、複数のタイリング用GaNシード1000からなる集合シード2000上に成長したバルクGaN結晶3000は、隣接するタイリング用GaNシード間の境界の上方に、厚い結晶性低下部3005を含んでいる。
(ステップ6)
 前記ステップ5において得たバルクGaN結晶をスライスして、非極性または半極性GaNウエハを得る。スライス方向は、タイリング用GaNシードのおもて面に平行としてもよいし、該面に対して傾斜させてもよい。
 GaNウエハの主表面には、平坦化加工を行う。具体的には、研削および/またはラッピングを行った後、CMPでダメージ層を除去する。
 例えば、図5に示す複合体を、外周研削加工またはコアドリル加工によって円筒状に加工した後、図8に示す破線の位置でスライスすることにより、図1に示すGaNウエハ10が得られる。このとき、バルクGaN結晶300中の結晶性低下部305がGaNウエハ10の主表面11に露出して、結晶性低下帯14となる。
3.実験結果
3.1.実施例
 C面GaNウエハを準備し、その(000-1)面(窒素極性表面)上にTiW合金を用いてストライプパターンの成長マスクを形成した。ストライプ方向はGaNのa軸に平行とし、開口部の幅は100μmとした。
 かかる成長マスクを形成したC面GaNウエハの(000-1)表面上に、アモノサーマル法でGaN結晶を成長させた。フィードストックには多結晶GaN、鉱化剤にはフッ化アンモニウム(NH4F)およびヨウ化アンモニウム(NH4I)を用いた。
 鉱化剤の仕込み量は、成長容器内に封入するNH3に対するNH4FおよびNH4Iのモル比が、それぞれ0.5~1.5%および1.5~3.5%となるように、かつ、NH4Iに対するNH4Fのモル比が0.2~0.5となるように決定した。
 成長条件は、成長容器内の平均温度(結晶成長ゾーンと原料溶解ゾーンの温度の平均値)を590~630℃、結晶成長ゾーンと原料溶解ゾーンの温度差を5~20℃、成長容器内の圧力を200~220MPaとした。
 途中で2回の成長容器交換を挟みながら、トータルで100日間の成長を行ったところ、成長マスクの各開口部の位置に、c軸方向を高さ方向、m軸方向を厚さ方向とする壁状のGaN結晶が成長した。
 上述の壁状に成長したGaN結晶をC面GaNウエハから取り外し、M面に略平行な主表面を有する平坦な板(M面GaNシード)に加工した。M面GaNシードの主表面は、両方ともラッピングにより平坦化した後、ダメージ層を除去するためにCMP仕上げした。
 次いで、このM面GaNシード上に、再びアモノサーマル法でGaN結晶を成長させた。この2回目のアモノサーマル成長では、NH3に対するフッ素原子とヨウ素原子のモル比が、それぞれ0.5%および1.5%となるように、鉱化剤の仕込み量を設定した。また、成長容器内の平均温度を600~611℃、結晶成長ゾーンと原料溶解ゾーンの温度差を9~13℃に設定した。成長容器内の圧力は1回目のアモノサーマル成長と同じとした。
 2回目のアモノサーマル成長によってM面GaNシード上に形成されたGaN結晶から、次の手順にて、板状で約330μm厚のタイリング用GaNシードを作製した。
 まず、マルチワイヤーソーを用いて該GaN結晶をM面に平行にスライスした。次いで、スライスされたGaN結晶板の縁部をダイシング・ソーで切り落として、その主表面を、長辺がa軸に平行、短辺がa軸に垂直な長方形とした。ダイシング・ソーによる切断の際には、常にGaN結晶板に対し裏面側からソー・ブレードを当てるようにした。該長方形の長辺および短辺のいずれについても、設計方向からのズレを0.1°以下とした。
 最後に、GaN結晶板の各主表面に平坦化加工を施して、タイリング用GaNシードを完成させた。具体的には、研削および/またはラッピングをこの順に行った後、CMPでダメージ層を除去した。
 平坦化加工の順番は、裏面を先とし、おもて面を後とした。おもて面は、後にHVPE法によるバルクGaN結晶のエピタキシャル成長に使用する側の主表面である。
 おもて面の平坦化加工は、5枚のGaN結晶板をc軸方向に密に並べた状態でプレートの平坦面上にワックスで貼り付けて行った。詳しくいうと、5枚のGaN結晶板を、どの隣り合う2枚のGaN結晶板間でも一方の[0001]側の端と他方の[000-1]側の端が接するように該プレートの該平坦面上に1列に並べることで、5枚全ての[0001]方向が一致するようにした。
 次に、互いに密に並べた状態でおもて面の平坦化加工を行って得た5枚のタイリング用GaNシードを、おもて面を上にしてHVPE装置のサセプター上に密に並べ、集合シードを構成した。集合シード内における該5枚のシードの配置は、おもて面の平坦化加工時と同じとした。
 この集合シード上に、HVPE法でバルクGaN結晶をエピタキシャル成長させた。成長温度は1050℃、成長時間は82時間とした。バルクGaN結晶の成長中に反応炉内に供給するキャリアガスは、窒素ガスのみとした。
 成長させたバルクGaN結晶を、シードもろとも円筒形に加工した後、スライスしてウエハにした。このとき、ウエハの主表面がM面に対し[000-1]方向に5°傾斜するよう、スライス方向を調節した。スライス後、ウエハの両方の主表面を平坦化加工することにより、直径50mm、厚さ280μmで、各々がc軸に直交する方向に延びる4本の結晶性低下帯を主表面上に有する、オフ角付きM面GaNウエハを得た。
 上記手順で作製した実施例のオフ角付きM面GaNウエハから1枚を選び、その主表面にX線(CuKα線)を入射させて、(100)面のX線ロッキングカーブ半値全幅(XRC-FWHM)を測定した。選んだウエハは、バルクGaN結晶のうちシード表面から約5mm離れた部分から切り出されたものであった。
 測定は、入射側光学系にX線ミラーとGe(220)2結晶ハイブリッドモノクロメータを備えた高分解能X線回折計(PAnalytical X’Pert PRO MRD)を用いて行った。X線の入射方向はM面GaNウエハのc軸に垂直とした。入射側には1/32発散スリットおよび0.05mm縦制限スリットを使用した。
 半導体ピクセル検出器を用い、0.4°のω範囲について、0.001°ステップ毎に積算時間10秒で強度データを取り込むことにより、ウエハの主表面上をc軸方向に延びる約7mm長の測定ライン上において、約27μm毎のXRC-FWHMを得ることが可能であった。使用した半導体ピクセル検出器はPANalytical製のPIXcel3D(登録商標)で、256個のピクセルが55μmピッチで一列に並置されたピクセルアレイを含む構成を有していた。
 結晶性低下帯を直角に横切るように選んだ測定ライン上で得た、約27μm毎のXRC-FWHMを、図9(a)~(c)に示す。図9(a)~(c)は、それぞれ、異なる測定ライン上で得た結果である。図9(a)~(c)において、横軸は測定ライン上の相対位置(単位:mm)を表し、縦軸は(100)面のXRC-FWHM(単位:°)を表している。
 図9(a)~(c)のいずれにおいても、測定ライン上におけるXRC-FWHMは、グラフ中に「結晶性低下区間」として示した区間を除き、0.008°以下(概ね0.006~0.007°の範囲内)である。結晶性低下区間では局所的にXRC-FWHMが0.01°以上に増加している。
 図9(a)~(c)の結晶性低下区間は、別途行ったCL像観察から、いずれも測定ラインが結晶性低下帯を横切る部分に対応していることが判った。従って、結晶性低下区間の区間長が、結晶性低下帯の幅であるということができる。
 図9(a)~(c)の各々において、結晶性低下区間の区間長は60μm未満であった。
3.2 比較例
 比較例では、実施例に対し次の4点を変更した。
 第一に、タイリング用GaNシードの使用枚数を4枚とした。
 第二に、4枚のタイリング用GaNシードのおもて面を平坦化加工する際に、4枚の該シードを互いに離間した状態でプレートの表面に固定した。
 第三に、HVPE法によるバルクGaN結晶の成長時間を61時間とした。
 第四に、バルクGaN結晶をスライスする際、ウエハの主表面がM面に対し[000-1]方向に2°傾斜するよう、スライス方向を調節した。
 以上4点の変更を除き、実施例と同様にして比較例のオフ角付きM面GaNウエハを作製した。
 その中から1枚を選び、実施例と同じ測定方法を用いて、ウエハの主表面上をc軸方向に延びる測定ライン上における、約27μm毎の(100)面のXRC-FWHMを得た。選んだウエハは、バルクGaN結晶のうちシード表面から約0.2mm離れた部分から切り出されたものであった。
 結晶性低下帯を直角に横切るように選んだ測定ライン上で得た、約27μm毎の(100)面のXRC-FWHMを、図10(a)~(c)に示す。図10(a)~(c)は、それぞれ、異なる測定ライン上で得た結果である。図10(a)~(c)において、横軸および縦軸が表す値は図9と同じである。
 図10(a)~(c)のいずれにおいても、測定ライン上におけるXRC-FWHMは、グラフ中に「結晶性低下区間」として示した区間を除き、0.008°以下(概ね0.006~0.007°の範囲内)である。結晶性低下区間にはXRC-FWHMが0.01°以上に増加した部分が含まれている。
 図10(a)~(c)の結晶性低下区間は、別途行ったCL像観察から、いずれも測定ラインが結晶性低下帯を横切る部分に対応していることが判った。結晶性低下区間の区間長は、図10(a)が660μm、図10(b)が1070μm、図10(c)が190μmであった。
 図10(a)~(c)では、結晶性低下区間内にもXRC-FWHMが0.01°未満の部分が局所的に見られる。つまり、結晶性低下帯内にも、結晶配向が乱れていない小領域が所々に存在する。しかし、結晶配向の乱れが著しい部分と混在していることから、かかる小領域を半導体デバイスの形成に有効利用することは難しいと考えられる。
 以上、本発明を具体的な実施形態に即して説明したが、各実施形態は例として提示されたものであり、本発明の範囲を限定するものではない。すなわち、本明細書に記載された各実施形態は、その趣旨を逸脱しない範囲内で、様々に変形することができ、かつ、実施可能な範囲内で、他の実施形態により説明された特徴と組み合わせることができる。
10、20、30 GaNウエハ
11、21 第一主表面
12 第二主表面
13、23 側面
14、24-1、24-2 結晶性低下帯
16 主表面
17 測定ライン
100、1000 タイリング用GaNシード
200、2000 集合シード
300、3000 バルクGaN結晶
15、305、3005 結晶性低下部
400 X線源
405 X線
500 半導体ピクセル検出器
505 一次元ピクセルアレイ
P プレート

Claims (9)

  1. 第一主表面と、その反対側にある第二主表面とを有し、該第一主表面はM面に平行またはM面に対して傾斜しており、該傾斜が存在する場合においては該傾斜をa軸方向成分およびc軸方向成分に分解したときの該a軸方向成分の絶対値が5°以下かつ該c軸方向成分の絶対値が45°以下である、GaNウエハであって、c軸に直交する方向に延びる結晶性低下帯を該第一主表面上に有し、該結晶性低下帯の幅が190μm未満であることを特徴とするGaNウエハ。
  2. 前記結晶性低下帯の幅が150μm未満である、請求項1に記載のGaNウエハ。
  3. 前記結晶性低下帯の幅が120μm未満である、請求項2に記載のGaNウエハ。
  4. 前記第一主表面のうち外縁から3mm以上離れた領域で測定される(100)面のX線ロッキングカーブ半値全幅が、前記結晶性低下帯を除き0.01°未満である、請求項1~3のいずれかに記載のGaNウエハ。
  5. {10-10}ウエハ、{10-11}ウエハ、{10-1-1}ウエハ、{20-21}ウエハ、{20-2-1}ウエハ、{30-31}ウエハまたは{30-3-1}ウエハである、請求項1~4のいずれかに記載のGaNウエハ。
  6. 45~55mmの直径を有する円盤であり、前記第一主表面上に有する前記結晶性低下帯の本数が1以上3以下である、請求項1~5のいずれかに記載のGaNウエハ。
  7. 更に、a軸に直交する方向に延びる結晶性低下帯を前記第一主表面上に有する、請求項1~5のいずれかに記載のGaNウエハ。
  8. 95~155mmの直径を有する円盤である、請求項7に記載のGaNウエハ。
  9. 請求項1~8のいずれかに記載のGaNウエハを準備することと、該準備したGaNウエハ上に一種以上の窒化物半導体を気相エピタキシャル成長させてデバイス構造を形成することと、を含む窒化物半導体デバイスの製造方法。
PCT/JP2016/064969 2015-07-14 2016-05-20 非極性または半極性GaNウエハ WO2017010166A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2017528316A JP6760285B2 (ja) 2015-07-14 2016-05-20 非極性または半極性GaNウエハ
US15/861,269 US20180142376A1 (en) 2015-07-14 2018-01-03 NON-POLAR OR SEMI-POLAR GaN WAFER
US16/583,759 US11236439B2 (en) 2015-07-14 2019-09-26 Non-polar or semi-polar GaN wafer

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2015-140701 2015-07-14
JP2015140701 2015-07-14

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US15/861,269 Continuation US20180142376A1 (en) 2015-07-14 2018-01-03 NON-POLAR OR SEMI-POLAR GaN WAFER

Publications (1)

Publication Number Publication Date
WO2017010166A1 true WO2017010166A1 (ja) 2017-01-19

Family

ID=57757268

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2016/064969 WO2017010166A1 (ja) 2015-07-14 2016-05-20 非極性または半極性GaNウエハ

Country Status (3)

Country Link
US (2) US20180142376A1 (ja)
JP (1) JP6760285B2 (ja)
WO (1) WO2017010166A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023277103A1 (ja) * 2021-06-30 2023-01-05 京セラ株式会社 周期表第13族元素窒化物結晶基板の製造方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008143772A (ja) * 2006-11-17 2008-06-26 Sumitomo Electric Ind Ltd Iii族窒化物結晶の製造方法
JP2009152511A (ja) * 2007-06-14 2009-07-09 Sumitomo Electric Ind Ltd GaN基板、エピタキシャル層付き基板、半導体装置、およびGaN基板の製造方法
WO2015020161A1 (ja) * 2013-08-08 2015-02-12 三菱化学株式会社 自立GaN基板、GaN結晶、GaN単結晶の製造方法および半導体デバイスの製造方法
WO2015107813A1 (ja) * 2014-01-17 2015-07-23 三菱化学株式会社 GaN基板、GaN基板の製造方法、GaN結晶の製造方法および半導体デバイスの製造方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4915128B2 (ja) 2005-04-11 2012-04-11 日亜化学工業株式会社 窒化物半導体ウエハ及びその製造方法
JP2008066355A (ja) * 2006-09-05 2008-03-21 Sumitomo Electric Ind Ltd 3族窒化物基板の製造方法、3族窒化物基板、エピタキシャル層付き3族窒化物基板、3族窒化物デバイス、エピタキシャル層付き3族窒化物基板の製造方法、および3族窒化物デバイスの製造方法。
EP2003696B1 (en) 2007-06-14 2012-02-29 Sumitomo Electric Industries, Ltd. GaN substrate, substrate with epitaxial layer, semiconductor device and method of manufacturing GaN substrate
US9404197B2 (en) * 2008-07-07 2016-08-02 Soraa, Inc. Large area, low-defect gallium-containing nitride crystals, method of making, and method of use
JP5509680B2 (ja) 2009-06-01 2014-06-04 三菱化学株式会社 Iii族窒化物結晶及びその製造方法
KR20120036816A (ko) * 2009-06-01 2012-04-18 미쓰비시 가가꾸 가부시키가이샤 질화물 반도체 결정 및 그 제조 방법
JP5446622B2 (ja) * 2009-06-29 2014-03-19 住友電気工業株式会社 Iii族窒化物結晶およびその製造方法
JP5789929B2 (ja) * 2010-08-03 2015-10-07 住友電気工業株式会社 Iii族窒化物結晶の成長方法
JP5830973B2 (ja) * 2010-12-01 2015-12-09 三菱化学株式会社 GaN自立基板および半導体発光デバイスの製造方法
WO2014129544A1 (ja) 2013-02-22 2014-08-28 三菱化学株式会社 周期表第13族金属窒化物結晶およびその製造方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008143772A (ja) * 2006-11-17 2008-06-26 Sumitomo Electric Ind Ltd Iii族窒化物結晶の製造方法
JP2009152511A (ja) * 2007-06-14 2009-07-09 Sumitomo Electric Ind Ltd GaN基板、エピタキシャル層付き基板、半導体装置、およびGaN基板の製造方法
WO2015020161A1 (ja) * 2013-08-08 2015-02-12 三菱化学株式会社 自立GaN基板、GaN結晶、GaN単結晶の製造方法および半導体デバイスの製造方法
WO2015107813A1 (ja) * 2014-01-17 2015-07-23 三菱化学株式会社 GaN基板、GaN基板の製造方法、GaN結晶の製造方法および半導体デバイスの製造方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023277103A1 (ja) * 2021-06-30 2023-01-05 京セラ株式会社 周期表第13族元素窒化物結晶基板の製造方法

Also Published As

Publication number Publication date
JPWO2017010166A1 (ja) 2018-04-19
US20200032420A1 (en) 2020-01-30
US11236439B2 (en) 2022-02-01
US20180142376A1 (en) 2018-05-24
JP6760285B2 (ja) 2020-09-23

Similar Documents

Publication Publication Date Title
JP6597481B2 (ja) GaN基板
JP6813040B2 (ja) GaN基板
JP7347555B2 (ja) 導電性C面GaN基板
JP6516036B2 (ja) 自立GaN基板、GaN単結晶の製造方法、半導体デバイスの製造方法、並びにGaN層接合基板およびその製造方法
JP2009286652A (ja) Iii族窒化物結晶、iii族窒化物結晶基板および半導体デバイスの製造方法
JP6292080B2 (ja) 非極性または半極性GaN基板
JP2018052797A (ja) GaN結晶の製造方法
KR20100067114A (ko) 비극성 및 반극성 질화물 기판들의 면적을 증가하기 위한 방법
JP6759831B2 (ja) C面GaN基板
JP2010168274A (ja) Iii族窒化物半導体の製造方法およびテンプレート基板
US11236439B2 (en) Non-polar or semi-polar GaN wafer
JP2018070415A (ja) GaNウエハの製造方法
JP7074168B2 (ja) C面GaN基板
WO2023190969A1 (ja) GaN結晶及びGaNウエハ
JP6724525B2 (ja) GaNウエハの製造方法
JP2017088430A (ja) GaNウエハ

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 16824146

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2017528316

Country of ref document: JP

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 16824146

Country of ref document: EP

Kind code of ref document: A1