WO2014076921A1 - 半導体エピタキシャルウェーハの製造方法、半導体エピタキシャルウェーハ、および固体撮像素子の製造方法 - Google Patents

半導体エピタキシャルウェーハの製造方法、半導体エピタキシャルウェーハ、および固体撮像素子の製造方法 Download PDF

Info

Publication number
WO2014076921A1
WO2014076921A1 PCT/JP2013/006610 JP2013006610W WO2014076921A1 WO 2014076921 A1 WO2014076921 A1 WO 2014076921A1 JP 2013006610 W JP2013006610 W JP 2013006610W WO 2014076921 A1 WO2014076921 A1 WO 2014076921A1
Authority
WO
WIPO (PCT)
Prior art keywords
wafer
semiconductor
epitaxial
carbon
layer
Prior art date
Application number
PCT/JP2013/006610
Other languages
English (en)
French (fr)
Inventor
武 門野
栗田 一成
Original Assignee
株式会社Sumco
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社Sumco filed Critical 株式会社Sumco
Priority to CN201380059278.XA priority Critical patent/CN104781919B/zh
Priority to DE112013005401.9T priority patent/DE112013005401T5/de
Priority to KR1020157013183A priority patent/KR101669603B1/ko
Priority to US14/442,355 priority patent/US20160181311A1/en
Publication of WO2014076921A1 publication Critical patent/WO2014076921A1/ja
Priority to US16/717,722 priority patent/US20200127043A1/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14683Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof
    • H01L27/14687Wafer level processing
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/22Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the process of coating
    • C23C14/48Ion implantation
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B25/00Single-crystal growth by chemical reaction of reactive gases, e.g. chemical vapour-deposition growth
    • C30B25/02Epitaxial-layer growth
    • C30B25/18Epitaxial-layer growth characterised by the substrate
    • C30B25/186Epitaxial-layer growth characterised by the substrate being specially pre-treated by, e.g. chemical or physical means
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B29/00Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
    • C30B29/02Elements
    • C30B29/06Silicon
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/02373Group 14 semiconducting materials
    • H01L21/02381Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02439Materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02524Group 14 semiconducting materials
    • H01L21/02532Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/0257Doping during depositing
    • H01L21/02573Conductivity type
    • H01L21/02576N-type
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/0257Doping during depositing
    • H01L21/02573Conductivity type
    • H01L21/02579P-type
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02656Special treatments
    • H01L21/02658Pretreatments
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • H01L21/26506Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • H01L21/26506Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors
    • H01L21/26513Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors of electrically active species
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • H01L21/26566Bombardment with radiation with high-energy radiation producing ion implantation of a cluster, e.g. using a gas cluster ion beam
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • H01L21/2658Bombardment with radiation with high-energy radiation producing ion implantation of a molecular ion, e.g. decaborane
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/322Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to modify their internal properties, e.g. to produce internal imperfections
    • H01L21/3221Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to modify their internal properties, e.g. to produce internal imperfections of silicon bodies, e.g. for gettering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/324Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14683Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof
    • H01L27/14689MOS based technologies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/167Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table further characterised by the doping material

Definitions

  • the present invention relates to a method for manufacturing a semiconductor epitaxial wafer, a semiconductor epitaxial wafer, and a method for manufacturing a solid-state imaging device.
  • the present invention relates to a method for manufacturing a semiconductor epitaxial wafer capable of suppressing metal contamination by exhibiting higher gettering ability.
  • Metal contamination is a factor that degrades the characteristics of semiconductor devices.
  • metal mixed in a semiconductor epitaxial wafer serving as the substrate of this device causes a dark current of the solid-state imaging device to increase and causes a defect called a white defect.
  • the back-illuminated solid-state image sensor has a wiring layer, etc., placed below the sensor part, so that external light can be taken directly into the sensor and clearer images and videos can be taken even in dark places. In recent years, it has been widely used in mobile phones such as digital video cameras and smartphones. Therefore, it is desired to reduce white defect as much as possible.
  • Metal contamination in the wafer mainly occurs in the manufacturing process of the semiconductor epitaxial wafer and the manufacturing process (device manufacturing process) of the solid-state imaging device.
  • Metal contamination in the former semiconductor epitaxial wafer manufacturing process is caused by heavy metal particles from the components of the epitaxial growth furnace, or because the chlorine gas is used as the furnace gas during epitaxial growth, the piping material is corroded by metal. The thing by the heavy metal particle to generate
  • a gettering sink for capturing a metal is formed on a semiconductor epitaxial wafer, or a substrate having a high metal capture capability (gettering capability) such as a high-concentration boron substrate is used. The metal contamination was avoided.
  • oxygen precipitates commonly called silicon oxide precipitates, which are crystal defects
  • dislocations are formed inside the semiconductor wafer.
  • Intrinsic gettering (IG) method and extrinsic gettering (EG) method in which a gettering sink is formed on the back surface of a semiconductor wafer are generally used.
  • Patent Document 1 describes a manufacturing method in which carbon ions are implanted from one surface of a silicon wafer to form a carbon ion implanted region, and then a silicon epitaxial layer is formed on the surface to form a silicon epitaxial wafer. In this technique, the carbon ion implantation region functions as a gettering site.
  • Patent Document 2 discloses a non-carrier dopant layer (such as carbon) in a semiconductor substrate and a carrier dopant layer that includes the non-carrier dopant layer therein (boron (B) as a group 13 element, as a group 15 element).
  • a method for manufacturing an epitaxial semiconductor substrate is described, which includes a step of forming arsenic (As) or the like and a step of forming an epitaxial layer on the upper surface of the substrate.
  • Patent Document 3 describes that at least one of boron, carbon, aluminum, arsenic, and antimony is ion-implanted in a dose range of 5 ⁇ 10 14 to 1 ⁇ 10 16 atoms / cm 2 with respect to a silicon single crystal substrate. Then, after cleaning the silicon single crystal substrate subjected to the ion implantation without performing a recovery heat treatment, an epitaxial layer is formed at a temperature of 1100 ° C. or higher using a single wafer epitaxial apparatus. An epitaxial wafer manufacturing method characterized by the above is described.
  • Patent Document 1 Each of the techniques described in Patent Document 1, Patent Document 2, and Patent Document 3 implants one or a plurality of monomer ions (single ions) into a semiconductor wafer before forming an epitaxial layer.
  • monomer ions single ions
  • the present invention provides a semiconductor epitaxial wafer capable of suppressing metal contamination by having a higher gettering capability, a manufacturing method thereof, and a solid that forms a solid-state imaging device from the semiconductor epitaxial wafer.
  • An object of the present invention is to provide a method for manufacturing an image sensor.
  • the present inventors have completed the present invention. That is, in the method for producing a semiconductor epitaxial wafer of the present invention, the surface of the semiconductor wafer is irradiated with cluster ions, and carbon and dopant elements that are constituent elements of the cluster ions are dissolved on the surface of the semiconductor wafer. And a second step of forming an epitaxial layer having a dopant element concentration lower than the peak concentration of the dopant element in the modified layer on the modified layer of the semiconductor wafer.
  • the cluster ions are preferably formed by ionizing a compound containing both the carbon and the dopant element.
  • the dopant element may be one or more elements selected from the group consisting of boron, phosphorus, arsenic, and antimony.
  • the semiconductor wafer may be a silicon wafer.
  • the semiconductor wafer may be an epitaxial silicon wafer having a silicon epitaxial layer formed on the surface of the silicon wafer.
  • the modified layer is formed on the surface of the silicon epitaxial layer in the first step.
  • a semiconductor epitaxial wafer of the present invention includes a semiconductor wafer, a modified layer formed on the surface of the semiconductor wafer, in which carbon and a dopant element are dissolved, and on the modified layer.
  • the half-width of the carbon concentration profile and the half-width of the concentration profile of the dopant element in the modified layer are both 100 nm or less, and the concentration of the dopant element in the epitaxial layer is It is characterized by being lower than the peak concentration of the dopant element in the modified layer.
  • the dopant element may be one or more elements selected from the group consisting of boron, phosphorus, arsenic, and antimony.
  • the semiconductor wafer may be a silicon wafer.
  • the semiconductor wafer may be an epitaxial silicon wafer in which a silicon epitaxial layer is formed on the surface of a silicon wafer.
  • the modified layer is located on the surface of the silicon epitaxial layer.
  • the peak of the concentration profile of the carbon and the dopant element in the modified layer be located within a depth of 150 nm or less from the surface of the semiconductor wafer, and the peak concentration of carbon is 1 ⁇ 10 15 atoms. / Cm 3 or more, and the peak concentration of the dopant element is also preferably 1 ⁇ 10 15 atoms / cm 3 or more.
  • the manufacturing method of the solid-state image sensor of this invention forms a solid-state image sensor in the epitaxial layer located in the surface of the epitaxial wafer manufactured by the said any one manufacturing method, or the said any one epitaxial wafer. It is characterized by that.
  • the semiconductor wafer is irradiated with cluster ions, and a modified layer is formed on the surface of the semiconductor wafer by dissolving carbon and dopant elements that are constituent elements of the cluster ions.
  • a semiconductor epitaxial wafer capable of suppressing metal contamination can be obtained, and a high-quality solid-state imaging device can be formed from this semiconductor epitaxial wafer.
  • FIG. 1 is a schematic cross-sectional view illustrating a method for manufacturing a semiconductor epitaxial wafer 100 according to an embodiment of the present invention. It is a model cross section explaining the manufacturing method of the semiconductor epitaxial wafer 200 by other embodiment of this invention.
  • (A) is a schematic diagram explaining the irradiation mechanism in the case of irradiating cluster ions
  • (B) is a schematic diagram explaining the injection mechanism in the case of injecting monomer ions. It is the density
  • FIG. 1D is a schematic cross-sectional view of a semiconductor epitaxial wafer 100 obtained as a result of this manufacturing method.
  • Examples of the semiconductor wafer 10 include a bulk single crystal wafer made of silicon, a compound semiconductor (GaAs, GaN, SiC) and having no epitaxial layer on the surface.
  • a bulk single crystal silicon wafer is generally used.
  • the semiconductor wafer 10 can use what sliced the single crystal silicon ingot grown by the Czochralski method (CZ method) and the floating zone melting method (FZ method) with the wire saw etc.
  • CZ method Czochralski method
  • FZ method floating zone melting method
  • carbon and / or nitrogen may be added to obtain higher gettering ability.
  • an arbitrary impurity may be added to be n-type or p-type.
  • the first embodiment shown in FIG. 1 is an example in which a bulk semiconductor wafer 12 having no epitaxial layer on the surface is used as the semiconductor wafer 10.
  • an epitaxial semiconductor wafer in which a semiconductor epitaxial layer (first epitaxial layer) 14 is formed on the surface of the bulk semiconductor wafer 12 can be exemplified.
  • a semiconductor epitaxial layer first epitaxial layer
  • the silicon epitaxial layer can be formed under general conditions by a CVD (Chemical Vapor Deposition) method.
  • the first epitaxial layer 14 preferably has a thickness in the range of 0.1 to 10 ⁇ m, and more preferably in the range of 0.2 to 5 ⁇ m.
  • the surface 10A of the wafer 10 is irradiated with cluster ions 16, and carbon and dopant elements, which are constituent elements of the cluster ions 16, are dissolved in the surface 10A of the semiconductor wafer (the surface of the first epitaxial layer 14 in this embodiment).
  • a first step (FIGS. 2A to 2C) for forming the modified layer 18 is performed.
  • FIG. 2E is a schematic cross-sectional view of a semiconductor epitaxial wafer 200 obtained as a result of this manufacturing method.
  • the characteristic process of the present invention is to irradiate the surface 10A of the semiconductor wafer with the cluster ions 16 as shown in FIGS. And a modified layer 18 in which the dopant element is dissolved.
  • a cluster ion formed by ionizing a compound containing carbon and a cluster ion formed by ionizing a compound containing a dopant element are separately irradiated to form carbon and a dopant.
  • the modified layer 18 in which elements are dissolved can be formed.
  • the irradiation energy and / or dose amount of each cluster ion can be easily controlled. As will be described later, it is relatively easy to control the peak position of the concentration profile of each element.
  • a cluster layer 16 formed by ionizing a compound containing both carbon and a dopant element is irradiated to form a modified layer 18 in which carbon and the dopant element are solid solution. You can also.
  • a compound is irradiated as cluster ions, both carbon and the dopant element can be simultaneously locally dissolved in the vicinity of the silicon wafer surface by one irradiation, and the production efficiency can be improved.
  • the modified layer 18 formed as a result of the irradiation of the cluster ions 16 is locally formed by dissolving the constituent elements (carbon and dopant elements) of the cluster ions 16 at the interstitial positions or substitution positions of the crystal on the surface of the semiconductor wafer. It is an existing area and serves as a gettering site. The reason is presumed as follows. That is, the carbon and dopant elements irradiated in the form of cluster ions are localized at high density at the substitution positions / interstitial positions of the silicon single crystal.
  • the solid solubility of the heavy metal (saturation solubility of the transition metal) is extremely increased when the carbon and dopant elements are dissolved to the equilibrium concentration or higher of the silicon single crystal. That is, it is considered that the solid solubility of heavy metals is increased by the carbon and dopant elements that are solid-solved to an equilibrium concentration or higher, and the capture rate for heavy metals is thereby significantly increased. It is also considered that this is due to a synergistic effect of the gettering action by carbon and the gettering action by the dopant element.
  • the cluster ions 16 are irradiated in the present invention, higher gettering ability can be obtained as compared with the case of injecting monomer ions, and further, the recovery heat treatment can be omitted. Therefore, it becomes possible to manufacture the semiconductor epitaxial wafers 100 and 200 having higher gettering ability, and the back-illuminated solid-state imaging device manufactured from the semiconductor epitaxial wafers 100 and 200 obtained by this manufacturing method has white scratches compared to the conventional case. Suppression of defect generation can be expected.
  • cluster ions mean ions that are ionized by applying a positive charge or a negative charge to a cluster formed by aggregating a plurality of atoms or molecules.
  • a cluster is a massive group in which a plurality (usually about 2 to 2000) of atoms or molecules are bonded to each other.
  • the present inventors consider the action of obtaining high gettering ability by irradiating cluster ions as follows.
  • the monomer ions are implanted into a silicon wafer, as shown in FIG. 3B, the monomer ions are blown off silicon atoms constituting the silicon wafer and implanted at a predetermined depth in the silicon wafer.
  • the implantation depth depends on the type of constituent elements of the implanted ions and the acceleration voltage of the ions. In this case, the carbon concentration profile in the depth direction of the silicon wafer is relatively broad.
  • lighter elements are implanted deeper, that is, implanted at different positions according to the mass of each element, so the concentration profile of the implanted elements becomes broader. .
  • the concentration profile of the implanted dopant element is relatively broad.
  • monomer ions are generally implanted at an acceleration voltage of about 150 to 2000 keV. Since each ion collides with a silicon atom with its energy, the crystallinity of the surface of the silicon wafer into which the monomer ions are implanted is disturbed. The crystallinity of the epitaxial layer grown on the wafer surface is disturbed. Also, the higher the acceleration voltage, the more the crystallinity is disturbed. Therefore, it is necessary to perform heat treatment (recovery heat treatment) for recovering disordered crystallinity after ion implantation at a high temperature for a long time.
  • heat treatment recovery heat treatment
  • the “modified layer” in the present specification means a layer in which constituent elements of ions to be irradiated are dissolved in crystal interstitial positions or substitution positions on the surface of the semiconductor wafer.
  • the concentration profile of carbon and boron in the depth direction of the silicon wafer depends on the acceleration voltage and cluster size of cluster ions, but is sharper than that of monomer ions, and the irradiated carbon and boron exist locally.
  • the thickness of the region (that is, the modified layer) is approximately 500 nm or less (for example, about 50 to 400 nm). Note that the elements irradiated in the form of cluster ions undergo some thermal diffusion during the formation process of the epitaxial layer 20. Therefore, in the concentration profile of carbon and boron after the formation of the epitaxial layer 20, broad diffusion regions are formed on both sides of the peak where these elements are present locally. However, the thickness of the modified layer does not change greatly (see FIGS. 6A and 6B described later).
  • the carbon and boron precipitation regions can be locally and highly concentrated. Further, since the modified layer 18 is formed in the vicinity of the surface of the silicon wafer, closer gettering is possible. As a result, it is considered that a higher gettering ability can be obtained than when monomer ions are implanted. In the case of cluster ions, unlike the case of monomer ion implantation, multiple types of ions can be irradiated simultaneously.
  • the cluster ions 16 are generally irradiated at an acceleration voltage of about 10 to 100 keV / Cluster. Since the cluster is an aggregate of a plurality of atoms or molecules, it is implanted with a small energy per atom or molecule. be able to. Therefore, the damage given to the crystal of the silicon wafer is small. Furthermore, due to the difference in the implantation mechanism as described above, the cluster ion irradiation does not disturb the crystallinity of the silicon wafer 10 more than the monomer ion implantation. Therefore, after the first step, the second step can be performed by transferring the silicon wafer 10 to the epitaxial growth apparatus without performing the recovery heat treatment on the silicon wafer 10 (FIGS. 1C and 2D). )).
  • the cluster ion 16 has various clusters depending on the bonding mode, and can be generated by a known method as described in the following document, for example.
  • a method for generating a gas cluster beam (1) JP-A-9-41138, (2) JP-A-4-354865, and as an ion beam generating method, (1) charged particle beam engineering: Junzo Ishikawa: ISBN978 -4-339-00734-3: Corona, (2) Electron and ion beam engineering: The Institute of Electrical Engineers of Japan: ISBN4-88686-217-9: Ohm, (3) Cluster ion beam fundamentals and applications: ISBN4-526-05765 -7: Nikkan Kogyo Shimbun.
  • a Nielsen ion source or a Kaufman ion source is used to generate positively charged cluster ions
  • a large current negative ion source using a volume generation method is used to generate negatively charged cluster ions. It is done.
  • the irradiated elements are carbon and dopant elements.
  • the covalent bond radius of the carbon atom at the lattice position is smaller than that of the silicon single crystal, a contraction field of the silicon crystal lattice is formed, and thus gettering ability to attract impurities between the lattices is high.
  • carbon can efficiently getter nickel and copper.
  • the dopant element as the irradiation element is preferably one or more elements selected from the group consisting of boron, phosphorus, arsenic and antimony. By dissolving the dopant element in addition to carbon, the gettering ability is further improved. In addition, for example, when the dopant element is boron, Fe, Cu, Cr, etc. can be gettered, and the types of metals that can be efficiently gettered differ depending on the type of dopant element to be dissolved, so a wider range of metals Can deal with contamination.
  • the compound to be ionized is not particularly limited, and examples of the ionizable carbon source compound include ethane, methane, carbon dioxide (CO 2 ), dibenzyl (C 14 H 14 ), cyclohexane (C 6 H 12 ), and the like.
  • Examples of boron source compounds that can be used and can be ionized include diborane and decaborane (B 10 H 14 ).
  • a gas obtained by mixing benzyl gas and decaborane gas is used as a material gas, a hydrogen compound cluster in which carbon, boron, and hydrogen are aggregated can be generated.
  • the compound which ionizes the compound containing both carbon and a dopant element and can be used as a cluster ion is illustrated below, it is not limited to this.
  • phosphole (C 4 H 5 P), trimethylphosphine (C 3 H 9 P), triphenylphosphine (C 18 H 15 P), and the like can be used.
  • cluster size means the number of atoms or molecules constituting one cluster.
  • the concentration profile of the constituent elements in the modified layer 18 in the depth direction is within a range of 150 nm or less from the surface 10A of the semiconductor wafer 10.
  • the cluster ions 16 are irradiated so that the peak of is located.
  • concentration profile of constituent elements in the depth direction means not a total of constituent elements but a profile of each individual element.
  • the acceleration voltage per carbon atom is 0 keV / atom to 50 keV / atom or less, preferably 40 keV / atom or less. Further, the acceleration voltage per atom of the dopant element is more than 0 keV / atom and 50 keV / atom or less, and preferably 40 keV / atom or less.
  • the cluster size is 2 to 100, preferably 60 or less, more preferably 50 or less.
  • the cluster size can be adjusted by adjusting the gas pressure of the gas ejected from the nozzle, the pressure of the vacuum vessel, the voltage applied to the filament during ionization, and the like.
  • the cluster size can be obtained by obtaining a cluster number distribution by mass spectrometry using a quadrupole high-frequency electric field or time-of-flight mass spectrometry and taking an average value of the number of clusters.
  • the dose amount of cluster ions can be adjusted by controlling the ion irradiation time.
  • the dose amounts of carbon and dopant elements are preferably 1 ⁇ 10 13 to 1 ⁇ 10 16 atoms / cm 2 , respectively, and 1 ⁇ 10 14 to 5 ⁇ 10. More preferably, it is 15 atoms / cm 2 . If it is less than 1 ⁇ 10 13 atoms / cm 2 , the gettering ability may not be sufficiently obtained, and if it exceeds 1 ⁇ 10 16 atoms / cm 2 , the epitaxial surface may be greatly damaged. It is.
  • the present invention there is no need to perform recovery heat treatment using a rapid heating / cooling heat treatment apparatus or the like separate from the epitaxial apparatus, such as RTA (Rapid Thermal Annealing) and RTO (Rapid Thermal Oxidation).
  • a rapid heating / cooling heat treatment apparatus or the like separate from the epitaxial apparatus, such as RTA (Rapid Thermal Annealing) and RTO (Rapid Thermal Oxidation).
  • RTA Rapid Thermal Annealing
  • RTO Rapid Thermal Oxidation
  • This hydrogen baking process is originally intended to remove the natural oxide film formed on the wafer surface by the cleaning process before the epitaxial layer growth, but the crystallinity of the silicon wafer 10 is sufficiently restored by the hydrogen baking under the above conditions. Can be made.
  • a recovery heat treatment may be performed using a heat treatment device separate from the epitaxial device (FIGS. 1C and 2D).
  • This recovery heat treatment may be performed at 900 ° C. to 1200 ° C. for 10 seconds to 1 hour.
  • the reason why the heat treatment temperature is set to 900 ° C. or more and 1200 ° C. or less is that if the temperature is less than 900 ° C., it is difficult to obtain the crystallinity recovery effect, whereas if it exceeds 1200 ° C., it is caused by the heat treatment at high temperature. This is because slip occurs and the heat load on the apparatus increases.
  • the heat treatment time is set to 10 seconds or more and 1 hour or less because a recovery effect is difficult to be obtained if the heat treatment time is less than 10 seconds. On the other hand, if the heat treatment time exceeds 1 hour, the productivity is lowered and the heat load on the apparatus is reduced. This is because it becomes larger.
  • Such recovery heat treatment can be performed using, for example, a rapid heating / cooling heat treatment apparatus such as RTA or RTO, or a batch heat treatment apparatus (vertical heat treatment apparatus, horizontal heat treatment apparatus). Since the former is a lamp irradiation heating method, it is not suitable for long-time treatment in terms of the device structure, and is suitable for heat treatment within 15 minutes. On the other hand, in the latter, although it takes time to raise the temperature to a predetermined temperature, a large number of wafers can be processed simultaneously. In addition, because of the resistance heating method, long-time heat treatment is possible. An appropriate heat treatment apparatus may be selected in consideration of the irradiation conditions of the cluster ions 16.
  • the second epitaxial layer 20 formed on the modified layer 18 includes a silicon epitaxial layer, and the concentration of the dopant element contained therein is dissolved in the modified layer 18. Lower than the peak concentration of the dopant element.
  • the second epitaxial layer can be formed, for example, under the following conditions.
  • a source gas such as dichlorosilane or trichlorosilane is introduced into the chamber using hydrogen as a carrier gas, and the growth temperature varies depending on the source gas used, but the semiconductor wafer 10 is formed by CVD at a temperature in the range of about 1000 to 1200 ° C. It can be epitaxially grown on.
  • the dopant concentration in the second epitaxial layer can be adjusted by the amount of dopant gas introduced during epitaxial growth.
  • the dopant gas for example, diborane gas (B 2 H 6 ) can be used in the case of boron doping, and phosphine (PH 3 ) in the case of phosphorus doping.
  • the second epitaxial layer 20 preferably has a thickness in the range of 1 to 15 ⁇ m. If the thickness is less than 1 ⁇ m, the resistivity of the second epitaxial layer 20 may change due to the out-diffusion of the dopant from the semiconductor wafer 10, and if it exceeds 15 ⁇ m, the spectral sensitivity characteristics of the solid-state imaging device are affected. This is because there is a risk of occurrence.
  • the second epitaxial layer 20 becomes a device layer for manufacturing a back-illuminated solid-state imaging device.
  • the combination of conductivity types of the semiconductor wafer 10 / modified layer 18 / second epitaxial layer 20 is not particularly limited, and includes a p / n / p structure, an n / p / n structure, a p / p / p structure, and an n / n / Any of an n structure, an n / n / p structure, a p / p / n structure, a p / n / n structure, and an n / p / p structure may be used.
  • the second embodiment shown in FIG. 2 is characterized in that the cluster ion irradiation is performed not on the bulk semiconductor wafer 12 but on the first epitaxial layer 14.
  • a bulk semiconductor wafer has an oxygen concentration about two orders of magnitude higher than that of an epitaxial layer. Therefore, in the modified layer formed in the bulk semiconductor wafer, more oxygen is diffused than the modified layer formed in the epitaxial layer, and much oxygen is captured. The trapped oxygen is re-emitted from the capture site during the device process and diffuses into the active region of the device, forming point defects, thus adversely affecting the electrical properties of the device. Therefore, an important design condition in the device process is to irradiate an epitaxial layer having a low solid solution oxygen concentration with cluster ions and form a gettering layer in the epitaxial layer in which the influence of oxygen diffusion can be almost ignored.
  • the bulk semiconductor wafer part on the back side of the epitaxial wafer may be removed by polishing or etching process, but the dopant high-concentration layer dissolved by cluster ion irradiation is a device process. It also functions as a polishing stop layer and an etching stop layer when thinning.
  • the peak position (range) of the dopant element can be controlled by changing the irradiation energy (acceleration voltage) condition of the cluster ions.
  • each element can be controlled by adjusting the size. Specifically, the concentration peak is located on the surface side as the element size used is larger, and the concentration peak can be located at a position deeper than the surface side as the element size is smaller.
  • the control range of the peak position by adjusting the element size is relatively narrow, without irradiating the cluster ion formed by ionizing the compound containing multiple elements, each element is individually irradiated with the cluster ion with different irradiation energy. By doing so, the control range of the peak position of each element can be expanded.
  • semiconductor epitaxial wafers 100 and 200 obtained by the above manufacturing method will be described.
  • the semiconductor epitaxial wafer 100 according to the first embodiment and the semiconductor epitaxial wafer 200 according to the second embodiment are formed on the semiconductor wafer 10 and the surface of the semiconductor wafer 10 as shown in FIG. 1 (D) and FIG. 2 (E).
  • the semiconductor wafer 10 has a modified layer 18 in which carbon and a dopant element are dissolved, and an epitaxial layer 20 on the modified layer 18.
  • the half-value width W1 of the carbon concentration profile and the half-value width W2 of the concentration profile of the dopant element in the modified layer 18 are both 100 nm or less, and the concentration of the dopant element in the epitaxial layer 20 is the modified layer. It is characterized by being lower than the peak concentration of the dopant element in 18.
  • the precipitation region of the elements constituting the cluster ions can be locally and highly concentrated, so that the half widths W1 and W2 are both 100 nm or less. And became possible.
  • the lower limit can be set to 10 nm.
  • carbon concentration profile and “dopant element concentration profile” are both measured by secondary ion mass spectrometry (SIMS) for each element in the depth direction measured by secondary ion mass spectrometry (SIMS). Means concentration distribution.
  • the “half-value width of the concentration profile” is determined in consideration of the measurement accuracy when the thickness of the epitaxial layer exceeds 1 ⁇ m and the concentration profile of the predetermined element is obtained by SIMS in a state where the epitaxial layer is thinned to 1 ⁇ m. The half width when measured.
  • the peak concentration of the dopant element in the modified layer 18 is higher than the concentration of the dopant element in the second epitaxial layer 20, so that the impurity element in the second epitaxial layer 20 is changed in the modified layer 18. Gettering is possible (gettering is performed at a high density). Further, since the first epitaxial layer 14 having a low oxygen concentration and no defects is present in the semiconductor epitaxial wafer 200, oxygen diffusion into the second epitaxial layer 20 can be suppressed. Therefore, in the second epitaxial layer 20, it is possible to suppress the occurrence of crystal defects such as COP.
  • the dopant element to be dissolved is preferably one or more elements selected from the group consisting of boron, phosphorus, arsenic and antimony.
  • both of the semiconductor epitaxial wafers 100 and 200 have a concentration profile of carbon and dopant elements in the modified layer 18 within a depth of 150 nm or less from the surface of the semiconductor wafer 10. It is preferable that the peak is located.
  • the peak concentration of the carbon concentration profile is preferably 1 ⁇ 10 15 atoms / cm 3 or more, more preferably in the range of 1 ⁇ 10 17 to 1 ⁇ 10 22 atoms / cm 3 , and 1 ⁇ 10 19 to 1 More preferably within the range of ⁇ 10 21 atoms / cm 3 .
  • the peak concentration of the concentration profile is preferably 1 ⁇ 10 15 atoms / cm 3 or more, and is within the range of 1 ⁇ 10 17 to 1 ⁇ 10 22 atoms / cm 3 . Is more preferable, and the range of 1 ⁇ 10 19 to 1 ⁇ 10 21 atoms / cm 3 is more preferable.
  • the thickness in the depth direction of the modified layer 18 can be approximately in the range of 30 to 400 nm.
  • the concentration of the dopant element in the epitaxial layer 20 is preferably 1.0 ⁇ 10 15 to 1.0 ⁇ 10 22 atoms / cm 3 , more preferably 1.0 ⁇ 10 17 to 1.0 ⁇ 10 21 atoms / cm 3. .
  • the semiconductor epitaxial wafers 100 and 200 of the present embodiment it is possible to further suppress metal contamination by exhibiting higher gettering ability than the conventional one.
  • a method for manufacturing a solid-state imaging device includes a solid-state imaging device on the epitaxial wafer manufactured by the manufacturing method described above or the epitaxial layer 20 positioned on the surface of the epitaxial wafer, that is, the semiconductor epitaxial wafers 100 and 200. It is characterized by forming.
  • the solid-state imaging device obtained by this manufacturing method can reduce the influence of heavy metal contamination that occurs during each process of the manufacturing process, and can sufficiently suppress the occurrence of white scratch defects.
  • Phosphorus dose amount was 1.7 ⁇ 10 14 atoms / cm 2
  • acceleration voltage was 12.8 keV / atom per carbon atom
  • silicon wafer was irradiated at an acceleration voltage of 32 keV / atom per phosphorus atom .
  • Reference Example 2 For the same silicon wafer as in Reference Example 1, instead of trimethylphosphine, trimethylborane (C 3 H 9 B) is used as a material gas to generate cluster ions, and the boron dose is 1.7 ⁇ 10 14 atoms / cm. 2. The silicon wafer was irradiated under the same conditions as in Reference Example 1 except that the acceleration voltage per atom of boron was 14.5 kev / atom.
  • Example 1 An n-type silicon wafer (thickness: 725 ⁇ m, dopant type: phosphorus, dopant concentration: 1 ⁇ 10 15 atoms / cm 3 ) obtained from a CZ single crystal silicon ingot was prepared. Next, cluster ions of trimethylphosphine (C 3 H 9 P) are generated using a cluster ion generator (manufactured by Nissin Ion Equipment Co., Ltd., model number: CLARIS), and the carbon dose is 5.0 ⁇ 10 14 atoms.
  • C 3 H 9 P cluster ion generator
  • the silicon wafer was irradiated under the irradiation conditions of / cm 2 , phosphorus dose of 1.7 ⁇ 10 14 atoms / cm 2 , 12.8 keV / atom per carbon atom, and 12.8 keV / atom per boron atom. Then, after the silicon wafer is subjected to HF cleaning treatment, it is transferred into a single wafer epitaxial growth apparatus (Applied Materials) and subjected to hydrogen baking treatment at a temperature of 1120 ° C.
  • Applied Materials Applied Materials
  • a silicon epitaxial layer (thickness: 6 ⁇ m, dopant type: phosphorus, dopant concentration: 5 ⁇ ) on a silicon wafer by a CVD method at 1000 to 1150 ° C. using a gas, trichlorosilane as a source gas, and phosphine (PH 3 ) as a dopant gas 10 15 atoms / cm 3 ) was epitaxially grown to produce a silicon epitaxial wafer according to the present invention.
  • Example 2 For the same silicon wafer as in Example 1, instead of trimethylphosphine, trimethylborane (C 3 H 9 B) is used as a material gas to generate cluster ions, and the boron dose is 1.7 ⁇ 10 14 atoms / cm. 2 , under the same conditions as in Example 1 except that the acceleration voltage per atom of boron is 14.5 kev / atom and further an epitaxial layer (dopant type: boron, dopant concentration: 5 ⁇ 10 15 atoms / cm 3 ) is used.
  • a silicon epitaxial wafer according to the present invention was produced.
  • Example 1 For the same silicon wafer as in Example 1, instead of cluster ion irradiation, carbon monomer ions are generated using CO 2 as a material gas, a dose amount of 5.0 ⁇ 10 14 atoms / cm 2 , an acceleration voltage of 80 keV / The silicon wafer was implanted under the conditions of atom. Thereafter, phosphorous monomer ions were generated using phosphine (PH 3 ) as a material gas, and the process was performed except that it was injected into a silicon wafer under conditions of a dose amount of 1.7 ⁇ 10 14 atoms / cm 2 and an acceleration voltage of 80 keV / atom. A silicon epitaxial wafer according to a comparative example was produced under the same conditions as in Example 1.
  • Comparative Example 2 For the same silicon wafer as in Example 1, instead of cluster ion irradiation, carbon monomer ions are generated using CO 2 as a material gas, a dose amount of 5.0 ⁇ 10 14 atoms / cm 2 , an acceleration voltage of 80 keV / The silicon wafer was implanted under the conditions of atom. Thereafter, boron monomer ions are generated using BF 2 as a material gas, and are injected into a silicon wafer under the conditions of a dose amount of 1.7 ⁇ 10 14 atoms / cm 2 and an acceleration voltage of 80 keV / atom. Under the same conditions, a silicon epitaxial wafer according to the comparative example was produced.
  • Example 3 For the same silicon wafer as in Example 1, instead of cluster ion irradiation, carbon monomer ions are generated using CO 2 as a material gas, a dose amount of 5.0 ⁇ 10 14 atoms / cm 2 , an acceleration voltage of 80 keV / A silicon epitaxial wafer according to a comparative example was produced under the same conditions as in Example 1 except that the silicon wafer was implanted under the conditions of atom.
  • the half width, peak concentration, and peak position (peak depth from the silicon wafer surface excluding the epitaxial layer) of the concentration profiles of carbon and dopant elements obtained at this time are classified according to the following evaluation criteria, respectively. Shown in Full width at half maximum ⁇ : 100 nm or less ⁇ : More than 100 nm to 125 nm or less ⁇ : More than 125 nm Peak position ⁇ : 125 nm or less ⁇ : More than 125 nm to 150 nm or less ⁇ : More than 150 nm Peak concentration ⁇ : 5.0 ⁇ 10 19 atoms / cm 3 or more ⁇ : 2.0 ⁇ 10 19 atoms / cm 3 or more to less than 5.0 ⁇ 10 19 atoms / cm 3 ⁇ : Less than 2.0 ⁇ 10 19 atoms / cm 3
  • Example 1 and Comparative Example 1 are phosphorus, In Example 2 and Comparative Example 2, a higher peak concentration was observed than boron).
  • a semiconductor epitaxial wafer capable of suppressing metal contamination can be obtained by exhibiting higher gettering capability, and a high-quality solid-state imaging device can be formed from the semiconductor epitaxial wafer. can do.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • High Energy & Nuclear Physics (AREA)
  • Materials Engineering (AREA)
  • Health & Medical Sciences (AREA)
  • Toxicology (AREA)
  • Organic Chemistry (AREA)
  • Metallurgy (AREA)
  • Electromagnetism (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Mechanical Engineering (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • General Chemical & Material Sciences (AREA)
  • Ceramic Engineering (AREA)
  • Recrystallisation Techniques (AREA)
  • Solid State Image Pick-Up Elements (AREA)

Abstract

 本発明は、より高いゲッタリング能力を発揮することで、金属汚染を抑制することが可能な半導体エピタキシャルウェーハを製造する方法を提供する。 本発明の半導体エピタキシャルウェーハの製造方法は、半導体ウェーハ10の表面10Aにクラスターイオン16を照射して、半導体ウェーハの表面10Aに、クラスターイオン16の構成元素である炭素およびドーパント元素が固溶した改質層18を形成する第1工程と、半導体ウェーハの改質層18上に、該改質層18におけるドーパント元素のピーク濃度よりもドーパント元素の濃度が低いエピタキシャル層20を形成する第2工程と、を有することを特徴とする。

Description

半導体エピタキシャルウェーハの製造方法、半導体エピタキシャルウェーハ、および固体撮像素子の製造方法
 本発明は、半導体エピタキシャルウェーハの製造方法、半導体エピタキシャルウェーハ、および固体撮像素子の製造方法に関する。本発明は特に、より高いゲッタリング能力を発揮することで金属汚染を抑制可能な半導体エピタキシャルウェーハを製造する方法に関する。
 半導体デバイスの特性を劣化させる要因として、金属汚染が挙げられる。例えば、裏面照射型固体撮像素子では、この素子の基板となる半導体エピタキシャルウェーハに混入した金属は、固体撮像素子の暗電流を増加させる要因となり、白傷欠陥と呼ばれる欠陥を生じさせる。裏面照射型固体撮像素子は、配線層などをセンサー部よりも下層に配置することで、外からの光をセンサーに直接取り込み、暗所などでもより鮮明な画像や動画を撮影することができるため、近年、デジタルビデオカメラやスマートフォンなどの携帯電話に広く用いられている。そのため、白傷欠陥を極力減らすことが望まれている。
 ウェーハへの金属の混入は、主に半導体エピタキシャルウェーハの製造工程および固体撮像素子の製造工程(デバイス製造工程)において生じる。前者の半導体エピタキシャルウェーハの製造工程における金属汚染は、エピタキシャル成長炉の構成材からの重金属パーティクルによるもの、あるいは、エピタキシャル成長時の炉内ガスとして塩素系ガスを用いるために、その配管材料が金属腐食して発生する重金属パーティクルによるものなどが考えられる。近年、これら金属汚染は、エピタキシャル成長炉の構成材を耐腐食性に優れた材料に交換するなどにより、ある程度は改善されてきているが、十分ではない。一方、後者の固体撮像素子の製造工程においては、イオン注入、拡散および酸化熱処理などの各処理中で、半導体基板の重金属汚染が懸念される。
 そのため、従来は、半導体エピタキシャルウェーハに金属を捕獲するためのゲッタリングシンクを形成するか、あるいは高濃度ボロン基板などの金属の捕獲能力(ゲッタリング能力)が高い基板を用いて、半導体ウェーハへの金属汚染を回避していた。
 半導体ウェーハにゲッタリングシンクを形成する方法としては、半導体ウェーハの内部に結晶欠陥である酸素析出物(シリコン酸化物析出物の通称であり、BMD:Bulk Micro Defectともいう。)や転位を形成するイントリンシックゲッタリング(IG;Intrinsic Gettering)法と、半導体ウェーハの裏面にゲッタリングシンクを形成するエクストリンシックゲッタリング(EG;Extrinsic Gettering)法が一般的である。
 ここで、重金属のゲッタリング法の一手法として、半導体ウェーハ中にモノマーイオン(シングルイオン)注入によりゲッタリングサイトを形成する技術がある。特許文献1には、シリコンウェーハの一面から炭素イオンを注入して、炭素イオン注入領域を形成した後、この表面にシリコンエピタキシャル層を形成し、シリコンエピタキシャルウェーハとする製造方法が記載されている。この技術では、炭素イオン注入領域がゲッタリングサイトとして機能する。
 また、特許文献2には、半導体基板内に非キャリア性ドーパント層(炭素など)と前記非キャリア性ドーパント層を内部に含むキャリア性ドーパント層(13族元素としてボロン(B)、15族元素として砒素(As)など)を形成する段階と、前記基板上面にエピタキシャル層を形成する段階と、を含むことを特徴とするエピタキシャル半導体基板の製造方法が記載されている。
 さらに、特許文献3には、シリコン単結晶基板に対してボロン、炭素、アルミニウム、砒素、アンチモンのうち少なくとも1種類をドーズ量5×1014~1×1016atoms/cmの範囲でイオン注入し、その後、該イオン注入を行った前記シリコン単結晶基板に対して回復熱処理を行わずに洗浄を行った後、枚葉式エピタキシャル装置を用いて1100℃以上の温度でエピタキシャル層を形成することを特徴とするエピタキシャルウェーハの製造方法が記載されている。
特開平6-338507号公報 特開2007-36250号公報 特開2010-177233号公報
 特許文献1、特許文献2、および特許文献3に記載された技術は、いずれもエピタキシャル層形成前に1つまたは複数のモノマーイオン(シングルイオン)を半導体ウェーハに注入するものである。しかしながら、本発明者らの検討によれば、モノマーイオンの注入を施した半導体エピタキシャルウェーハでは、ゲッタリング能力が不十分であり、より強力なゲッタリング能力が求められることがわかった。
 そこで本発明は、上記課題に鑑み、より高いゲッタリング能力を有することで金属汚染を抑制することが可能な半導体エピタキシャルウェーハおよびその製造方法、並びに、この半導体エピタキシャルウェーハから固体撮像素子を形成する固体撮像素子の製造方法を提供することを目的とする。
 本発明者らの検討によれば、半導体ウェーハにクラスターイオンを照射することにより、モノマーイオンを注入する場合に比べて、以下の有利な点があることを知見した。すなわち、クラスターイオンを照射した場合、モノマーイオンと同等の加速電圧で照射しても、クラスターイオンを構成する炭素および/またはドーパント元素の1原子あたりのエネルギーは、モノマーイオンとして炭素およびドーパント元素をそれぞれ注入する場合より小さくして半導体ウェーハに衝突する。そのため、照射した炭素およびドーパント元素の深さ方向の濃度プロファイルのピーク濃度をより半導体ウェーハ表面に近い位置に急峻に位置させることができ、一度に複数の原子を照射できるので、高濃度とすることができる。その結果、ゲッタリング能力が向上することを知見した。
 本発明者らは上記知見に基づき、本発明を完成させるに至った。
 すなわち、本発明の半導体エピタキシャルウェーハの製造方法は、半導体ウェーハの表面にクラスターイオンを照射して、該半導体ウェーハ表面に、前記クラスターイオンの構成元素である炭素およびドーパント元素が固溶した改質層を形成する第1工程と、前記半導体ウェーハの改質層上に、該改質層における前記ドーパント元素のピーク濃度よりもドーパント元素濃度が低いエピタキシャル層を形成する第2工程と、を有することを特徴とする。
 ここで、前記クラスターイオンは、前記炭素および前記ドーパント元素の両方を含む化合物をイオン化してなることが好ましい。
 また、前記ドーパント元素は、ボロン、リン、砒素およびアンチモンからなる群より選択された1または2以上の元素とすることができる。
 ここで、前記半導体ウェーハはシリコンウェーハとすることができる。
 また、前記半導体ウェーハは、シリコンウェーハの表面にシリコンエピタキシャル層が形成されたエピタキシャルシリコンウェーハとしてもよく、この場合、前記第1工程において前記改質層は前記シリコンエピタキシャル層の表面に形成される。
 次に、本発明の半導体エピタキシャルウェーハは、半導体ウェーハと、該半導体ウェーハの表面に形成された、該半導体ウェーハ中に炭素およびドーパント元素が固溶してなる改質層と、該改質層上のエピタキシャル層と、を有し、前記改質層における、前記炭素の濃度プロファイルの半値幅および前記ドーパント元素の濃度プロファイルの半値幅がともに100nm以下であり、前記エピタキシャル層におけるドーパント元素の濃度が、前記改質層における前記ドーパント元素のピーク濃度よりも低いことを特徴とする。
 ここで、前記ドーパント元素は、ボロン、リン、砒素およびアンチモンからなる群より選択された1または2以上の元素とすることができる。
 ここで、前記半導体ウェーハはシリコンウェーハとすることができる。
 また、前記半導体ウェーハは、シリコンウェーハの表面にシリコンエピタキシャル層が形成されたエピタキシャルシリコンウェーハとしてもよく、この場合、前記改質層は前記シリコンエピタキシャル層の表面に位置する。
 さらに、前記半導体ウェーハの表面からの深さが150nm以下の範囲内に、前記改質層における前記炭素および前記ドーパント元素の濃度プロファイルのピークが位置すると好ましく、炭素のピーク濃度が1×1015atoms/cm以上であると好ましく、ドーパント元素のピーク濃度が1×1015atoms/cm以上であることも好ましい。
 そして、本発明の固体撮像素子の製造方法は、上記いずれか1つの製造方法で製造されたエピタキシャルウェーハまたは上記いずれか1つのエピタキシャルウェーハの、表面に位置するエピタキシャル層に、固体撮像素子を形成することを特徴とする。
 本発明によれば、半導体ウェーハにクラスターイオンを照射して、この半導体ウェーハの表面に前記クラスターイオンの構成元素である炭素およびドーパント元素を固溶した改質層を形成したので、この改質層がより高いゲッタリング能力を発揮することで、金属汚染を抑制することが可能な半導体エピタキシャルウェーハを得ることができ、また、この半導体エピタキシャルウェーハから高品質の固体撮像素子を形成することができる。
本発明の一実施形態による半導体エピタキシャルウェーハ100の製造方法を説明する摸式断面図である。 本発明の他の実施形態による半導体エピタキシャルウェーハ200の製造方法を説明する摸式断面図である。 (A)はクラスターイオンを照射する場合の照射メカニズムを説明する模式図、(B)はモノマーイオンを注入する場合の注入メカニズムを説明する模式図である。 クラスターイオンを照射した参考例1,2におけるSIMS測定で得られた構成元素の濃度プロファイルであり、(A)は参考例1、(B)は参考例2を示す。 モノマーイオンを照射した参考例3,4におけるSIMS測定で得られた構成元素の濃度プロファイルであり、(A)は参考例3、(B)は参考例4を示す。 クラスターイオンを照射した実施例1,2におけるSIMS測定で得られた構成元素の濃度プロファイルであり、(A)は実施例1、(B)は実施例2を示す。 モノマーイオンを照射した比較例1~3におけるSIMS測定で得られた構成元素の濃度プロファイルであり、(A)は比較例1、(B)は比較例2、(C)は比較例3を示す。
 以下、図面を参照しつつ本発明の実施形態を詳細に説明する。なお、同一の構成要素には原則として同一の参照番号を付して、説明を省略する。また、図1および図2では説明の便宜上、実際の厚さの割合とは異なり、半導体ウェーハ10に対して第1および第2エピタキシャル層14,20の厚さを誇張して示す。
 (半導体エピタキシャルウェーハの製造方法)
 本発明の第1実施形態による半導体エピタキシャルウェーハ100の製造方法を図1に示す。まず、半導体ウェーハ10の表面10Aにクラスターイオン16を照射して、半導体ウェーハ10の表面10Aに、このクラスターイオン16の構成元素である炭素およびドーパント元素が固溶した改質層18を形成する第1工程(図1(A),(B))を行う。次に、半導体ウェーハ10をSC-1洗浄やHF洗浄など周知の洗浄方法で洗浄した後、半導体ウェーハ10の改質層18上に、改質層18におけるドーパント元素のピーク濃度よりもドーパント元素濃度が低いエピタキシャル層20を形成する第2工程(図1(D))を行う。図1(D)は、この製造方法の結果得られた半導体エピタキシャルウェーハ100の模式断面図である。
 半導体ウェーハ10としては、例えばシリコン、化合物半導体(GaAs、GaN、SiC)からなり、表面にエピタキシャル層を有しないバルクの単結晶ウェーハが挙げられる。裏面照射型固体撮像素子を製造する場合、一般的にはバルクの単結晶シリコンウェーハを用いる。また、半導体ウェーハ10は、チョクラルスキ法(CZ法)や浮遊帯域溶融法(FZ法)により育成された単結晶シリコンインゴットをワイヤーソー等でスライスしたものを使用することができる。また、より高いゲッタリング能力を得るために、炭素および/または窒素を添加してもよい。また、任意の不純物を添加して、n型またはp型としてもよい。図1に示した第1実施形態は、半導体ウェーハ10として、表面にエピタキシャル層を有しないバルク半導体ウェーハ12を用いる例である。
 また、半導体ウェーハ10としては、図2(A)に示すように、バルク半導体ウェーハ12表面に半導体エピタキシャル層(第1エピタキシャル層)14が形成されたエピタキシャル半導体ウェーハを挙げることもできる。例えば、バルクの単結晶シリコンウェーハの表面にシリコンエピタキシャル層が形成されたエピタキシャルシリコンウェーハである。シリコンエピタキシャル層は、CVD(Chemical Vapor Deposition)法により一般的な条件で形成することができる。第1エピタキシャル層14は、厚さが0.1~10μmの範囲内とすることが好ましく、0.2~5μmの範囲内とすることがより好ましい。
 この例として、本発明の第2実施形態による半導体エピタキシャルウェーハ200の製造方法は、図2に示すように、まずバルク半導体ウェーハ12の表面(少なくとも片面)に第1エピタキシャル層14が形成された半導体ウェーハ10の表面10Aにクラスターイオン16を照射して、半導体ウェーハの表面10A(本実施形態では第1エピタキシャル層14の表面)に、クラスターイオン16の構成元素である炭素およびドーパント元素が固溶した改質層18を形成する第1工程(図2(A)~(C))を行う。さらに、半導体ウェーハ10を任意の方法で洗浄した後、半導体ウェーハ10の改質層18上に、改質層18におけるドーパント元素のピーク濃度よりもドーパント元素濃度が低いエピタキシャル層20を形成する第2工程(図2(E))を行う。図2(E)は、この製造方法の結果得られた半導体エピタキシャルウェーハ200の模式断面図である。
 ここで、本発明の特徴的工程は、図1(A)および図2(B)に示すように、半導体ウェーハの表面10Aにクラスターイオン16を照射して、クラスターイオン16の構成元素である炭素およびドーパント元素が固溶した改質層18を形成する工程である。
 一実施形態において、第1工程では、炭素を含む化合物をイオン化して形成したクラスターイオンと、ドーパント元素を含む化合物をイオン化して形成したクラスターイオンとを、それぞれ別々に照射して、炭素およびドーパント元素が固溶した改質層18を形成することができる。この場合、それぞれのクラスターイオンの照射エネルギーおよび/またはドーズ量を容易に制御できる点で好ましい。後述するように、各元素の濃度プロファイルのピーク位置の制御も比較的容易となる。
 また、他の実施形態として、第1工程では、炭素およびドーパント元素の両方を含む化合物をイオン化してなるクラスターイオン16を照射して、炭素およびドーパント元素が固溶した改質層18を形成することもできる。このような化合物をクラスターイオンとして照射すれば、1回の照射で炭素およびドーパント元素の両方を同時にシリコンウェーハ表面近傍に局所的に固溶させることでき、製造効率も向上させることができる。
 上記第1工程を採用することの技術的意義を、作用効果とともに説明する。クラスターイオン16を照射した結果形成される改質層18は、クラスターイオン16の構成元素(炭素およびドーパント元素)が半導体ウェーハの表面の結晶の格子間位置または置換位置に固溶して局所的に存在する領域であり、ゲッタリングサイトとして働く。その理由は、以下のように推測される。すなわち、クラスターイオンの形態で照射された炭素およびドーパント元素は、シリコン単結晶の置換位置・格子間位置に高密度で局在する。そして、シリコン単結晶の平衡濃度以上にまで炭素およびドーパント元素を固溶すると、重金属の固溶度(遷移金属の飽和溶解度)が極めて増加することが実験的に確認された。つまり、平衡濃度以上にまで固溶した炭素およびドーパント元素により重金属の固溶度が増加し、これにより重金属に対する捕獲率が顕著に増加したものと考えられる。また、炭素によるゲッタリング作用と、ドーパント元素によるゲッタリング作用との相乗効果によるものとも考えられる。
 ここで、本発明ではクラスターイオン16を照射するため、モノマーイオンを注入する場合に比べて、より高いゲッタリング能力を得ることができ、さらに回復熱処理も省略することができる。そのため、より高いゲッタリング能力を有する半導体エピタキシャルウェーハ100,200を製造することが可能となり、本製法により得られる半導体エピタキシャルウェーハ100,200から製造した裏面照射型固体撮像素子は、従来に比べ白傷欠陥発生の抑制が期待できる。
 なお、本明細書において「クラスターイオン」とは、原子または分子が複数集合して塊となったクラスターに正電荷または負電荷を与え、イオン化したものを意味する。クラスターは、複数(通常2~2000個程度)の原子または分子が互いに結合した塊状の集団である。
 本発明者らは、クラスターイオンを照射することにより、高いゲッタリング能力が得られる作用を以下のように考えている。
 シリコンウェーハに、例えば炭素のモノマーイオンを注入する場合、図3(B)に示すように、モノマーイオンは、シリコンウェーハを構成するシリコン原子を弾き飛ばし、シリコンウェーハ中の所定深さ位置に注入される。注入深さは、注入イオンの構成元素の種類およびイオンの加速電圧に依存する。この場合、シリコンウェーハの深さ方向における炭素の濃度プロファイルは、比較的ブロードになる。複数種のイオンを同一エネルギーで同時照射した場合には、軽い元素ほど深く注入され、すなわち、それぞれの元素の質量に応じた異なる位置に注入されるため、注入元素の濃度プロファイルはよりブロードになる。また、炭素のモノマーイオン注入後に、炭素の濃度プロファイルのピーク位置に重なるようにドーパント元素のモノマーイオンを注入する場合でも、イオン注入のためには比較的大きな加速電圧が必要となるため、炭素の濃度プロファイルと同様、注入されたドーパント元素の濃度プロファイルは比較的ブロードになる。
 さらに、モノマーイオンは一般的に150~2000keV程度の加速電圧で注入するが、各イオンがそのエネルギーをもってシリコン原子と衝突するため、モノマーイオンが注入されたシリコンウェーハ表面部の結晶性が乱れ、その後にウェーハ表面上に成長させるエピタキシャル層の結晶性を乱す。また、加速電圧が大きいほど、結晶性が大きく乱れる。そのため、イオン注入後に乱れた結晶性を回復させるための熱処理(回復熱処理)を高温かつ長時間で行う必要がある。
 一方、シリコンウェーハに、例えば炭素と、ドーパント元素として例えばボロンとからなるクラスターイオンを照射する場合、図3(A)に示すように、クラスターイオン16は、シリコンウェーハに照射されるとそのエネルギーで瞬間的に1350~1400℃程度の高温状態となり、シリコンが融解する。その後、シリコンは急速に冷却され、シリコンウェーハ中の表面近傍に炭素およびボロンが固溶する。すなわち、本明細書における「改質層」とは、照射するイオンの構成元素が半導体ウェーハ表面の結晶の格子間位置または置換位置に固溶した層を意味する。シリコンウェーハの深さ方向における炭素およびボロンの濃度プロファイルは、クラスターイオンの加速電圧およびクラスターサイズに依存するが、モノマーイオンの場合に比べてシャープになり、照射された炭素およびボロンが局所的に存在する領域(すなわち、改質層)の厚みは概ね500nm以下の領域(例えば50~400nm程度)となる。なお、クラスターイオンの形態で照射された元素は、エピタキシャル層20の形成過程で多少の熱拡散は起こる。このため、エピタキシャル層20形成後の炭素およびボロンの濃度プロファイルは、これらの元素が局所的に存在するピークの両側に、ブロードな拡散領域が形成される。しかし、改質層の厚みは大きく変化しない(後述の図6(A),(B)参照)。その結果、炭素およびボロンの析出領域を局所的にかつ高濃度にすることができる。また、シリコンウェーハの表面近傍に改質層18が形成されるため、より近接ゲッタリングが可能となる。その結果、モノマーイオンを注入する場合よりも高いゲッタリング能力を得ることができるものと考えられる。なお、クラスターイオンの形態であれば、モノマーイオン注入の場合と異なり、複数種のイオンを同時に照射することができる。
 また、クラスターイオン16は一般的に10~100keV/Cluster程度の加速電圧で照射するが、クラスターは複数の原子または分子の集合体であるため、1原子または1分子あたりのエネルギーを小さくして打ち込むことができる。そのため、シリコンウェーハの結晶へ与えるダメージは小さい。さらに、上記のような注入メカニズムの相違にも起因して、クラスターイオン照射の方がモノマーイオン注入よりもシリコンウェーハ10の結晶性を乱さない。そのため、第1工程の後、シリコンウェーハ10に対して回復熱処理を行うことなく、シリコンウェーハ10をエピタキシャル成長装置に搬送して第2工程を行うことができる(図1(C)、図2(D))。
 クラスターイオン16は結合様式によって多種のクラスターが存在し、例えば以下の文献に記載されるような公知の方法で生成することができる。ガスクラスタービームの生成法として、(1)特開平9-41138号公報、(2)特開平4-354865号公報、イオンビームの生成法として、(1)荷電粒子ビーム工学:石川順三:ISBN978-4-339-00734-3:コロナ社、(2)電子・イオンビーム工学:電気学会:ISBN4-88686-217-9:オーム社、(3)クラスターイオンビーム基礎と応用:ISBN4-526-05765-7:日刊工業新聞社。また、一般的に、正電荷のクラスターイオンの発生にはニールセン型イオン源あるいはカウフマン型イオン源が用いられ、負電荷のクラスターイオンの発生には体積生成法を用いた大電流負イオン源が用いられる。
 以下で、クラスターイオンの照射条件について説明する。既述のとおり、照射する元素は炭素およびドーパント元素である。炭素に関しては、格子位置の炭素原子は共有結合半径がシリコン単結晶と比較して小さいため、シリコン結晶格子の収縮場が形成されるため、格子間の不純物を引き付けるゲッタリング能力が高い。また、炭素はニッケル、銅を効率的にゲッタリングすることができる。
 照射元素としてのドーパント元素は、ボロン、リン、砒素およびアンチモンからなる群より選択された1または2以上の元素であることが好ましい。炭素に加えてドーパント元素も固溶させることにより、ゲッタリング能力がより向上する。また、例えばドーパント元素がボロンの場合、Fe、Cu、Crなどをゲッタリングすることができるなど、固溶させるドーパント元素の種類により効率的にゲッタリング可能な金属の種類が異なるため、より幅広い金属汚染に対応できる。
 イオン化させる化合物は特に限定されることはなく、イオン化が可能な炭素源化合物としては、エタン、メタン、二酸化炭素(CO)、ジベンジル(C1414)、シクロヘキサン(C12)などを用いることができ、イオン化が可能なボロン源化合物としては、ジボラン、デカボラン(B1014)などを用いることができる。例えば、ベンジルガスとデカボランガスを混合したガスを材料ガスとした場合、炭素、ボロンおよび水素が集合した水素化合物クラスターを生成することができる。
 また、炭素およびドーパント元素の両方を含む化合物をイオン化して、クラスターイオンとして用いることが可能な化合物を以下に例示するが、これに限定されることはない。炭素およびボロンを両方含む化合物としては、トリメチルボラン(CB)、トリエチルボラン((CHCHB)、カルボラン(C10H)、炭化ボロン(CB)(1≦n≦4)などを用いることができる。炭素およびリンを両方含む化合物としては、ホスホール(CP)、トリメチルホスフィン(CP)、トリフェニルホスフィン(C1815P)などを用いることができる。
 また、クラスターイオンの加速電圧およびクラスターサイズを制御することにより、改質層18における構成元素の深さ方向の濃度プロファイルのピークの位置を制御することができる。本明細書において「クラスターサイズ」とは、1つのクラスターを構成する原子または分子の個数を意味する。
 本実施形態の第1工程では、高いゲッタリング能力を得る観点から、半導体ウェーハ10の表面10Aからの深さが150nm以下の範囲内に、改質層18における構成元素の深さ方向の濃度プロファイルのピークが位置するように、クラスターイオン16を照射する。なお、本明細書において、「構成元素の深さ方向の濃度プロファイル」は、構成元素の合計ではなく、それぞれ単独の元素についてのプロファイルを意味するものとする。
 ピーク位置を当該深さの範囲に設定するために必要な条件として、炭素1原子あたりの加速電圧は、0keV/atom超え50keV/atom以下とし、好ましくは、40keV/atom以下とする。また、ドーパント元素1原子あたりの加速電圧は、0keV/atom超え50keV/atom以下とし、好ましくは、40keV/atom以下が望ましい。また、クラスターサイズは2~100個、好ましくは60個以下、より好ましくは50個以下とする。
 なお、加速電圧の調整には、(1)静電加速、(2)高周波加速の2方法が一般的に用いられる。前者の方法としては、複数の電極を等間隔に並べ、それらの間に等しい電圧を印加して、軸方向に等加速電界を作る方法がある。後者の方法としては、イオンを直線状に走らせながら高周波を用いて加速する線形ライナック法がある。また、クラスターサイズの調整は、ノズルから噴出されるガスのガス圧力および真空容器の圧力、イオン化する際のフィラメントへ印加する電圧などを調整することにより行うことができる。なお、クラスターサイズは、四重極高周波電界による質量分析またはタイムオブフライト質量分析によりクラスター個数分布を求め、クラスター個数の平均値をとることにより求めることができる。
 また、クラスターイオンのドーズ量は、イオン照射時間を制御することにより調整することができる。本実施形態では、ゲッタリング能力を得るために、炭素およびドーパント元素のドーズ量はそれぞれ、1×1013~1×1016atoms/cmであることが好ましく、1×1014~5×1015atoms/cmであることがより好ましい。1×1013atoms/cm未満の場合、ゲッタリング能力を十分に得ることができない可能性があり、1×1016atoms/cm超えの場合、エピタキシャル表面に大きなダメージを与えるおそれがあるからである。
 本発明によれば、既述のとおり、RTA(Rapid Thermal Annealing)やRTO(Rapid Thermal Oxidation)などの、エピタキシャル装置とは別個の急速昇降温熱処理装置などを用いて回復熱処理を行う必要がない。それは、以下に述べるエピタキシャルシリコン層20を形成するためのエピタキシャル装置内で、エピタキシャル成長に先立ち行われる水素ベーク処理によって、シリコンウェーハ10の結晶性を十分回復させることができるからである。水素ベーク処理の一般的な条件は、エピタキシャル成長装置内を水素雰囲気とし、600℃以上900℃以下の炉内温度でシリコンウェーハ10を炉内に投入し、1℃/秒以上15℃/秒以下の昇温レートで1100℃以上1200℃以下の温度範囲にまで昇温させ、その温度で30秒以上1分以下の間保持するものである。この水素ベーク処理は、本来はエピタキシャル層成長前の洗浄処理によりウェーハ表面に形成された自然酸化膜を除去するためのものであるが、上記条件の水素ベークによりシリコンウェーハ10の結晶性を十分回復させることができる。
 もちろん第1工程の後、第2工程の前に、エピタキシャル装置とは別個の熱処理装置を用いて回復熱処理を行ってもよい(図1(C),図2(D))。この回復熱処理は、900℃以上1200℃以下で10秒以上1時間以下行えばよい。ここで、熱処理温度を900℃以上1200℃以下とするのは、900℃未満では、結晶性の回復効果が得られにくいためであり、一方、1200℃を超えると、高温での熱処理に起因するスリップが発生し、また、装置への熱負荷が大きくなるためである。また、熱処理時間を10秒以上1時間以下とするのは、10秒未満では回復効果が得られにくいためであり、一方、1時間超えでは、生産性の低下を招き、装置への熱負荷が大きくなるためである。
 このような回復熱処理は、例えば、RTAやRTOなどの急速昇降温熱処理装置や、バッチ式熱処理装置(縦型熱処理装置、横型熱処理装置)を用いて行うことができる。前者は、ランプ照射加熱方式のため、装置構造的に長時間処理には適しておらず、15分以内の熱処理に適している。一方、後者は、所定温度までに温度上昇させるために時間がかかるものの、一度に多数枚のウェーハを同時に処理できる。また、抵抗加熱方式のため、長時間の熱処理が可能である。使用する熱処理装置は、クラスターイオン16の照射条件を考慮して適切なものを選択すればよい。
 本実施形態の第2工程において、改質層18上に形成する第2エピタキシャル層20としては、シリコンエピタキシャル層が挙げられ、ここに含まれるドーパント元素の濃度は、改質層18に固溶したドーパント元素のピーク濃度よりも低い。第2エピタキシャル層は例えば以下の条件により形成することができる。水素をキャリアガスとして、ジクロロシラン、トリクロロシランなどのソースガスをチャンバー内に導入し、使用するソースガスによっても成長温度は異なるが、概ね1000~1200℃の範囲の温度でCVD法により半導体ウェーハ10上にエピタキシャル成長させることができる。第2エピタキシャル層中のドーパント濃度は、エピタキシャル成長中のドーパントガスの導入量で調整できる。ドーパントガスとしては、例えばボロンドープの場合ジボランガス(B)を、リンドープの場合ホスフィン(PH)を用いることができる。第2エピタキシャル層20は、厚さが1~15μmの範囲内とすることが好ましい。1μm未満の場合、半導体ウェーハ10からのドーパントの外方拡散により第2エピタキシャル層20の抵抗率が変化してしまう可能性があり、また、15μm超えの場合、固体撮像素子の分光感度特性に影響が生じるおそれがあるからである。第2エピタキシャル層20は裏面照射型固体撮像素子を製造するためのデバイス層となる。
 半導体ウェーハ10/改質層18/第2エピタキシャル層20の導電型の組合せは特に限定されず、p/n/p構造、n/p/n構造、p/p/p構造、n/n/n構造、n/n/p構造、p/p/n構造、p/n/n構造、n/p/p構造のいずれでもよい。
 なお、図2に示す第2実施形態では、クラスターイオン照射をバルク半導体ウェーハ12ではなく第1エピタキシャル層14に行うことも特徴の1つである。バルク半導体ウェーハはエピタキシャル層に比べて酸素濃度が2桁程度高い。そのため、バルク半導体ウェーハ中に形成された改質層は、エピタキシャル層に形成された改質層よりも多くの酸素が拡散され、多くの酸素を捕獲する。捕獲された酸素はデバイス工程中に捕獲サイトから再放出され、デバイスの活性領域に拡散し、点欠陥を形成するため、デバイスの電気特性に悪影響を与える。したがって、固溶酸素濃度が低いエピタキシャル層にクラスターイオンを照射し、酸素の拡散の影響をほとんど無視できるエピタキシャル層にゲッタリング層を形成することがデバイス工程において重要な設計条件となる。
 ここで、固体撮像素子製造工程において、エピタキシャルウェーハ裏面側のバルク半導体ウェーハ部分を研磨やエッチング処理などで除去する場合があるが、クラスターイオン照射により固溶させたドーパント高濃度層は、デバイス工程で薄膜化するときの研磨ストップ層、エッチングストップ層としても機能する。ドーパント元素のピーク位置(飛程距離)は、クラスターイオンの照射エネルギー(加速電圧)条件を変えることで制御することができる。複数の元素を含む化合物をイオン化してなるクラスターイオンを照射すると、各元素が受ける照射エネルギーはほぼ同じとなるため、それぞれの元素ピーク位置を意図的に変化させたい場合は、例えば使用する各元素サイズを調整することにより各元素のピーク位置を制御することができる。具体的には、使用する元素サイズが大きいほど表面側に濃度ピークが位置し、元素サイズが小さくなるほど表面側より深い位置に濃度ピークを位置させることができる。なお、元素サイズの調整によるピーク位置の制御幅は比較的狭いので、複数の元素を含む化合物をイオン化してなるクラスターイオンを照射せずに、各元素をそれぞれ異なる照射エネルギーで別々にクラスターイオン照射することで、各元素のピーク位置の制御幅を広げることができる。
 (半導体エピタキシャルウェーハ)
 次に、上記製造方法により得られる半導体エピタキシャルウェーハ100,200について説明する。第1実施形態による半導体エピタキシャルウェーハ100および第2実施形態による半導体エピタキシャルウェーハ200は、図1(D)および図2(E)に示すように、半導体ウェーハ10と、この半導体ウェーハ10の表面に形成され、半導体ウェーハ10中に炭素およびドーパント元素が固溶してなる改質層18と、この改質層18上のエピタキシャル層20と、を有する。そして、いずれにおいても改質層18における、炭素の濃度プロファイルの半値幅W1およびドーパント元素の濃度プロファイルの半値幅W2がともに100nm以下であり、かつエピタキシャル層20におけるドーパント元素の濃度が、改質層18におけるドーパント元素のピーク濃度よりも低いことを特徴とする。
 すなわち、本発明の製造方法によれば、モノマーイオン注入に比べて、クラスターイオンを構成する元素の析出領域を局所的かつ高濃度にすることができるため、上記半値幅W1,W2をともに100nm以下とすることが可能となった。下限としては10nmと設定することができる。なお、本明細書において、「炭素の濃度プロファイル」および「ドーパント元素の濃度プロファイル」は、いずれも二次イオン質量分析法(SIMS:Secondary Ion Mass Spectrometry)にて測定した深さ方向の各元素の濃度分布を意味する。また、「濃度プロファイルの半値幅」は、測定精度を考慮して、エピタキシャル層の厚さが1μm超の場合は、エピタキシャル層を1μmに薄膜化した状態で、SIMSにて所定元素の濃度プロファイルを測定したときの半値幅とする。
 半導体エピタキシャルウェーハ100,200ともに、改質層18中のドーパント元素のピーク濃度が第2エピタキシャル層20のドーパント元素の濃度よりも高いため、改質層18において第2エピタキシャル層20中の不純物元素をゲッタリングすることができる(濃度が高いところにゲッタリングされる)。また、半導体エピタキシャルウェーハ200には低酸素濃度かつ無欠陥の第1エピタキシャル層14が存在するため、第2エピタキシャル層20への酸素拡散を抑制することができる。そのため、第2エピタキシャル層20において、COPなどの結晶起因のエピタキシャル欠陥の発生を抑制することができる。
 固溶するドーパント元素としては、ボロン、リン、砒素およびアンチモンからなる群より選択された1または2以上の元素であることが好ましいのは既述のとおりである。
 より高いゲッタリング能力を得る観点から、半導体エピタキシャルウェーハ100,200のいずれも、半導体ウェーハ10の表面からの深さが150nm以下の範囲内に、改質層18における炭素およびドーパント元素の濃度プロファイルのピークが位置することが好ましい。炭素の濃度プロファイルのピーク濃度が、1×1015atoms/cm以上であることが好ましく、1×1017~1×1022atoms/cmの範囲内がより好ましく、1×1019~1×1021atoms/cmの範囲内がさらに好ましい。また、ドーパント元素としてボロンまたはリンを用いる場合、濃度プロファイルのピーク濃度が、1×1015atoms/cm以上であることが好ましく、1×1017~1×1022atoms/cmの範囲内がより好ましく、1×1019~1×1021atoms/cmの範囲内がさらに好ましい。
 また、改質層18の深さ方向厚みは、概ね30~400nmの範囲内とすることができる。
 エピタキシャル層20におけるドーパント元素の濃度は、1.0×1015~1.0×1022atoms/cmが好ましく、1.0×1017~1.0×1021atoms/cmがより好ましい。
 本実施形態の半導体エピタキシャルウェーハ100,200によれば、従来に比べ高いゲッタリング能力を発揮することで、金属汚染をより抑制することが可能となる。
 (固体撮像素子の製造方法)
 本発明の実施形態による固体撮像素子の製造方法は、上記の製造方法で製造されたエピタキシャルウェーハまたは上記のエピタキシャルウェーハ、すなわち半導体エピタキシャルウェーハ100,200の表面に位置するエピタキシャル層20に、固体撮像素子を形成することを特徴とする。この製造方法により得られる固体撮像素子は、従来に比べ製造工程の各処理中で発生する重金属汚染の影響を低減でき、白傷欠陥の発生を十分に抑制することができる。
 (参考実験例)
 まず、クラスターイオン照射とモノマーイオン注入の相違を明らかにするため、以下の実験を行った。
 (参考例1)
 CZ単結晶シリコンインゴットから得たn型シリコンウェーハ(直径:300mm、厚さ:725μm、ドーパント:リン、ドーパント濃度:5×1014atoms/cm)を用意した。次に、クラスターイオン発生装置(日新イオン機器社製、型番:CLARIS)を用いて、トリメチルホスフィン(CP)をイオン化して、炭素のドーズ量5.0×1014atoms/cm、リンのドーズ量1.7×1014atoms/cm、炭素1原子あたりの加速電圧12.8keV/atom、リンの1原子あたりの加速電圧32keV/atomの条件で、シリコンウェーハに照射した。
 (参考例2)
 参考例1と同じシリコンウェーハに対して、トリメチルホスフィンに替えて、トリメチルボラン(CB)を材料ガスとして、クラスターイオンを生成し、ボロンのドーズ量1.7×1014atoms/cm、ボロン1原子あたりの加速電圧を14.5kev/atomとした以外は、参考例1と同じ条件で、シリコンウェーハに照射した。
 (参考例3)
 参考例1と同じシリコンウェーハに対して、クラスターイオン照射に替えて、COを材料ガスとして、炭素のモノマーイオンを生成し、ドーズ量5.0×1014atoms/cm、加速電圧80keV/atomの条件で、シリコンウェーハに注入した。その後、ホスフィン(PH)を材料ガスとして、リンのモノマーイオンを生成し、ドーズ量1.7×1014atoms/cm、加速電圧80keV/atomの条件で、シリコンウェーハに注入した。
 (参考例4)
 参考例1と同じシリコンウェーハに対して、クラスターイオン照射に替えて、COを材料ガスとして、炭素のモノマーイオンを生成し、ドーズ量5.0×1014atoms/cm、加速電圧80keV/atomの条件で、シリコンウェーハに注入した。その後、BFを材料ガスとして、ボロンのモノマーイオンを生成し、ドーズ量1.7×1014atoms/cm、加速電圧80keV/atomの条件で、シリコンウェーハに注入した。
 (SIMS測定結果)
 上記参考例1~4で作製したサンプルについて、二次イオン質量分析(SIMS)により測定を行い、図4(A),(B)および図5(A),(B)に示す炭素およびドーパント元素の濃度プロファイルを得た。なお、横軸の深さはシリコンウェーハの表面をゼロとしている。図4(A),(B)および図5(A),(B)から明らかなように、クラスターイオン照射をした参考例1,2では、炭素濃度プロファイルおよびドーパント元素(リン、ボロン)濃度プロファイルがいずれもシャープであるが、モノマーイオン注入をした参考例3,4では、炭素濃度プロファイルおよびドーパント元素濃度プロファイルがブロードである。また、参考例3,4に比べて参考例1,2では、炭素およびドーパント元素の濃度プロファイルのピーク濃度はいずれも高く、ピーク位置もより半導体ウェーハ表面近傍に位置している。このことから、エピタキシャル層形成後も、各元素の濃度プロファイルの傾向は同様となることが推定される。
 (実験例)
 (実施例1)
 CZ単結晶シリコンインゴットから得たn型シリコンウェーハ(厚さ:725μm、ドーパント種類:リン、ドーパント濃度:1×1015atoms/cm)を用意した。次に、クラスターイオン発生装置(日新イオン機器社製、型番:CLARIS)を用いて、トリメチルホスフィン(CP)のクラスターイオンを生成し、炭素のドーズ量5.0×1014atom/cm、リンのドーズ量1.7×1014atom/cm、炭素1原子あたり12.8keV/atom、ボロン1原子あたり12.8keV/atomの照射条件でシリコンウェーハに照射した。その後、シリコンウェーハをHF洗浄処理した後、枚葉式エピタキシャル成長装置(アプライドマテリアルズ社製)内に搬送し、装置内で1120℃の温度で30秒の水素ベーク処理を施した後、水素をキャリアガス、トリクロロシランをソースガス、ホスフィン(PH)をドーパントガスとして1000~1150℃でCVD法により、シリコンウェーハ上にシリコンのエピタキシャル層(厚さ:6μm、ドーパント種類:リン、ドーパント濃度:5×1015atoms/cm)をエピタキシャル成長させ、本発明に従うシリコンエピタキシャルウェーハを作製した。
 (実施例2)
 実施例1と同じシリコンウェーハに対して、トリメチルホスフィンに替えて、トリメチルボラン(CB)を材料ガスとして、クラスターイオンを生成し、ボロンのドーズ量1.7×1014atoms/cm、ボロン1原子あたりの加速電圧を14.5kev/atomとし、さらにエピタキシャル層(ドーパント種類:ボロン、ドーパント濃度:5×1015atoms/cm)とした以外は、実施例1と同じ条件で、本発明に従うシリコンエピタキシャルウェーハを作製した。
 (比較例1)
 実施例1と同じシリコンウェーハに対して、クラスターイオン照射に替えて、COを材料ガスとして、炭素のモノマーイオンを生成し、ドーズ量5.0×1014atoms/cm、加速電圧80keV/atomの条件で、シリコンウェーハに注入した。その後、ホスフィン(PH)を材料ガスとして、リンのモノマーイオンを生成し、ドーズ量1.7×1014atoms/cm、加速電圧80keV/atomの条件でシリコンウェーハに注入した以外は、実施例1と同じ条件で、比較例にかかるシリコンエピタキシャルウェーハを作製した。
 (比較例2)
 実施例1と同じシリコンウェーハに対して、クラスターイオン照射に替えて、COを材料ガスとして、炭素のモノマーイオンを生成し、ドーズ量5.0×1014atoms/cm、加速電圧80keV/atomの条件で、シリコンウェーハに注入した。その後、BFを材料ガスとして、ボロンのモノマーイオンを生成し、ドーズ量1.7×1014atoms/cm、加速電圧80keV/atomの条件でシリコンウェーハに注入した以外は、実施例1と同じ条件で、比較例にかかるシリコンエピタキシャルウェーハを作製した。
 (比較例3)
 実施例1と同じシリコンウェーハに対して、クラスターイオン照射に替えて、COを材料ガスとして、炭素のモノマーイオンを生成し、ドーズ量5.0×1014atoms/cm、加速電圧80keV/atomの条件で、シリコンウェーハに注入した以外は、実施例1と同じ条件で、比較例にかかるシリコンエピタキシャルウェーハを作製した。
 (評価方法および評価結果)
 (1)SIMS測定
 作製した各サンプルについてSIMS測定を行い、図6(A),(B)および図7(A),(B),(C)に示す炭素およびドーパント元素の濃度プロファイルを得た。ただし、図7(C)についてはドーパント元素を注入していないので、炭素の濃度プロファイルのみである。なお、横軸の深さはエピタキシャル層の表面をゼロとしている。また、作製した各サンプルについて、エピタキシャル層を1μmまで薄膜化した後にSIMS測定を行った。このとき得られた炭素およびドーパント元素の濃度プロファイルの半値幅、ピーク濃度、およびピーク位置(エピタキシャル層を除いたシリコンウェーハ表面からのピーク深さ)を、それぞれ以下の評価基準で分類して表1に示す。
 半値幅
 ◎:100nm以下
 ○:100nm超~125nm以下
 △:125nm超
 ピーク位置
 ◎:125nm以下
 ○:125nm超~150nm以下
 △:150nm超
 ピーク濃度
 ◎:5.0×1019atoms/cm以上
 ○:2.0×1019atoms/cm以上~5.0×1019atoms/cm未満
 △:2.0×1019atoms/cm未満
 (2)ゲッタリング能力評価
 作製した各サンプルのエピタキシャル層表面を、Ni汚染液(1.0×1014/cm)およびCu汚染液(1.0×1014/cm)でスピンコート汚染法を用いて故意に汚染し、引き続き1000℃、1時間の拡散熱処理を施した。その後、SIMS測定を行うことでゲッタリング性能を評価した。NiおよびCuの捕獲量(SIMSプロファイルの積分値)を以下のようにそれぞれ分類して、評価基準とした。評価結果を表1に示す。
◎:7.5×1013atoms/cm以上~1×1014atoms/cm未満
○:5.0×1013atoms/cm以上~7.5×1013atoms/cm未満
△:5.0×1013atoms/cm未満
Figure JPOXMLDOC01-appb-T000001
 
 (評価結果の考察)
 図6(A),(B)と、図7(A),(B),(C)とを比較すると、クラスターイオン照射により、実施例1,2では炭素およびドーパント元素が局所的かつ高濃度に固溶した改質層が形成されることが分かる。そして、表1に示すように、実施例1,2は、炭素およびドーパント元素の濃度プロファイルの半値幅がいずれも100nm以下であるために、NiおよびCuの両方に対して、比較例1~3よりも優れたゲッタリング能力を発揮していることが分かる。
 図6(A),(B)、図7(A),(B)から明らかなように、いずれも改質層内にはエピタキシャル層のドーパント濃度(実施例1および比較例1はリン、実施例2および比較例2はボロン)よりも高いピーク濃度が観察された。
 本発明によれば、より高いゲッタリング能力を発揮することで、金属汚染を抑制することが可能な半導体エピタキシャルウェーハを得ることができ、また、この半導体エピタキシャルウェーハから高品質の固体撮像素子を形成することができる。
10  半導体ウェーハ
10A 半導体ウェーハの表面
12  バルク半導体ウェーハ
14  第1エピタキシャル層
16  クラスターイオン
18  改質層
20  (第2)エピタキシャル層
100 半導体エピタキシャルウェーハ
200 半導体エピタキシャルウェーハ
 

Claims (14)

  1.  半導体ウェーハの表面にクラスターイオンを照射して、該半導体ウェーハ表面に、前記クラスターイオンの構成元素である炭素およびドーパント元素が固溶した改質層を形成する第1工程と、
     前記半導体ウェーハの改質層上に、該改質層における前記ドーパント元素のピーク濃度よりもドーパント元素の濃度が低いエピタキシャル層を形成する第2工程と、
    を有することを特徴とする半導体エピタキシャルウェーハの製造方法。
  2.  前記クラスターイオンが、前記炭素および前記ドーパント元素の両方を含む化合物をイオン化してなる請求項1に記載の半導体エピタキシャルウェーハの製造方法。
  3.  前記ドーパント元素が、ボロン、リン、砒素およびアンチモンからなる群より選択された1または2以上の元素である請求項1または2に記載の半導体エピタキシャルウェーハの製造方法。
  4.  前記半導体ウェーハが、シリコンウェーハである請求項1~3いずれか1項に記載の半導体エピタキシャルウェーハの製造方法。
  5.  前記半導体ウェーハが、シリコンウェーハの表面にシリコンエピタキシャル層が形成されたエピタキシャルシリコンウェーハであり、前記第1工程において前記改質層は前記シリコンエピタキシャル層の表面に形成される請求項1~3のいずれか1項に記載の半導体エピタキシャルウェーハの製造方法。
  6.  前記第1工程の後、前記第2工程の前に前記半導体ウェーハに対して結晶性回復のための熱処理を行う工程をさらに有する請求項1~5のいずれか1項に記載の半導体エピタキシャルウェーハの製造方法。
  7.  半導体ウェーハと、該半導体ウェーハの表面に形成された、該半導体ウェーハ中に炭素およびドーパント元素が固溶してなる改質層と、該改質層上のエピタキシャル層と、を有し、
     前記改質層における、前記炭素の濃度プロファイルの半値幅および前記ドーパント元素の濃度プロファイルの半値幅がともに100nm以下であり、
     前記エピタキシャル層におけるドーパント元素の濃度が、前記改質層における前記ドーパント元素のピーク濃度よりも低いことを特徴とする半導体エピタキシャルウェーハ。
  8.  前記ドーパント元素が、ボロン、リン、砒素およびアンチモンからなる群より選択された1または2以上の元素である請求項7に記載の半導体エピタキシャルウェーハ。
  9.  前記半導体ウェーハが、シリコンウェーハである請求項7または8に記載の半導体エピタキシャルウェーハ。
  10.  前記半導体ウェーハが、シリコンウェーハの表面にシリコンエピタキシャル層が形成されたエピタキシャルシリコンウェーハであり、前記改質層は前記シリコンエピタキシャル層の表面に位置する請求項7または8に記載の半導体エピタキシャルウェーハ。
  11.  前記半導体ウェーハの表面からの深さが150nm以下の範囲内に、前記改質層における前記炭素および前記ドーパント元素の濃度プロファイルのピークが位置する請求項7~10のいずれか1項に記載の半導体エピタキシャルウェーハ。
  12.  前記改質層における前記炭素の濃度プロファイルのピーク濃度が、1×1015atoms/cm以上である請求項7~11のいずれか1項に記載の半導体エピタキシャルウェーハ。
  13.  前記改質層における前記ドーパント元素の濃度プロファイルのピーク濃度が、1×1015atoms/cm以上である請求項7~12のいずれか1項に記載の半導体エピタキシャルウェーハ。
  14.  請求項1~6のいずれか1項に記載の製造方法で製造されたエピタキシャルウェーハまたは請求項7~13のいずれか1項に記載のエピタキシャルウェーハの、表面に位置するエピタキシャル層に、固体撮像素子を形成することを特徴とする固体撮像素子の製造方法。
     
PCT/JP2013/006610 2012-11-13 2013-11-11 半導体エピタキシャルウェーハの製造方法、半導体エピタキシャルウェーハ、および固体撮像素子の製造方法 WO2014076921A1 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
CN201380059278.XA CN104781919B (zh) 2012-11-13 2013-11-11 半导体外延晶片的制造方法、半导体外延晶片以及固体摄像元件的制造方法
DE112013005401.9T DE112013005401T5 (de) 2012-11-13 2013-11-11 Verfahren zur Herstellung von Halbleiter-Epitaxiewafern, Halbleiter-Epitaxiewafer, und Verfahren zur Herstellung von Festkörper-Bildsensorvorrichtungen
KR1020157013183A KR101669603B1 (ko) 2012-11-13 2013-11-11 반도체 에피텍셜 웨이퍼의 제조 방법, 반도체 에피텍셜 웨이퍼, 및 고체 촬상 소자의 제조 방법
US14/442,355 US20160181311A1 (en) 2012-11-13 2013-11-11 Method of producing semiconductor epitaxial wafer, semiconductor epitaxial wafer, and method of producing solid-state image sensing device
US16/717,722 US20200127043A1 (en) 2012-11-13 2019-12-17 Method of producing semiconductor epitaxial wafer, semiconductor epitaxial wafer, and method of producing solid-state image sensing device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2012249731A JP5799936B2 (ja) 2012-11-13 2012-11-13 半導体エピタキシャルウェーハの製造方法、半導体エピタキシャルウェーハ、および固体撮像素子の製造方法
JP2012-249731 2012-11-13

Related Child Applications (2)

Application Number Title Priority Date Filing Date
US14/442,355 A-371-Of-International US20160181311A1 (en) 2012-11-13 2013-11-11 Method of producing semiconductor epitaxial wafer, semiconductor epitaxial wafer, and method of producing solid-state image sensing device
US16/717,722 Continuation US20200127043A1 (en) 2012-11-13 2019-12-17 Method of producing semiconductor epitaxial wafer, semiconductor epitaxial wafer, and method of producing solid-state image sensing device

Publications (1)

Publication Number Publication Date
WO2014076921A1 true WO2014076921A1 (ja) 2014-05-22

Family

ID=50730855

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2013/006610 WO2014076921A1 (ja) 2012-11-13 2013-11-11 半導体エピタキシャルウェーハの製造方法、半導体エピタキシャルウェーハ、および固体撮像素子の製造方法

Country Status (7)

Country Link
US (2) US20160181311A1 (ja)
JP (1) JP5799936B2 (ja)
KR (1) KR101669603B1 (ja)
CN (1) CN104781919B (ja)
DE (1) DE112013005401T5 (ja)
TW (1) TWI514558B (ja)
WO (1) WO2014076921A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016104080A1 (ja) * 2014-12-25 2016-06-30 株式会社Sumco 半導体エピタキシャルウェーハの製造方法および固体撮像素子の製造方法
JP2016197656A (ja) * 2015-04-03 2016-11-24 信越半導体株式会社 シリコンウェーハ及びシリコンウェーハの製造方法

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6119637B2 (ja) * 2014-02-26 2017-04-26 信越半導体株式会社 アニール基板の製造方法、及び半導体装置の製造方法
JP6539959B2 (ja) * 2014-08-28 2019-07-10 株式会社Sumco エピタキシャルシリコンウェーハおよびその製造方法、ならびに、固体撮像素子の製造方法
US10026843B2 (en) * 2015-11-30 2018-07-17 Taiwan Semiconductor Manufacturing Co., Ltd. Fin structure of semiconductor device, manufacturing method thereof, and manufacturing method of active region of semiconductor device
JP6459948B2 (ja) * 2015-12-15 2019-01-30 株式会社Sumco 半導体エピタキシャルウェーハの製造方法および固体撮像素子の製造方法
JP6759626B2 (ja) * 2016-02-25 2020-09-23 株式会社Sumco エピタキシャルウェーハの製造方法およびエピタキシャルウェーハ
JP2017201647A (ja) 2016-05-02 2017-11-09 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
JP6737066B2 (ja) * 2016-08-22 2020-08-05 株式会社Sumco エピタキシャルシリコンウェーハの製造方法、エピタキシャルシリコンウェーハ、及び固体撮像素子の製造方法
JP6327393B1 (ja) * 2017-02-28 2018-05-23 株式会社Sumco エピタキシャルシリコンウェーハの不純物ゲッタリング能力の評価方法及びエピタキシャルシリコンウェーハ
JP6787268B2 (ja) * 2017-07-20 2020-11-18 株式会社Sumco 半導体エピタキシャルウェーハおよびその製造方法、ならびに固体撮像素子の製造方法
JP2019080008A (ja) * 2017-10-26 2019-05-23 信越半導体株式会社 基板の熱処理方法
JP6801682B2 (ja) * 2018-02-27 2020-12-16 株式会社Sumco 半導体エピタキシャルウェーハの製造方法及び半導体デバイスの製造方法
JP6930459B2 (ja) * 2018-03-01 2021-09-01 株式会社Sumco 半導体エピタキシャルウェーハの製造方法
KR102261633B1 (ko) * 2019-02-01 2021-06-04 에스케이실트론 주식회사 에피택셜웨이퍼의 금속오염분석방법
JP6988843B2 (ja) * 2019-02-22 2022-01-05 株式会社Sumco 半導体エピタキシャルウェーハ及びその製造方法
JP7259791B2 (ja) * 2020-03-25 2023-04-18 株式会社Sumco シリコンウェーハへのクラスターイオン注入による白傷欠陥低減効果の評価方法及びエピタキシャルシリコンウェーハの製造方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009518869A (ja) * 2005-12-09 2009-05-07 セムイクウィップ・インコーポレーテッド 炭素クラスターの注入により半導体デバイスを製造するためのシステムおよび方法
JP2009540531A (ja) * 2006-06-13 2009-11-19 セムイクウィップ・インコーポレーテッド イオンビーム装置およびイオン注入方法
JP2010040864A (ja) * 2008-08-06 2010-02-18 Sumco Corp エピタキシャルシリコンウェーハ及びその製造方法
JP2011151318A (ja) * 2010-01-25 2011-08-04 Renesas Electronics Corp 半導体装置およびその製造方法
JP2011253983A (ja) * 2010-06-03 2011-12-15 Disco Abrasive Syst Ltd シリコンウェーハへのゲッタリング層付与方法
JP2012059849A (ja) * 2010-09-08 2012-03-22 Shin Etsu Handotai Co Ltd シリコンエピタキシャルウェーハおよびシリコンエピタキシャルウェーハの製造方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3384506B2 (ja) * 1993-03-30 2003-03-10 ソニー株式会社 半導体基板の製造方法
JP4016371B2 (ja) * 1999-11-10 2007-12-05 信越半導体株式会社 シリコンエピタキシャルウェーハの製造方法
JP2006193800A (ja) 2005-01-14 2006-07-27 Canon Inc 硬質炭素膜の成膜方法及び成膜装置
KR100654354B1 (ko) 2005-07-25 2006-12-08 삼성전자주식회사 게더링 기능을 가지는 저결함 에피택셜 반도체 기판, 이를이용한 이미지 센서 및 이의 제조 방법
JP2008311418A (ja) * 2007-06-14 2008-12-25 Shin Etsu Handotai Co Ltd エピタキシャルウェーハおよびエピタキシャルウェーハの製造方法
JP5099023B2 (ja) 2009-01-27 2012-12-12 信越半導体株式会社 エピタキシャルウエーハの製造方法及び固体撮像素子の製造方法
FR2961013B1 (fr) * 2010-06-03 2013-05-17 Commissariat Energie Atomique Procede pour eliminer des impuretes residuelles extrinseques dans un substrat en zno ou en znmgo de type n, et pour realiser un dopage de type p de ce substrat.
US9263271B2 (en) * 2012-10-25 2016-02-16 Infineon Technologies Ag Method for processing a semiconductor carrier, a semiconductor chip arrangement and a method for manufacturing a semiconductor device

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009518869A (ja) * 2005-12-09 2009-05-07 セムイクウィップ・インコーポレーテッド 炭素クラスターの注入により半導体デバイスを製造するためのシステムおよび方法
JP2009540531A (ja) * 2006-06-13 2009-11-19 セムイクウィップ・インコーポレーテッド イオンビーム装置およびイオン注入方法
JP2010040864A (ja) * 2008-08-06 2010-02-18 Sumco Corp エピタキシャルシリコンウェーハ及びその製造方法
JP2011151318A (ja) * 2010-01-25 2011-08-04 Renesas Electronics Corp 半導体装置およびその製造方法
JP2011253983A (ja) * 2010-06-03 2011-12-15 Disco Abrasive Syst Ltd シリコンウェーハへのゲッタリング層付与方法
JP2012059849A (ja) * 2010-09-08 2012-03-22 Shin Etsu Handotai Co Ltd シリコンエピタキシャルウェーハおよびシリコンエピタキシャルウェーハの製造方法

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016104080A1 (ja) * 2014-12-25 2016-06-30 株式会社Sumco 半導体エピタキシャルウェーハの製造方法および固体撮像素子の製造方法
JP2016122762A (ja) * 2014-12-25 2016-07-07 株式会社Sumco 半導体エピタキシャルウェーハの製造方法および固体撮像素子の製造方法
CN107431018A (zh) * 2014-12-25 2017-12-01 胜高股份有限公司 半导体外延晶片的制造方法及固体摄像元件的制造方法
TWI611482B (zh) * 2014-12-25 2018-01-11 Sumco Corp 半導體磊晶晶圓的製造方法及固體攝像元件的製造方法
US10224203B2 (en) 2014-12-25 2019-03-05 Sumco Corporation Method of producing semiconductor epitaxial wafer and method of producing solid-state image sensor
CN107431018B (zh) * 2014-12-25 2019-03-05 胜高股份有限公司 半导体外延晶片的制造方法及固体摄像元件的制造方法
JP2016197656A (ja) * 2015-04-03 2016-11-24 信越半導体株式会社 シリコンウェーハ及びシリコンウェーハの製造方法

Also Published As

Publication number Publication date
US20160181311A1 (en) 2016-06-23
JP5799936B2 (ja) 2015-10-28
JP2014099482A (ja) 2014-05-29
TW201423969A (zh) 2014-06-16
TWI514558B (zh) 2015-12-21
DE112013005401T5 (de) 2015-07-30
CN104781919A (zh) 2015-07-15
US20200127043A1 (en) 2020-04-23
CN104781919B (zh) 2018-03-27
KR20150066597A (ko) 2015-06-16
KR101669603B1 (ko) 2016-10-26

Similar Documents

Publication Publication Date Title
JP5799936B2 (ja) 半導体エピタキシャルウェーハの製造方法、半導体エピタキシャルウェーハ、および固体撮像素子の製造方法
US9847370B2 (en) Method of producing semiconductor epitaxial wafer, semiconductor epitaxial wafer, and method of producing solid-state image sensing device
US20200203418A1 (en) Method of producing semiconductor epitaxial wafer, semiconductor epitaxial water, and method of producing solid-state image sensing device
JP6065848B2 (ja) 半導体エピタキシャルウェーハの製造方法、半導体エピタキシャルウェーハ、および固体撮像素子の製造方法
JP5799935B2 (ja) 半導体エピタキシャルウェーハの製造方法、半導体エピタキシャルウェーハ、および固体撮像素子の製造方法
JP6107068B2 (ja) エピタキシャルシリコンウェーハの製造方法、エピタキシャルシリコンウェーハ、および固体撮像素子の製造方法
TWI611482B (zh) 半導體磊晶晶圓的製造方法及固體攝像元件的製造方法
JP6535432B2 (ja) 半導体エピタキシャルウェーハの製造方法、半導体エピタキシャルウェーハ、および固体撮像素子の製造方法
JP6280301B2 (ja) エピタキシャルシリコンウェーハの製造方法、エピタキシャルシリコンウェーハ、および固体撮像素子の製造方法
JP6221928B2 (ja) 半導体エピタキシャルウェーハの製造方法および固体撮像素子の製造方法
JP6289805B2 (ja) 半導体エピタキシャルウェーハの製造方法、半導体エピタキシャルウェーハ、および固体撮像素子の製造方法
JP6278592B2 (ja) 半導体エピタキシャルウェーハの製造方法、半導体エピタキシャルウェーハ、および固体撮像素子の製造方法
JP2017175145A (ja) 半導体エピタキシャルウェーハの製造方法、半導体エピタキシャルウェーハ、および固体撮像素子の製造方法
JP6361779B2 (ja) エピタキシャルシリコンウェーハの製造方法、エピタキシャルシリコンウェーハ、および固体撮像素子の製造方法
JP6318728B2 (ja) 半導体エピタキシャルウェーハの製造方法、半導体エピタキシャルウェーハ、および固体撮像素子の製造方法
JP2015220242A (ja) 半導体エピタキシャルウェーハの製造方法および固体撮像素子の製造方法
JP2017175143A (ja) 半導体エピタキシャルウェーハの製造方法、半導体エピタキシャルウェーハ、および固体撮像素子の製造方法
JP2017183736A (ja) 半導体エピタキシャルウェーハの製造方法、半導体エピタキシャルウェーハ、および固体撮像素子の製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 13855072

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 14442355

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 112013005401

Country of ref document: DE

Ref document number: 1120130054019

Country of ref document: DE

ENP Entry into the national phase

Ref document number: 20157013183

Country of ref document: KR

Kind code of ref document: A

122 Ep: pct application non-entry in european phase

Ref document number: 13855072

Country of ref document: EP

Kind code of ref document: A1