WO2014073103A1 - 半導体装置の製造方法、及び、半導体装置 - Google Patents

半導体装置の製造方法、及び、半導体装置 Download PDF

Info

Publication number
WO2014073103A1
WO2014073103A1 PCT/JP2012/079241 JP2012079241W WO2014073103A1 WO 2014073103 A1 WO2014073103 A1 WO 2014073103A1 JP 2012079241 W JP2012079241 W JP 2012079241W WO 2014073103 A1 WO2014073103 A1 WO 2014073103A1
Authority
WO
WIPO (PCT)
Prior art keywords
insulating film
silicon layer
fin
gate
semiconductor device
Prior art date
Application number
PCT/JP2012/079241
Other languages
English (en)
French (fr)
Inventor
舛岡 富士雄
広記 中村
Original Assignee
ユニサンティス エレクトロニクス シンガポール プライベート リミテッド
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ユニサンティス エレクトロニクス シンガポール プライベート リミテッド filed Critical ユニサンティス エレクトロニクス シンガポール プライベート リミテッド
Priority to PCT/JP2012/079241 priority Critical patent/WO2014073103A1/ja
Priority to TW102140598A priority patent/TW201419548A/zh
Publication of WO2014073103A1 publication Critical patent/WO2014073103A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42372Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out
    • H01L29/4238Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out characterised by the surface lay-out
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66666Vertical transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7827Vertical transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • H01L29/0692Surface layout

Definitions

  • the present invention relates to a semiconductor device manufacturing method and a semiconductor device.
  • MOS transistors Semiconductor integrated circuits, in particular integrated circuits using MOS transistors, are becoming increasingly highly integrated. Along with such high integration, MOS transistors used in integrated circuits have been miniaturized to the nano range.
  • SGT Surrounding Gate Transistor having a structure in which a source, a gate, and a drain are arranged in a vertical direction with respect to a substrate and a gate electrode surrounds a columnar semiconductor layer (silicon pillar) is proposed.
  • SGT Surrounding Gate Transistor
  • the SGT uses a first mask for drawing a silicon pillar, thereby forming a silicon pillar in which a nitride hard mask is formed in a pillar shape. Furthermore, a planar silicon layer is formed at the bottom of the silicon pillar by using a second mask for drawing the planar silicon layer. Further, it is manufactured by forming a gate wiring using a third mask for drawing the gate wiring (see, for example, Patent Document 4). That is, the silicon pillar, the planar silicon layer, and the gate wiring are formed by using three masks.
  • the contact hole on the upper part of the silicon pillar and the contact hole on the planar silicon layer below the silicon pillar are separately formed (for example, (See Patent Document 5). Since the contact holes are formed separately as described above, the number of steps required for manufacturing increases.
  • the MOS transistor uses the first insulating film.
  • a first insulating film is formed around one fin-shaped semiconductor layer, the first insulating film is etched back, and the fin-shaped semiconductor layer is exposed.
  • the parasitic capacitance between the gate wiring and the substrate is reduced. Therefore, it is necessary to use the first insulating film also in the SGT in order to reduce the parasitic capacitance between the gate wiring and the substrate.
  • SGT since a columnar semiconductor layer exists in addition to the fin-shaped semiconductor layer, some device is required to form the columnar semiconductor layer.
  • JP-A-2-71556 Japanese Patent Laid-Open No. 2-188966 Japanese Patent Laid-Open No. 3-145761 JP 2009-182317 A JP 2012-004244 A
  • an object of the present invention is to provide an SGT manufacturing method capable of reducing the number of steps required for manufacturing an SGT, and an SGT structure obtained thereby.
  • a method for manufacturing a semiconductor device includes: A fin-like silicon layer formed on a silicon substrate; A first insulating film formed around the fin-like silicon layer; A columnar silicon layer formed on the fin-like silicon layer; A gate insulating film formed around the columnar silicon layer; A gate electrode formed around the gate insulating film; A gate wiring extending in a second direction orthogonal to a first direction in which the fin-like silicon layer connected to the gate electrode extends, and a method for manufacturing a semiconductor device,
  • the fin-like silicon layer is formed using a first mask, and the columnar silicon layer and the gate wiring are formed using a second mask. It is characterized by that.
  • a method for manufacturing a semiconductor device includes: Forming a fin-like silicon layer on a silicon substrate using a first mask, and forming a first insulating film around the fin-like silicon layer; A second insulating film is formed around the fin-shaped silicon layer, and the second insulating film is etched so as to remain on the sidewall of the fin-shaped silicon layer, Depositing a third insulating film on the second insulating film, on the fin-like silicon layer, and on the first insulating film; Forming a resist for forming the gate wiring and the columnar silicon layer so as to extend in a second direction orthogonal to the first direction in which the fin-shaped silicon layer extends; Etching the second insulating film and the third insulating film using the resist as a second mask, etching the fin-like silicon layer, and further removing the second insulating film, A second step of forming the columnar silicon layer and a dummy gate made of the third insulating film, It is characterized by
  • an etching rate at which the second insulating film is etched is higher than an etching rate at which the third insulating film is etched.
  • a fourth insulating film is formed on the third insulating film.
  • the fourth insulating film is etched together with the second insulating film and the third insulating film using the resist as a second mask.
  • the method further includes a third step of forming the gate electrode and the gate wiring.
  • the method further includes a fourth step of removing the exposed upper portion of the gate conductive film by etching.
  • an interlayer insulating film is deposited, the surface thereof is flattened, and the interlayer insulating film is etched back to expose the upper portion of the columnar silicon layer, and then a first contact is formed.
  • Forming a third resist for etching, etching the interlayer insulating film to form a contact hole, and depositing a metal material in the contact hole to form a first contact on the fin-like silicon layer it is preferable to further include a fifth step of forming the metal wiring by forming a fourth resist for forming the metal wiring and etching.
  • a semiconductor device is: A fin-like silicon layer formed on a silicon substrate; A first insulating film formed around the fin-like silicon layer; A columnar silicon layer formed on the fin-like silicon layer and having a width equal to the width of the fin-like silicon layer; A gate insulating film formed around the columnar silicon layer; A gate electrode formed around the gate insulating film; A gate wiring connected to the gate electrode, extending in a second direction perpendicular to the first direction in which the fin-like silicon layer extends, and formed in a sidewall shape on the side wall of the dummy gate; A first diffusion layer formed on the columnar silicon layer; A second diffusion layer formed across the top of the fin-like silicon layer and the bottom of the columnar silicon layer, It is characterized by that.
  • an SGT manufacturing method capable of reducing the number of steps required to manufacture an SGT, and an SGT structure obtained thereby.
  • FIG. 6 is a sectional view taken along line YY ′.
  • FIG. 6 is a sectional view taken along line YY ′.
  • A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on embodiment of this invention, (b) is sectional drawing in the XX 'line
  • FIG. 6 is a sectional view taken along line YY ′.
  • FIG. 6 is a sectional view taken along line YY ′.
  • A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on embodiment of this invention, (b) is sectional drawing in the XX 'line
  • FIG. 6 is a sectional view taken along line YY ′.
  • FIG. 6 is a sectional view taken along line YY ′.
  • A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on embodiment of this invention, (b) is sectional drawing in the XX 'line
  • FIG. 6 is a sectional view taken along line YY ′.
  • FIG. 6 is a sectional view taken along line YY ′.
  • A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on embodiment of this invention, (b) is sectional drawing in the XX 'line
  • FIG. 6 is a sectional view taken along line YY ′.
  • FIG. 6 is a sectional view taken along line YY ′.
  • A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on embodiment of this invention, (b) is sectional drawing in the XX 'line
  • FIG. 6 is a sectional view taken along line YY ′.
  • FIG. 6 is a sectional view taken along line YY ′.
  • A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on embodiment of this invention, (b) is sectional drawing in the XX 'line
  • FIG. 6 is a sectional view taken along line YY ′.
  • FIG. 6 is a sectional view taken along line YY ′.
  • A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on embodiment of this invention, (b) is sectional drawing in the XX 'line
  • FIG. 6 is a sectional view taken along line YY ′.
  • FIG. 6 is a sectional view taken along line YY ′.
  • A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on embodiment of this invention, (b) is sectional drawing in the XX 'line
  • FIG. 6 is a sectional view taken along line YY ′.
  • FIG. 6 is a sectional view taken along line YY ′.
  • A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on embodiment of this invention, (b) is sectional drawing in the XX 'line
  • FIG. 6 is a sectional view taken along line YY ′.
  • FIG. 6 is a sectional view taken along line YY ′.
  • A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on embodiment of this invention, (b) is sectional drawing in the XX 'line
  • FIG. 6 is a sectional view taken along line YY ′.
  • FIG. 6 is a sectional view taken along line YY ′.
  • A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on embodiment of this invention, (b) is sectional drawing in the XX 'line
  • FIG. 6 is a sectional view taken along line YY ′.
  • FIG. 6 is a sectional view taken along line YY ′.
  • A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on embodiment of this invention, (b) is sectional drawing in the XX 'line
  • FIG. 6 is a sectional view taken along line YY ′.
  • FIG. 6 is a sectional view taken along line YY ′.
  • A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on embodiment of this invention, (b) is sectional drawing in the XX 'line
  • FIG. 6 is a sectional view taken along line YY ′.
  • FIG. 6 is a sectional view taken along line YY ′.
  • A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on embodiment of this invention, (b) is sectional drawing in the XX 'line
  • FIG. 6 is a sectional view taken along line YY ′.
  • FIG. 6 is a sectional view taken along line YY ′.
  • A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on embodiment of this invention, (b) is sectional drawing in the XX 'line
  • FIG. 6 is a sectional view taken along line YY ′.
  • FIG. 6 is a sectional view taken along line YY ′.
  • A) is a top view which concerns on the manufacturing method of the semiconductor device which concerns on embodiment of this invention, (b) is sectional drawing in the XX 'line
  • FIG. 6 is a sectional view taken along line YY ′.
  • a first process of forming a fin-like silicon layer 103 on a silicon substrate 101 using a first mask and forming a first insulating film 104 around the fin-like silicon layer 103 is shown.
  • the first resist 102 for forming the fin-like silicon layer 103 is formed on the silicon substrate 101.
  • the silicon substrate 101 is etched using the first resist 102 as a first mask to form a fin-like silicon layer 103.
  • the fin-like silicon layer 103 is formed using a resist as a first mask.
  • a hard mask such as an oxide film or a nitride film can also be used as the first mask.
  • the first resist 102 is removed.
  • a first insulating film 104 is deposited around the fin-like silicon layer 103.
  • an oxide film formed by high-density plasma or an oxide film formed by low-pressure CVD (Chemical Vapor Deposition) can be used.
  • the first insulating film 104 is etched back to expose the upper portion of the fin-like silicon layer 103.
  • the steps up to here are the same as the method for manufacturing the fin-like silicon layer disclosed in Non-Patent Document 1.
  • the fin-like silicon layer 103 is formed on the silicon substrate 101 using the first resist 102 as the first mask, and the first insulating film 104 is formed around the fin-like silicon layer 103.
  • the first step of the embodiment is shown.
  • a second insulating film 105 is formed around the fin-shaped silicon layer 103, and the second insulating film 105 is etched to remain on the sidewalls of the fin-shaped silicon layer 103.
  • a third insulating film 106 is deposited on the second insulating film 105, the fin-like silicon layer 103, and the first insulating film 104.
  • a second resist 108 for forming the gate wiring 111b and the columnar silicon layer 109 is formed in a second direction (right and left direction) orthogonal to the first direction (left-right direction) in which the fin-shaped silicon layer 103 extends. It is formed so as to extend in the front-rear direction).
  • the second insulating film 105 and the third insulating film 106 are etched using the second resist 108 as a second mask, and then the fin-like silicon layer 103 is etched. Further, the second step of this embodiment in which the columnar silicon layer 109 and the dummy gate made of the third insulating film 106 are formed by removing the second insulating film 105 will be described.
  • the second insulating film 105 is formed around the fin-like silicon layer 103.
  • the second insulating film 105 is preferably an oxide film formed by atmospheric pressure CVD (Chemical Vapor Deposition) at a high wet etching rate.
  • the second insulating film 105 can be an oxide film formed by low pressure CVD (Chemical Vapor Deposition).
  • the second insulating film 105 is etched to remain on the sidewalls of the fin-like silicon layer 103.
  • a third insulating film 106 is deposited on the second insulating film 105, the fin-like silicon layer 103, and the first insulating film 104. Thereafter, the surface of the third insulating film 106 is planarized by a CMP (Chemical-Mechanical-Polishing) method or the like. As the third insulating film 106, a film having an etching rate lower than that of the second insulating film 105 is preferably used.
  • the third insulating film 106 is an oxide film formed by high-density plasma, an oxide film formed by low-pressure CVD, or a nitride film. Is preferred. In the case where the second insulating film 105 is an oxide film formed by low pressure CVD, the third insulating film 106 is preferably a nitride film.
  • a fourth insulating film 107 is deposited on the stacked body.
  • the fourth insulating film 107 is preferably an oxide film formed by atmospheric pressure CVD (Chemical Vapor Deposition) with a high wet etching rate. Note that the formation of the fourth insulating film 107 can be omitted. Further, the fourth insulating film 107 can be a nitride film instead of the oxide film.
  • the second resist 108 for forming the gate wiring 111 b and the columnar silicon layer 109 is applied to the first direction (left-right direction) in which the fin-shaped silicon layer 103 extends. And extending in a second direction (front-rear direction) orthogonal to each other.
  • the second insulating film 105, the third insulating film 106, and the fourth insulating film 107 are formed by using the second resist 108 as the second mask. Etch.
  • the pillar-shaped silicon layer 109 is formed by etching the fin-shaped silicon layer 103.
  • the second resist 108 is removed.
  • the second insulating film 105 is removed.
  • the fourth insulating film 107 is formed of the same material as the second insulating film 105 (here, an oxide film formed by atmospheric pressure CVD), the fourth insulating film 107 is removed when the second insulating film 105 is removed.
  • the insulating film 107 is also removed.
  • the second insulating film 105 and the fourth insulating film 107 are preferably removed by wet etching. Since the etching rate of the third insulating film 106 is lower than the etching rate of the second insulating film 105, the third insulating film 106 remains as a dummy gate.
  • the second insulating film 105 is formed around the fin-shaped silicon layer 103, and the second insulating film 105 is etched to remain on the sidewall of the fin-shaped silicon layer 103.
  • a third insulating film 106 is deposited on the second insulating film 105, the fin-like silicon layer 103, and the first insulating film 104.
  • the second resist 108 for forming the gate wiring 111b and the columnar silicon layer 109 is applied in a second direction (front-rear direction) orthogonal to the first direction (left-right direction) in which the fin-like silicon layer 103 extends. ) To extend.
  • the second insulating film 105 and the third insulating film 106 are etched using the second resist 108 as a second mask. Thereafter, the fin-like silicon layer 103 is etched. Furthermore, the second step of the present embodiment in which the columnar silicon layer 109 and the dummy gate made of the third insulating film 106 are formed by removing the second insulating film 105 is shown.
  • a gate insulating film 110 is formed, a gate conductive film 111 is formed around the gate insulating film 110, and the gate conductive film 111 is etched.
  • a gate insulating film 110 is formed on the stacked body, and a gate conductive film 111 is formed around the gate insulating film 110.
  • the gate conductive film 111 it is preferable to use a metal material that is used in a semiconductor manufacturing process and sets a threshold voltage of the transistor, such as titanium nitride, titanium, tantalum nitride, or tantalum.
  • the gate conductive film 111 is preferably made of a material having a higher etching rate than silicon by wet etching.
  • the gate conductive film 111 is preferably made of a material used in a semiconductor manufacturing process, such as an oxide film, an oxynitride film, or a high dielectric film.
  • the gate electrode 111a is formed on the side wall of the columnar silicon layer 109
  • the gate wiring 111b is formed in a side wall shape on the side wall of the dummy gate made of the third insulating film 106.
  • the fin-like silicon layer 103, the columnar silicon layer 109, and the gate wiring 111b can be formed by using two masks. Thereby, the number of processes required for manufacturing a semiconductor device (SGT) can be reduced.
  • the columnar silicon layer 109 and the gate wiring 111b are aligned with each other so that the formation position of the columnar silicon layer 109 and the formation position of the gate wiring 111b are aligned on one straight line. And misalignment.
  • the gate insulating film 110 is formed, the gate conductive film 111 is formed around the gate insulating film 110, and the gate conductive film 111 is etched, whereby the gate electrode 111a is formed on the sidewall of the columnar silicon layer 109.
  • the third step of this embodiment is shown, in which the gate wiring 111b is formed in a sidewall shape on the side wall of the dummy gate made of the third insulating film 106.
  • a first nitride film 112 is deposited, and the first nitride film 112 is etched to remain on the sidewalls of the gate electrode 111a and the gate wiring 111b, and the gate conductive film 111
  • a fourth process of this embodiment is shown in which the upper part is exposed and the exposed upper part of the gate conductive film 111 is removed by etching.
  • the first nitride film 112 is deposited on the stacked body.
  • the first nitride film 112 is etched to remain on the side walls of the gate electrode 111a and the gate wiring 111b and to expose the upper portion of the gate conductive film 111.
  • the exposed upper portion of the gate conductive film 111 is removed by etching.
  • the first nitride film 112 is deposited and the first nitride film 112 is etched, so that it remains on the sidewalls of the gate electrode 111a and the gate wiring 111b, and the upper portion of the gate conductive film 111 is exposed and exposed.
  • the fourth step of this embodiment in which the upper portion of the gate conductive film 111 is removed by etching, is shown.
  • arsenic is implanted into a predetermined position of the columnar silicon layer 109 to form the first diffusion layer 113 and the second diffusion layer 114.
  • an nMOS is formed.
  • boron or boron fluoride is implanted.
  • an oxide film 115 is deposited on the stacked body, and then heat treatment is performed.
  • a nitride film can be used instead of the oxide film.
  • the oxide film 115 is removed by etching leaving a part thereof.
  • the oxide film 115 is left between the first nitride film 112 and the columnar silicon layer 109, and between the first nitride film 112 and the dummy gate made of the third insulating film 106.
  • dry etching can be used instead of wet etching.
  • a metal material is deposited at a predetermined position of the laminate, and after heat treatment, the unreacted metal material is removed.
  • the first silicide 117 and the second silicide 116 are formed on the first diffusion layer 113 and the second diffusion layer 114, respectively.
  • an interlayer insulating film 119 is deposited and the surface thereof is flattened by a CMP (Chemical Mechanical Polishing) method or the like, and the interlayer insulating film 119 is etched back to thereby form the columnar silicon layer 109.
  • a third resist 120 for forming the first contacts 131 and 132 is formed, and the interlayer insulating film 119 is etched. Thereby, contact holes 121 and 122 are formed.
  • a metal material 124 is deposited in the contact holes 121 and 122 to form first contacts 131 and 132 on the fin-like silicon layer 103.
  • the fourth resists 125, 126, and 127 for forming the metal wirings 128, 129, and 130 are formed and etched to form the metal wirings 128, 129, and 130 in the fifth embodiment. A process is shown.
  • a contact stopper 118 is formed using a nitride film or the like in a predetermined region of the stacked body, and an interlayer insulating film 119 is deposited so as to cover the contact stopper 118. Thereafter, the surface of the interlayer insulating film 119 is planarized by a CMP (Chemical-Mechanical Polishing) method or the like by a CMP (Chemical-Mechanical Polishing) method.
  • CMP Chemical-Mechanical Polishing
  • the interlayer insulating film 119 is etched back to expose the contact stopper 118 on the columnar silicon layer 109 and the contact stopper 118 on the dummy gate made of the third insulating film 106. .
  • a third resist 120 for forming contact holes 121 and 122 is formed at a predetermined position of the stacked body.
  • the contact holes 121 and 122 are formed by etching the interlayer insulating film 119 exposed from the third resist 120.
  • the third resist 120 is stripped and removed.
  • the contact stopper 118 is etched to remove the contact stopper 118 at the bottom of the contact holes 121 and 122 and the contact stopper 118 at the tip of the columnar silicon layer 109. At this time, the contact stopper 123 may remain on the side wall of the columnar silicon layer 109 (see FIG. 30).
  • the first contacts 131 and 132 are formed in the contact holes 121 and 122, respectively.
  • a metal material 124 is formed so as to be connected to the first contacts 131 and 132 and the first silicide 117 on the columnar silicon layer 109.
  • fourth resists 125, 126, and 127 for forming metal wirings 128, 129, and 130 are formed at predetermined positions on the stacked body.
  • the metal material 124 exposed from the fourth resists 125, 126, 127 is etched to form metal wirings 128, 129, 130.
  • the fourth resists 125, 126, 127 are removed.
  • the metal wirings 128, 129, and 130 made of the metal material 124 and the upper portion of the columnar silicon layer 109 are directly electrically connected without using a contact.
  • a separate step of forming a contact is not required.
  • the contact holes 121 and 122 in which the first contacts 131 and 132 are formed are formed above the fin-like silicon layer 103, the depth of the contact holes 121 and 122 can be reduced. For this reason, the contact holes 121 and 122 can be easily formed, and the contact holes 121 and 122 can be easily filled with the metal material 124.
  • the interlayer insulating film 119 is deposited on the stacked body, and the surface thereof is planarized by a CMP (Chemical Mechanical Polishing) method or the like, and the interlayer insulating film 119 is etched back.
  • the third resist 120 for forming the first contacts 131 and 132 is formed, and the interlayer insulating film 119 is etched.
  • contact holes 121 and 122 are formed.
  • the fourth resists 125, 126, and 127 for forming the metal wirings 128, 129, and 130 are formed and etched to form the metal wirings 128, 129, and 130 in the fifth embodiment. The process was shown.
  • a manufacturing method of a semiconductor device (SGT) capable of forming the fin-like silicon layer 103, the columnar silicon layer 109, and the gate wiring 111b by using two masks is shown. Moreover, according to this SGT manufacturing method, the entire SGT can be formed by the total of four masks.
  • FIG. 1 shows the structure of the semiconductor device of this embodiment obtained by the above-described method for manufacturing a semiconductor device.
  • the semiconductor device of this embodiment includes a fin-like silicon layer 103 formed on a silicon substrate 101, a first insulating film 104 formed around the fin-like silicon layer 103, And a columnar silicon layer 109 formed on the fin-like silicon layer 103.
  • the width of the columnar silicon layer 109 is equal to the width of the fin-shaped silicon layer 103.
  • the semiconductor device of this embodiment is further connected to the gate insulating film 110 formed around the columnar silicon layer 109, the gate electrode 111a formed around the gate insulating film 110, and the gate electrode 111a.
  • a gate wiring 111b extending in a first direction (front-rear direction) orthogonal to a first direction (left-right direction) in which the fin-shaped silicon layer 103 extends.
  • the gate wiring 111 b is formed in a sidewall shape on the side wall of the dummy gate made of the third insulating film 106.
  • the semiconductor device of the present embodiment further includes a first diffusion layer 113 formed on the top of the columnar silicon layer 109, a first diffusion layer 113 formed on the fin-shaped silicon layer 103 and the bottom of the columnar silicon layer 109. 2 diffusion layers 114.
  • the gate wiring 111b since the gate wiring 111b is formed in a sidewall shape on the side wall of the dummy gate made of the third insulating film 106, the gate wiring 111b depends on the height of the dummy gate made of the third insulating film 106. The resistance value of 111b is determined. For this reason, the resistance of the gate wiring 111b can be suppressed lower than when the gate wiring is thinly formed in a planar shape.
  • the fin-like silicon layer 103 is formed on the silicon substrate 101 using the first resist 102 as the first mask, and the first insulating film 104 is formed around the fin-like silicon layer 103.
  • a second insulating film 105 is formed around the fin-shaped silicon layer 103, and the second insulating film 105 is etched to remain on the sidewalls of the fin-shaped silicon layer 103.
  • a third insulating film 106 is deposited on the second insulating film 105, the fin-like silicon layer 103, and the first insulating film 104.
  • the second resist 108 for forming the gate wiring 111b and the columnar silicon layer 109 extends in a first direction (left-right direction) orthogonal to the direction in which the fin-shaped silicon layer 109 extends.
  • the second insulating film 105 and the third insulating film 106 are etched using the second resist 108 as a second mask.
  • the fin-like silicon layer 103 is etched, and the second insulating film 105 is removed, whereby a columnar silicon layer 109 and a dummy gate made of the third insulating film 106 are formed.
  • a gate insulating film 110 is formed, a gate conductive film 111 is formed around the gate insulating film 110, and the gate conductive film 111 is etched.
  • the gate conductive film 111 is left on the side wall of the columnar silicon layer 109 and the side wall of the dummy gate made of the third insulating film 106, and on the side wall of the columnar silicon layer 109 and the side wall of the third insulating film 106, respectively. Then, the gate electrode 111a and the gate wiring 111b are formed.
  • the fin-like silicon layer 103, the columnar silicon layer 109, and the gate wiring 111b are formed by using two masks (first and second masks). Can do. Thereby, the number of processes required for manufacturing the semiconductor device can be reduced.
  • the columnar silicon layer 109 and the gate wiring 111b are aligned with each other so that the formation position of the columnar silicon layer 109 and the formation position of the gate wiring 111b are aligned on one straight line. Can be eliminated.
  • the gate wiring 111b is formed in a sidewall shape on the side wall of the dummy gate made of the third insulating film 106, the resistance value of the gate wiring 111b depends on the height of the dummy gate made of the third insulating film 106. To be determined. For this reason, the resistance of the gate wiring 111b can be suppressed lower than when the thin gate wiring 111b is formed in a planar shape.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

 半導体装置の製造方法は、シリコン基板(101)上に第1のレジスト(102)を用いてフィン状シリコン層(103)を形成し、フィン状シリコン層の周囲に第1の絶縁膜(104)を形成する第1工程と、フィン状シリコン層の周囲に第2の絶縁膜(105)を形成し、第2の絶縁膜をエッチングし、フィン状シリコン層の側壁に残存させ、第2の絶縁膜上とフィン状シリコン層上と第1の絶縁膜上とに第3の絶縁膜(106)を堆積する。その後、ゲート配線(111b)と柱状シリコン層(109)とを形成するための第2のレジスト(108)を、フィン状シリコン層(103)が延在する方向に対して直交する方向に形成し、この第2のレジストを用いて、第2の絶縁膜と、第3の絶縁膜と、フィン状シリコン層とをエッチングするとともに、第2の絶縁膜を除去することにより、柱状シリコン層と、第3の絶縁膜からなるダミーゲートと、を形成する第2工程と、を有する。

Description

半導体装置の製造方法、及び、半導体装置
 本発明は半導体装置の製造方法、及び、半導体装置に関する。
 半導体集積回路、特にMOSトランジスタを用いた集積回路は、高集積化の一途を辿っている。こうした高集積化に伴って、集積回路に用いられているMOSトランジスタはナノ領域まで微細化が進んでいる。
 このようなMOSトランジスタの微細化が進むと、リーク電流の抑制が困難となり、必要な電流量確保の要請から回路の占有面積を小さくすることが難しくなることがある。
 これに対して、基板に対してソース、ゲート、ドレインが垂直方向に配置され、ゲート電極が柱状半導体層(シリコン柱)を取り囲む構造を備えるSurrounding Gate Transistor(以下、「SGT」という。)が提案されている(例えば、特許文献1、特許文献2、特許文献3を参照)。
 従来、SGTは、シリコン柱を描画するための第1のマスクを用いることで、窒化膜ハードマスクが柱状に形成されたシリコン柱を形成する。さらに、平面状のシリコン層を描画するための第2のマスクを用いることで、シリコン柱の底部に平面状のシリコン層を形成する。さらに、ゲート配線を描画するための第3のマスクを用いてゲート配線を形成することで製造される(例えば、特許文献4を参照)。
 即ち、シリコン柱、平面状シリコン層、ゲート配線は、3つのマスクを用いることで形成されている。
 また、上記したSGTの製造方法では、コンタクトの深さが異なるため、シリコン柱上部のコンタクト孔と、シリコン柱下部の平面状シリコン層上のコンタクト孔と、を別々に形成している(例えば、特許文献5を参照)。このようにコンタクト孔を別々に形成するため、製造に要する工程数が増加するようになる。
 また、ゲート配線と基板間の寄生容量を低減するために、MOSトランジスタでは、第1の絶縁膜を用いている。例えば、FINFET(例えば、非特許文献1を参照)では、1つのフィン状半導体層の周囲に第1の絶縁膜を形成し、この第1の絶縁膜をエッチバックし、フィン状半導体層を露出させることで、ゲート配線と基板間の寄生容量を低減している。そのため、SGTにおいてもゲート配線と基板間の寄生容量を低減するために第1の絶縁膜を用いることが必要となる。SGTではフィン状半導体層に加え、柱状半導体層が存在するため、この柱状半導体層を形成するために何らかの工夫が必要である。
特開平2-71556号公報 特開平2-188966号公報 特開平3-145761号公報 特開2009-182317号公報 特開2012-004244号公報
IEDM2010 CC.Wu, et. al, 27.1.1-27.1.4.
 そこで、本発明は、SGTを製造するために要する工程数を低減することができるSGTの製造方法と、それにより得られるSGTの構造を提供することを目的とする。
 本発明の第1の観点に係る半導体装置の製造方法は、
 シリコン基板上に形成されたフィン状シリコン層と、
 前記フィン状シリコン層の周囲に形成された第1の絶縁膜と、
 前記フィン状シリコン層上に形成された柱状シリコン層と、
 前記柱状シリコン層の周囲に形成されたゲート絶縁膜と、
 前記ゲート絶縁膜の周囲に形成されたゲート電極と、
 前記ゲート電極に接続された前記フィン状シリコン層が延在する第1の方向に直交する第2の方向に延在するゲート配線と、を備える半導体装置の製造方法であって、
 前記フィン状シリコン層を、第1のマスクを用いて形成し、前記柱状シリコン層と、前記ゲート配線とを、第2のマスクを用いて形成する、
 ことを特徴とする。
 本発明の第2の観点に係る半導体装置の製造方法は、
 シリコン基板上に、第1のマスクを用いてフィン状シリコン層を形成し、前記フィン状シリコン層の周囲に第1の絶縁膜を形成する第1工程と、
 前記フィン状シリコン層の周囲に第2の絶縁膜を形成し、前記第2の絶縁膜をエッチングすることで、前記フィン状シリコン層の側壁に残存させ、
 前記第2の絶縁膜上と、前記フィン状シリコン層上と、前記第1の絶縁膜上とに第3の絶縁膜を堆積し、
 ゲート配線と柱状シリコン層とを形成するためのレジストを、前記フィン状シリコン層が延在する第1の方向に対して直交する第2の方向に延在するように形成し、
 前記レジストを第2のマスクとして、前記第2の絶縁膜と前記第3の絶縁膜とをエッチングした後、前記フィン状シリコン層をエッチングし、さらに前記第2の絶縁膜を除去することにより、前記柱状シリコン層と、前記第3の絶縁膜からなるダミーゲートと、を形成する第2工程と、を有する、
 ことを特徴とする。
 前記第2の絶縁膜がエッチングされるエッチング速度は、前記第3の絶縁膜がエッチングされるエッチング速度よりも大きい、ことが好ましい。
 前記第2の絶縁膜上と、前記フィン状シリコン層上と、前記第1の絶縁膜上とに第3の絶縁膜を堆積した後、前記第3の絶縁膜上に第4の絶縁膜を堆積し、
 前記レジストを第2のマスクとして、前記第2の絶縁膜及び前記第3の絶縁膜と共に、前記第4の絶縁膜をエッチングする、ことが好ましい。
 前記第2工程の後、ゲート絶縁膜を形成し、前記ゲート絶縁膜の周囲にゲート導電膜を形成し、前記ゲート導電膜をエッチングすることで、前記ダミーゲート及び前記柱状シリコン層の側壁に残存させ、ゲート電極及びゲート配線を形成する第3工程をさらに含む、ことが好ましい。
 前記第3工程の後、第1の窒化膜を堆積し、前記第1の窒化膜をエッチングすることで、前記ゲート電極及びゲート配線の側壁に残存させるとともに、ゲート導電膜の上部を露出させ、露出したゲート導電膜の上部をエッチングにより除去する第4工程をさらに含む、ことが好ましい。
 前記第4の工程の後、層間絶縁膜を堆積するとともにその表面を平坦化し、層間絶縁膜のエッチバックを行うことで、前記柱状シリコン層の上部を露出させた後、第1のコンタクトを形成するための第3のレジストを形成し、前記層間絶縁膜をエッチングすることによりコンタクト孔を形成し、前記コンタクト孔中に金属材料を堆積することにより前記フィン状シリコン層上に第1のコンタクトを形成した後、金属配線を形成するための第4のレジストを形成し、エッチングすることにより前記金属配線を形成する第5の工程をさらに有する、ことが好ましい。
 本発明の第3の観点に係る半導体装置は、
 シリコン基板上に形成されたフィン状シリコン層と、
 前記フィン状シリコン層の周囲に形成された第1の絶縁膜と、
 前記フィン状シリコン層上に形成され、前記フィン状シリコン層の幅と等しい幅を有する柱状シリコン層と、
 前記柱状シリコン層の周囲に形成されたゲート絶縁膜と、
 前記ゲート絶縁膜の周囲に形成されたゲート電極と、
 前記ゲート電極に接続され、前記フィン状シリコン層が延在する第1の方向に直交する第2の方向に延在し、ダミーゲートの側壁にサイドウォール状に形成されたゲート配線と、
 前記柱状シリコン層の上部に形成された第1の拡散層と、
 前記フィン状シリコン層の上部と前記柱状シリコン層の下部とに亘って形成された第2の拡散層と、を有する、
 ことを特徴とする。
 本発明によれば、SGTを製造するために要する工程数を低減することができるSGTの製造方法と、それにより得られるSGTの構造を提供することができる。
(a)は本発明の実施形態に係る半導体装置の平面図であり、(b)は(a)のX-X’線での断面図であり、(c)は(a)のY-Y’線での断面図である。 (a)は本発明の実施形態に係る半導体装置の製造方法に係る平面図であり、(b)は(a)のX-X’線での断面図であり、(c)は(a)のY-Y’線での断面図である。 (a)は本発明の実施形態に係る半導体装置の製造方法に係る平面図であり、(b)は(a)のX-X’線での断面図であり、(c)は(a)のY-Y’線での断面図である。 (a)は本発明の実施形態に係る半導体装置の製造方法に係る平面図であり、(b)は(a)のX-X’線での断面図であり、(c)は(a)のY-Y’線での断面図である。 (a)は本発明の実施形態に係る半導体装置の製造方法に係る平面図であり、(b)は(a)のX-X’線での断面図であり、(c)は(a)のY-Y’線での断面図である。 (a)は本発明の実施形態に係る半導体装置の製造方法に係る平面図であり、(b)は(a)のX-X’線での断面図であり、(c)は(a)のY-Y’線での断面図である。 (a)は本発明の実施形態に係る半導体装置の製造方法に係る平面図であり、(b)は(a)のX-X’線での断面図であり、(c)は(a)のY-Y’線での断面図である。 (a)は本発明の実施形態に係る半導体装置の製造方法に係る平面図であり、(b)は(a)のX-X’線での断面図であり、(c)は(a)のY-Y’線での断面図である。 (a)は本発明の実施形態に係る半導体装置の製造方法に係る平面図であり、(b)は(a)のX-X’線での断面図であり、(c)は(a)のY-Y’線での断面図である。 (a)は本発明の実施形態に係る半導体装置の製造方法に係る平面図であり、(b)は(a)のX-X’線での断面図であり、(c)は(a)のY-Y’線での断面図である。 (a)は本発明の実施形態に係る半導体装置の製造方法に係る平面図であり、(b)は(a)のX-X’線での断面図であり、(c)は(a)のY-Y’線での断面図である。 (a)は本発明の実施形態に係る半導体装置の製造方法に係る平面図であり、(b)は(a)のX-X’線での断面図であり、(c)は(a)のY-Y’線での断面図である。 (a)は本発明の実施形態に係る半導体装置の製造方法に係る平面図であり、(b)は(a)のX-X’線での断面図であり、(c)は(a)のY-Y’線での断面図である。 (a)は本発明の実施形態に係る半導体装置の製造方法に係る平面図であり、(b)は(a)のX-X’線での断面図であり、(c)は(a)のY-Y’線での断面図である。 (a)は本発明の実施形態に係る半導体装置の製造方法に係る平面図であり、(b)は(a)のX-X’線での断面図であり、(c)は(a)のY-Y’線での断面図である。 (a)は本発明の実施形態に係る半導体装置の製造方法に係る平面図であり、(b)は(a)のX-X’線での断面図であり、(c)は(a)のY-Y’線での断面図である。 (a)は本発明の実施形態に係る半導体装置の製造方法に係る平面図であり、(b)は(a)のX-X’線での断面図であり、(c)は(a)のY-Y’線での断面図である。 (a)は本発明の実施形態に係る半導体装置の製造方法に係る平面図であり、(b)は(a)のX-X’線での断面図であり、(c)は(a)のY-Y’線での断面図である。 (a)は本発明の実施形態に係る半導体装置の製造方法に係る平面図であり、(b)は(a)のX-X’線での断面図であり、(c)は(a)のY-Y’線での断面図である。 (a)は本発明の実施形態に係る半導体装置の製造方法に係る平面図であり、(b)は(a)のX-X’線での断面図であり、(c)は(a)のY-Y’線での断面図である。 (a)は本発明の実施形態に係る半導体装置の製造方法に係る平面図であり、(b)は(a)のX-X’線での断面図であり、(c)は(a)のY-Y’線での断面図である。 (a)は本発明の実施形態に係る半導体装置の製造方法に係る平面図であり、(b)は(a)のX-X’線での断面図であり、(c)は(a)のY-Y’線での断面図である。 (a)は本発明の実施形態に係る半導体装置の製造方法に係る平面図であり、(b)は(a)のX-X’線での断面図であり、(c)は(a)のY-Y’線での断面図である。 (a)は本発明の実施形態に係る半導体装置の製造方法に係る平面図であり、(b)は(a)のX-X’線での断面図であり、(c)は(a)のY-Y’線での断面図である。 (a)は本発明の実施形態に係る半導体装置の製造方法に係る平面図であり、(b)は(a)のX-X’線での断面図であり、(c)は(a)のY-Y’線での断面図である。 (a)は本発明の実施形態に係る半導体装置の製造方法に係る平面図であり、(b)は(a)のX-X’線での断面図であり、(c)は(a)のY-Y’線での断面図である。 (a)は本発明の実施形態に係る半導体装置の製造方法に係る平面図であり、(b)は(a)のX-X’線での断面図であり、(c)は(a)のY-Y’線での断面図である。 (a)は本発明の実施形態に係る半導体装置の製造方法に係る平面図であり、(b)は(a)のX-X’線での断面図であり、(c)は(a)のY-Y’線での断面図である。 (a)は本発明の実施形態に係る半導体装置の製造方法に係る平面図であり、(b)は(a)のX-X’線での断面図であり、(c)は(a)のY-Y’線での断面図である。 (a)は本発明の実施形態に係る半導体装置の製造方法に係る平面図であり、(b)は(a)のX-X’線での断面図であり、(c)は(a)のY-Y’線での断面図である。 (a)は本発明の実施形態に係る半導体装置の製造方法に係る平面図であり、(b)は(a)のX-X’線での断面図であり、(c)は(a)のY-Y’線での断面図である。 (a)は本発明の実施形態に係る半導体装置の製造方法に係る平面図であり、(b)は(a)のX-X’線での断面図であり、(c)は(a)のY-Y’線での断面図である。 (a)は本発明の実施形態に係る半導体装置の製造方法に係る平面図であり、(b)は(a)のX-X’線での断面図であり、(c)は(a)のY-Y’線での断面図である。 (a)は本発明の実施形態に係る半導体装置の製造方法に係る平面図であり、(b)は(a)のX-X’線での断面図であり、(c)は(a)のY-Y’線での断面図である。
 以下、本発明の実施形態に係る半導体装置(SGT)の製造方法、及び、それにより得られる半導体装置(SGT)の構造を、図2~図34を参照しながら説明する。
 まず、第1のマスクを用いて、シリコン基板101上にフィン状シリコン層103を形成し、フィン状シリコン層103の周囲に、第1の絶縁膜104を形成する第1工程を示す。
 即ち、図2に示すように、シリコン基板101上に、フィン状シリコン層103を形成するための第1のレジスト102を形成する。
 続いて、図3に示すように、第1のレジスト102を第1のマスクとして用い、シリコン基板101をエッチングし、フィン状シリコン層103を形成する。ここでは、フィン状シリコン層103は、レジストを第1のマスクとして形成したが、この第1のマスクには、酸化膜や窒化膜などのハードマスクを用いることもできる。
 続いて、図4に示すように、第1のレジスト102を除去する。
 続いて、図5に示すように、フィン状シリコン層103の周囲に第1の絶縁膜104を堆積する。この第1の絶縁膜104としては、高密度プラズマによる酸化膜や低圧CVD(Chemical Vapor Deposition)による酸化膜を用いることもできる。
 続いて、図6に示すように、第1の絶縁膜104をエッチバックし、フィン状シリコン層103の上部を露出させる。ここまでの工程は、非特許文献1に開示されているフィン状シリコン層の製造方法と同様である。
 以上により、第1のレジスト102を第1のマスクとして、シリコン基板101上にフィン状シリコン層103を形成し、このフィン状シリコン層103の周囲に、第1の絶縁膜104を形成する、本実施形態の第1工程が示された。
 以下、フィン状シリコン層103の周囲に第2の絶縁膜105を形成し、第2の絶縁膜105をエッチングすることで、フィン状シリコン層103の側壁に残存させる。その後、第2の絶縁膜105上と、フィン状シリコン層103上と、第1の絶縁膜104上と、に第3の絶縁膜106を堆積する。その後、ゲート配線111bと柱状シリコン層109とを形成するための第2のレジスト108を、フィン状シリコン層103が延在する第1の方向(左右方向)に対して直交する第2の方向(前後方向)に延在するように形成する。その後、この第2のレジスト108を第2のマスクとして、第2の絶縁膜105と、第3の絶縁膜106とをエッチングした後、フィン状シリコン層103をエッチングする。さらに第2の絶縁膜105を除去することにより、柱状シリコン層109と、第3の絶縁膜106からなるダミーゲートと、を形成する、本実施形態の第2工程を示す。
 即ち、図7に示すように、フィン状シリコン層103の周囲に第2の絶縁膜105を形成する。この第2の絶縁膜105は、ウエットエッチング速度が速い常圧CVD(Chemical Vapor Deposition)による酸化膜とすることが好ましい。また、これに代えて、第2の絶縁膜105は、低圧CVD(Chemical Vapor Deposition)による酸化膜とすることもできる。
 続いて、図8に示すように、第2の絶縁膜105をエッチングすることで、フィン状シリコン層103の側壁に残存させる。
 続いて、図9に示すように、第2の絶縁膜105上と、フィン状シリコン層103上と、第1の絶縁膜104上とに、第3の絶縁膜106を堆積する。その後、第3の絶縁膜106の表面をCMP(Chemical Mechanical Polishing)法などにより平坦化する。第3の絶縁膜106には、第2の絶縁膜105よりもエッチング速度が小さいエッチング速度を有するものを使用することが好ましい。即ち、例えば、第2の絶縁膜105が常圧CVDによる酸化膜である場合には、第3の絶縁膜106は、高密度プラズマによる酸化膜、低圧CVDによる酸化膜、または窒化膜であることが好ましい。また、第2の絶縁膜105が低圧CVDによる酸化膜である場合には、第3の絶縁膜106は、窒化膜であることが好ましい。
 続いて、図10に示すように、積層体上に、第4の絶縁膜107を堆積する。この第4の絶縁膜107は、第2の絶縁膜105と同様に、ウエットエッチング速度が大きい常圧CVD(Chemical Vapor Deposition)による酸化膜であることが好ましい。なお、この第4の絶縁膜107は、形成を省略することができる。また、第4の絶縁膜107は、酸化膜に代えて、窒化膜とすることもできる。
 続いて、図11に示すように、ゲート配線111bと柱状シリコン層109とを形成するための第2のレジスト108を、フィン状シリコン層103が延在する第1の方向(左右方向)に対して直交する第2の方向(前後方向)に延在するように形成する。
 続いて、図12に示すように、第2のレジスト108を第2のマスクとして用いることで、第2の絶縁膜105と、第3の絶縁膜106と、第4の絶縁膜107と、をエッチングする。
 続いて、図13に示すように、フィン状シリコン層103をエッチングすることで、柱状シリコン層109を形成する。
 続いて、図14に示すように、第2のレジスト108を除去する。
 続いて、図15に示すように、第2の絶縁膜105を除去する。ここで、第4の絶縁膜107は第2の絶縁膜105と同じ材質(ここでは、常圧CVDによる酸化膜)から形成されているため、第2の絶縁膜105を除去する際に第4の絶縁膜107も除去される。第2の絶縁膜105及び第4の絶縁膜107は、ウエットエッチングにより除去することが好ましい。そして、第3の絶縁膜106のエッチング速度は、第2の絶縁膜105のエッチング速度よりも小さいため、第3の絶縁膜106はダミーゲートとして残存するようになる。
 以上により、フィン状シリコン層103の周囲に第2の絶縁膜105を形成し、第2の絶縁膜105をエッチングすることで、フィン状シリコン層103の側壁に残存させる。その後、第2の絶縁膜105上と、フィン状シリコン層103上と、第1の絶縁膜104上とに第3の絶縁膜106を堆積する。その後、ゲート配線111bと柱状シリコン層109とを形成するための第2のレジスト108を、フィン状シリコン層103が延在する第1の方向(左右方向)と直交する第2の方向(前後方向)に延在するように形成する。その後、この第2のレジスト108を第2のマスクとして用い、第2の絶縁膜105と、第3の絶縁膜106とをエッチングする。その後、フィン状シリコン層103をエッチングする。さらに、第2の絶縁膜105を除去することにより、柱状シリコン層109と、第3の絶縁膜106からなるダミーゲートと、を形成する、本実施形態の第2工程が示された。
 以下、第2工程の後、ゲート絶縁膜110を形成し、このゲート絶縁膜110の周囲にゲート導電膜111を成膜し、ゲート導電膜111をエッチングする。これにより、ゲート導電膜111を、第3の絶縁膜106からなるダミーゲート及び柱状シリコン層109の側壁に残存させ、ゲート電極111a及びゲート配線111bを形成する、本実施形態の第3工程を示す。
 即ち、図16に示すように、積層体上に、ゲート絶縁膜110を形成し、さらにゲート絶縁膜110の周囲にゲート導電膜111を成膜する。ここで、ゲート導電膜111には、半導体の製造工程に用いられ、トランジスタのしきい値電圧を設定する金属材料、例えば、窒化チタン、チタン、窒化タンタル、タンタルなどを用いることが好ましい。なかでも、ゲート導電膜111には、ウエットエッチングで、エッチング速度がシリコンよりも大きい材質を用いることが好ましい。
 また、ゲート導電膜111には、酸化膜、酸窒化膜、高誘電体膜などの、半導体の製造工程で使用される材料を用いることが好ましい。
 続いて、図17に示すように、ゲート導電膜111の所定領域をエッチングすることで、ゲート導電膜111の一部を、第3の絶縁膜106からなるダミーゲート及び柱状シリコン層109の側壁に残存させる。これにより、柱状シリコン層109の側壁にゲート電極111aを形成し、第3の絶縁膜106からなるダミーゲートの側壁にサイドウォール状にゲート配線111bを形成する。
 本実施形態によれば、以上のように、2つのマスクを用いることにより、フィン状シリコン層103と、柱状シリコン層109と、ゲート配線111bとを形成することができる。これにより、半導体装置(SGT)の製造に要する工程数を削減することができる。また、本実施形態によれば、柱状シリコン層109の形成位置と、ゲート配線111bの形成位置とが、一本の直線上に並ぶように整合されるため、柱状シリコン層109と、ゲート配線111bとの位置ずれが解消される。
 以上により、ゲート絶縁膜110を形成し、このゲート絶縁膜110の周囲にゲート導電膜111を成膜し、このゲート導電膜111をエッチングすることで、柱状シリコン層109の側壁にゲート電極111aを形成し、第3の絶縁膜106からなるダミーゲートの側壁にサイドウォール状にゲート配線111bを形成する、本実施形態の第3工程が示された。
 以下、第3工程の後、第1の窒化膜112を堆積し、この第1の窒化膜112をエッチングすることで、ゲート電極111a及びゲート配線111bの側壁に残存させるとともに、ゲート導電膜111の上部を露出させ、露出したゲート導電膜111の上部をエッチングにより除去する、本実施形態の第4工程を示す。
 即ち、図18に示すように、積層体上に、第1の窒化膜112を堆積する。
 続いて、図19に示すように、第1の窒化膜112をエッチングすることで、ゲート電極111a及びゲート配線111bの側壁に残存させるとともに、ゲート導電膜111の上部を露出させる。
 続いて、図20に示すように、露出したゲート導電膜111の上部をエッチングにより除去する。
 以上により、第1の窒化膜112を堆積し、第1の窒化膜112をエッチングすることで、ゲート電極111a及びゲート配線111bの側壁に残存させるとともに、ゲート導電膜111の上部を露出させ、露出したゲート導電膜111の上部をエッチングにより除去する、本実施形態の第4工程が示された。
 図20に示す工程に続いて、図21に示すように、柱状シリコン層109の所定位置に砒素を注入することにより、第1の拡散層113と第2の拡散層114とを形成する。ここではnMOSを形成するが、pMOSを形成する場合には、ボロン又はフッ化ボロンを注入する。
 続いて、図22に示すように、積層体上に、酸化膜115を堆積した後、熱処理を行う。ここでは、酸化膜に代えて、窒化膜を用いることもできる。
 続いて、図23に示すように、酸化膜115をその一部を残してエッチングにより除去する。ここでは、ウエットエッチングを用いることが好ましい。これにより、第1の窒化膜112と柱状シリコン層109との間と、第1の窒化膜112と、第3の絶縁膜106からなるダミーゲートとの間とに酸化膜115を残存させる。なお、ウエットエッチングの代わりに、ドライエッチングを用いることもできる。
 続いて、図24に示すように、積層体の所定位置に、金属材料を堆積するとともに、熱処理を行った後、未反応の金属材料を除去する。これにより、第1の拡散層113上、第2の拡散層114上に、それぞれ、第1のシリサイド117、第2のシリサイド116を形成する。
 以下、第4の工程の後、層間絶縁膜119を堆積するとともにその表面をCMP(Chemical Mechanical Polishing)法などにより平坦化し、さらに層間絶縁膜119のエッチバックを行うことで、柱状シリコン層109の上部を露出させた後、第1のコンタクト131、132を形成するための第3のレジスト120を形成し、層間絶縁膜119をエッチングする。これにより、コンタクト孔121、122が形成される。その後、コンタクト孔121、122中に金属材料124を堆積することにより、フィン状シリコン層103上に第1のコンタクト131、132を形成する。その後、金属配線128、129、130を形成するための第4のレジスト125、126、127を形成し、エッチングすることにより、金属配線128、129、130を形成する、本実施形態の第5の工程を示す。
 即ち、図25に示すように、積層体の所定領域に、窒化膜などを用いてコンタクトストッパー118を成膜し、コンタクトストッパー118を覆うように層間絶縁膜119を堆積する。その後、CMP(Chemical Mechanical Polishing)法などにより、層間絶縁膜119の表面をCMP(Chemical Mechanical Polishing)法などにより平坦化する。
 続いて、図26に示すように、層間絶縁膜119のエッチバックを行い、柱状シリコン層109上のコンタクトストッパー118と、第3の絶縁膜106からなるダミーゲート上のコンタクトストッパー118とを露出させる。
 続いて、図27に示すように、積層体の所定位置に、コンタクト孔121、122を形成するための第3のレジスト120を形成する。
 続いて、図28に示すように、第3のレジスト120から露出した層間絶縁膜119をエッチングすることで、コンタクト孔121、122を形成する。
 続いて、図29に示すように、第3のレジスト120を剥離除去する。
 続いて、図30に示すように、コンタクトストッパー118をエッチングすることで、コンタクト孔121、122の底部のコンタクトストッパー118と、柱状シリコン層109の先端部のコンタクトストッパー118とを除去する。なお、このとき、柱状シリコン層109の側壁にコンタクトストッパー123が残存する場合がある(図30参照)。
 続いて、図31に示すように、コンタクト孔121、122を埋め込むように、金属材料124を堆積することで、コンタクト孔121、122に、それぞれ、第1のコンタクト131、132を形成するとともに、第1のコンタクト131、132、柱状シリコン層109の上部の第1のシリサイド117に接続されるように、金属材料124を形成する。
 続いて、図32に示すように、積層体上の所定位置に、金属配線128、129、130を形成するための第4のレジスト125、126、127を形成する。
 続いて、図33に示すように、第4のレジスト125、126、127から露出した金属材料124をエッチングし、金属配線128、129、130を形成する。
 続いて、図34に示すように、第4のレジスト125、126、127を剥離する。
 以上の工程によれば、金属材料124からなる金属配線128、129、130と、柱状シリコン層109の上部とが、コンタクトを介することなく直接電気的に接続されるため、柱状シリコン層109の上部に、別途コンタクトを形成する工程が不要となる。また、第1のコンタクト131、132が形成されるコンタクト孔121、122がフィン状シリコン層103よりも上方に形成されるので、コンタクト孔121、122の深さを浅くすることができる。このため、コンタクト孔121、122が形成し易くなり、さらにコンタクト孔121、122を金属材料124で埋め込むことも容易となる。
 以上により、積層体上に、層間絶縁膜119を堆積するとともにその表面をCMP(Chemical Mechanical Polishing)法などにより平坦化し、層間絶縁膜119のエッチバックを行う。これにより、柱状シリコン層109の上部を露出させた後、第1のコンタクト131、132を形成するための第3のレジスト120を形成し、層間絶縁膜119をエッチングする。これにより、コンタクト孔121、122が形成され、このコンタクト孔121、122中に金属材料124を堆積することにより、フィン状シリコン層103上に第1のコンタクト131、132を形成する。その後、金属配線128、129、130を形成するための第4のレジスト125、126、127を形成し、エッチングすることにより、金属配線128、129、130を形成する、本実施形態の第5の工程が示された。
 以上により、2つのマスクを用いることにより、フィン状シリコン層103と、柱状シリコン層109と、ゲート配線111bとを形成することができる半導体装置(SGT)の製造方法が示された。また、このSGTの製造方法によれば、総合計4つのマスクによって、SGTの全体を形成することができる。
 図1に、上記した半導体装置の製造方法によって得られる本実施形態の半導体装置の構造を示す。
 図1に示すように、本実施形態の半導体装置は、シリコン基板101上に形成されたフィン状シリコン層103と、このフィン状シリコン層103の周囲に形成された第1の絶縁膜104と、フィン状シリコン層103上に形成された柱状シリコン層109とを備える。柱状シリコン層109の幅は、フィン状シリコン層103の幅と等しい。本実施形態の半導体装置は、さらに、柱状シリコン層109の周囲に形成されたゲート絶縁膜110と、このゲート絶縁膜110の周囲に形成されたゲート電極111aと、このゲート電極111aに接続され、フィン状シリコン層103が延在する第1の方向(左右方向)に直交する第1の方向(前後方向)に延在するゲート配線111bとを備える。ゲート配線111bは、第3の絶縁膜106からなるダミーゲートの側壁にサイドウォール状に形成されている。本実施形態の半導体装置は、さらに、柱状シリコン層109の上部に形成された第1の拡散層113と、フィン状シリコン層103の上部と柱状シリコン層109の下部とに亘って形成された第2の拡散層114と、を有する。
 上記実施形態によれば、ゲート配線111bは、第3の絶縁膜106からなるダミーゲートの側壁にサイドウォール状に形成されるため、第3の絶縁膜106からなるダミーゲートの高さによってゲート配線111bの抵抗値が決定されるようになる。このため、ゲート配線を平面状に薄く形成したときと比べ、ゲート配線111bの抵抗を低く抑えることができる。
 上記実施形態によれば、シリコン基板101上に、第1のマスクとして第1のレジスト102を用いてフィン状シリコン層103を形成し、このフィン状シリコン層103の周囲に第1の絶縁膜104を形成する第1工程と、フィン状シリコン層103の周囲に第2の絶縁膜105を形成し、この第2の絶縁膜105をエッチングすることで、フィン状シリコン層103の側壁に残存させる。その後、第2の絶縁膜105上と、フィン状シリコン層103上と、第1の絶縁膜104上とに第3の絶縁膜106を堆積する。その後、ゲート配線111bと柱状シリコン層109とを形成するための第2のレジスト108を、フィン状シリコン層109が延在する方向に対して直交する第1の方向(左右方向)に延在するように形成し、この第2のレジスト108を第2のマスクとして、第2の絶縁膜105と第3の絶縁膜106とをエッチングする。その後、フィン状シリコン層103をエッチングし、さらに第2の絶縁膜105を除去することにより、柱状シリコン層109と、第3の絶縁膜106からなるダミーゲートとを形成する。その後、ゲート絶縁膜110を形成し、ゲート絶縁膜110の周囲にゲート導電膜111を成膜し、ゲート導電膜111をエッチングする。これにより、ゲート導電膜111を、柱状シリコン層109の側壁及び第3の絶縁膜106からなるダミーゲートの側壁に残存させ、柱状シリコン層109の側壁及び第3の絶縁膜106の側壁に、それぞれ、ゲート電極111a及びゲート配線111bを形成する。
 上記実施形態によれば、以上のように、2つのマスク(第1及び第2のマスク)を用いることで、フィン状シリコン層103と、柱状シリコン層109と、ゲート配線111bとを形成することができる。これにより、半導体装置の製造に要する工程数を削減することができる。
 また、上記実施形態によれば、柱状シリコン層109の形成位置と、ゲート配線111bの形成位置とが、一本の直線上に並ぶように整合されるため、柱状シリコン層109と、ゲート配線111bとの位置ずれを解消することができる。
 また、ゲート配線111bは、第3の絶縁膜106からなるダミーゲートの側壁にサイドウォール状に形成されるため、第3の絶縁膜106からなるダミーゲートの高さによってゲート配線111bの抵抗値が決定されるようになる。このため、平面状に薄いゲート配線111bを形成したときと比べ、ゲート配線111bの抵抗を低く抑えることができる。
 なお、本発明は、本発明の広義の精神と範囲を逸脱することなく、様々な実施形態及び変形が可能とされるものである。また、上述した実施形態は、本発明の一実施例を説明するためのものであり、本発明の範囲を限定するものではない。
 例えば、上記実施例において、p型(p型を含む。)とn型(n型を含む。)とをそれぞれ反対の導電型とした半導体装置の製造方法、及び、それにより得られる半導体装置も本発明の技術的範囲に含まれることは言うまでもない。
 101.シリコン基板
 102.第1のレジスト
 103.フィン状シリコン層
 104.第1の絶縁膜
 105.第2の絶縁膜
 106.第3の絶縁膜(ダミーゲート)
 107.第4の絶縁膜
 108.第2のレジスト
 109.柱状シリコン層
 110.ゲート絶縁膜
 111.ゲート導電膜
 111a.ゲート電極
 111b.ゲート配線
 112.第1の窒化膜
 113.第1の拡散層
 114.第2の拡散層
 115.酸化膜
 116.第2のシリサイド
 117.第1のシリサイド
 118.コンタクトストッパー
 119.層間絶縁膜
 120.第4のレジスト
 121.コンタクト孔
 122.コンタクト孔
 123.コンタクトストッパー
 124.金属材料
 125.第4のレジスト
 126.第4のレジスト
 127.第4のレジスト
 128.金属配線
 129.金属配線
 130.金属配線
 131.第1のコンタクト
 132.第1のコンタクト

Claims (8)

  1.  シリコン基板上に形成されたフィン状シリコン層と、
     前記フィン状シリコン層の周囲に形成された第1の絶縁膜と、
     前記フィン状シリコン層上に形成された柱状シリコン層と、
     前記柱状シリコン層の周囲に形成されたゲート絶縁膜と、
     前記ゲート絶縁膜の周囲に形成されたゲート電極と、
     前記ゲート電極に接続された前記フィン状シリコン層が延在する第1の方向に直交する第2の方向に延在するゲート配線と、を備える半導体装置の製造方法であって、
     前記フィン状シリコン層を、第1のマスクを用いて形成し、前記柱状シリコン層と、前記ゲート配線とを、第2のマスクを用いて形成する、ことを特徴とする半導体装置の製造方法。
  2.  シリコン基板上に、第1のマスクを用いてフィン状シリコン層を形成し、前記フィン状シリコン層の周囲に第1の絶縁膜を形成する第1工程と、
     前記フィン状シリコン層の周囲に第2の絶縁膜を形成し、前記第2の絶縁膜をエッチングすることで、前記フィン状シリコン層の側壁に残存させ、
     前記第2の絶縁膜上と、前記フィン状シリコン層上と、前記第1の絶縁膜上とに第3の絶縁膜を堆積し、
     ゲート配線と柱状シリコン層とを形成するためのレジストを、前記フィン状シリコン層が延在する第1の方向に対して直交する第2の方向に延在するように形成し、
     前記レジストを第2のマスクとして、前記第2の絶縁膜と前記第3の絶縁膜とをエッチングした後、前記フィン状シリコン層をエッチングし、さらに前記第2の絶縁膜を除去することにより、前記柱状シリコン層と、前記第3の絶縁膜からなるダミーゲートと、を形成する第2工程と、を有する、
     ことを特徴とする半導体装置の製造方法。
  3.  前記第2の絶縁膜がエッチングされるエッチング速度は、前記第3の絶縁膜がエッチングされるエッチング速度よりも大きい、ことを特徴とする請求項2に記載の半導体装置の製造方法。
  4.  前記第2の絶縁膜上と、前記フィン状シリコン層上と、前記第1の絶縁膜上とに第3の絶縁膜を堆積した後、前記第3の絶縁膜上に第4の絶縁膜を堆積し、
     前記レジストを第2のマスクとして、前記第2の絶縁膜及び前記第3の絶縁膜と共に、前記第4の絶縁膜をエッチングする、ことを特徴とする請求項2に記載の半導体装置の製造方法。
  5.  前記第2工程の後、ゲート絶縁膜を形成し、前記ゲート絶縁膜の周囲にゲート導電膜を形成し、前記ゲート導電膜をエッチングすることで、前記ダミーゲート及び前記柱状シリコン層の側壁に残存させ、ゲート電極及びゲート配線を形成する第3工程をさらに含む、ことを特徴とする請求項2に記載の半導体装置の製造方法。
  6.  前記第3工程の後、第1の窒化膜を堆積し、前記第1の窒化膜をエッチングすることで、前記ゲート電極及びゲート配線の側壁に残存させるとともに、ゲート導電膜の上部を露出させ、露出したゲート導電膜の上部をエッチングにより除去する第4工程をさらに含む、ことを特徴とする請求項5に記載の半導体装置の製造方法。
  7.  前記第4の工程の後、層間絶縁膜を堆積するとともにその表面を平坦化し、前記層間絶縁膜のエッチバックを行うことで、前記柱状シリコン層の上部を露出させた後、第1のコンタクトを形成するための第3のレジストを形成し、前記層間絶縁膜をエッチングすることによりコンタクト孔を形成し、前記コンタクト孔中に金属材料を堆積することにより前記フィン状シリコン層上に第1のコンタクトを形成した後、金属配線を形成するための第4のレジストを形成し、エッチングすることにより前記金属配線を形成する第5の工程をさらに有する、ことを特徴とする請求項6に記載の半導体装置の製造方法。
  8.  シリコン基板上に形成されたフィン状シリコン層と、
     前記フィン状シリコン層の周囲に形成された第1の絶縁膜と、
     前記フィン状シリコン層上に形成され、前記フィン状シリコン層の幅と等しい幅を有する柱状シリコン層と、
     前記柱状シリコン層の周囲に形成されたゲート絶縁膜と、
     前記ゲート絶縁膜の周囲に形成されたゲート電極と、
     前記ゲート電極に接続され、前記フィン状シリコン層が延在する第1の方向に直交する第2の方向に延在し、ダミーゲートの側壁にサイドウォール状に形成されたゲート配線と、
     前記柱状シリコン層の上部に形成された第1の拡散層と、
     前記フィン状シリコン層の上部と前記柱状シリコン層の下部とに亘って形成された第2の拡散層と、を有する、
     ことを特徴とする半導体装置。
PCT/JP2012/079241 2012-11-12 2012-11-12 半導体装置の製造方法、及び、半導体装置 WO2014073103A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
PCT/JP2012/079241 WO2014073103A1 (ja) 2012-11-12 2012-11-12 半導体装置の製造方法、及び、半導体装置
TW102140598A TW201419548A (zh) 2012-11-12 2013-11-08 半導體裝置的製造方法以及半導體裝置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2012/079241 WO2014073103A1 (ja) 2012-11-12 2012-11-12 半導体装置の製造方法、及び、半導体装置

Publications (1)

Publication Number Publication Date
WO2014073103A1 true WO2014073103A1 (ja) 2014-05-15

Family

ID=50684240

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2012/079241 WO2014073103A1 (ja) 2012-11-12 2012-11-12 半導体装置の製造方法、及び、半導体装置

Country Status (2)

Country Link
TW (1) TW201419548A (ja)
WO (1) WO2014073103A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016013087A1 (ja) * 2014-07-24 2016-01-28 ユニサンティス エレクトロニクス シンガポール プライベート リミテッド 半導体装置の製造方法、及び、半導体装置
CN105762191A (zh) * 2014-12-19 2016-07-13 中国科学院微电子研究所 半导体器件及其制造方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009154293A1 (ja) * 2008-06-20 2009-12-23 日本ユニサンティスエレクトロニクス株式会社 半導体記憶装置
JP2010258345A (ja) * 2009-04-28 2010-11-11 Unisantis Electronics Japan Ltd Mosトランジスタ及びmosトランジスタを備えた半導体装置の製造方法
JP2011040682A (ja) * 2009-08-18 2011-02-24 Unisantis Electronics Japan Ltd 半導体装置とその製造方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009154293A1 (ja) * 2008-06-20 2009-12-23 日本ユニサンティスエレクトロニクス株式会社 半導体記憶装置
JP2010258345A (ja) * 2009-04-28 2010-11-11 Unisantis Electronics Japan Ltd Mosトランジスタ及びmosトランジスタを備えた半導体装置の製造方法
JP2011040682A (ja) * 2009-08-18 2011-02-24 Unisantis Electronics Japan Ltd 半導体装置とその製造方法

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016013087A1 (ja) * 2014-07-24 2016-01-28 ユニサンティス エレクトロニクス シンガポール プライベート リミテッド 半導体装置の製造方法、及び、半導体装置
US9583630B2 (en) 2014-07-24 2017-02-28 Unisantis Electronics Singapore Pte. Ltd. Method for producing semiconductor device and semiconductor device
CN105762191A (zh) * 2014-12-19 2016-07-13 中国科学院微电子研究所 半导体器件及其制造方法
CN105762191B (zh) * 2014-12-19 2019-05-21 中国科学院微电子研究所 半导体器件及其制造方法

Also Published As

Publication number Publication date
TW201419548A (zh) 2014-05-16

Similar Documents

Publication Publication Date Title
JP5731073B1 (ja) 半導体装置の製造方法、及び、半導体装置
US9299825B2 (en) Semiconductor device with surrounding gate transistor
JP5759077B1 (ja) 半導体装置の製造方法、及び、半導体装置
JP5902868B1 (ja) 半導体装置の製造方法、及び、半導体装置
JP5604019B2 (ja) 半導体装置の製造方法、及び、半導体装置
JP5596245B1 (ja) 半導体装置の製造方法、及び、半導体装置
JP5872054B2 (ja) 半導体装置の製造方法、及び、半導体装置
JP5680801B1 (ja) 半導体装置の製造方法、及び、半導体装置
WO2014073103A1 (ja) 半導体装置の製造方法、及び、半導体装置
JP5903139B2 (ja) 半導体装置の製造方法、及び、半導体装置
JP5740535B1 (ja) 半導体装置の製造方法、及び、半導体装置
JP6368836B2 (ja) 半導体装置の製造方法、及び、半導体装置
JP5936653B2 (ja) 半導体装置
JP6080989B2 (ja) 半導体装置の製造方法、及び、半導体装置
JP5869166B2 (ja) 半導体装置の製造方法、及び、半導体装置
JP6326437B2 (ja) 半導体装置の製造方法、及び、半導体装置
JP6114425B2 (ja) 半導体装置の製造方法、及び、半導体装置
JP6211637B2 (ja) 半導体装置の製造方法、及び、半導体装置
JP5861197B2 (ja) 半導体装置の製造方法、及び、半導体装置
JP5890053B2 (ja) 半導体装置の製造方法、及び、半導体装置
JP6121386B2 (ja) 半導体装置の製造方法、及び、半導体装置
JP6200478B2 (ja) 半導体装置の製造方法、及び、半導体装置
JP6285393B2 (ja) 半導体装置の製造方法、及び、半導体装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 12888085

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

NENP Non-entry into the national phase

Ref country code: JP

122 Ep: pct application non-entry in european phase

Ref document number: 12888085

Country of ref document: EP

Kind code of ref document: A1