WO2010130950A1 - Capteur d'image integre a tres grande sensibilite - Google Patents

Capteur d'image integre a tres grande sensibilite Download PDF

Info

Publication number
WO2010130950A1
WO2010130950A1 PCT/FR2010/050919 FR2010050919W WO2010130950A1 WO 2010130950 A1 WO2010130950 A1 WO 2010130950A1 FR 2010050919 W FR2010050919 W FR 2010050919W WO 2010130950 A1 WO2010130950 A1 WO 2010130950A1
Authority
WO
WIPO (PCT)
Prior art keywords
photodiode
transfer
charges
type
substrate
Prior art date
Application number
PCT/FR2010/050919
Other languages
English (en)
Inventor
Yvon Cazaux
Benoît Giffard
Original Assignee
Commissariat A L'energie Atomique Et Aux Energies Alternatives
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Commissariat A L'energie Atomique Et Aux Energies Alternatives filed Critical Commissariat A L'energie Atomique Et Aux Energies Alternatives
Priority to EP10731767A priority Critical patent/EP2430659A1/fr
Priority to US13/319,782 priority patent/US20120119264A1/en
Priority to JP2012510344A priority patent/JP2012527106A/ja
Publication of WO2010130950A1 publication Critical patent/WO2010130950A1/fr

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/148Charge coupled imagers
    • H01L27/14806Structural or functional details thereof
    • H01L27/14812Special geometry or disposition of pixel-elements, address lines or gate-electrodes
    • H01L27/14818Optical shielding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14609Pixel-elements with integrated switching, control, storage or amplification elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/148Charge coupled imagers
    • H01L27/14831Area CCD imagers
    • H01L27/14843Interline transfer

Definitions

  • the present invention relates to the field of integrated image sensors and, more particularly, sensors allows ⁇ a good detection at low illumination. Presentation of the prior art
  • image capture devices are known.
  • the most common structure of these sensors comprises a plurality of elementary detection devices or pixels, each comprising a photodiode formed in a semiconductor substrate, associated with a charge transfer device and a charge reading circuit that has been transferred. It is generally sought to minimize the number of sensor elements by using a read circuit for several photodiodes.
  • incident photons penetrate the semiconductor substrate and form electron-hole pairs in the substrate. The electrons of these pairs are then captured by the photodiode and then transferred by the charge transfer transistor to the associated readout circuit.
  • US patent application 2007/0176213 describes a structure comprising, in addition to the aforementioned elements, devices, associated with each pixel, allowing the amplification of photogenerated electrons in this pixel to improve the sensitivity of the sensors.
  • CCD registers charge transfer device
  • Figure 1 illustrates a pixel of an image sensor comprising a charge multiplication stage and 2A to 2E are potential curves illustrating the functioning ⁇ that pixel during different steps of the detection.
  • the pixel of FIG. 1 is formed in and on a P-type substrate 10 biased to a reference voltage, for example ground.
  • a photodiode consisting of a heavily doped N-type region (N +).
  • the photodiode is illuminated by a light beam 13.
  • an isolated transfer gate 14 controlled by a transfer signal V ⁇ .
  • Next to the transfer gate 14 are formed several isolated grids for the multiplication of charges by avalanche effect.
  • FIGS. 2A to 2E illustrate the potential in the substrate 10, in the plane of FIG. 1, during different stages of the image capture. In these figures, a single cycle of storage, transfer and multiplication of electrons is described. The potential illustrated in each of these figures is the potential in the substrate 10 along a line that is will call later "line of maximum potential". This line passes, deep in the substrate, by the points of strongest polarization opposite isolated grids and in the photodiode.
  • the maximum polarization line passes through more or less deep points in the substrate. Note that, in the following description, we will call the grid 16 "first multiplication grid" although this grid also plays a role during the initial transfer step.
  • FIG. 2A shows the potential curve in the photodiode 12 and in the substrate 10 during an initial charge storage phase in the photodiode 12.
  • the illumination of the sensor of FIG. 1 causes the storage of electrons in the region 12 and the potential of this region, initially equal to V ] _, decreases to reach a value V2 which is a function of the number of electrons stored and therefore the number of incident photons.
  • V ⁇ applied to the transfer gate is zero to form a potential wall and to prevent electrons from coming out of the photo ⁇ diode 12.
  • the potential ⁇ l, associated with the first multiplication grid of Charges 16 is, preferably just before the transfer step, set at a voltage V3, greater than V ] _, in anticipation of the next step.
  • Vr j substantially equal to or slightly greater than V ] _, is applied to the transfer gate 14, while the voltage ⁇ l applied to the first charge multiplication gate 16 is equal to V3 (greater than V ] _ and that the voltage ⁇ 2 applied to the second multiplication gate 18 is zero.
  • the charges stored in the photodiode 12 are thus transferred ⁇ into the potential well formed in the substrate 10, below the first multiplication grid 16.
  • the voltage V ⁇ (transfer gate) returns to a reference potential while the voltage ⁇ 2 remains at this reference potential, for example equal to zero, which blocks the electrons in the region of the substrate 10 located under the gate 16.
  • a new charge storage phase can then begin at the photodiode 12.
  • a the step illustrated in Figure 2D decreases the voltage ⁇ l applied to the gate 16 to a low voltage V4. The potential of the substrate 10 located below the gate 16 is thus lowered.
  • the voltages Vr j and ⁇ 2 applied, respectively, to the gates 14 and 18, are zero (reference potential).
  • the voltage ⁇ 3 applied to the gate 20 is set to a voltage V5 much higher than the voltage V4, in anticipation of the next step.
  • the voltage ⁇ 2 applied to the gate 18 increases rapidly to be of the order of the voltage V4, or slightly higher than V4. Since the voltage ⁇ 3 is equal to V5 (much higher than V4), the charges are transferred to the region of the substrate situated under the gate 20. The potential difference between the region located under the gate 18 ( ⁇ V4) and under the gate 20 (V5) is sufficiently high to allow ⁇ multiplication of charges by electronic avalanche.
  • the gate 22 is biased to a zero voltage to form a potential wall and block the charges at the gate 20.
  • the voltage V4 may be of the order of 1 V and the 10 V V5 voltage.
  • the charge transfer step ( Figure 2B) may also participate in the amplifica ⁇ tion thereof, the voltage applied to the gate 16 during this step then being adapted to produce a multiplication (high voltage).
  • An object of an embodiment of the present invention is to provide an image sensor allowing good detection during low illumination.
  • one embodiment of the present invention provides a unit device of an image sensor include an ⁇ ing a photodiode consisting of a doped region of a first conductivity type formed on the surface of a semiconduc- tor substrate a second type of conductivity adapted to be polarized at a first reference voltage, the photodiode being associated with a device for transferring, multiplying and isolating charges, the photodiode being of the completely depleted type and comprising, on the surface of the doped zone of the first conductivity type, a highly doped region of the second conductivity type adapted to be biased to a second reference voltage.
  • the device for transferring, multiplying and isolating charges comprises a transfer gate, an isolation gate and a plurality of multiplication gates adapted to be polarized so as to fix the gate. potential of the underlying substrate and allow the transfer, isolation and multiplication of charges by electronic avalanche effect.
  • the device for transferring, multiplying and isolating charges comprises at least five grids.
  • the first and second reference voltages are equal and are ground voltages.
  • a doped layer of the first type of conductivity is formed, on the surface of the substrate, facing the transfer gates, isolation and multiplication charges.
  • the device further comprises an optical mask formed on the device for transferring, multiplying and isolating the charges.
  • the substrate is thinned and is intended to be illuminated by the face opposite to that on which is formed the device for transferring, multiplying and isolating charges.
  • the first type of conductivity is the type N.
  • the present invention also provides an image sensor comprising a plurality of elementary devices as above.
  • FIG. illustrates a conventional charge amplification image sensor
  • FIGS. 2A to 2E are potential curves illustrating the operation of the device of FIG. 1 when it is subjected to a large illumination
  • FIG. 3 shows the structure of FIG. 1
  • FIGS. 4A to 4C are potential curves illustrating a problem likely to be posed by this structure in the absence or at low level of illumination
  • Fig. 5 illustrates an image sensor according to an embodiment of the present invention
  • Figures 6 and 7 are potential curves in the sensor of Figure 5
  • Figure 8 illustrates a variant of a device according to an embodiment of the present invention.
  • FIG. 3 shows the structure of FIG. 1, in a case of almost zero illumination (no light beam 13).
  • the device comprises a photodiode 12 consisting of a strongly doped N-type region (N +) formed on the surface of a P-type substrate 10, an insulated transfer gate 14 formed on the surface of the substrate 10 and controlled by a transfer signal.
  • FIGS. 4A to 4C are curves of the potential in the substrate 10, along lines of maximum potential, during different stages of operation of the device of FIG. 3.
  • FIG. 4A illustrates the potential in the substrate 10 during a succession of storage and charge transfer steps (the potential V 1 of the gate 14 varying between zero and
  • V ] _ When the illumination of the photodiode is zero, no electron / hole pair is created and the potential of the photodiode should theoretically remain constant. However, it turns out that it increases gradually over the cycles of storage / transfer, up to, in the example shown, a voltage V ] _ '( Figure 4B).
  • the increase of the potential in the photodiode, during a succession of cycles in the absence or at a very low level of illumination, is due to a leakage current between the strongly doped N-type photodiode 12 and the charging zone. of space located opposite the gate 16.
  • the transfer is distorted due to the variation of the potential during the period without illumination of the photodiode (transferring fewer charges than there were actually stored in the photodiode 12).
  • the reading of the charges carried out by the device of FIG. 3 is not good.
  • the inventors propose to use a particular photodiode and, more particularly ⁇ , a photodiode in which the potential of the electron capture region can not rise above a predetermined threshold. In this way, the photogenerated charges can be correctly read, even in cases of low illumination.
  • Figure 5 illustrates such a photodiode.
  • the inven ⁇ tors suggest using a photodiode and clamped completely depleted (in English fully-depleted photodiode, or pinned photodiode).
  • the photodiode is formed in a P-type substrate and comprises an N-type doped capture region 32 at the surface of which extends a P-type (P +) strongly doped thin-film region 34.
  • the substrate 30 is biased at a first reference potential V re - Q and the heavily doped P-type region 34 is biased at a second reference potential, V re f2.
  • the first and second reference potentials, V re -Q and V re f2 may be equal and correspond to a ground voltage, but it will be noted that it is also possible to bias the substrate 30 and the region 34 to voltages. different reference numbers.
  • the photodiode is associated with a transfer gate 36, charge multiplication gates 38, 40, 42, and an isolation gate 44 formed on the surface of the substrate 30, in the vicinity of the photodiode.
  • the gates 36, 38, 40, 42, 44 have insulated gate structures and are controlled respective ⁇ , for V ⁇ control signals, ⁇ l, ⁇ 2, ⁇ 3, ⁇ 4.
  • a protective layer (not shown), or optical mask, above the transfer gate 36, amplification grids or multiplication 38, 40, 42 and the isolation grid 44, so that incident light beams do not generate charges in the substrate located under these grids.
  • the doping of the zones 32 and 34 are adjusted so that the heavily doped region 34 of P-type full ⁇ depleted zone 32 of N-type
  • the potential of the zone 32 is fixed only by the doping of the photodiode and the substrate, which avoids the low inversion regime when the charges are transferred to the substrate situated opposite the gate 38. It will be noted that, contrary to what is shown in FIG. 5, in a real device, most of the surface of each pixel is assigned to the photodiode (detection zone of the device).
  • the potential in the heart of the N-type region 34 is completely determined by the doping of the regions 30, 32, 34 and, thus, the region 32 reaches at most a potential V ] _ max .
  • FIG. 7 illustrates a potential curve identical to that represented in FIG. 4A (along the line of maximum potential) in the case of the device of FIG. 5.
  • the potential of the region 32 always remains equal to or less than V ] _ max .
  • all photogenerated charges stored in the photodiode are transferred during a transfer phase where the voltage V ⁇ it switches to a voltage V4 equal to or slightly greater than V ] _ max , which makes the sensor effective even in the case of very low illumination or after a long period of zero illumination.
  • a charge amplification cycle is performed in a conventional manner, by applying a large electric field between two adjacent gates.
  • the gain of the amplification is adjusted by controlling the number of back and forth under the grids 38, 40 and 42.
  • the transfer gate 36 and the isolation grid 44 then serve as potential walls to prevent charges from being lost. exit the device during the amplification of the loads.
  • Grids 38 and 42 are alternately polarized to create large potential differences enabling the electronic avalanche effect. Note that it will also be possible to form the device for transferring, amplifying and isolating charges by combining more than five neighboring grids.
  • a thin N-type doped layer 46 may be formed, on the surface of the substrate 30, facing the transfer gate 36, of multiplication 38, 40, 42 and of isolation 44.
  • This thin layer 46 makes it possible to move the maximum potential point slightly away from the surface of the substrate in order to avoid parasitic phenomena (noises) often present at the interfaces between the gate insulator and the semiconductor substrate.
  • FIG. 8 illustrates a variant of the device of FIG. 5 in which the image sensor is illuminated by the rear face of the substrate 30.
  • the device of FIG. 8 differs from that of FIG. 5 in that the substrate 30 is thinned. and is illuminated by the face opposite that on which are formed the transfer gate 36, the multiplied grids ⁇ cation loads 38, 40, 42 and the isolation gate 44.
  • a light beam 48 reaching the substrate generates electron pairs / holes and the electrons of these pairs are collected in the potential well formed by the photodiode 32.
  • a beam arriving through the rear face of a substrate encounters less power. obstacles and is more easily detectable than a beam arriving on the front face of the substrate.
  • the operation of this device is then similar to that described above.
  • the devices of Figures 5 and 8 may also be used in the case of high levels of illumination. In this case, it is possible to adapt the integration time, or accumulation of charges, in the photodiode as a function of the illumination, using a suitable electronic circuit, to avoid the saturation of the pixel .

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Electromagnetism (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Solid State Image Pick-Up Elements (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)

Abstract

L'invention concerne un dispositif élémentaire d'un capteur d'image, comprenant une photodiode constituée d'une zone dopée d'un premier type de conductivité (32) formée en surface d'un substrat semiconducteur d'un second type de conductivité (30) adapté à être polarisé à une première tension de référence (Vref1), la photodiode étant associée à un dispositif de transfert (36), de multiplication (38, 40, 42) et d'isolement (44) de charges, la photodiode étant de type complètement déplétée et comprenant, en surface de la zone dopée du premier type de conductivité, une région fortement dopée du second type de conductivité (34) adaptée à être polarisée à une seconde tension de référence (Vref2) °

Description

CAPTEUR D'IMAGE INTEGRE A TRES GRANDE SENSIBILITE
Domaine de 1 ' invention
La présente invention concerne le domaine des capteurs d'image intégrés et, plus particulièrement, des capteurs permet¬ tant une bonne détection à faible éclairement. Exposé de l ' art antérieur
De nombreux dispositifs de capture d'image intégrés sont connus . La structure la plus courante de ces capteurs comprend une pluralité de dispositifs élémentaires de détection ou pixels, chacun comprenant une photodiode formée dans un substrat semiconducteur, associée à un dispositif de transfert de charges et à un circuit de lecture des charges qui ont été transférées. On cherche généralement à minimiser le nombre d'éléments des capteurs en utilisant un circuit de lecture pour plusieurs photodiodes. Lorsqu'un capteur d'image reçoit un faisceau lumineux, les photons incidents pénètrent dans le substrat semiconducteur et forment, dans ce substrat, des paires électrons/trous. Les électrons de ces paires sont ensuite capturés par la photodiode puis transférés par le transistor de transfert de charges vers le circuit de lecture associé.
La demande de brevet US 2007/0176213 décrit une structure comprenant, en plus des éléments susmentionnés, des dispositifs, associés à chaque pixel, permettant l'amplification des électrons photogénérés dans ce pixel pour améliorer la sensibilité des capteurs. Pour réaliser cette amplification, ou multiplication de charges, il est connu d'utiliser les techniques associées aux registres CCD (dispositif à transfert de charge), c'est-à-dire de former, en surface du substrat, un ensemble de grilles métalliques isolées polarisées en alter¬ nance. Cette polarisation alternée des grilles isolées permet, par un effet dit d'avalanche électronique, la multiplication des électrons photogénérés.
La figure 1 illustre un pixel d'un capteur d'image comprenant un étage de multiplication des charges et les figures 2A à 2E sont des courbes de potentiel illustrant le fonctionne¬ ment de ce pixel lors de différentes étapes de la détection. Le pixel de la figure 1 est formé dans et sur un substrat 10 de type P polarisé à une tension de référence, par exemple la masse. Dans le substrat 10, en surface de celui-ci, est formée une photodiode constituée d'une région 12 fortement dopée de type N (N+) . La photodiode est éclairée par un faisceau lumineux 13. Au voisinage de la photodiode est placée une grille de transfert 14 isolée commandée par un signal de transfert V^. A côté de la grille de transfert 14 sont formées plusieurs grilles isolées permettant la multiplication des charges par effet d'avalanche. Dans l'exemple représenté, quatre grilles 16, 18, 20, 22 sont commandées, respectivement, par des signaux de commande Φl, Φ2, Φ3 et Φ4. La représentation de la figure 1 est extrêmement schématique ; en particulier, on notera que dans un dispositif réel, la plus grande partie de la surface de chaque pixel est dévolue à la photodiode. Les figures 2A à 2E illustrent le potentiel dans le substrat 10, dans le plan de la figure 1, lors de différentes étapes de la capture d'image. Dans ces figures, un unique cycle de stockage, de transfert et de multiplication des électrons est décrit. Le potentiel illustré, dans chacune de ces figures, est le potentiel dans le substrat 10 en suivant une ligne que l'on appellera par la suite "ligne de potentiel maximum". Cette ligne passe, en profondeur dans le substrat, par les points de plus forte polarisation en regard des grilles isolées et dans la photodiode. On notera que, en fonction de la tension appliquée sur les différentes grilles isolées, la ligne de polarisation maximum passe par des points plus ou moins profonds dans le substrat. On notera que, dans la suite de la description, on appellera la grille 16 "première grille de multiplication" bien que cette grille joue également un rôle lors de l'étape initiale de transfert.
En figure 2A est représentée la courbe du potentiel dans la photodiode 12 et dans le substrat 10, lors d'une phase initiale de stockage des charges dans la photodiode 12. L'éclai- rement du capteur de la figure 1 provoque le stockage d'élec- trons dans la région 12 et le potentiel de cette région, initialement égal à V]_, diminue pour atteindre une valeur V2 qui est fonction du nombre d'électrons stockés et donc du nombre de photons incidents. Pendant la phase de stockage, la tension V^ appliquée à la grille de transfert est nulle pour former un mur de potentiel et éviter que des électrons ne sortent de la photo¬ diode 12. Le potentiel Φl, associé à la première grille de multiplication de charges 16 est, de préférence juste avant l'étape de transfert, fixé à une tension V3, supérieure à V]_, en prévision de l'étape suivante. A l'étape de la figure 2B, une tension de transfert
Vrj, sensiblement égale ou légèrement supérieure à V]_, est appliquée sur la grille de transfert 14, tandis que la tension Φl appliquée à la première grille de multiplication de charges 16 est égale à V3 (supérieure à V]_) et que la tension Φ2 appliquée à la deuxième grille de multiplication 18 est nulle.
Les charges stockées dans la photodiode 12 sont ainsi transfé¬ rées dans le puits de potentiel formé, dans le substrat 10, en dessous de la première grille de multiplication 16.
A l'étape de la figure 2C, la tension V^ (grille de transfert) repasse à un potentiel de référence tandis que la tension Φ2 reste à ce potentiel de référence, par exemple égal à zéro, ce qui bloque les électrons dans la région du substrat 10 située sous la grille 16. Une nouvelle phase de stockage de charges peut alors commencer au niveau de la photodiode 12. A l'étape illustrée en figure 2D, on diminue la tension Φl appliquée sur la grille 16 jusqu'à une tension V4 faible. Le potentiel du substrat 10 situé en dessous de la grille 16 est ainsi abaissé. Pendant cette étape, les tensions Vrj et Φ2 appliquées, respectivement, aux grilles 14 et 18, sont nulles (potentiel de référence) . De préférence, juste avant l'étape suivante, la tension Φ3 appliquée à la grille 20 est fixée à une tension V5 très supérieure à la tension V4, en prévision de l'étape suivante.
A l'étape illustrée en figure 2E, la tension Φ2 appliquée à la grille 18 augmente rapidement pour être de l'ordre de la tension V4, ou légèrement supérieure à V4. La tension Φ3 étant égale à V5 (très supérieure à V4) , les charges sont transférées vers la région du substrat située sous la grille 20. La différence de potentiel entre la région située sous la grille 18 (≈ V4) et sous la grille 20 (V5) est suffisam¬ ment élevée pour permettre la multiplication des charges par effet d'avalanche électronique. Pendant cette étape, la grille 22 est polarisée à une tension nulle pour former un mur de potentiel et bloquer les charges au niveau de la grille 20. A titre d'exemple, la tension V4 peut être de l'ordre de 1 V et la tension V5 de 10 V. On notera que l'étape de transfert de charges (figure 2B) pourra également participer à l'amplifica¬ tion de celles-ci, la tension appliquée à la grille 16 lors de cette étape étant alors adaptée à produire une multiplication (tension élevée) .
Pour que la multiplication des charges par effet d'avalanche soit significative, les étapes des figures 2D et 2E sont répétées plusieurs fois. Pour cela, on réalise des trans¬ ferts en allers-retours au niveau des grilles 14, 16, 18, 20 et 22, ce qui permet de limiter le nombre de grilles à former. Un problème se pose s ' il survient une durée longue à très faible niveau d'éclairement, par exemple dans le cas où le capteur d'image est destiné à détecter des images dans un envi¬ ronnement sombre (images nocturnes par exemple) . Dans ce cas, on montrera que le transfert des charges lors de l'étape de la figure 2B peut être incomplet ou être faussé. Le signal issu du détecteur présente alors des performances très dégradées, notamment en terme de rapport signal sur bruit.
Ainsi, il existe un besoin d'un dispositif permettant une détection et une transmission du signal de qualité, même à faible éclairement. Résumé
Un objet d'un mode de réalisation de la présente invention est de prévoir un capteur d'image permettant une bonne détection lors d'un éclairement faible.
Ainsi, un mode de réalisation de la présente invention prévoit un dispositif élémentaire d'un capteur d'image, compre¬ nant une photodiode constituée d'une zone dopée d'un premier type de conductivité formée en surface d'un substrat semiconduc- teur d'un second type de conductivité adapté à être polarisé à une première tension de référence, la photodiode étant associée à un dispositif de transfert, de multiplication et d'isolement de charges, la photodiode étant de type complètement déplétée et comprenant, en surface de la zone dopée du premier type de conductivité, une région fortement dopée du second type de conductivité adaptée à être polarisée à une seconde tension de référence.
Selon un mode de réalisation de la présente invention, le dispositif de transfert, de multiplication et d'isolement de charges comprend une grille de transfert, une grille d'isolement et une pluralité de grilles de multiplication adaptées à être polarisées de façon à fixer le potentiel du substrat sous-jacent et permettre le transfert, l'isolement et la multiplication des charges par effet d'avalanche électronique. Selon un mode de réalisation de la présente invention, le dispositif de transfert, de multiplication et d'isolement de charges comprend au moins cinq grilles.
Selon un mode de réalisation de la présente invention, les première et seconde tensions de référence sont égales et sont des tensions de masse.
Selon un mode de réalisation de la présente invention, une couche dopée du premier type de conductivité est formée, en surface du substrat, en regard des grilles de transfert, d'isolement et de multiplication des charges.
Selon un mode de réalisation de la présente invention, le dispositif comprend en outre un masque optique formé sur le dispositif de transfert, de multiplication et d'isolement des charges. Selon un mode de réalisation de la présente invention, le substrat est aminci et est destiné à être éclairé par la face opposée à celle sur laquelle est formé le dispositif de transfert, de multiplication et d'isolement de charges.
Selon un mode de réalisation de la présente invention, le premier type de conductivité est le type N.
La présente invention vise également un capteur d'image comprenant une pluralité de dispositifs élémentaires tels que ci-dessus.
Brève description des dessins Ces objets, caractéristiques et avantages, ainsi que d'autres seront exposés en détail dans la description suivante de modes de réalisation particuliers faite à titre non-limitatif en relation avec les figures jointes parmi lesquelles : la figure 1, précédemment décrite, illustre un capteur d'image à amplification de charge classique ; les figures 2A à 2E sont des courbes de potentiel illustrant le fonctionnement du dispositif de la figure 1 lorsqu'il est soumis à un éclairement important ; la figure 3 reprend la structure de la figure 1 et les figures 4A à 4C sont des courbes de potentiel illustrant un problème susceptible d'être posé par cette structure en l'absence ou à faible niveau d'éclairement ; la figure 5 illustre un capteur d'image selon un mode de réalisation de la présente invention ; les figures 6 et 7 sont des courbes de potentiel dans le capteur de la figure 5 ; et la figure 8 illustre une variante d'un dispositif selon un mode de réalisation de la présente invention.
Par souci de clarté, de mêmes éléments ont été désignés par de mêmes références aux différentes figures et, de plus, comme cela est habituel dans la représentation des circuits intégrés, les diverses figures ne sont pas tracées à l'échelle.
Description détaillée La figure 3 reprend la structure de la figure 1, dans un cas d'un éclairement quasi-nul (pas de faisceau lumineux 13) . Le dispositif comprend une photodiode 12 constituée d'une région fortement dopée de type N (N+) formée en surface d'un substrat 10 de type P, une grille de transfert 14 isolée formée en surface du substrat 10 et commandée par un signal de transfert Vrj et des grilles isolées de multiplication de charges 16, 18, 20, 22 commandées, respectivement, par des signaux Φl, Φ2, Φ3, Φ4.
Les figures 4A à 4C sont des courbes du potentiel dans le substrat 10, en suivant des lignes de potentiel maximum, pendant différentes étapes de fonctionnement du dispositif de la figure 3.
La figure 4A illustre le potentiel dans le substrat 10 lors d'une succession d'étapes de stockage et de transfert de charges (le potentiel V^ de la grille 14 variant entre zéro et
V]_) . Lorsque l 'éclairement de la photodiode est nul, aucune paire électron/trou n'est créée et le potentiel de la photodiode devrait théoriquement rester constant. Cependant, il s'avère que celui-ci augmente progressivement au fil des cycles de stockage/transfert, jusqu'à, dans l'exemple représenté, une tension V]_ ' (figure 4B) .
L'augmentation du potentiel dans la photodiode, lors d'une succession de cycles en l'absence ou à très faible niveau d'éclairement, est due à un courant de fuite entre la photodiode 12 fortement dopée de type N et la zone de charge d'espace située en regard de la grille 16. Pendant les phases de transfert (V^ = V]_), les potentiels de la photodiode et du canal formé sous la grille 14 sont très proches et les charges de la région 12 fuient par le canal situé sous la grille 14 en direc¬ tion du puits de potentiel formé sous la grille 16, selon une loi en courant de faible inversion dont l'expression est en exp(-qV/kT), q étant la charge élémentaire, V la différence de potentiel entre le potentiel de la grille 14 et de la photodiode 12, k la constante de Boltzmann et T la température. Ainsi, le potentiel de la région 12 devient supérieur au potentiel en regard de la grille 14. On notera que, en cas d'éclairement important, ce problème ne se pose pas puisque le courant de fuite est alors négligeable par rapport au courant issu de 1 ' éclairement . Par contre, à faible niveau d'éclairement, ce phénomène vient perturber l'injection des charges dans l'étage multiplicateur, annulant l'intérêt de cet étage dans les cas les plus critiques où celui-ci est essentiel.
Une fois le potentiel V]_ ' atteint, si un faible éclai- rement intervient et qu'une faible quantité d'électrons se trouve stockée dans la photodiode 12 (figure 4C), l'efficacité de lecture de ces charges sera très mauvaise, une quantité réduite d'électrons réussissant à passer la barrière de poten¬ tiel formée par la région située sous la grille 14 lors d'un transfert. En effet, puisque le potentiel dans la photodiode est passé de V]_ à V]_ ' , on a V]_ ' > V^ lors du transfert, ce qui forme un mur de potentiel ne permettant pas le transfert des électrons stockés dans la photodiode ou permettant seulement un transfert partiel. De plus, si une quantité d'électrons suffisante pour le transfert est stockée dans la photodiode 12, le transfert est faussé du fait de la variation du potentiel pendant la période sans éclairement de la photodiode (on transfère moins de charges qu'il n'y en a eu de réellement stockées dans la photodiode 12) . Ainsi, dans le cas d'un très faible éclairement ou d'un éclairement nul, la lecture des charges réalisée par le dispositif de la figure 3 n'est pas bonne.
Pour résoudre ce problème, les inventeurs proposent d'utiliser une photodiode particulière et, plus particulière¬ ment, une photodiode dans laquelle le potentiel de la région de capture d'électrons ne peut pas augmenter au-dessus d'un seuil prédéterminé. On peut ainsi lire correctement les charges photo- générées, y compris dans les cas de faible éclairement.
La figure 5 illustre une telle photodiode. Les inven¬ teurs proposent d'utiliser une photodiode de type clampée et complètement déplétée (en anglais fully depleted photodiode, ou pinned photodiode) . La photodiode est formée dans un substrat 30 de type P et comprend une région de capture 32 dopée de type N en surface de laquelle s'étend une région 34 mince fortement dopée de type P (P+) . Le substrat 30 est polarisé à un premier potentiel de référence Vre-Q et la région 34 fortement dopée de type P est polarisée à un second potentiel de référence, Vref2. Les premier et second potentiels de référence, Vre-Q et Vref2, peuvent être égaux et correspondre à une tension de masse, mais on notera que l'on pourra également prévoir de polariser le substrat 30 et la région 34 à des tensions de référence différentes.
La photodiode est associée à une grille de transfert 36, à des grilles de multiplication de charges 38, 40, 42, et à une grille d'isolement 44 formées en surface du substrat 30, au voisinage de la photodiode. Les grilles 36, 38, 40, 42, 44 ont des structures de grille isolées et sont commandées, respective¬ ment, par des signaux de commande V^, Φl, Φ2, Φ3, Φ4. De préférence, on prévoit une couche de protection (non représentée) , ou masque optique, au-dessus de la grille de transfert 36, des grilles d'amplification ou de multiplication 38, 40, 42 et de la grille d'isolement 44, pour que des faisceaux lumineux incidents ne génèrent pas de charges dans le substrat situé sous ces grilles.
Les dopages des zones 32 et 34 sont ajustés de telle façon que la zone 34 fortement dopée de type P déplète complète¬ ment la zone 32 de type N. Ainsi, hors équilibre thermodynamique et en l'absence d'éclairement, le potentiel de la zone 32 est fixé uniquement par les dopages de la photodiode et du substrat, ce qui évite le régime de faible inversion lors du transfert des charges vers le substrat situé en regard de la grille 38. On notera que, contrairement à ce qui est représenté en figure 5, dans un dispositif réel, la plus grande partie de la surface de chaque pixel est dévolue à la photodiode (zone de détection du dispositif) . La figure 6 est une courbe du potentiel de la structure illustrée en figure 5 selon une coupe A-A, dans la hauteur du dispositif au niveau de la photodiode 32/34, dans le cas où Vref]_ = Vref2 = 0 V. En l'absence d'éclairement de la photodiode, le potentiel au coeur de la région 34 de type N est complètement déterminé par les dopages des régions 30, 32, 34 et, ainsi, la région 32 atteint au maximum un potentiel V]_max.
On évite ainsi les inconvénients présentés en relation avec les figures 3 et 4A à 4C, à savoir la variation du poten¬ tiel maximum dans la région de capture de la photodiode en cas de faible éclairement. Lorsque la photodiode est éclairée, le potentiel de la région 32 diminue et lorsque le transfert des charges intervient, le potentiel de la région 32 revient à vlmax
La figure 7 illustre une courbe de potentiel identique à celle représentée en figure 4A (selon la ligne de potentiel maximum) dans le cas du dispositif de la figure 5. Dans ce cas, même sans éclairement de la photodiode, le potentiel de la région 32 reste toujours égal ou inférieur à V]_max. Ainsi, toutes les charges photogénérées et stockées dans la photodiode sont transférées lors d'une phase de transfert où la tension V^ passe à une tension V4, égale ou légèrement supérieure à V]_max, ce qui rend le capteur efficace même en cas de très faible éclairement ou après une longue période d'éclairement nul.
Une fois que le transfert des électrons de la photo- diode vers la charge d'espace située sous la grille 38 est effectué, on réalise un cycle d'amplification des charges de façon classique, en appliquant un champ électrique important entre deux grilles adjacentes. On tire alors profit de l'effet d'avalanche électronique en forçant les charges à des allers- retours sous les grilles 38, 40 et 42 afin d'obtenir une ampli¬ fication significative. Le gain de l'amplification est ajusté en contrôlant le nombre d'allers-retours sous les grilles 38, 40 et 42. La grille de transfert 36 et la grille d'isolement 44 servent alors de murs de potentiel pour éviter que des charges ne sortent du dispositif lors de l'amplification des charges. Les grilles 38 et 42 sont alternativement polarisées pour créer des différences de potentiel importantes permettant l'effet d'avalanche électronique. On notera que l'on pourra également former le dispositif de transfert, d'amplification et d'isole- ment de charges en combinant plus de cinq grilles voisines.
Optionnellement, une fine couche 46 dopée de type N pourra être formée, en surface du substrat 30, en regard de la grille de transfert 36, de multiplication 38, 40, 42 et d'isole¬ ment 44. Cette fine couche 46 permet d'éloigner légèrement le point de potentiel maximum de la surface du substrat pour éviter des phénomènes parasites (bruits) souvent présents aux inter¬ faces entre isolant de grille et substrat semiconducteur.
La figure 8 illustre une variante du dispositif de la figure 5 dans laquelle le capteur d'image est éclairé par la face arrière du substrat 30. Le dispositif de la figure 8 diffère de celui de la figure 5 en ce que le substrat 30 est aminci et est éclairé par la face opposée à celle sur laquelle sont formées la grille de transfert 36, les grilles de multipli¬ cation de charges 38, 40, 42 et la grille d'isolement 44. Pendant la phase d'accumulation, un faisceau lumineux 48 atteignant le substrat y génère des paires électrons/trous et les électrons de ces paires sont collectés dans le puits de potentiel formé par la photodiode 32. Avantageusement, et de façon classique, un faisceau arrivant par la face arrière d'un substrat rencontre moins d'obstacles et est plus facilement détectable qu'un faisceau arrivant sur la face avant du substrat. Le fonctionnement de ce dispositif est ensuite similaire à celui décrit ci-dessus.
Des modes de réalisation particuliers de la présente invention ont été décrits. Diverses variantes et modifications apparaîtront à l'homme de l'art. En particulier, bien que l'on ait décrit ici un dispositif dans lequel les charges photo- générées utiles sont les électrons, on notera que l'on pourra également prévoir des dispositifs similaires dans lesquels les charges utiles sont les trous. Pour cela, les types de conducti- vité des différentes régions dopées seront inversés, et les tensions appliquées aux différentes grilles pour les transferts de charges seront de signe opposé à celles présentées ci-dessus.
Les dispositifs des figures 5 et 8 pourront également être utilisés dans le cas de forts niveaux d'éclairement . Dans ce cas, on peut prévoir d'adapter le temps d'intégration, ou d'accumulation de charges, dans la photodiode en fonction de 1 'éclairement, à l'aide d'un circuit électronique adapté, pour éviter la saturation du pixel.

Claims

REVENDICATIONS
1. Dispositif élémentaire d'un capteur d'image, comprenant une photodiode constituée d'une zone dopée d'un premier type de conductivité (32) formée en surface d'un substrat semiconducteur d'un second type de conductivité (30) adapté à être polarisé à une première tension de référence (Vref]_), la photodiode étant associée à un dispositif de transfert (36), de multiplication (38, 40, 42) et d'isolement (44) de charges, la photodiode étant de type complètement déplétée et comprenant, en surface de la zone dopée du premier type de conductivité, une région fortement dopée du second type de conductivité (34) adaptée à être polarisée à une seconde tension de référence (Vref2) •
2. Dispositif selon la revendication 1, dans lequel le dispositif de transfert, de multiplication et d'isolement de charges comprend une grille de transfert (36), une grille d'iso¬ lement (44) et une pluralité de grilles de multiplication (38, 40, 42) adaptées à être polarisées de façon à fixer le potentiel du substrat (30) sous-jacent et permettre le transfert, l'isolement et la multiplication des charges par effet d'avalanche électronique.
3. Dispositif selon la revendication 2, dans lequel le dispositif de transfert, de multiplication et d'isolement de charges comprend au moins cinq grilles (36, 38, 40, 42, 44) .
4. Dispositif selon l'une quelconque des revendica- tions 1 à 3, dans lequel les première et seconde tensions de référence (Vref]_, Vref2) sont égales et sont des tensions de masse.
5. Dispositif selon l'une quelconque des revendica¬ tions 2 à 4, dans lequel une couche (46) dopée du premier type de conductivité est formée, en surface du substrat (30) , en regard des grilles de transfert (36), d'isolement (44) et de multiplication des charges (38, 40, 42) .
6. Dispositif élémentaire selon l'une quelconque des revendications 1 à 5, comprenant en outre un masque optique formé sur le dispositif de transfert, de multiplication et d'isolement des charges.
7. Dispositif élémentaire selon l'une quelconque des revendications 1 à 6, dans lequel le substrat (30) est aminci et est destiné à être éclairé par la face opposée à celle sur laquelle est formé le dispositif de transfert, de multiplication et d'isolement de charges.
8. Dispositif selon l'une quelconque des revendica¬ tions 1 à 7, dans lequel le premier type de conductivité est le type N.
9. Capteur d'image comprenant une pluralité de dispo¬ sitifs élémentaires selon l'une quelconque des revendications 1 à 8.
PCT/FR2010/050919 2009-05-14 2010-05-11 Capteur d'image integre a tres grande sensibilite WO2010130950A1 (fr)

Priority Applications (3)

Application Number Priority Date Filing Date Title
EP10731767A EP2430659A1 (fr) 2009-05-14 2010-05-11 Capteur d'image integre a tres grande sensibilite
US13/319,782 US20120119264A1 (en) 2009-05-14 2010-05-11 Built-in very high sensitivity image sensor
JP2012510344A JP2012527106A (ja) 2009-05-14 2010-05-11 内蔵式超高感度画像センサ

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR0953192 2009-05-14
FR0953192A FR2945667B1 (fr) 2009-05-14 2009-05-14 Capteur d'image integre a tres grande sensibilite.

Publications (1)

Publication Number Publication Date
WO2010130950A1 true WO2010130950A1 (fr) 2010-11-18

Family

ID=41381729

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/FR2010/050919 WO2010130950A1 (fr) 2009-05-14 2010-05-11 Capteur d'image integre a tres grande sensibilite

Country Status (5)

Country Link
US (1) US20120119264A1 (fr)
EP (1) EP2430659A1 (fr)
JP (1) JP2012527106A (fr)
FR (1) FR2945667B1 (fr)
WO (1) WO2010130950A1 (fr)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012216693A (ja) * 2011-03-31 2012-11-08 Honda Motor Co Ltd 受光装置
US9018573B2 (en) 2011-03-31 2015-04-28 Honda Motor Co., Ltd. Solid-state image sensing device with a change-over switch
US9054014B2 (en) 2011-03-31 2015-06-09 Honda Motor Co., Ltd. Unit pixel for accurately removing reset noise, solid-state image sensing device, and method for summing unit pixel signals

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5573978B2 (ja) * 2012-02-09 2014-08-20 株式会社デンソー 固体撮像素子およびその駆動方法
CN112864183B (zh) * 2021-01-18 2023-08-25 上海集成电路装备材料产业创新中心有限公司 一种改善传输迟滞的像元结构

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1081766A1 (fr) * 1999-08-30 2001-03-07 Isetex, Inc. Capteur d'images à CCD utilisant l'amplification par generation d'electrons sécondaires
US20050029553A1 (en) * 2003-08-04 2005-02-10 Jaroslav Hynecek Clocked barrier virtual phase charge coupled device image sensor
US20070176213A1 (en) 2006-01-31 2007-08-02 Sanyo Electric Co., Ltd. Imaging device
US20090086055A1 (en) * 2007-09-28 2009-04-02 John Robertson Tower Electron multiplication cmos imager
EP2071628A1 (fr) * 2007-12-10 2009-06-17 Commissariat à l'Energie Atomique Dispositif microélectronique photosensible avec multiplicateurs par avalanche

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009135242A (ja) * 2007-11-30 2009-06-18 Sanyo Electric Co Ltd 撮像装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1081766A1 (fr) * 1999-08-30 2001-03-07 Isetex, Inc. Capteur d'images à CCD utilisant l'amplification par generation d'electrons sécondaires
US20050029553A1 (en) * 2003-08-04 2005-02-10 Jaroslav Hynecek Clocked barrier virtual phase charge coupled device image sensor
US20070176213A1 (en) 2006-01-31 2007-08-02 Sanyo Electric Co., Ltd. Imaging device
US20090086055A1 (en) * 2007-09-28 2009-04-02 John Robertson Tower Electron multiplication cmos imager
EP2071628A1 (fr) * 2007-12-10 2009-06-17 Commissariat à l'Energie Atomique Dispositif microélectronique photosensible avec multiplicateurs par avalanche

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
JAROSLAV HYNECEK: "CCM-A NEW LOW-NOISE CHARGE CARRIER MULTIPLIER SUITABLE FOR DETECTION OF CHARGE IN SMALL PIXEL CCD IMAGE SENSORS", IEEE TRANSACTIONS ON ELECTRON DEVICES, IEEE SERVICE CENTER, PISACATAWAY, NJ, US, vol. 39, no. 8, 1 August 1992 (1992-08-01), pages 1972 - 1975, XP000294808, ISSN: 0018-9383 *

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012216693A (ja) * 2011-03-31 2012-11-08 Honda Motor Co Ltd 受光装置
US9018573B2 (en) 2011-03-31 2015-04-28 Honda Motor Co., Ltd. Solid-state image sensing device with a change-over switch
US9054014B2 (en) 2011-03-31 2015-06-09 Honda Motor Co., Ltd. Unit pixel for accurately removing reset noise, solid-state image sensing device, and method for summing unit pixel signals

Also Published As

Publication number Publication date
JP2012527106A (ja) 2012-11-01
FR2945667A1 (fr) 2010-11-19
EP2430659A1 (fr) 2012-03-21
FR2945667B1 (fr) 2011-12-16
US20120119264A1 (en) 2012-05-17

Similar Documents

Publication Publication Date Title
EP3188238B1 (fr) Pixel de détection de temps de vol
EP3117599B1 (fr) Procédé de capture d'image avec réduction de courant d'obscurité et faible consommation
EP0367650B1 (fr) Dispositif photosensible du type à amplification du signal au niveau des points photosensibles
EP2564239B1 (fr) Detecteur de rayonnement electromagnetique a selection de gamme de gain
EP2071628B1 (fr) Dispositif microélectronique photosensible avec multiplicateurs par avalanche
EP2430659A1 (fr) Capteur d'image integre a tres grande sensibilite
EP3155661B1 (fr) Procédé d'acquisition d'images au moyen d'un capteur d'images cmos
EP3155662B1 (fr) Structure de circuit de lecture à injection de charge
EP0004511A2 (fr) Dispositif de lecture d'une cible de prise de vues et ensemble comportant un tel dispositif
EP2143264B1 (fr) Detecteur matriciel d'impulsions laser avec sommation rapide
EP2383980A1 (fr) Capteur d'image de type CMOS ayant une dynamique linéaire étendue
EP1627432B1 (fr) Capteur d image matriciel en technologie cmos
EP0098191A1 (fr) Dispositif photosensible assurant un effet anti-éblouissement
EP2178288B1 (fr) Dispositif et procédé pour réaliser la lecture de courants électriques résultant d'un détecteur de signaux électromagnétiques
FR2513015A1 (fr) Dispositif de detection d'image en couleurs du type transfert de charge
EP0958545B1 (fr) Circuit integrateur de charges photogenerees a linearite amelioree
WO2010130951A1 (fr) Capteur d'image pour imagerie a tres bas niveau de lumiere
WO2014096433A1 (fr) Procede de lecture d'un dispositif d'imagerie
FR2857158A1 (fr) Procede de commande d'un photocopieur de type mos
EP3050107B1 (fr) Pixel d'un imageur cmos de détecteur optique
WO2017174456A1 (fr) Capteur d'image a pixels actifs en technologie cmos a multiplication d'electrons
EP4325573A1 (fr) Double ctia pour photodiode non clampée
WO2016110466A1 (fr) Capteur matriciel a reponse logarithmique et plage de fonctionnement etendue en temperature
FR3011980A1 (fr) Capteur d'image a multiplication d'electrons et a lecture regroupee de pixels

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 10731767

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

WWE Wipo information: entry into national phase

Ref document number: 2012510344

Country of ref document: JP

WWE Wipo information: entry into national phase

Ref document number: 2010731767

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 13319782

Country of ref document: US