WO2007108129A1 - 固体撮像素子 - Google Patents

固体撮像素子 Download PDF

Info

Publication number
WO2007108129A1
WO2007108129A1 PCT/JP2006/305861 JP2006305861W WO2007108129A1 WO 2007108129 A1 WO2007108129 A1 WO 2007108129A1 JP 2006305861 W JP2006305861 W JP 2006305861W WO 2007108129 A1 WO2007108129 A1 WO 2007108129A1
Authority
WO
WIPO (PCT)
Prior art keywords
light receiving
shared
circuit
pixel
shared circuit
Prior art date
Application number
PCT/JP2006/305861
Other languages
English (en)
French (fr)
Inventor
Tsuyoshi Higuchi
Original Assignee
Fujitsu Limited
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Limited filed Critical Fujitsu Limited
Priority to PCT/JP2006/305861 priority Critical patent/WO2007108129A1/ja
Priority to JP2008506131A priority patent/JPWO2007108129A1/ja
Publication of WO2007108129A1 publication Critical patent/WO2007108129A1/ja

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14609Pixel-elements with integrated switching, control, storage or amplification elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14603Special geometry or disposition of pixel-elements, address-lines or gate-electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14641Electronic components shared by two or more pixel-elements, e.g. one amplifier shared by two pixel elements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof

Definitions

  • the present invention generally relates to a solid-state imaging device, and more particularly to a layout of a CMOS solid-state imaging device.
  • a pixel array is formed by arranging light receiving elements made of photodiodes vertically and horizontally, and a pixel in which charges accumulated by photoelectric conversion are selected by designating rows and columns Force can also be read.
  • each pixel is provided with, for example, a reading transistor (amplifier) and a transfer gate that constitute a source follower circuit. The transfer gate is opened by the selection signal, the pixel signal is amplified by the readout transistor, and the amplified pixel signal is read out through the output signal line extending in the column direction.
  • Each pixel is provided with a reset transistor for resetting the light receiving element.
  • the readout transistors and reset transistors are not provided on a one-to-one basis for each pixel, but for a pixel group having a plurality of pixel forces. It is preferable to provide a set of amplifiers and reset transistors.
  • a circuit portion shared by a plurality of pixels is called a shared circuit.
  • the transfer gate corresponding to each pixel is used to select one pixel in one pixel group, and shared to select one pixel group from a plurality of pixel groups.
  • a configuration in which a selection transistor is provided as part of the circuit.
  • FIG. 1 is a diagram showing an example of a conventional layout of a CMOS solid-state imaging device that shares a shared circuit with four pixels.
  • the solid-state imaging device in FIG. 1 includes a light receiving unit 10, a transfer gate 11, a shared circuit 12, a shared connection signal line 13, a control signal line 14, and an output signal line 15.
  • the light receiving unit 10 is formed of a photodiode, and has a charge according to input light by photoelectric conversion. Accumulate.
  • the light receiving unit 10 is coupled to the shared circuit 12 via the transfer gate 11 and the shared connection signal line 13.
  • four continuous light receiving units 10 arranged in a vertical line form one pixel group, and all the light receiving units 10 of one pixel group are coupled to one shared circuit 12.
  • the shared circuit 12 includes a read transistor, a reset transistor, a selection transistor, and the like.
  • the pixel signal read from the light receiving unit 10 via the transfer gate 11 and the shared connection signal line 13 is amplified by the read transistor of the shared circuit 12, and then output to the outside of the pixel array via the output signal line 15. Read out.
  • the control signal line 14 transmits a signal for selecting the transfer gate 11, a signal for selecting the shared circuit 12, a signal for resetting the light receiving unit 10 by the reset transistor of the shared circuit 12, and the like.
  • FIG. 2 is a diagram showing another example of a conventional layout of a CMOS type solid-state imaging device in which a shared circuit is shared by four pixels.
  • FIG. 2 the same components as those in FIG. 1 are referred to by the same numerals, and a description thereof will be omitted.
  • two vertically continuous pixels and two horizontally continuous pixels are combined to form one pixel group, and all the light receiving units 10 of one pixel group are combined into one shared circuit 12. Combined.
  • FIGS. 1 and 2 have a problem in that the arrangement in which the intervals in the vertical direction of the light receiving portions 10 are equally spaced is not spatially uniform. In general, incident light can be detected more efficiently when the pixels are uniformly arranged at equal intervals. When the pixel spacing is not equal and non-uniform as shown in FIGS. 1 and 2, the sensitivity for detecting incident light is degraded.
  • FIG. 3 is a diagram showing still another example of a conventional layout of a CMOS-type solid-state imaging device in which a shared circuit is shared by four pixels.
  • the same components as those in FIG. 1 are referred to by the same numerals, and a description thereof will be omitted.
  • FIG. 3 In the configuration of FIG. 3, four consecutive light receiving units 10 arranged in a vertical row form one pixel group, and all the light receiving units 10 of one pixel group are a pair of shared circuits 12-1 and 12. — Combined with 2. That is, one shared circuit 12 in the configuration of FIG. 1 is divided into two shared circuits 12-1 and 12-2 in the configuration of FIG. In this way, by dividing the circuit into two shared circuits 12-1 and 12-2 and distributing the space used for the shared circuit, the configuration of FIG. 3 is compared with the configuration of FIGS. 1 and 2. The intervals of the light receiving parts 10 are made closer to the same interval. [0011] With the layout of FIG. 3, the problem that the detection sensitivity of incident light is deteriorated can be avoided to some extent.
  • the dispersion power of the distance from the shared circuit 12-2 to the light receiving unit at the coupling destination is larger in the configuration of FIG. 3 than in the case of FIGS. If the distance to the light receiving part force sharing circuit varies in this way, the electrical characteristics of each pixel will be different! / ⁇ , and the image quality of the captured image will be adversely affected.
  • Patent Document 1 shows a configuration in which a transistor for amplifying and transferring a signal is shared by two pixels.
  • Patent Document 1 Japanese Unexamined Patent Application Publication No. 2004-14802
  • an object of the present invention is to provide a solid-state imaging device having a layout in which pixels are evenly arranged without adversely affecting the image quality of a captured image.
  • the solid-state imaging device includes a plurality of first light receiving units arranged in one or a plurality of columns, and a plurality of second light receiving units arranged in one or a plurality of columns different from the one or the plurality of columns.
  • a predetermined number of light receiving units and a plurality of first light receiving units are formed to form a plurality of pixel groups, and a first shared circuit coupled to each pixel group in a one-to-one relationship and a plurality of second light receiving units are provided.
  • a predetermined number of pixels are grouped together to form a plurality of pixel groups, and each pixel group includes a second shared circuit that is coupled on a one-to-one basis. Between the two adjacent pixel groups configured by the first light receiving unit. Is characterized in that a second shared circuit is arranged.
  • the shared circuit force is also received by each light receiving element while realizing uniform arrangement with pixel intervals approximately equal to each other.
  • the distance to the part can be made substantially constant.
  • FIG. 1 is a diagram showing an example of a conventional layout of a CMOS type solid-state imaging device that shares a shared circuit with four pixels.
  • FIG. 2 is a diagram showing another example of a conventional layout of a CMOS-type solid-state imaging device that shares a shared circuit with four pixels.
  • FIG. 3 is a diagram showing still another example of a conventional layout of a CMOS-type solid-state imaging device that shares a shared circuit with four pixels.
  • FIG. 4 is a diagram showing an example of a configuration of a solid-state imaging device to which the present invention is applied.
  • FIG. 5 is a diagram showing a first embodiment of a layout of a pixel array according to the present invention.
  • FIG. 6 is a view showing the same layout as the pixel array in FIG. 5 together with a cutting line for cross-sectional illustration.
  • FIG. 7 is a cross-sectional view of a pixel array cut along a cutting line AA ′ in FIG.
  • FIG. 8 is a cross-sectional view of a pixel array cut along a cutting line BB ′ in FIG.
  • FIG. 9 is a cross-sectional view of a pixel array cut along a cutting line CC ′ in FIG.
  • FIG. 10 is a cross-sectional view of a pixel array cut along a cutting line DD ′ in FIG.
  • FIG. 11 is a cross-sectional view of a pixel array cut along a cutting line EE ′ in FIG.
  • FIG. 12 is a diagram showing an example of an equivalent circuit of a circuit corresponding to one pixel group in the pixel array shown in FIG.
  • FIG. 13 is a diagram showing another example of an equivalent circuit of a circuit corresponding to one pixel group in the pixel array shown in FIG.
  • FIG. 14 is a diagram showing a second example of the layout of the pixel array according to the present invention.
  • FIG. 15 is a diagram showing an example of an equivalent circuit of a circuit corresponding to one pixel group in the pixel array shown in FIG.
  • FIG. 16 is a diagram showing another example of an equivalent circuit of a circuit corresponding to one pixel group in the pixel array shown in FIG.
  • FIG. 17 is a diagram showing a third embodiment of the layout of the pixel array according to the present invention.
  • FIG. 18A is a diagram showing a fourth example of the layout of the pixel array according to the present invention.
  • FIG. 18B is a diagram showing a fourth example of the layout of the pixel array according to the present invention. Explanation of symbols
  • FIG. 4 is a diagram showing an example of the configuration of a solid-state imaging device to which the present invention is applied. 4 includes a pixel array 20, a control circuit 21, a shift register 22, a pixel control signal driver 23, a control signal line 24, an output signal line 25, a pixel readout circuit 26, and a bus circuit 27.
  • the pixel array 20 is a pixel array formed by arranging light receiving elements made of photodiodes vertically and horizontally.
  • the pixel array 20 is provided with a transfer gate corresponding to each pixel on a one-to-one basis, and with a shared circuit including a readout transistor, a reset transistor, and the like shared among a plurality of pixels.
  • the control circuit 21 functions to read out image data from the pixel array 20 by controlling each part of the solid-state imaging device.
  • the shift register 22 includes a plurality of internal registers that correspond one-to-one to a plurality of rows of the pixel array 20, and the internal registers are connected in series to form a shift register. Is configured.
  • the shift register 22 operates under the control of the control circuit 21 and functions to sequentially select the rows of the pixel array 20 by sequentially shifting the register storage data.
  • the pixel control signal driver 23 drives the control signal line 24 corresponding to the row specified by the shift register 22, and outputs a pixel signal for one row from the pixel corresponding to the specified row in the pixel array 20. read out.
  • the read pixel signal is supplied to the pixel readout circuit 26 via the output signal line 25.
  • the pixel readout circuit 26 functions to read out an image signal while reducing noise by, for example, a noise cancellation circuit.
  • the image signal for one row read by the pixel reading circuit 26 is supplied to the control circuit 21 via the bus circuit 27 while sequentially selecting pixels in the horizontal direction.
  • FIG. 5 is a diagram showing a first example of the layout of the pixel array according to the present invention.
  • the pixel array 20 in FIG. 5 includes a light receiving unit 30, a transfer gate 31, a shared circuit 32, a shared connection signal line 33, a control signal line 34, and an output signal line 35.
  • the light receiving unit 30 includes a photodiode, and accumulates electric charge having a strength corresponding to input light by photoelectric conversion.
  • the light receiving unit 30 is coupled to the shared circuit 32 via the transfer gate 31 and the shared connection signal line 33.
  • four continuous light receiving units 30 arranged in a vertical line form one pixel group, and all the light receiving units 30 of one pixel group are coupled to one shared circuit 32.
  • the shared circuit 32 includes a read transistor and a reset transistor, and may further include a selection transistor.
  • the pixel signal read from the light receiving unit 30 via the transfer gate 31 and the shared connection signal line 33 is amplified by the read transistor of the shared circuit 32, and then output to the outside of the pixel array via the output signal line 35. Read out.
  • the control signal line 34 transmits a signal for selecting the transfer gate 31, a signal for selecting the shared circuit 32, a signal for resetting the light receiving unit 30 by the reset transistor of the shared circuit 32, and the like.
  • the pixel array 20 in FIG. 5 further includes a light receiving unit 40, a transfer gate 41, a shared circuit 42, and a shared connection signal line 43.
  • the light receiving unit 40, the transfer gate 41, the shared circuit 42, and the shared connection signal line 43 are circuit elements equivalent to the light receiving unit 30, the transfer gate 31, the shared circuit 32, and the shared connection signal line 33, respectively.
  • There are four receivers 40 One pixel group is formed and coupled to one shared circuit 42.
  • the pixel array 20 in FIG. 5 further includes a light receiving unit 50, a transfer gate 51, a shared circuit 52, and a shared connection signal line 53.
  • the light receiving unit 50, the transfer gate 51, the shared circuit 52, and the shared connection signal line 53 are circuit elements equivalent to the light receiving unit 30, the transfer gate 31, the shared circuit 32, and the shared connection signal line 33, respectively. .
  • Four light receiving portions 50 form one pixel group and are coupled to one shared circuit 52.
  • the light receiving units arranged in a predetermined row.
  • a predetermined number (4) of (30, 50) are grouped together to form a plurality of pixel groups, and each pixel group is coupled to a corresponding shared circuit (32, 52).
  • a predetermined number (4) of light receiving units (40) arranged in other rows are grouped between two adjacent pixel groups (that is, a pixel group including the light receiving unit 30 and a pixel group including the light receiving unit 50).
  • a shared circuit (42) coupled to the pixel group formed in this manner is disposed.
  • FIG. 6 is a diagram showing the same layout as the pixel array in FIG. 5 together with a cutting line for cross-sectional illustration.
  • the same elements as those of FIG. 5 are referred to by the same numerals, and a description thereof will be omitted.
  • each circuit element corresponding to an odd-numbered pixel column is shown as a light receiving unit 30, a transfer gate 31, a shared circuit 32, and a shared connection signal line 33, and each circuit element corresponding to an even-numbered pixel column Elements are shown as a light receiving unit 40, a transfer gate 41, a shared circuit 42, and a signal line 43 for shared connection.
  • FIG. 7 is a cross-sectional view of the pixel array cut along the cutting line AA ′ in FIG.
  • the same elements as those of FIG. 6 are referred to by the same numerals, and a description thereof will be omitted.
  • the light receiving unit 30 and the shared circuit 32 are formed in the diffusion layer of the semiconductor substrate 60.
  • a transfer gate 31 is formed in the polysilicon layer on the semiconductor substrate 60, and a control signal line 34 is formed in the first metal layer thereon.
  • FIG. 6 only shows the approximate position and direction of the control signal line 34; in practice, one transfer gate 31 (one on the drawing is shown) as shown in FIG. In reality, one control signal line is provided for a plurality of transfer gates 31) on the same row.
  • a shared connection signal line 33 is formed in the second metal layer on the first metal layer. Common with signal line 33 for shared connection The circuit 32 and the shared connection signal line 33 and the diffusion layer 62 of the transfer gate 31 (the drain end of the transistor constituting the transfer gate) are connected via the contact hole 61, respectively.
  • FIG. 8 is a cross-sectional view of the pixel array taken along the cutting line BB ′ of FIG.
  • the same components as those in FIGS. 6 and 7 are referred to by the same numerals, and a description thereof will be omitted.
  • control signal line 34 and the transfer gate 31 the gate end of the transistor constituting the transfer gate
  • control signal line 34 and the shared circuit 32 respectively.
  • a shared connection signal line 33 is formed on the second metal layer above the first metal layer.
  • FIG. 9 is a cross-sectional view of the pixel array taken along the cutting line CC ′ of FIG. 9, the same components as those in FIGS. 6 to 8 are referred to by the same numerals, and a description thereof will be omitted.
  • an output signal line 35 is formed in the second metal layer.
  • FIG. 10 is a cross-sectional view of the pixel array cut along the cutting line DD ′ in FIG. In Figure 10
  • the light receiving unit 30 and the light receiving unit 40 are formed on the semiconductor substrate 60.
  • an output signal line 35 and a shared connection signal line 43 for the light receiving unit 40 are formed.
  • FIG. 11 is a cross-sectional view of the pixel array cut along the cutting line EE ′ of FIG.
  • the same components as those in FIGS. 6 to 10 are referred to by the same numerals, and a description thereof will be omitted.
  • Transfer gates 31 and 41 are formed in the polysilicon layer. In this case, the cut surface and the extending direction of the transfer gates 31 and 41 are the same, and the transfer gates 31 and 41 are continuously provided as one polysilicon electrode from the end to the end of the drawing.
  • a control signal line 34 is formed in the first metal layer on the polysilicon layer. The control signal line 34 and the transfer gates 31 and 41 are coupled by a contact hole 65 at the position of each transfer gate.
  • FIG. 12 is a diagram showing an example of an equivalent circuit of a circuit corresponding to one pixel group in the pixel array shown in FIG.
  • the transfer gates 31 are provided in one-to-one correspondence with the light receiving units 30. Control signals TG1 to TG4 are supplied to the gate ends of the four transfer gates 31.
  • the shared circuit 32 includes a read transistor 71 and a reset transistor 72.
  • the read transistor 71 has a source terminal coupled to the reference potential VR and a drain terminal coupled to the output signal line 35.
  • the control signals TG 1 to TG 4 becomes HIGH
  • the corresponding transfer gate 31 becomes conductive, and the charge of the corresponding light receiving unit 30 is supplied to the gate terminal of the read transistor 71.
  • a voltage depending on the charge amount of the light receiving unit 30 appears on the output signal line 35. In this way, the pixel signal of the selected pixel can be read out.
  • the reset transistor 72 is turned on when the reset signal RST becomes HIGH, and resets the selected light receiving unit 30 to the reference voltage VR. By such a reset operation, each pixel of the pixel array 20 can be set to the same initial state.
  • FIG. 13 is a diagram showing another example of an equivalent circuit of a circuit corresponding to one pixel group in the pixel array shown in FIG.
  • the same elements as those of FIG. 12 are referred to by the same numerals, and a description thereof will be omitted.
  • the shared circuit 32 further includes a selection transistor 73 in addition to the read transistor 71 and the reset transistor 72.
  • the selection transistor 73 is inserted so as to be connected in series to the read transistor 71, and a selection signal SEL is applied to the gate terminal thereof.
  • the selection signal SEL becomes HIGH, the read pixel signal of the shared circuit 32 is supplied to the output signal line 35.
  • FIG. 14 is a diagram showing a second example of the layout of the pixel array according to the present invention. 14 includes a light receiving unit 130, a transfer gate 131, a shared circuit 132, a control signal line 134, and an output signal line 135.
  • the light receiving unit 130 includes a photodiode, and accumulates a charge having a strength corresponding to input light by photoelectric conversion.
  • the light receiving unit 130 is coupled to the shared circuit 132 via the transfer gate 131.
  • four light receiving units 130 force S are arranged side by side in the vertical direction and two in the horizontal direction.
  • One pixel group is formed.
  • the shared circuit 132 includes a read transistor and a reset transistor, and may further include a selection transistor.
  • the pixel signal read from the light receiving unit 130 via the transfer gate 131 is amplified by the reading transistor of the shared circuit 132 and then read out to the outside of the pixel array via the output signal line 135.
  • the control signal line 134 transmits a signal for selecting the transfer gate 131, a signal for selecting the shared circuit 132, a signal for resetting the light receiving unit 130 by the reset transistor of the shared circuit 132, and the like.
  • the pixel array in FIG. 14 further includes a light receiving unit 140, a transfer gate 141, and a shared circuit 142.
  • the light receiving unit 140, the transfer gate 141, and the shared circuit 142 are circuit elements equivalent to the light receiving unit 130, the transfer gate 131, and the shared circuit 132, respectively.
  • Four light receiving portions 140 form one pixel group and are coupled to one shared circuit 142.
  • the pixel array in FIG. 14 further includes a light receiving unit 150, a transfer gate 151, and a shared circuit 152.
  • the light receiving unit 150, the transfer gate 151, and the shared circuit 152 are circuit elements equivalent to the light receiving unit 130, the transfer gate 131, and the shared circuit 132, respectively.
  • Four light receiving portions 150 form one pixel group and are coupled to one shared circuit 152.
  • a predetermined number (four) of light receiving sections (130, 150) arranged in a predetermined row (predetermined two rows) are collected.
  • a plurality of pixel groups are formed, and each pixel group is coupled to a corresponding shared circuit (132, 152).
  • a predetermined number of light receiving units (140) arranged in other columns are provided.
  • a shared circuit (142) that is coupled to a pixel group formed by collecting (four) each is arranged.
  • FIG. 15 is a diagram illustrating an example of an equivalent circuit of a circuit corresponding to one pixel group in the pixel array illustrated in FIG.
  • four light receiving sections 130 that are photodiodes are coupled to a shared circuit 132 via a transfer gate 131 that is a transistor.
  • the transfer gates 131 are provided in one-to-one correspondence with the respective light receiving units 130.
  • Four Control signals TGI to TG4 are supplied to the gate end of the transfer gate 131.
  • the shared circuit 132 includes a read transistor 171 and a reset transistor 172.
  • Read transistor 171 has a source terminal coupled to reference potential VR and a drain terminal coupled to output signal line 135.
  • the control signals TG 1 to TG 4 becomes HIGH
  • the corresponding transfer gate 131 becomes conductive, and the charge of the corresponding light receiving unit 130 is supplied to the gate terminal of the reading transistor 171.
  • a voltage depending on the charge amount of the light receiving unit 130 appears on the output signal line 135. In this way, the pixel signal of the selected pixel can be read out.
  • each pixel in the pixel array can be set to the same initial state.
  • FIG. 16 is a diagram showing another example of an equivalent circuit of a circuit corresponding to one pixel group in the pixel array shown in FIG.
  • the same elements as those of FIG. 15 are referred to by the same numerals, and a description thereof will be omitted.
  • the shared circuit 132 further includes a selection transistor 173 in addition to the read transistor 171 and the reset transistor 172.
  • the selection transistor 173 is inserted so as to be connected in series with the readout transistor 171 and a selection signal SEL is applied to the gate end thereof.
  • the selection signal SEL becomes HIGH, the readout pixel signal of the shared circuit 132 is supplied to the output signal line 135.
  • FIG. 17 is a diagram showing a third example of the layout of the pixel array according to the present invention.
  • two pixels are combined into one pixel group, and one shared circuit is assigned to each pixel group one-on-one.
  • the pixel array in FIG. 17 includes a light receiving unit 230, a transfer gate 231, a shared circuit 232, a control signal line 234, and an output signal line 235.
  • the configuration and function of each circuit element are the same as those in the first and second embodiments, and a description thereof will be omitted.
  • the shared circuit 2 32 includes a read transistor and a reset transistor, and further includes a selection transistor. May include a transistor.
  • the pixel array in FIG. 17 further includes a light receiving unit 240, a transfer gate 241, and a shared circuit 242.
  • the light receiving unit 240, the transfer gate 241 and the shared circuit 242 are circuit elements equivalent to the light receiving unit 230, the transfer gate 231 and the shared circuit 232, respectively.
  • Two light receiving units 240 form one pixel group and are coupled to one shared circuit 242.
  • the pixel array in FIG. 17 further includes a light receiving unit 250, a transfer gate 251, and a shared circuit 252.
  • the light receiving unit 250, the transfer gate 251 and the shared circuit 252 are circuit elements equivalent to the light receiving unit 230, the transfer gate 231 and the shared circuit 232, respectively.
  • Two light receiving portions 250 form one pixel group and are coupled to one shared circuit 252.
  • a plurality of pixel groups are formed by collecting a predetermined number (two) of light receiving portions (230, 250) arranged in a predetermined row. Then, each pixel group is coupled to the corresponding shared circuit (232, 252). In addition, a predetermined number (two) of light receiving units (24 0) arranged in other rows are arranged between two adjacent pixel groups (that is, a pixel group including the light receiving unit 230 and a pixel group including the light receiving unit 250). A shared circuit (242) coupled to the pixel group formed together is arranged.
  • FIG. 18A and FIG. 18B are diagrams showing a fourth embodiment of the layout of the pixel array according to the present invention.
  • the pixel array layout shown in FIG. 18A and the pixel array layout shown in FIG. 18B are divided into two parts for the sake of illustration. Actually, the pixel array layout is shown in FIG. One pixel array layout is configured.
  • eight pixels are grouped into one pixel group, and one shared circuit is assigned to each pixel group on a one-to-one basis.
  • the pixel arrays in FIGS. 18A and 18B include a light receiving unit 330, a transfer gate 331, a shared circuit 332, a shared connection signal line 333, a control signal line 334, and an output signal line 335.
  • the configuration and function of each circuit element are the same as those in the first to third embodiments, and the description thereof is omitted.
  • the shared circuit 332 includes a read transistor and a reset transistor, and further includes a selection transistor. May include a transistor.
  • the pixel arrays in FIGS. 18A and 18B further include eight light receiving portions 340, a transfer gate 341, a shared circuit 342, and a shared connection signal line 343 that are continuously arranged in a vertical line.
  • the light receiving unit 340, the transfer gate 341, the shared circuit 342, and the shared connection signal line 343 are circuit elements equivalent to the light receiving unit 330, the transfer gate 331, the shared circuit 332, and the shared connection signal line 333, respectively.
  • These eight light receiving units 340 form one pixel group and are coupled to one shared circuit 342.
  • the pixel arrays in FIGS. 18A and 18B further include a light receiving unit 350, a transfer gate 351, a shared circuit 352, and a shared connection signal line 353 that are continuously arranged in a vertical line.
  • the light receiving unit 350, the transfer gate 351, the shared circuit 352, and the shared connection signal line 353 are circuit elements equivalent to the light receiving unit 330, the transfer gate 331, the shared circuit 332, and the shared connection signal line 333, respectively.
  • These eight light receiving parts 350 form one pixel group and are coupled to one shared circuit 352.
  • a plurality of pixels in which a predetermined number (eight) of light receiving portions (330, 350) arranged in a predetermined row are grouped.
  • a group is formed, and each pixel group is coupled to a corresponding shared circuit (332, 352).
  • a predetermined number (eight) of light receiving units (340) arranged in other rows are grouped between two adjacent pixel groups (that is, a pixel group including the light receiving unit 330 and a pixel group including the light receiving unit 350).
  • a shared circuit (342) coupled to the formed pixel group is disposed.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Electromagnetism (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Solid State Image Pick-Up Elements (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)

Abstract

 固体撮像素子は、一又は複数の列に配置された複数の第1の受光部と、前記一又は複数の列とは異なる一又は複数の列に配置された複数の第2の受光部と、複数の第1の受光部を所定個数ずつ纏めて複数の画素群を形成し、各画素群に一対一に結合される第1の共有回路と、複数の第2の受光部を所定個数ずつ纏めて複数の画素群を形成し、各画素群に一対一に結合される第2の共有回路を含み、第1の受光部から構成される2つの隣接する画素群の間には第2の共有回路が配置されることを特徴とする。

Description

固体撮像素子
技術分野
[0001] 本発明は、一般に固体撮像素子に関し、詳しくは、 CMOS型固体撮像素子のレイ アウトに関する。
背景技術
[0002] CMOS型固体撮像素子においては、フォトダイオードからなる受光素子を縦横に 配置することで画素配列を形成してあり、光電変換で蓄積された電荷を、行及び列 の指定により選択した画素力も読み出すことができる。一般に、各画素には例えばソ 一スフォロワ回路を構成する読み出し用トランジスタ (増幅器)やトランスファーゲート が付随して設けられている。選択信号によりトランスファーゲートを開き、読み出し用ト ランジスタで画素信号を増幅し、列方向に延びる出力信号線を介して増幅後の画素 信号を読み出す。また各画素には、受光素子をリセットするためのリセット用トランジス タが設けられている。
[0003] 画素間隔を狭めるとともに回路規模を削減するためには、上記読み出し用トランジ スタ及びリセット用トランジスタ等を各画素に対して一対一に設けるのではなく、複数 の画素力 なる画素群に対して 1セットの増幅器及びリセット用トランジスタ等を設ける ことが好ましい。このように複数の画素で共有される回路部分を、本願では共有回路 と呼ぶ。この場合、各画素に一対一に対応するトランスファーゲートは 1つの画素群 のなかで 1つの画素を選択するために使用し、複数の画素群の中から 1つの画素群 を選択するために、共有回路の一部として選択用トランジスタを設ける構成としてよ ヽ
[0004] 図 1は、 4つの画素で共有回路を共有する CMOS型固体撮像素子の従来のレイァ ゥトの一例を示す図である。図 1の固体撮像素子は、受光部 10、トランスファーゲート 11、共有回路 12、共有接続用信号線 13、制御信号線 14、及び出力信号線 15を含 む。
[0005] 受光部 10は、フォトダイオードからなり、光電変換により入力光に応じた強さの電荷 を蓄積する。受光部 10は、トランスファーゲート 11及び共有接続用信号線 13を介し て、共有回路 12に結合される。図 1の構成では、縦一列に並ぶ 4つの連続する受光 部 10が 1つの画素群を形成し、 1つの画素群の全ての受光部 10が 1つの共有回路 1 2に結合される。共有回路 12は、読み出し用トランジスタ、リセット用トランジスタ、選 択用トランジスタ等を含む。
[0006] トランスファーゲート 11及び共有接続用信号線 13を介して受光部 10から読み出さ れた画素信号は、共有回路 12の読み出し用トランジスタにより増幅され、その後出力 信号線 15を介して画素配列外部に読み出される。制御信号線 14は、トランスファー ゲート 11を選択するための信号、共有回路 12を選択するための信号、共有回路 12 のリセット用トランジスタにより受光部 10をリセットするための信号等を伝送する。
[0007] 図 2は、 4つの画素で共有回路を共有する CMOS型固体撮像素子の従来のレイァ ゥトの別の一例を示す図である。図 2において、図 1と同一の構成要素は同一の番号 で参照し、その説明は省略する。図 2のレイアウトでは、 2つの縦に連続する画素及 び 2つの横に連続する画素を纏めて 1つの画素群を形成し、 1つの画素群の全ての 受光部 10が 1つの共有回路 12に結合される。
[0008] 図 1及び図 2のレイアウトでは、受光部 10の縦方向の間隔が等間隔でなぐ配置が 空間的に均一でないという問題がある。一般に、画素が等間隔で均一な配置の方が 、入射光を効率的に検出することができる。図 1及び図 2のように画素間隔が等しくな く不均一な配置の場合、入射光を検出する感度が劣化してしまう。
[0009] 図 3は、 4つの画素で共有回路を共有する CMOS型固体撮像素子の従来のレイァ ゥトの更に別の一例を示す図である。図 3において、図 1と同一の構成要素は同一の 番号で参照し、その説明は省略する。
[0010] 図 3の構成では、縦一列に並ぶ 4つの連続する受光部 10が 1つの画素群を形成し 、 1つの画素群の全ての受光部 10がー対の共有回路 12— 1及び 12— 2に結合され る。即ち、図 1の構成における 1つの共有回路 12が、図 3の構成では、 2つの共有回 路 12— 1及び 12— 2に分割されている。このように 2つの共有回路 12—1及び 12— 2に回路を分割して、共有回路に使用するスペースを分散することにより、図 3の構成 では、図 1及び図 2の構成と比較して受光部 10の間隔をより等間隔に近づけている。 [0011] 図 3のレイアウトにより、入射光の検出感度が劣化してしまうという問題はある程度回 避することができる。し力 共有回路を効率的に 2等分できるとは限らず、共有回路に 使用する面積が増大してしまう。また共有回路 12— 2から結合先の受光部までの距 離のばらつき力 図 1及び図 2の場合と比較して、図 3の構成では大きくなつてしまう。 このように受光部力 共有回路までの距離にばらつきがあると、画素毎に電気特性が 異なってしま!/ヽ、撮像画像の画質に悪影響をもたらすことになる。
[0012] なお関連技術の一例として、特許文献 1には、信号を増幅し転送するトランジスタを 2つの画素で共有する構成が示される。
(特許文献 1) 特開 2004— 14802号公報
発明の開示
発明が解決しょうとする課題
[0013] 以上を鑑みて本発明では、撮像画像の画質に悪影響をもたらすことになく画素を 均等に配置したレイアウトを有する固体撮像素子を提供することを目的とする。
課題を解決するための手段
[0014] 固体撮像素子は、一又は複数の列に配置された複数の第 1の受光部と、前記一又 は複数の列とは異なる一又は複数の列に配置された複数の第 2の受光部と、複数の 第 1の受光部を所定個数ずつ纏めて複数の画素群を形成し、各画素群に一対一に 結合される第 1の共有回路と、複数の第 2の受光部を所定個数ずつ纏めて複数の画 素群を形成し、各画素群に一対一に結合される第 2の共有回路を含み、第 1の受光 部から構成される 2つの隣接する画素群の間には第 2の共有回路が配置されることを 特徴とする。
発明の効果
[0015] 本発明による少なくとも 1つの実施例においては、固体撮像素子を上記のような構 成とすることで、画素間隔を略等間隔として均一な配置を実現しながらも、共有回路 力も各受光部までの距離を略一定とすることができる。これにより、撮像画像の画質 に悪影響をもたらすことになく画素を均等に配置したレイアウトを実現し、入射光の検 出に関して高感度な固体撮像素子を提供することができる。 図面の簡単な説明
[図 1]4つの画素で共有回路を共有する CMOS型固体撮像素子の従来のレイアウト の一例を示す図である。
[図 2]4つの画素で共有回路を共有する CMOS型固体撮像素子の従来のレイアウト の別の一例を示す図である。
[図 3]4つの画素で共有回路を共有する CMOS型固体撮像素子の従来のレイアウト の更に別の一例を示す図である。
[図 4]本発明を適用する固体撮像素子の構成の一例を示す図である。
[図 5]本発明による画素配列のレイアウトの第 1の実施例を示す図である。
[図 6]図 5の画素配列と同一のレイアウトを断面図示用の切断線とともに示す図である
[図 7]図 6の切断線 A—A'で切断した画素配列の断面図である。
[図 8]図 6の切断線 B— B'で切断した画素配列の断面図である。
[図 9]図 6の切断線 C C'で切断した画素配列の断面図である。
[図 10]図 6の切断線 D— D'で切断した画素配列の断面図である。
[図 11]図 6の切断線 E—E'で切断した画素配列の断面図である。
[図 12]図 5に示す画素配列における 1つの画素群に対応する回路の等価回路の一 例を示す図である。
[図 13]図 5に示す画素配列における 1つの画素群に対応する回路の等価回路の別 の一例を示す図である。
[図 14]本発明による画素配列のレイアウトの第 2の実施例を示す図である。
[図 15]図 14に示す画素配列における 1つの画素群に対応する回路の等価回路の一 例を示す図である。
[図 16]図 14に示す画素配列における 1つの画素群に対応する回路の等価回路の別 の一例を示す図である。
[図 17]本発明による画素配列のレイアウトの第 3の実施例を示す図である。
[図 18A]本発明による画素配列のレイアウトの第 4の実施例を示す図である。
[図 18B]本発明による画素配列のレイアウトの第 4の実施例を示す図である。 符号の説明
20 画素配列
21 制御回路
22 シフトレジスタ
23 画素制御信号ドライバ
24 制御信号線
25 出力信号線
26 画素読出回路
27 バス回路
30, 40, 50 受光部
31, 41, 51 トランスファーゲート
32, 42, 52 共有回路
33, 43, 53 共有接続用信号線
34 制御信号線
35 出力信号線
発明を実施するための最良の形態
[0018] 以下に、本発明の実施例を添付の図面を用いて詳細に説明する。
[0019] 図 4は、本発明を適用する固体撮像素子の構成の一例を示す図である。図 4の固 体撮像素子は、画素配列 20、制御回路 21、シフトレジスタ 22、画素制御信号ドライ ノ 23、制御信号線 24、出力信号線 25、画素読出回路 26、及びバス回路 27を含む
[0020] 画素配列 20は、フォトダイオードからなる受光素子を縦横に配置することで画素配 列を形成したものである。画素配列 20には、各画素に一対一に対応したトランスファ 一ゲートが設けられるとともに、複数の画素間で共有される読み出し用トランジスタや リセット用トランジスタ等を含む共有回路が設けられる。
[0021] 制御回路 21は、固体撮像素子の各部を制御して、画素配列 20から画像データを 読み出すよう機能する。シフトレジスタ 22は、画素配列 20の複数の行に一対一に対 応する複数の内部レジスタを含み、この内部レジスタを直列に接続してシフトレジスタ を構成したものである。シフトレジスタ 22は、制御回路 21の制御の下で動作してレジ スタ格納データを順次シフトさせることにより、画素配列 20の行を順次選択するよう機 能する。
[0022] 画素制御信号ドライバ 23は、シフトレジスタ 22が指定する行に対応する制御信号 線 24を駆動して、画素配列 20中の指定する行に対応する画素から 1行分の画素信 号を読み出す。読み出された画素信号は、出力信号線 25を介して画素読出回路 26 に供給される。画素読出回路 26は、例えばノイズキャンセル回路等により、ノイズを 軽減しつつ画像信号を読み出すよう機能する。画素読出回路 26により読み出された 1行分の画像信号は、水平方向に順次画素を選択するようにしながら、バス回路 27 を介して制御回路 21に供給される。
[0023] 図 5は、本発明による画素配列のレイアウトの第 1の実施例を示す図である。図 5の 画素配列 20は、受光部 30、トランスファーゲート 31、共有回路 32、共有接続用信号 線 33、制御信号線 34、及び出力信号線 35を含む。
[0024] 受光部 30は、フォトダイオードからなり、光電変換により入力光に応じた強さの電荷 を蓄積する。受光部 30は、トランスファーゲート 31及び共有接続用信号線 33を介し て、共有回路 32に結合される。図 5の構成では、縦一列に並ぶ 4つの連続する受光 部 30が 1つの画素群を形成し、 1つの画素群の全ての受光部 30が 1つの共有回路 3 2に結合される。共有回路 32は、読み出し用トランジスタ及びリセット用トランジスタを 含み、また更に選択用トランジスタを含んでよい。
[0025] トランスファーゲート 31及び共有接続用信号線 33を介して受光部 30から読み出さ れた画素信号は、共有回路 32の読み出し用トランジスタにより増幅され、その後出力 信号線 35を介して画素配列外部に読み出される。制御信号線 34は、トランスファー ゲート 31を選択するための信号、共有回路 32を選択するための信号、共有回路 32 のリセット用トランジスタにより受光部 30をリセットするための信号等を伝送する。
[0026] 図 5の画素配列 20は、また更に受光部 40、トランスファーゲート 41、共有回路 42、 及び共有接続用信号線 43を含む。受光部 40、トランスファーゲート 41、共有回路 4 2、及び共有接続用信号線 43は、それぞれ受光部 30、トランスファーゲート 31、共 有回路 32、及び共有接続用信号線 33と同等の回路素子である。 4つの受光部 40が 1つの画素群を形成し、 1つの共有回路 42に結合される。
[0027] 図 5の画素配列 20は、また更に受光部 50、トランスファーゲート 51、共有回路 52、 及び共有接続用信号線 53を含む。受光部 50、トランスファーゲート 51、共有回路 5 2、及び共有接続用信号線 53は、それぞれ受光部 30、トランスファーゲート 31、共 有回路 32、及び共有接続用信号線 33と同等の回路素子である。 4つの受光部 50が 1つの画素群を形成し、 1つの共有回路 52に結合される。
[0028] 図 5に示されるように、本発明の第 1の実施例においては、所定の列に並ぶ受光部
(30、 50)を所定個数 (4つ)ずつ纏めて複数の画素群を形成し、各画素群を対応す る共有回路(32、 52)に結合する。また隣り合う 2つの画素群 (即ち受光部 30からなる 画素群と受光部 50からなる画素群)の間には、他の列に並ぶ受光部 (40)を所定個 数 (4つ)ずつ纏めて形成した画素群に結合される共有回路 (42)が配置される。この ような構成とすることで、画素間隔を略等間隔として均一な配置を実現しながらも、共 有回路力 各受光部までの距離を略一定とすることができる。
[0029] 図 6は、図 5の画素配列と同一のレイアウトを断面図示用の切断線とともに示す図で ある。図 6において、図 5と同一の構成要素は同一の番号で参照し、その説明は省略 する。図 6において、奇数列の画素列に対応する各回路要素は、受光部 30、トランス ファーゲート 31、共有回路 32、及び共有接続用信号線 33として示し、偶数列の画素 列に対応する各回路要素は、受光部 40、トランスファーゲート 41、共有回路 42、及 び共有接続用信号線 43として示してある。
[0030] 図 7は、図 6の切断線 A— A'で切断した画素配列の断面図である。図 7において、 図 6と同一の構成要素は同一の番号で参照し、その説明は省略する。図 7に示され るように、半導体基板 60の拡散層に受光部 30及び共有回路 32が形成される。
[0031] 半導体基板 60の上のポリシリコン層には、トランスファーゲート 31が形成され、その 上のメタル第 1層に制御信号線 34が形成される。図 6には、制御信号線 34の大まか な位置と方向が示されているだけであり、実際には、図 7に示されるように 1つのトラン スファーゲート 31 (図面上では 1つであるが実際には同一行上にある複数のトランス ファーゲート 31)に対して 1つの制御信号線が設けられる。またメタル第 1層の上のメ タル第 2層には、共有接続用信号線 33が形成される。共有接続用信号線 33と共通 回路 32との間、及び共有接続用信号線 33とトランスファーゲート 31の拡散層 62 (トラ ンスファーゲートを構成するトランジスタのドレイン端)との間は、それぞれコンタクトホ ール 61を介して接続される。
[0032] 図 8は、図 6の切断線 B— B'で切断した画素配列の断面図である。図 8において、 図 6及び図 7と同一の構成要素は同一の番号で参照し、その説明は省略する。
[0033] 図 8に示されるように、制御信号線 34とトランスファーゲート 31 (トランスファーゲート を構成するトランジスタのゲート端)との間、及び制御信号線 34と共有回路 32との間 は、それぞれコンタクトホール 63を介して接続される。またメタル第 1層の上のメタル 第 2層には、共有接続用信号線 33が形成される。
[0034] 図 9は、図 6の切断線 C C'で切断した画素配列の断面図である。図 9において、 図 6乃至図 8と同一の構成要素は同一の番号で参照し、その説明は省略する。
[0035] 図 9に示されるように、メタル第 2層には、出力信号線 35が形成される。出力信号線
35と共有回路 32との間は、コンタクトホール 64を介して接続される。
[0036] 図 10は、図 6の切断線 D— D'で切断した画素配列の断面図である。図 10において
、図 6乃至図 9と同一の構成要素は同一の番号で参照し、その説明は省略する。
[0037] 図 10に示されるように、半導体基板 60には受光部 30及び受光部 40が形成される
。メタル第 2層には、出力信号線 35と受光部 40用の共有接続用信号線 43とが形成 されている。
[0038] 図 11は、図 6の切断線 E— E'で切断した画素配列の断面図である。図 11において 、図 6乃至図 10と同一の構成要素は同一の番号で参照し、その説明は省略する。
[0039] ポリシリコン層にはトランスファーゲート 31及び 41が形成される。この場合切断面と トランスファーゲート 31及び 41の延展方向とは同一であり、図面の端から端までトラ ンスファーゲート 31及び 41が連続して一本のポリシリコン電極として設けられている。 ポリシリコン層の上のメタル第 1層には制御信号線 34が形成される。制御信号線 34と トランスファーゲート 31及び 41とは、各トランスファーゲートの位置においてコンタクト ホール 65により結合されている。
[0040] 図 12は、図 5に示す画素配列における 1つの画素群に対応する回路の等価回路 の一例を示す図である。図 12に示すように、フォトダイオードである 4つの受光部 30 力 トランジスタであるトランスファーゲート 31を介して共有回路 32に結合される。こ のトランスファーゲート 31は、各受光部 30に一対一に対応して設けられる。 4つのトラ ンスファーゲート 31のゲート端には、制御信号 TG1乃至 TG4が供給される。
[0041] 共有回路 32は、読み出し用トランジスタ 71とリセット用トランジスタ 72とを含む。読 み出し用トランジスタ 71は、ソース端が参照電位 VRに結合され、ドレイン端が出力信 号線 35に結合される。制御信号 TG 1乃至 TG4のうち 1つが HIGHになると対応する トランスファーゲート 31が導通し、対応する受光部 30の電荷が読み出し用トランジス タ 71のゲート端に供給される。これにより、受光部 30の電荷量に依存した電圧が出 力信号線 35に現れる。このようにして、選択された画素の画素信号を読み出すことが できる。
[0042] なおリセット用トランジスタ 72は、リセット信号 RSTが HIGHになると導通し、選択し た受光部 30を参照電圧 VRにリセットする。このようなリセット動作により、画素配列 20 の各画素を同一の初期状態に設定することができる。
[0043] 図 13は、図 5に示す画素配列における 1つの画素群に対応する回路の等価回路 の別の一例を示す図である。図 13において、図 12と同一の構成要素は同一の番号 で参照し、その説明は省略する。
[0044] 図 13の構成においては、共有回路 32は、読み出し用トランジスタ 71及びリセット用 トランジスタ 72に加え、更に選択用トランジスタ 73を含む。選択用トランジスタ 73は、 読み出し用トランジスタ 71に直列に接続するように挿入されており、そのゲート端に は選択信号 SELが印加される。選択信号 SELが HIGHになると、共有回路 32の読 出し画素信号が出力信号線 35に供給される。
[0045] 図 14は、本発明による画素配列のレイアウトの第 2の実施例を示す図である。図 14 の画素配列は、受光部 130、トランスファーゲート 131、共有回路 132、制御信号線 1 34、及び出力信号線 135を含む。
[0046] 受光部 130は、フォトダイオードからなり、光電変換により入力光に応じた強さの電 荷を蓄積する。受光部 130は、トランスファーゲート 131を介して共有回路 132に結 合される。図 14の構成では、縦に 2つ及び横に 2つ隣接して並ぶ 4つの受光部 130 力 S1つの画素群を形成し、 1つの画素群の全ての受光部 130が 1つの共有回路 132 に結合される。共有回路 132は、読み出し用トランジスタ及びリセット用トランジスタを 含み、また更に選択用トランジスタを含んでよい。
[0047] トランスファーゲート 131を介して受光部 130から読み出された画素信号は、共有 回路 132の読み出し用トランジスタにより増幅され、その後出力信号線 135を介して 画素配列外部に読み出される。制御信号線 134は、トランスファーゲート 131を選択 するための信号、共有回路 132を選択するための信号、共有回路 132のリセット用ト ランジスタにより受光部 130をリセットするための信号等を伝送する。
[0048] 図 14の画素配列は、また更に受光部 140、トランスファーゲート 141、及び共有回 路 142を含む。受光部 140、トランスファーゲート 141、及び共有回路 142は、それぞ れ受光部 130、トランスファーゲート 131、及び共有回路 132と同等の回路素子であ る。 4つの受光部 140が 1つの画素群を形成し、 1つの共有回路 142に結合される。
[0049] 図 14の画素配列は、また更に受光部 150、トランスファーゲート 151、及び共有回 路 152を含む。受光部 150、トランスファーゲート 151、及び共有回路 152は、それぞ れ受光部 130、トランスファーゲート 131、及び共有回路 132と同等の回路素子であ る。 4つの受光部 150が 1つの画素群を形成し、 1つの共有回路 152に結合される。
[0050] 図 14に示されるように、本発明の第 2の実施例においては、所定の列(所定の 2列) に並ぶ受光部(130、 150)を所定個数 (4つ)ずつ纏めて複数の画素群を形成し、各 画素群を対応する共有回路(132、 152)に結合する。また隣り合う 2つの画素群 (即 ち受光部 130からなる画素群と受光部 150からなる画素群)の間には、他の列 (他の 2列)に並ぶ受光部(140)を所定個数 (4つ)ずつ纏めて形成した画素群に結合され る共有回路(142)が配置される。このような構成とすることで、画素間隔を略等間隔と して均一な配置を実現しながらも、共有回路力 各受光部までの距離を略一定とす ることができる。なお図 14の第 2の実施例の構成では、共有接続用信号線を削減で きるので、第 1の実施例の構成と比較して、画素間隔を短くすることが可能である。
[0051] 図 15は、図 14に示す画素配列における 1つの画素群に対応する回路の等価回路 の一例を示す図である。図 15に示すように、フォトダイオードである 4つの受光部 130 力 トランジスタであるトランスファーゲート 131を介して共有回路 132に結合される。 このトランスファーゲート 131は、各受光部 130に一対一に対応して設けられる。 4つ のトランスファーゲート 131のゲート端には、制御信号 TGI乃至 TG4が供給される。
[0052] 共有回路 132は、読み出し用トランジスタ 171とリセット用トランジスタ 172とを含む。
読み出し用トランジスタ 171は、ソース端が参照電位 VRに結合され、ドレイン端が出 力信号線 135に結合される。制御信号 TG 1乃至 TG4のうち 1つが HIGHになると対 応するトランスファーゲート 131が導通し、対応する受光部 130の電荷が読み出し用 トランジスタ 171のゲート端に供給される。これにより、受光部 130の電荷量に依存し た電圧が出力信号線 135に現れる。このようにして、選択された画素の画素信号を読 み出すことができる。
[0053] なおリセット用トランジスタ 172は、リセット信号 RSTが HIGHになると導通し、選択 した受光部 130を参照電圧 VRにリセットする。このようなリセット動作により、画素配 列の各画素を同一の初期状態に設定することができる。
[0054] 図 16は、図 14に示す画素配列における 1つの画素群に対応する回路の等価回路 の別の一例を示す図である。図 16において、図 15と同一の構成要素は同一の番号 で参照し、その説明は省略する。
[0055] 図 16の構成においては、共有回路 132は、読み出し用トランジスタ 171及びリセッ ト用トランジスタ 172に加え、更に選択用トランジスタ 173を含む。選択用トランジスタ 173は、読み出し用トランジスタ 171に直列に接続するように挿入されており、そのゲ ート端には選択信号 SELが印加される。選択信号 SELが HIGHになると、共有回路 132の読出し画素信号が出力信号線 135に供給される。
[0056] 図 17は、本発明による画素配列のレイアウトの第 3の実施例を示す図である。第 3 の実施例においては、 2つの画素を纏めて 1つの画素群とし、各画素群に対して一 対一に 1つの共有回路を割り当てる。
[0057] 図 17の画素配列は、受光部 230、トランスファーゲート 231、共有回路 232、制御 信号線 234、及び出力信号線 235を含む。個々の回路要素の構成及び機能は、第 1及び第 2の実施例の場合と同様であり、その説明は省略する。
[0058] この構成では、縦に 2つ連続して並ぶ 2つの受光部 230が 1つの画素群を形成し、 1つの画素群の全ての受光部 230が 1つの共有回路 232に結合される。共有回路 2 32は、読み出し用トランジスタ及びリセット用トランジスタを含み、また更に選択用トラ ンジスタを含んでよい。
[0059] 図 17の画素配列は、また更に受光部 240、トランスファーゲート 241、及び共有回 路 242を含む。受光部 240、トランスファーゲート 241、及び共有回路 242は、それぞ れ受光部 230、トランスファーゲート 231、及び共有回路 232と同等の回路素子であ る。 2つの受光部 240が 1つの画素群を形成し、 1つの共有回路 242に結合される。
[0060] 図 17の画素配列は、また更に受光部 250、トランスファーゲート 251、及び共有回 路 252を含む。受光部 250、トランスファーゲート 251、及び共有回路 252は、それぞ れ受光部 230、トランスファーゲート 231、及び共有回路 232と同等の回路素子であ る。 2つの受光部 250が 1つの画素群を形成し、 1つの共有回路 252に結合される。
[0061] 図 17に示されるように、本発明の第 3の実施例においては、所定の列に並ぶ受光 部(230、 250)を所定個数 (2つ)ずつ纏めて複数の画素群を形成し、各画素群を対 応する共有回路(232、 252)に結合する。また隣り合う 2つの画素群 (即ち受光部 23 0からなる画素群と受光部 250からなる画素群)の間には、他の列に並ぶ受光部(24 0)を所定個数 (2つ)ずつ纏めて形成した画素群に結合される共有回路(242)が配 置される。このような構成とすることで、画素間隔を略等間隔として均一な配置を実現 しながらも、共有回路力も各受光部までの距離を略一定とすることができる。
[0062] 図 18A及び図 18Bは、本発明による画素配列のレイアウトの第 4の実施例を示す 図である。図 18Aの画素配列レイアウトと図 18Bの画素配列レイアウトとは、図示の都 合上 2つに分割して示すものであり、実際には点線 I にお 、て互 、に接続するこ とで 1つの画素配列レイアウトを構成する。第 4の実施例においては、 8つの画素を纏 めて 1つの画素群とし、各画素群に対して一対一に 1つの共有回路を割り当てる。
[0063] 図 18A及び図 18Bの画素配列は、受光部 330、トランスファーゲート 331、共有回 路 332、共有接続用信号線 333、制御信号線 334、及び出力信号線 335を含む。 個々の回路要素の構成及び機能は、第 1乃至第 3の実施例の場合と同様であり、そ の説明は省略する。
[0064] この構成では、縦一列に並ぶ 8つの連続する受光部 330が 1つの画素群を形成し、 1つの画素群の全ての受光部 330が 1つの共有回路 332に結合される。共有回路 3 32は、読み出し用トランジスタ及びリセット用トランジスタを含み、また更に選択用トラ ンジスタを含んでよい。
[0065] 図 18A及び図 18Bの画素配列は、また更に、縦一列に連続して並ぶ 8つの受光部 340、トランスファーゲート 341、共有回路 342、及び共有接続用信号線 343を含む 。受光部 340、トランスファーゲート 341、共有回路 342、及び共有接続用信号線 34 3は、それぞれ受光部 330、トランスファーゲート 331、共有回路 332、及び共有接続 用信号線 333と同等の回路素子である。これら 8つの受光部 340が 1つの画素群を 形成し、 1つの共有回路 342に結合される。
[0066] 図 18A及び図 18Bの画素配列は、また更に、縦一列に連続して並ぶ受光部 350、 トランスファーゲート 351、共有回路 352、及び共有接続用信号線 353を含む。受光 部 350、トランスファーゲート 351、共有回路 352、及び共有接続用信号線 353は、 それぞれ受光部 330、トランスファーゲート 331、共有回路 332、及び共有接続用信 号線 333と同等の回路素子である。これら 8つの受光部 350が 1つの画素群を形成し 、 1つの共有回路 352に結合される。
[0067] 図 18A及び図 18Bに示されるように、本発明の第 4の実施例においては、所定の 列に並ぶ受光部(330、 350)を所定個数 (8つ)ずつ纏めて複数の画素群を形成し、 各画素群を対応する共有回路 (332、 352)に結合する。また隣り合う 2つの画素群( 即ち受光部 330からなる画素群と受光部 350からなる画素群)の間には、他の列に 並ぶ受光部(340)を所定個数 (8つ)ずつ纏めて形成した画素群に結合される共有 回路 (342)が配置される。このような構成とすることで、画素間隔を略等間隔として均 一な配置を実現しながらも、共有回路力 各受光部までの距離を略一定とすることが できる。
[0068] 以上、本発明を実施例に基づいて説明したが、本発明は上記実施例に限定される ものではなぐ特許請求の範囲に記載の範囲内で様々な変形が可能である。

Claims

請求の範囲
[1] 一又は複数の列に配置された複数の第 1の受光部と、
該ー又は複数の列とは異なる一又は複数の列に配置された複数の第 2の受光部と 該複数の第 1の受光部を所定個数ずつ纏めて複数の画素群を形成し、各画素群 に一対一に結合される第 1の共有回路と、
該複数の第 2の受光部を所定個数ずつ纏めて複数の画素群を形成し、各画素群 に一対一に結合される第 2の共有回路
を含み、該第 1の受光部力 構成される 2つの隣接する画素群の間には該第 2の共 有回路が配置されることを特徴とする固体撮像素子。
[2] 該ー又は複数の列の数は 1であり、該第 1の受光部は 1つの列に直線上に配置さ れ、且つ該第 2の受光部は 1つの列に直線上に配置されることを特徴とする請求項 1 記載の固体撮像素子。
[3] 出力信号線を更に含み、該第 1及び第 2の共有回路は、対応する該第 1及び第 2の 受光部からの信号に応じた出力信号を該出力信号線に供給する読み出し用トランジ スタを含むことを特徴とする請求項 1記載の固体撮像素子。
[4] 該第 1及び第 2の共有回路は、対応する該第 1及び第 2の受光部をリセットするリセ ット用トランジスタを含むことを特徴とする請求項 1記載の固体撮像素子。
[5] 該第 1及び第 2の共有回路は、当該共有回路を選択するための選択用トランジスタ を含むことを特徴とする請求項 1記載の固体撮像素子。
PCT/JP2006/305861 2006-03-23 2006-03-23 固体撮像素子 WO2007108129A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
PCT/JP2006/305861 WO2007108129A1 (ja) 2006-03-23 2006-03-23 固体撮像素子
JP2008506131A JPWO2007108129A1 (ja) 2006-03-23 2006-03-23 固体撮像素子

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2006/305861 WO2007108129A1 (ja) 2006-03-23 2006-03-23 固体撮像素子

Publications (1)

Publication Number Publication Date
WO2007108129A1 true WO2007108129A1 (ja) 2007-09-27

Family

ID=38522169

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2006/305861 WO2007108129A1 (ja) 2006-03-23 2006-03-23 固体撮像素子

Country Status (2)

Country Link
JP (1) JPWO2007108129A1 (ja)
WO (1) WO2007108129A1 (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011199196A (ja) * 2010-03-23 2011-10-06 Toshiba Corp 固体撮像装置
US8077236B2 (en) 2008-03-20 2011-12-13 Aptina Imaging Corporation Method and apparatus providing reduced metal routing in imagers
JP2012216192A (ja) * 2011-03-25 2012-11-08 Japan Display Central Co Ltd 表示装置及び表示装置の駆動方法
US8350939B2 (en) 2008-10-01 2013-01-08 Micron Technology, Inc. Vertical 4-way shared pixel in a single column with internal reset and no row select
US10456023B2 (en) 2015-10-02 2019-10-29 Olympus Corporation Image sensor, endoscope, and endoscope system

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001024948A (ja) * 1999-07-08 2001-01-26 Canon Inc 固体撮像装置及びそれを用いた撮像システム
JP2005317581A (ja) * 2004-04-27 2005-11-10 Fujitsu Ltd 固体撮像装置
JP2006073733A (ja) * 2004-09-01 2006-03-16 Canon Inc 固体撮像装置及び固体撮像システム

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007208817A (ja) * 2006-02-03 2007-08-16 Toshiba Corp 固体撮像装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001024948A (ja) * 1999-07-08 2001-01-26 Canon Inc 固体撮像装置及びそれを用いた撮像システム
JP2005317581A (ja) * 2004-04-27 2005-11-10 Fujitsu Ltd 固体撮像装置
JP2006073733A (ja) * 2004-09-01 2006-03-16 Canon Inc 固体撮像装置及び固体撮像システム

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8077236B2 (en) 2008-03-20 2011-12-13 Aptina Imaging Corporation Method and apparatus providing reduced metal routing in imagers
US8350939B2 (en) 2008-10-01 2013-01-08 Micron Technology, Inc. Vertical 4-way shared pixel in a single column with internal reset and no row select
US9210347B2 (en) 2008-10-01 2015-12-08 Micron Technology, Inc. Vertical 4-way shared pixel in a single column with internal reset and no row select
US9756269B2 (en) 2008-10-01 2017-09-05 Micron Technology, Inc. Pixel array with shared pixels in a single column and associated devices, systems, and methods
US9979915B2 (en) 2008-10-01 2018-05-22 Micron Technology, Inc. Pixel array with shared pixels in a single column and associated devices, systems, and methods
JP2011199196A (ja) * 2010-03-23 2011-10-06 Toshiba Corp 固体撮像装置
US8542304B2 (en) 2010-03-23 2013-09-24 Kabushiki Kaisha Toshiba Solid-state imaging device
JP2012216192A (ja) * 2011-03-25 2012-11-08 Japan Display Central Co Ltd 表示装置及び表示装置の駆動方法
US10456023B2 (en) 2015-10-02 2019-10-29 Olympus Corporation Image sensor, endoscope, and endoscope system

Also Published As

Publication number Publication date
JPWO2007108129A1 (ja) 2009-07-30

Similar Documents

Publication Publication Date Title
US10129444B2 (en) Solid-state imaging element and camera system
JP4818018B2 (ja) 光電変換装置及びそれを用いた撮像システム
US7990440B2 (en) Image sensing apparatus and imaging system
KR100657863B1 (ko) 핑거드 타입 소스 폴로워 트랜지스터를 이용한 상보성금속 산화막 반도체 액티브 픽셀 센서
US9053996B2 (en) Solid-state imaging apparatus with a plurality of processing portions
JP5631050B2 (ja) 固体撮像装置およびカメラ
JP5764783B2 (ja) 固体撮像装置
US8717471B2 (en) Solid-state imaging device applied to CMOS image sensor
CN106068562B (zh) 固态成像器件及成像装置
US8068158B2 (en) Solid state imaging device capable of parallel reading of data from a plurality of pixel cells
US20140078354A1 (en) Solid-state imaging apparatus
US10582142B2 (en) Photoelectric conversion device
WO2007108129A1 (ja) 固体撮像素子
JP3916612B2 (ja) 固体撮像装置、その駆動方法及びそれを用いたカメラ
TWI385793B (zh) 具對稱場效電晶體配置之像素
JP2016195186A (ja) 固体撮像装置
KR101580753B1 (ko) 고체 촬상 장치
US11195871B2 (en) Image sensing device
JP7115067B2 (ja) 固体撮像素子及び撮像システム
JP4553969B2 (ja) 撮像装置
WO2009148055A1 (ja) 固体撮像装置
JP2006222356A (ja) 固体撮像装置
JPWO2016178287A1 (ja) 半導体装置
JP2010135840A (ja) 撮像装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 06729809

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 2008506131

Country of ref document: JP

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 06729809

Country of ref document: EP

Kind code of ref document: A1