WO2006057400A1 - 半導体装置の製造方法及び基板処理装置 - Google Patents

半導体装置の製造方法及び基板処理装置 Download PDF

Info

Publication number
WO2006057400A1
WO2006057400A1 PCT/JP2005/021855 JP2005021855W WO2006057400A1 WO 2006057400 A1 WO2006057400 A1 WO 2006057400A1 JP 2005021855 W JP2005021855 W JP 2005021855W WO 2006057400 A1 WO2006057400 A1 WO 2006057400A1
Authority
WO
WIPO (PCT)
Prior art keywords
raw material
film
atoms
processing chamber
substrate
Prior art date
Application number
PCT/JP2005/021855
Other languages
English (en)
French (fr)
Inventor
Atsushi Sano
Sadayoshi Horii
Hideharu Itatani
Katsuhiko Yamamoto
Original Assignee
Hitachi Kokusai Electric Inc.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Kokusai Electric Inc. filed Critical Hitachi Kokusai Electric Inc.
Priority to US11/791,222 priority Critical patent/US7723245B2/en
Priority to JP2006547932A priority patent/JP4512098B2/ja
Publication of WO2006057400A1 publication Critical patent/WO2006057400A1/ja

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02142Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material containing silicon and at least one metal element, e.g. metal silicate based insulators or metal silicon oxynitrides
    • H01L21/02148Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material containing silicon and at least one metal element, e.g. metal silicate based insulators or metal silicon oxynitrides the material containing hafnium, e.g. HfSiOx or HfSiON
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/30Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
    • C23C16/40Oxides
    • C23C16/401Oxides containing silicon
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/455Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for introducing gases into reaction chamber or for modifying gas flows in reaction chamber
    • C23C16/45523Pulsed gas flow or change of composition over time
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • H01L21/0228Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition deposition by cyclic CVD, e.g. ALD, ALE, pulsed CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/314Inorganic layers
    • H01L21/316Inorganic layers composed of oxides or glassy oxides or oxide based glass
    • H01L21/31604Deposition from a gas or vapour
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02172Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides
    • H01L21/02175Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal
    • H01L21/02181Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal the material containing hafnium, e.g. HfO2
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition

Definitions

  • the present invention relates to a method for manufacturing a semiconductor device (device) for processing a substrate such as a semiconductor wafer and a substrate processing apparatus.
  • Sputtering and CVD (Chemical Vapor Deposition) methods have been studied as methods, but in addition to characteristics such as step coverage, it is easy to replace film forming materials. Often done.
  • MOCVD Metal Organic Chemical Vapor Deposition
  • an organic metal source is used as the source gas.
  • organic metal raw materials There are various types of organic metal raw materials, and each has been studied. HfO,
  • raw materials such as HfSiO include Hf [OC (CH)] (Hf-OtBu), Hf [OC (CH)
  • Hf-MMP Si [OC (CH) CH OCH]
  • Hf-MMP and Si-MMP are in the liquid phase at a normal pressure of about 30 ° C. For this reason, these liquid raw materials are heated and converted into gas by vapor pressure.
  • CVD one using Hf-MMP, which is one of the raw materials of the MOCVD method, is known (for example, see Patent Document 1).
  • Patent Document 1 Japanese Patent Laid-Open No. 2004-6699
  • a film in which Si is introduced into this HfO film that is, an oxide film containing Hf and Si,
  • HfSiO film This is called a silicate film (hereinafter referred to as HfSiO film).
  • the nitrogen distribution in the film has been controlled by controlling the conditions and method at the time of introducing nitrogen.
  • Si which is the base and active region of the gate
  • Nitrogen itself obstructs the passage of electrons and prevents the movement of electrons in the active region of the transistor. For this reason, it is necessary to suppress the introduction of nitrogen into the interface between the HfSiO film and Si.
  • An object of the present invention is to solve the above-described problems of the prior art and to control the concentration ratio of metal atoms to silicon atoms in the metal silicate film, thereby to distribute the nitrogen concentration in the metal silicate film.
  • High-quality semiconductor device capable of improving the controllability of the concentration ratio between the metal atom and the silicon atom in the metal silicate film, in addition to the semiconductor device manufacturing method and the substrate processing apparatus that control the semiconductor device
  • An object of the present invention is to provide a semiconductor device manufacturing method and a substrate processing apparatus capable of manufacturing (device).
  • the first invention is a method of supplying a substrate into a processing chamber, supplying a first raw material containing metal atoms and a second raw material containing silicon atoms and nitrogen atoms into the processing chamber, Forming a metal silicate film containing metal atoms and silicon atoms on a substrate, and unloading the substrate after film formation from the processing chamber, to form the metal silicate film.
  • the film forming step is a method of manufacturing a semiconductor device that controls the concentration ratio of metal atoms and silicon atoms in the metal silicate film to be formed by controlling the raw material supply ratio of the first raw material and the second raw material. is there.
  • the metal silicate film When forming the metal silicate film, a raw material containing silicon atoms and nitrogen atoms is used as the second raw material, and the metal silicate film to be formed is controlled by controlling the raw material supply ratio between the first raw material and the second raw material. Controlling the concentration ratio of metal atoms to silicon atoms in the silicon film can improve the controllability of the concentration ratio in the metal silicate film.
  • a second invention is the first invention, wherein the second raw material is Si [OCH (CH) CH N (CH
  • the second raw material is Si [OCH (CH) CH N (CH)] or Si [OC (CH) CH N (CH)]
  • the controllability of the concentration ratio in the metal silicate film can be further improved.
  • a third invention is the first invention, wherein the first raw material is Hf [OC (CH) CH OCH]
  • the second raw material is Si [OCH (CH) CH N (CH)] or Si [OC (CH) CH
  • N (CH)] is a method for manufacturing a semiconductor device.
  • the first raw material is Hf [OC (CH) CH OCH] and the second raw material is Si [OCH (CH) CH N
  • a fourth invention is the semiconductor device according to the first invention, wherein the metal atom is hafnium, and the film formed in the step of forming the metal silicate film is a hafnium silicate film. It is a manufacturing method.
  • the metal atom is hafnium and the film formed in the process of forming the metal silicate film is a hafnium silicate film, the controllability of the concentration ratio of hafnium atoms to Si atoms in the hafnium silicate film is improved. Can be improved.
  • the first raw material is Hf [OC (CH) CH OCH]
  • the first film is a hafnium silicate film, and in the step of forming the metal silicate film, the first raw material and the second raw material are vaporized and supplied to the processing chamber.
  • a film forming process for forming the hafnium silicate film on the substrate by MOCVD and a gas different from the first raw material and the second raw material are supplied into the processing chamber to modify the hafnium silicate film.
  • This is a method of manufacturing a semiconductor device in which a hafnium silicate film having a desired film thickness is formed on a substrate by repeating the modifying step.
  • a sixth invention is a method for manufacturing a semiconductor device according to the fifth invention, wherein the reforming step uses a gas activated by remote plasma.
  • the reforming can be performed efficiently and the manufacturing apparatus can be reduced in size.
  • a seventh invention is the method of manufacturing a semiconductor device according to the sixth invention, wherein the gas activated by the remote plasma is a gas containing oxygen or a gas containing nitrogen.
  • the gas activated by the remote plasma is preferably a gas containing oxygen or a gas containing nitrogen.
  • the first raw material and the second raw material are vaporized and then supplied to the processing chamber without being mixed in advance. It is a manufacturing method of a conductor device.
  • the controllability of the raw material supply ratio is improved, and the controllability of the concentration ratio in the metal silicate film is further improved. Can be improved.
  • a ninth invention is the semiconductor device according to the fifth invention, wherein in the film formation step, the first raw material and the second raw material are vaporized, mixed, and then supplied to the processing chamber. It is a manufacturing method.
  • the controllability of the raw material supply ratio is improved, and the controllability of the concentration ratio in the metal silicate film is improved. Can be improved.
  • a mixed raw material obtained by mixing the other raw material with one of the first raw material and the second raw material is vaporized. Then, a method for manufacturing a semiconductor device to be supplied to the processing chamber.
  • the controllability of the raw material supply ratio is improved, and the metal silicate Controllability of the concentration ratio in the film can be further improved.
  • Controlling the concentration ratio of Hf atoms and S source elements in the hafnium silicate film to be formed by controlling the raw material supply ratio using the above-mentioned raw materials improves the controllability of the raw material supply ratio, and the above-mentioned in the hafnium silicate film.
  • the controllability of the concentration ratio can be further improved.
  • the controllability of the concentration ratio of Hf atoms and Si atoms in the hafnium silicate film can be further improved.
  • the controllability of the concentration ratio of Hf atoms and Si atoms in the depth direction can be improved.
  • a desired nitrogen concentration distribution can be obtained in the depth direction in the film.
  • a thirteenth aspect of the invention provides a processing chamber for processing a substrate, a supply port for supplying a first raw material containing metal atoms into the processing chamber, and a second raw material containing silicon atoms and nitrogen atoms in the processing chamber.
  • a substrate having a supply port and a control means for controlling the raw material supply ratio of the first raw material and the second raw material in order to control the concentration ratio of metal atoms and silicon atoms in the metal silicate film formed on the substrate It is a processing device.
  • the first raw material is supplied from the supply port for supplying the first raw material into the processing chamber, and the second raw material is supplied.
  • the supply raw material is supplied with the second raw material containing silicon atoms and nitrogen atoms into the processing chamber, and the metal silicate on the substrate.
  • the concentration ratio of the metal atom and the silicon atom in the metal silicate film to be formed is controlled by controlling the raw material supply ratio of the first raw material and the second raw material by the control means. Controllability of the concentration ratio in the metal silicate film can be improved.
  • the second raw material is Si [OCH (CH) CH N
  • the substrate processing apparatus is (CH 2)] or Si [OC (CH 2) CHN (CH 2)].
  • the controllability of the concentration ratio in the metal silicate film can be further improved.
  • the first raw material is Hf [OC (CH) CH O
  • CH 2 and the second raw material is Si [OCH (CH) CHN (CH 2)] or Si [OC (C
  • the first raw material is Hf [OC (CH) CH OCH] and the second raw material is Si [OCH (CH) CH N
  • a sixteenth invention is the substrate processing apparatus according to the thirteenth invention, wherein the metal atom is hafnium, and the metal silicate film is a hafnium silicate film.
  • the metal atom is hafnium and the film formed in the process of forming the metal silicate film is a hafnium silicate film, the controllability of the concentration ratio of hafnium atoms to Si atoms in the hafnium silicate film is improved. Can be improved.
  • the first raw material is Hf [OC (CH) CH OC
  • the karate film is a hafnium silicate film
  • the control means further vaporizes the first raw material and the second raw material, supplies them to the processing chamber, and deposits the hafnium silicate film on the substrate by MOCVD.
  • a desired film thickness by repeating the film forming process formed in step 1 and the reforming process for modifying the hafnium silicate film by supplying a reactive gas different from the first raw material and the second raw material into the processing chamber.
  • This is a substrate processing apparatus having a function of controlling the hafnium silicate film to be formed on the substrate.
  • the variation in the raw material supply ratio can be suppressed, so that the controllability of the raw material supply ratio can be improved, and the controllability of the concentration ratio in the metal silicate film can be further improved.
  • An eighteenth invention is the substrate processing apparatus according to the seventeenth invention, wherein the reforming step uses a gas activated by remote plasma.
  • the manufacturing apparatus can be reduced in size.
  • a nineteenth invention is the substrate processing apparatus according to the eighteenth invention, wherein the gas activated by the remote plasma is a gas containing oxygen or a gas containing nitrogen.
  • the gas activated by the remote plasma is preferably a gas containing oxygen or a gas containing nitrogen.
  • the first raw material and the second raw material are vaporized, mixed and supplied to the processing chamber, and the hafnium silicate A substrate processing apparatus for forming a first film on a substrate.
  • the controllability of the raw material supply ratio is improved, and the controllability of the concentration ratio in the metal silicate film can be further improved.
  • a twenty-first invention is a substrate processing apparatus according to the seventeenth invention, wherein the first raw material and the second raw material are used, and one of the other raw materials is mixed and used as the raw material.
  • the controllability of the raw material supply ratio is improved, and the concentration ratio in the metal silicate film is improved. The controllability can be further improved.
  • the first raw material is Hf [OC (CH) CH OC
  • the kate film is a hafnium silicate film
  • the control means forms a hafnium silicate film by controlling a raw material supply ratio HfZ (Hf + Si) in the step of forming (depositing) the metal silicate film. It is a substrate processing device that controls the concentration ratio HfZ (Hf + Si) between Hf atoms and Si atoms.
  • the control means continuously or continuously supplies a raw material supply ratio HfZ (Hf + Si) during one step of forming the metal silicate film.
  • Step by step This is a substrate processing apparatus having a function of controlling the concentration ratio Hf Z (Hf + Si) between Hf atoms and Si atoms in the hafnium silicate film to be formed in the depth direction.
  • the controllability of the concentration ratio of Hf atoms and Si atoms in the depth direction can be improved.
  • a desired nitrogen concentration distribution can be obtained in the depth direction in the film.
  • the concentration ratio of metal atoms to silicon atoms in the metal silicate film can be easily controlled, and a high-quality semiconductor device can be manufactured.
  • the CVD method more specifically, the MOCVD method is used.
  • HfSiO film amorphous hafnium silicate film
  • FIG. 1 is a schematic view showing an example of a single wafer CVD apparatus which is a substrate processing apparatus according to an embodiment.
  • the processing chamber 4 for processing the substrate 30 such as a silicon wafer includes a susceptor 42 as a substrate support for supporting the substrate 30.
  • a heater 43 for heating the substrate 30 is embedded in the susceptor 42, and a heater 41 for heating the processing chamber wall is embedded in the processing chamber wall.
  • an Hf source gas supply pipe 17a for supplying a gas obtained by vaporizing an Hf source as a first source containing metal atoms, and a nitrogen atom as a second source containing silicon atoms and nitrogen atoms are provided.
  • S source gas hereinafter simply referred to as Si raw material
  • inert gas supply pipe 12 for supplying inert gas such as N
  • remote plasma a gas obtained by vaporizing an Hf source as a first source containing metal atoms, and a nitrogen atom as a second source containing silicon atoms and nitrogen atoms.
  • An acid gas supply pipe 16 for supplying oxygen (acid gas) activated by the gas is connected.
  • Hf source gas supply pipe 17a, Si source gas supply pipe 17b have vent pipes 1 la, vent pipe l ib is provided.
  • a vaporizer 3a and a vaporizer 3b for vaporizing the Hf liquid raw material and the Si liquid raw material are connected to the Hf raw material gas supply pipe 17a and the Si raw material gas supply pipe 17b, respectively.
  • the vaporizer 3a and the vaporizer 3b are connected to the Hf liquid raw material supply pipe 13a and the Si liquid raw material supply pipe 13b, respectively, and the Hf liquid raw material supply pipe 13a and the Si liquid raw material supply pipe 13b are connected to the liquid flow rate control device 18a, A liquid flow rate control device 18b is provided. Further, the Hf liquid source container 1 and the Si liquid source container 2 are connected to the Hf liquid source supply pipe 13a and the Si liquid source supply pipe 13b, respectively. For raw material container 1 and raw material container 2, each of the raw materials in the container is supplied with Hf liquid raw material supply pipe 13a and Si liquid raw material supply pipe 13b. Pipes 15b are connected to each other. With such a configuration, when a pressurized gas such as N is supplied to the raw material container 1 and the raw material container 2, the respective liquid raw materials are supplied to the supply pipes 13a and 13b.
  • a pressurized gas such as N
  • the liquid raw material pushed out is controlled by the liquid flow rate control device 18a and the liquid flow rate control device 18b, and the liquid raw material whose flow rate is controlled is vaporized by the vaporizers 3a and 3b, and the raw material gas supply pipes 17a and 17b are connected. And supplied into the processing chamber 4 as a raw material gas.
  • the oxidizing gas can be supplied to the processing chamber 4 after being activated via the remote plasma unit 20.
  • an exhaust pipe 14 for exhausting the processing chamber is connected to the processing chamber 4, and an exhaust device 5 such as a vacuum pump is connected to the exhaust pipe 14.
  • an exhaust device 5 such as a vacuum pump is connected to the exhaust pipe 14.
  • Each gas introduced into the processing chamber 4 passes through the exhaust pipe 14 and the exhaust device 5 to the downstream equipment such as an abatement device (not shown).
  • the piping in a figure is provided with the heating apparatus which is not shown in figure.
  • a transfer chamber (not shown) is adjacent to the processing chamber 4 via a gate valve, and a cooling chamber and a load lock chamber are connected to the transfer chamber.
  • the transfer chamber is equipped with a transfer machine, and the substrate is introduced from the transfer chamber to the processing chamber 4, processed in the processing chamber 4, and then transferred to the cooling chamber through the transfer chamber. .
  • the controller 50 which is a control device, includes liquid flow rate control devices 18a and 18b, vaporizers 3a and 3b, a remote plasma unit 20, an exhaust device 5, and a substrate heat generator 43 embedded in the susceptor 42, Controls the operation of each part of the single wafer CVD apparatus such as the heater 41 for heating the processing chamber wall embedded in the processing chamber wall.
  • a procedure for depositing the HfSiO film according to the embodiment of the present invention by MOCVD using the cycle method using the single wafer CVD apparatus having the configuration as shown in FIG. 1 will be described. .
  • Hf—MMP (100%) is used as the Hf raw material, and nitrogen (N) is contained as the Si raw material 30 11 (ji 11) 11 11 ( ⁇ 11)], tetrakis (1-dimethylamino) — 2—propoxy)
  • Si-DMAP Si-DMAP
  • N nitrogen
  • each unit constituting the single wafer type CVD apparatus is controlled by the controller 50.
  • the substrate is carried into the processing chamber 4 from the transfer chamber by a transfer machine. Raise the substrate temperature to the processing temperature and adjust the pressure in the processing chamber 4 to the processing pressure.
  • the source gas that is, the Hf-MMP vaporized in the vaporizer 3a and the Si-DMAP vaporized in the vaporizer 3b
  • the film formation process using the Si gas and the remote plasma unit 20 activated the remote plasma.
  • the reforming process with sooted oxygen is supplied several times alternately as shown in Fig.2. As a result, an HfSiO film is formed on the substrate 30.
  • a purge with an inert gas is performed between a film forming process by supplying a source gas (Hf source gas, Si source gas) and a reforming process by supplying an oxidizing gas. That is, film formation process ⁇
  • Arbitrary times refers to the desired film thickness divided by the film thickness obtained in 1 unit steps.
  • the Hf source gas and the Si source gas may be supplied simultaneously to the substrate, or may be supplied intermittently, that is, separately.
  • the acid gas activated by the remote plasma unit 20 in the above reforming process is a gas containing oxygen or a gas containing nitrogen.
  • O, N a gas containing nitrogen
  • the raw material supply ratio HfZ (Hf + Si) may be constant or changed.
  • Raw material supply ratio HfZ (Hf + Si) The ratio of HfZ (Hf + Si) is changed as shown in Figs.
  • the concentration ratio of Hf atoms to Si atoms in the SiO film can be controlled in the depth direction.
  • Fig. 4 shows the raw material supply ratio continuously changed and made constant from the middle
  • Fig. 5 shows two types of raw material supply ratios alternately repeated
  • Fig. 6 shows step by step. It is intended to be changed.
  • the concentration ratio of Hf atoms to Si atoms in the Hf SiO film can be controlled in the depth direction. This is because there is a correlation as shown by the solid line B in Fig. 3 between the raw material supply ratio of (Hf-MMP) and Si raw material (Si-DMAP) and the HfZ (Hf + Si) concentration ratio in the film.
  • the concentration ratio HfZ (Hf + Si) in the film can be controlled by controlling the raw material supply ratio HfZ (Hf + Si) during film formation.
  • FIG. 3 shows the relationship between the raw material supply ratio HfZ (Hf + Si) and the concentration ratio H fZ (Hf + Si) in the HfSiO film obtained thereby.
  • the deposition temperature was 450 ° C.
  • the pressure was 100 Pa.
  • the raw material can be supplied by using Si-DMAP with a small amount of Hf-MMP mixed in advance as the Si raw material, or using Hf-MMP (100%) and Si-D MAP (100% ) And these may be mixed later.
  • a small amount of Hf-MMP is mixed with Si-DMAP in the middle of Hf source gas supply pipe 17a and Si source gas supply pipe 17b to processing chamber 4 or vaporizer 3a and vaporizer 3b. Then, it is supplied as a Si raw material or supplied as a Hf ′ Si mixed raw material.
  • Hf-MMP 100%) and Si-DMAP (100%) are used and the raw material supply ratio HfZ (Hf + Si) is set to 1Z8, the concentration ratio of HfSiO film in the film HfZ (Hf + Si) was 45%.
  • the raw material supply ratio HfZ (Hf + Si) was set to 1Z20, the HfSiO film concentration ratio HfZ (Hf + Si) 30% could be realized.
  • the upper side of the film is the lower side of the film where the Si concentration is increased (transistor active region side during device formation).
  • the Si concentration is increased (transistor active region side during device formation).
  • the HfSiO film has a higher Hf concentration than the surface side of the SiO film, so that the Si side has a higher Si concentration than the substrate side.
  • the film is formed so that the surface side of the HfSiO film is Si richer than the substrate side, and the direction force on the substrate side is Hf richer than the surface side of the fSiO film.
  • the nitriding treatment described later it is possible to introduce a large amount of nitrogen into the Si-rich layer on the surface side of the HfSiO film and not introduce nitrogen into the Hf-rich layer on the substrate side.
  • FIG. 2 shows the case where the activated oxidizing gas is supplied after the source gas is supplied.
  • the source gas may be supplied after the oxygen gas is supplied. This is the case, for example, when the characteristics of the deposited film can be improved by supplying the oxygen gas activated by the remote plasma to the substrate first.
  • These methods show a method of periodically repeating film deposition by MOCVD and oxygen and deposition film modification using a gas activated by remote plasma, which is provided in Japanese Patent Application Laid-Open No. 2004-6699.
  • a method of forming a deposited film by a general MOCVD method may be used instead of repeating periodically.
  • General MOCV D refers to a method in which raw materials are supplied simultaneously or sequentially to obtain a film without repeated procedures.
  • the oxidation and modification of the film by the gas activated by remote plasma is also called RPO (Remote Plasma Oxidation) treatment.
  • nitriding is performed. That is, the HfSiO film formed so that the Si concentration in the film has a predetermined distribution, for example, the Si surface has a higher Si concentration than the substrate side, and the Hf concentration on the substrate side is higher than the film surface side. Nitridation is performed on the HfSiO film that has been made larger. As a result, an HfSiO film having a nitrogen concentration distribution, that is, a distribution in which the N concentration is larger on the film surface side than on the substrate side is obtained. As a result, penetration of the polone on the film surface side can be prevented, and overall thermal resistance can be increased.
  • Nitrogen has a silicon composition in the silicate film. It is because it can be introduced into the film as much as possible.
  • the nitriding treatment is a method using resistance heating or a gas containing nitrogen such as nitrogen (N 2) or ammonia (NH 2) in rapid thermal treatment (RTA; Rapid Thermal Anneal) using a light source.
  • N 2 nitrogen
  • NH 2 ammonia
  • RTN Rapid Thermal Nitridation
  • RPN Remoto Plasma Nitridation
  • MMT Modified Magnetron Typed Plasma Sourcé
  • the embodiment describes the case where the HfSiO film is deposited using Hf-MMP as the Hf source for MOCVD and Si-DMAP containing nitrogen as the Si source. Therefore, even when the Hf-MMP is used as the Hf source and the HfSiO film is deposited using Si-MMP without nitrogen as the Si source, it will be described.
  • the broken line A shown in Fig. 3 shows the correlation between the feed ratio HfZ (Hf + Si) and the concentration ratio HfZ (Hf + Si) in the film when using such Hf-MMP and Si-MMP. It is the characteristic curve shown.
  • the solid line B the raw material supply ratio HfZ (Hf + Si) and the concentration ratio HfZ (Hf + Si) in the film are also shown when using Hf-MMP and Si-MMP. There is a similar correlation. Therefore, even when these raw materials are used, the concentration ratio HfZ (Hf + Si) in the HfSiO film can be changed by controlling the raw material supply ratio HfZ (Hf + Si).
  • Fig. 3 shows that the feed ratio HfZ (with a steep overall slope is smaller than when using Si-DMAP (solid line B) and when using Si-MMP (dashed line A). Hf + Si) is small, the area is small, and when using Si-MMP (dashed line A), the slope of using Si-DMAP (solid line B) is small. This indicates that there is a margin in the raw material supply ratio when forming a film with a high Si concentration, that is, a film with a low Hf concentration. This point will be further described.
  • the concentration ratio in the HfSiO film to be formed HfZ (Hf + Si) is determined according to the degree of change in the concentration ratio in the film with respect to the raw material supply ratio. Since the degree of change is large, the concentration ratio in the film changes greatly with only a slight variation in the raw material supply ratio. Therefore, it is difficult to control the concentration ratio in the film when the raw material supply ratio is distributed.
  • the solid line B As shown in Fig. 2, the degree of change in the concentration ratio in the film relative to the raw material supply ratio is relatively small even under conditions where the amount of Si introduced is high with a steep gradient as a whole. Therefore, even if the raw material supply ratio varies slightly, the amount of change in the concentration ratio in the film is small. For example, even if the raw material supply ratio varies in the range of a, the concentration ratio in the film only changes small in the range of b (b ⁇ b). as a result
  • the amount of Si introduced into the film can be controlled easily by using Si-DMAP as the Si raw material.
  • the strength of the HfO film has been studied by improving the heat resistance of the HfO film.
  • Si-MMP is a material that is difficult to react, and film formation does not occur with Si-MMP alone. For this reason, when Si-MMP is used as the Si material, the amount of Si added to the HfO film must be controlled.
  • Si-DMAP unlike Si-MMP, contains nitrogen atoms (N) in addition to oxygen atoms (O), carbon atoms (C), and hydrogen atoms (H) as constituent elements. Is a relatively easy-to-react raw material, alone or with oxygen SiO film can be formed by using Si-DMAP as Si raw material.
  • the raw material is easy to react, such as forming a SiO film by using only the Si raw material,
  • Si-DMAP Si-DMAP but also a Si raw material can be expected to obtain the same effect.
  • Si—DMAP Si [OC (CH) CH N (CH)
  • a SiO film as a Si raw material by itself, such as Si-DMAP or Si-D MAMP, alone or with oxygen.
  • the source gases include Hf [N (C H)] and HSi [N (C
  • FIG. 1 is a schematic cross-sectional view showing a substrate processing apparatus according to an embodiment of the present invention.
  • FIG. 2 is a diagram showing a film forming sequence in the embodiment.
  • FIG. 3 is a characteristic diagram showing the relationship between the raw material supply ratio HfZ (Hf + Si) and the concentration ratio HfZ (Hf + Si) in the film in the embodiment.
  • FIG. 4 is a diagram showing a Si concentration distribution in the HfSiO film in the embodiment.
  • FIG. 5 is a diagram showing a Si concentration distribution in the HfSiO film in the embodiment.
  • FIG. 6 is a diagram showing a Si concentration distribution in the HfSiO film in the embodiment.

Landscapes

  • Chemical & Material Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Mechanical Engineering (AREA)
  • General Chemical & Material Sciences (AREA)
  • Organic Chemistry (AREA)
  • Metallurgy (AREA)
  • Materials Engineering (AREA)
  • Power Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Inorganic Chemistry (AREA)
  • Formation Of Insulating Films (AREA)
  • Chemical Vapour Deposition (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

  金属シリケート膜中の金属原子とシリコン原子との濃度比の制御性を向上し、高品質な半導体装置を製造できるようにする。  処理室4内に金属原子を含む第1原料と、シリコン原子と窒素原子を含む第2原料とを供給して、基板30上に金属原子とシリコン原子を含む金属シリケート膜を成膜する工程とを有し、前記金属シリケート膜を成膜する工程では、第1原料と第2原料の原料供給比を制御することにより、形成する金属シリケート膜中の金属原子とシリコン原子の濃度比を制御する。

Description

半導体装置の製造方法及び基板処理装置
技術分野
[0001] 本発明は、半導体ウェハ等の基板を処理するための半導体装置 (デバイス)の製造 方法及び基板処理装置に関する。
背景技術
[0002] 半導体製造工程の 1つに基板 (シリコンウェハやガラスなどをベースとする微細な電 気回路のパターンが形成された被処理基板)の表面に所定の成膜処理を行う工程が ある。所定の成膜処理のうちゲート絶縁膜の形成を行う工程では、ゲート絶縁膜の電 気的膜厚の薄膜化と共に、シリコン (Si)の酸ィ匕膜'酸窒化膜から High— k (高誘電 率)膜への変更が盛んに検討されている。 ZrO、 HfOなどの High— k膜の形成方
2 2
法としては、スパッタ法、 CVD (Chemical Vapor Deposition)法が研究されてい るが、段差被覆性等の特性に加え、成膜原料の交換が容易になるなどの利点から、 量産時には CVD法が適用されることが多い。
High—k膜の形成には、CVDのー種でぁるMOCVD (Metal Organic Chemi cal Vapor Deposition)が適用される。この MOCVDでは、原料ガスに有機金属 原料が用いられる。有機金属原料には各種ありそれぞれに研究されている。 HfO、
2
HfSiOなどの原料としては例えば、 Hf [OC (CH ) ] (Hf-OtBu) , Hf [OC (CH
4 3 3 4 3
) CH OCH ] (以下、単に Hf—MMPと略す)、 Si[OC (CH ) CH OCH ] (以下
2 2 3 4 3 2 2 3 4
、単に Si— MMPと略す)、 Hf [0— Si—(CH ) ] (Hf— OSi)、 Si(OC H ) (TEOS
3 4 2 5 4
)などが使用されている。このなかで、例えば Hf— MMPや Si— MMPは常圧 30°C 程度で液相である。このため、これらの液体原料は加熱して蒸気圧により気体に変換 して利用されている。 CVDについては、 MOCVD法の原料の一つである Hf— MM Pを用いたものが知られている(例えば、特許文献 1参照)。
特許文献 1:特開 2004— 6699号公報
発明の開示
発明が解決しょうとする課題 [0003] HfO膜のアモルファス状態を維持するために HfO膜へ Siを導入することが行わ
2 2
れている。この HfO膜へ Siを導入した膜、すなわち Hfと Siを含む酸ィ匕膜をハフ-ゥ
2
ムシリケート膜 (以下、 HfSiO膜と称す)と呼んでいる。 HfO膜へ Siを導入することで
2
、上部電極にボロンを導入する構造において、ボロンが基板へ突き抜けることを防止 するために有効と 、われる窒素を HfSiO膜に十分に導入することも可能になる。
[0004] 従来は、ある任意の HfSiO膜に対して、窒素導入時の条件 ·方法を制御することに より膜中の窒素分布を制御しょうとしていた。特にゲート絶縁膜として適用する場合、 下地でありゲートの活性領域である Siとの界面に窒素が導入されるとトランジスタの 特性劣化を引き起こす。窒素 )自身が電子の通路を妨害し、トランジスタの活性領 域における電子の移動を妨げるからである。このため、 HfSiO膜と Siとの界面への窒 素導入を抑制する必要がある。しかし、界面へ窒素を導入しないようにシリケ一ト膜中 の窒素濃度を制御することは困難であった。
このことは HfSiO膜に限らず、金属原子とシリコン原子を含む金属シリケート膜に共 通している。
[0005] 本発明の課題は、上述した従来技術の問題点を解消して、金属シリケート膜中の 金属原子とシリコン原子との濃度比を制御することで、金属シリケート膜中の窒素濃 度分布を制御するようにした半導体装置の製造方法及び基板処理装置にぉ 、て、 金属シリケート膜中の金属原子とシリコン原子との濃度比の制御性を向上することが 可能で、高品質な半導体装置 (デバイス)を製造することが可能な半導体装置の製 造方法及び基板処理装置を提供することにある。
課題を解決するための手段
[0006] 第 1の発明は、処理室内に基板を搬入する工程と、前記処理室内に金属原子を含 む第 1原料と、シリコン原子と窒素原子を含む第 2原料とを供給して、前記基板上に 金属原子とシリコン原子を含む金属シリケ一ト膜を成膜する工程と、成膜後の前記基 板を前記処理室より搬出する工程とを有し、前記金属シリケ一ト膜を成膜する工程で は、前記第 1原料と前記第 2原料の原料供給比を制御することにより、形成する金属 シリケート膜中の金属原子とシリコン原子の濃度比を制御する半導体装置の製造方 法である。 金属シリケ一ト膜を成膜する際、第 2原料にシリコン原子と窒素原子を含む原料を 用い、第 1原料とこの第 2原料との原料供給比を制御することで、形成する金属シリケ ート膜中の金属原子とシリコン原子との濃度比を制御すると、金属シリケート膜中の 前記濃度比の制御性を向上できる。
[0007] 第 2の発明は、第 1の発明において、前記第 2原料とは Si[OCH(CH )CH N(CH
3 2
) ]または Si[OC(CH) CHN(CH) ]である半導体装置の製造方法である。
3 2 4 3 2 2 3 2 4
第 2原料が Si[OCH(CH )CH N(CH ) ]または Si[OC(CH ) CH N(CH ) ]
3 2 3 2 4 3 2 2 3 2 4 であると、金属シリケート膜中の前記濃度比の制御性をより向上できる。
[0008] 第 3の発明は、第 1の発明において、前記第 1原料とは Hf[OC(CH ) CH OCH ]
3 2 2 3 であり、前記第 2原料とは Si[OCH(CH )CH N(CH ) ]または Si[OC(CH ) CH
4 3 2 3 2 4 3 2
N(CH) ]である半導体装置の製造方法である。
2 3 2 4
第 1原料が Hf [OC(CH ) CH OCH ]であり、第 2原料が Si[OCH(CH )CH N
3 2 2 3 4 3 2
(CH ) ]または Si[OC(CH ) CH N(CH ) ]であると、ハフニウムシリケ
3 2 4 3 2 2 3 2 4 一ト膜中 のハフニウム原子とシリコン原子との濃度比の制御性を向上できる。
[0009] 第 4の発明は、第 1の発明において、前記金属原子とはハフニウムであり、前記金 属シリケート膜を成膜する工程で形成する膜とはハフニウムシリケート膜である半導 体装置の製造方法である。
金属原子がハフニウムであり、金属シリケ一ト膜を成膜する工程で形成する膜がハ フニゥムシリケート膜であると、ハフニウムシリケート膜中のハフニウム原子と Si原子と の濃度比の制御性を向上できる。
[0010] 第 5の発明は、第 1の発明において、前記第 1原料とは Hf[OC(CH ) CH OCH ]
3 2 2 3 であり、前記第2原料とは31[0じ11(じ11)じ11 N(CH) ]であり、前記金属シリケ
4 3 2 3 2 4 一 ト膜がハフニウムシリケート膜であり、前記金属シリケ一ト膜を成膜する工程では、前 記第 1原料と前記第 2原料とを気化して前記処理室内に供給して MOCVDにより前 記ハフニウムシリケ一ト膜を基板上に形成する成膜工程と、前記第 1原料及び第 2原 料とは異なるガスを前記処理室内に供給して前記ハフニウムシリケート膜を改質する 改質工程とを繰り返すことにより、所望の膜厚のハフニウムシリケ一ト膜を基板上に成 膜する半導体装置の製造方法である。 このようにシーケンシャルなプロセスを行う場合、原料供給比のばらつきを抑えるこ とができるので、原料供給比の制御性も向上し、金属シリケート膜中の前記濃度比の 制御性をより向上できる。
[0011] 第 6の発明は、第 5の発明において、前記改質工程にリモートプラズマにより活性ィ匕 されるガスを用いる半導体装置の製造方法である。
改質工程にリモートプラズマにより活性化されるガスを用いると、効率的に改質を行 うことができ、また製造装置を小形ィ匕できる。
[0012] 第 7の発明は、第 6の発明において、前記リモートプラズマにより活性ィ匕されるガスと は、酸素を含むガスまたは窒素を含むガスである半導体装置の製造方法である。 リモートプラズマにより活性ィ匕されるガスは酸素を含むガスまたは窒素を含むガスで あることが好ましい。
[0013] 第 8の発明は、第 5の発明において、前記成膜工程では、前記第 1原料と前記第 2 原料とをそれぞれ気化した後、事前に混合させることなく前記処理室へ供給する半 導体装置の製造方法である。
第 1原料と前記第 2原料とをそれぞれ気化した後に、事前に混合させることなく処理 室へ供給すると、原料供給比の制御性も向上し、金属シリケート膜中の前記濃度比 の制御性をより向上できる。
[0014] 第 9の発明は、第 5の発明において、前記成膜工程では、前記第 1原料と前記第 2 原料とをそれぞれ気化した後に、混合してから前記処理室へ供給する半導体装置の 製造方法である。
第 1原料と前記第 2原料とをそれぞれ気化した後に、混合してから処理室へ供給す ると、原料供給比の制御性も向上し、金属シリケート膜中の前記濃度比の制御性をよ り向上できる。
[0015] 第 10の発明は、第 5の発明において、前記成膜工程では、前記第 1原料と前記第 2原料の ヽずれか一方に他方の原料を混合させて得た混合原料を気化した後、前 記処理室へ供給する半導体装置の製造方法である。
第 1原料と前記第 2原料のいずれか一方に他方の原料を混合させて得た混合原料 を気化した後、処理室へ供給すると、原料供給比の制御性も向上し、金属シリケート 膜中の前記濃度比の制御性をより向上できる。
[0016] 第 11の発明は、第 5の発明において、前記成膜工程では、原料供給比 HfZ (Hf
+ Si)を制御することにより、形成するハフニウムシリケート膜中の Hf原子と Si原子の 濃度比 HfZ (Hf+ Si)を制御する半導体装置の製造方法である。
上記原料を用い原料供給比を制御することにより、形成するハフニウムシリケート膜 中の Hf原子と S源子の濃度比を制御すると、原料供給比の制御性も向上し、ハフ- ゥムシリケート膜中の前記濃度比の制御性をより向上できる。
[0017] 第 12の発明は、第 11の発明において、前記成膜工程中に、原料供給比 HfZ (Hf
+ Si)を連続的または段階的に変化させることにより、形成するハフニウムシリケート 膜中の Hf原子と S源子の濃度比 HfZ (Hf+Si)を深さ方向に制御する半導体装置 の製造方法である。
このように原料供給比を連続的または段階的に変化させる場合においても、ハフ- ゥムシリケート膜中の Hf原子と Si原子の濃度比の制御性をより向上できる。また、こ のように形成するハフニウムシリケート膜中の Hf原子と Si原子の濃度比を深さ方向に 制御すると、深さ方向における Hf原子と Si原子の濃度比の制御性も向上でき、後に ハフニウムシリケート膜を窒化処理する際、膜中の深さ方向に所望の窒素濃度分布 を得ることができる。
[0018] 第 13の発明は、基板を処理する処理室と、処理室内に金属原子を含む第 1原料を 供給する供給口と、処理室内にシリコン原子と窒素原子を含む第 2原料を供給する 供給口と、基板上に形成する金属シリケート膜中の金属原子とシリコン原子の濃度比 を制御するために第 1原料と第 2原料の原料供給比を制御する制御手段と、を有す る基板処理装置である。
第 1原料を供給する供給口から処理室内に第 1原料を供給し、第 2原料を供給する 供給ロカ 処理室内にシリコン原子と窒素原子を含む第 2原料を供給して、基板上 に金属シリケ一ト膜を成膜する際、制御手段により、第 1原料と第 2原料の原料供給 比を制御することにより、形成する金属シリケート膜中の金属原子とシリコン原子の濃 度比を制御すると、金属シリケート膜中の前記濃度比の制御性を向上できる。
[0019] 第 14の発明は、第 13の発明において、前記第 2原料とは、 Si[OCH (CH ) CH N (CH ) ]または Si[OC(CH ) CHN(CH ) ]である基板処理装置である。
3 2 4 3 2 2 3 2 4
第 2原料力 i[OCH(CH )CH N(CH ) ]または Si[OC(CH ) CH N(CH ) ]
3 2 3 2 4 3 2 2 3 2 4 であると、金属シリケート膜中の前記濃度比の制御性をより向上できる。
[0020] 第 15の発明は、第 13の発明において、前記第 1原料とは、 Hf[OC(CH ) CH O
3 2 2
CH ]であり、前記第 2原料とは、 Si[OCH(CH)CHN(CH ) ]または Si[OC(C
3 4 3 2 3 2 4
H) CHN(CH) ]である基板処理装置である。
3 2 2 3 2 4
第 1原料が Hf [OC(CH ) CH OCH ]であり、第 2原料が Si[OCH(CH )CH N
3 2 2 3 4 3 2
(CH ) ]または Si[OC(CH ) CH N(CH ) ]であると、ハフニウムシリケ
3 2 4 3 2 2 3 2 4 一ト膜中 のハフニウム原子とシリコン原子との濃度比の制御性を向上できる。
[0021] 第 16の発明は、第 13の発明において、前記金属原子とはハフニウムであり、前記 金属シリケート膜とはハフニウムシリケート膜である基板処理装置である。
金属原子がハフニウムであり、金属シリケ一ト膜を成膜する工程で形成する膜がハ フニゥムシリケート膜であると、ハフニウムシリケート膜中のハフニウム原子と Si原子と の濃度比の制御性を向上できる。
[0022] 第 17の発明は、第 13の発明において、前記第 1原料とは Hf[OC(CH ) CH OC
3 2 2
H ]であり、前記第 2原料とは Si [OCH (CH )CHN(CH) ]であり、前記金属シリ
3 4 3 2 3 2 4
ケート膜とはハフニウムシリケート膜であり、前記制御手段は、さらに前記第 1原料と 前記第 2原料とをそれぞれ気化して前記処理室内に供給して MOCVDにより前記ハ フニゥムシリケート膜を基板上に形成する成膜工程と、前記第 1原料及び第 2原料と は異なる反応ガスを前記処理室内に供給して前記ハフニウムシリケート膜を改質する 改質工程とを繰り返すことにより、所望の膜厚のハフニウムシリケ一ト膜を基板上に成 膜するよう制御する機能を有する基板処理装置である。
このようにシーケンシャルなプロセスを行う場合、原料供給比のばらつきを抑えるこ とができるので、原料供給比の制御性も向上し、金属シリケート膜中の前記濃度比の 制御性をより向上できる。
[0023] 第 18の発明は、第 17の発明において、前記改質工程にリモートプラズマにより活 性化されるガスを用いる基板処理装置である。
改質工程にリモートプラズマにより活性化されるガスを用いると、効率的に改質を行 うことができ、製造装置を小形ィ匕できる。
[0024] 第 19の発明は、第 18の発明において、前記リモートプラズマにより活性ィ匕されるガ スとは、酸素を含むガスまたは窒素を含むガスである基板処理装置である。
リモートプラズマにより活性ィ匕されるガスは酸素を含むガスまたは窒素を含むガスで あることが好ましい。
[0025] 第 20の発明は、第 17の発明において、前記成膜工程では、前記第 1原料と前記 第 2原料とをそれぞれ気化した後、混合して前記処理室へ供給して前記ハフニウム シリケ一ト膜を基板上に形成する基板処理装置である。
第 1原料と前記第 2原料とをそれぞれ気化した後、混合して処理室へ供給すると、 原料供給比の制御性も向上し、金属シリケート膜中の前記濃度比の制御性をより向 上できる。
[0026] 第 21の発明は、第 17の発明において、前記第 1原料と前記第 2原料とを用い、い ずれか一方に他方の原料を混合させて原料として用いる基板処理装置である。 第 1原料と前記第 2原料とを用い、いずれか一方に他方の原料を混合させて原料と して用いるようにすると、原料供給比の制御性も向上し、金属シリケート膜中の前記 濃度比の制御性をより向上できる。
[0027] 第 22の発明は、第 17の発明において、前記第 1原料とは Hf [OC (CH ) CH OC
3 2 2
H ]であり、前記第 2原料とは Si[OCH (CH ) CH N (CH ) ]であり、前記金属シリ
3 4 3 2 3 2 4
ケート膜がハフニウムシリケート膜であり、前記制御手段は、前記金属シリケ一ト膜を 形成 (成膜)する工程では、原料供給比 HfZ (Hf+Si)を制御することにより、形成 するハフニウムシリケート膜中の Hf原子と Si原子の濃度比 HfZ (Hf+ Si)を制御す る基板処理装置である。
上記原料を用 V、原料供給比 Hf Z (Hf + Si)を制御することにより、形成するハフ- ゥムシリケート膜中の Hf原子と Si原子の濃度比 HfZ (Hf+Si)を制御すると、原料供 給比の制御性も向上し、ハフニウムシリケート膜中の前記濃度比の制御性をより向上 できる。
[0028] 第 23の発明は、第 22の発明において、前記制御手段は、さらに前記金属シリケ一 ト膜を成膜する一つの工程中に、原料供給比 HfZ (Hf + Si)を連続的または段階的 に変化させることにより、形成するハフニウムシリケート膜中の Hf原子と Si原子の濃 度比 Hf Z (Hf+Si)を深さ方向に制御する機能を有する基板処理装置である。 このように原料供給比を連続的または段階的に変化させる場合においても、ハフ- ゥムシリケート膜中の Hf原子と Si原子の濃度比の制御性をより向上できる。また、こ のように形成するハフニウムシリケート膜中の Hf原子と Si原子の濃度比を深さ方向に 制御すると、深さ方向における Hf原子と Si原子の濃度比の制御性も向上でき、後に ハフニウムシリケート膜を窒化処理する際、膜中の深さ方向に所望の窒素濃度分布 を得ることができる。
発明の効果
[0029] 本発明によれば、金属シリケート膜中の金属原子とシリコン原子の濃度比を容易に 制御することができ、高品質な半導体装置を製造することができる。
発明を実施するための最良の形態
[0030] 本発明の実施形態を図面に基づいて説明する。
以下詳述するが、実施の形態では、 CVD法、より具体的には MOCVD法を使って
、アモルファス状態のハフニウムシリケート膜 (以下、単に HfSiO膜と略す)を形成す る場合について説明する。
[0031] 図 1は実施の形態に係る基板処理装置である枚葉式 CVD装置の一例を示す概略 図である。
シリコンウェハ等の基板 30を処理する処理室 4は、基板 30を支持する基板支持台 としてのサセプタ 42を具備して 、る。サセプタ 42には基板 30を加熱するためのヒー タ 43が埋め込まれ、処理室壁には処理室壁を加熱するためのヒータ 41が埋め込ま れている。
[0032] 処理室 4には、金属原子を含む第 1原料としての Hf原料を気化したガスを供給する Hf原料ガス供給配管 17a、シリコン原子と窒素原子を含む第 2原料としての窒素原 子を含む S源料 (以下、単に Si原料と 、う)を気化したガスを供給する S源料ガス供 給配管 17b、 N等の不活性ガスを供給する不活性ガス供給配管 12、リモートプラズ
2
マにより活性ィ匕した酸素 (酸ィ匕ガス)を供給する酸ィ匕ガス供給配管 16が接続されてい る。 Hf原料ガス供給配管 17a、 Si原料ガス供給配管 17bには、それぞれベント配管 1 la、ベント配管 l ibが設けられている。また、 Hf原料ガス供給配管 17a、 Si原料ガス 供給配管 17bには、 Hf液体原料、 Si液体原料を気化する気化器 3a、気化器 3bがそ れぞれ接続されている。気化器 3a、気化器 3bには Hf液体原料供給配管 13a、 Si液 体原料供給配管 13bがそれぞれ接続され、 Hf液体原料供給配管 13a、 Si液体原料 供給配管 13bには、液体流量制御装置 18a、液体流量制御装置 18bがそれぞれ設 けられている。また、 Hf液体原料供給配管 13a、 Si液体原料供給配管 13bには、 Hf 液体原料容器 1、 Si液体原料容器 2がそれぞれ接続されている。原料容器 1、原料 容器 2には、容器内のそれぞれの原料を、 Hf液体原料供給配管 13a、 Si液体原料 供給配管 13bに押し出すための圧送ガスを供給する圧送ガス供給配管 15a、圧送ガ ス供給配管 15bがそれぞれ接続されている。このような構成により、原料容器 1、原料 容器 2に N等の圧送ガスを供給すると、それぞれの液体原料が供給配管 13a、 13b
2
に押し出され、押し出された液体原料は液体流量制御装置 18a、液体流量制御装置 18bで流量制御され、流量制御された液体原料は気化器 3a、 3bで気化され、原料 ガス供給配管 17a、 17bを介して原料ガスとして処理室 4内に供給される。酸化ガス はリモートプラズマユニット 20を経由して活性ィ匕した後、処理室 4へ供給することが可 能となっている。
[0033] また、処理室 4には処理室内を排気する排気配管 14が接続されており、排気配管 14には真空ポンプ等の排気装置 5が接続されている。処理室 4に導入された各ガス は、排気配管 14、排気装置 5を経て除害装置 (図示せず)などの後段設備へ至ること となる。なお、図中の配管には、図示しない加熱装置が設けられている。
[0034] 処理室 4には図示しない搬送室がゲートバルブを介して隣接し、搬送室には冷却 室やロードロック室が接続されている。搬送室には搬送用機械が具備されており、基 板は搬送室から処理室 4へ導入されて処理室 4で成膜等の処理をした後、搬送室を 経て冷却室へと搬送される。
[0035] また、制御装置であるコントローラ 50は、液体流量制御装置 18a、 18b、気化器 3a 、 3b、リモートプラズマユニット 20、排気装置 5、サセプタ 42に埋め込まれた基板カロ 熱用のヒータ 43、処理室壁に埋め込まれた処理室壁加熱用のヒータ 41等の枚葉式 CVD装置を構成する各部の動作を制御する。 [0036] 次に上述した図 1のような構成の枚葉式 CVD装置を用いて、サイクル手法を適用し た MOCVDにより本発明の実施の形態となる HfSiO膜を堆積するための手順を示 す。ここでは、 Hf原料として Hf— MMP (100%)を用い、 Si原料として窒素(N)を含 む3 0じ11 (じ11 )じ11 ?^ (じ11 ) ]、テトラキス(1—ジメチルァミノ— 2—プロポキシ)
3 2 3 2 4
シラン)(以下、単に Si— DMAPと略す)を用い、不活性ガスとして窒素(N ) 'アルゴ
2 ン (Ar)、酸ィ匕ガスとして酸素(O )を用いる例について説明する。
2
ここでは、断りのない限りモル比率として百分率表現(%)を用いる。
なお、以下の説明において、枚葉式 CVD装置を構成する各部の動作はコントロー ラ 50により制御される。
[0037] 基板を搬送用機械により搬送室から処理室 4内に搬入する。基板温度を処理温度 まで上昇させ、処理室 4内の圧力を処理圧力となるよう調整する。その後、原料ガス、 すなわち Hf— MMPを気化器 3aで気化した Hf原料ガス、および Si—DMAPを気化 器 3bで気化した Si原料ガスによる成膜工程と、リモートプラズマユニット 20でリモート プラズマにより活性ィ匕した酸素 (酸ィ匕ガス)による改質工程とを、図 2に示すように交 互に複数回供給する。これにより、基板 30上に HfSiO膜が形成される。なお、原料 ガス (Hf原料ガス、 Si原料ガス)供給による成膜工程と、酸化ガス供給による改質ェ 程との間に不活性ガスによるパージ、例えば Nパージを行う。すなわち、成膜工程→
2
Nパージ→改質工程→Nパージ、という手順を 1単位(1サイクル)として、これを任
2 2
意の回数繰り返して所望の膜厚を得る。任意の回数とは、所望の膜厚を 1単位の手 順で得られる膜厚で割ったもののことである。
Hf原料ガスと Si原料ガスは基板に対して同時に供給してもよいし、間欠的、すなわ ち別個に供給してもよい。また、上記改質工程でリモートプラズマユニット 20により活 性ィ匕される酸ィ匕ガスは、酸素を含むガスまたは窒素を含むガスであり、例えば O、 N
2 2
0、 NO、 N、 NHなどである。
2 3
[0038] 原料ガスを供給する際、 Hf原料、 Si原料を供給して Nパージする 1単位 (サイクル
2
)中の原料供給比 HfZ (Hf +Si)は一定とするようにしても、あるいは変更するように してもよい。原料供給比 HfZ (Hf+Si)比を連続的または段階的に変更しながら、任 意の回数繰り返して所望の膜厚とすれば、図 4、図 5、図 6に示すごとぐ形成する Hf SiO膜中の Hf原子と Si原子の濃度比を深さ方向に制御することができる。ここで、図 4は原料供給比を連続的に変更し途中から一定としたものであり、図 5は、 2種類の原 料供給比を交互に繰り返したものであり、図 6は段階的に変更するようにしたものであ る。
[0039] このように Hf SiO膜中の Hf原子と Si原子の濃度比を深さ方向に制御することがで きるのは、成膜時において、原料の供給'パージの 1単位での Hf原料 (Hf— MMP) と Si原料 (Si-DMAP)の原料供給比と膜中の HfZ (Hf+Si)濃度比との間に、図 3 の実線 Bに示すような相関があるからであり、成膜時の原料供給比 HfZ (Hf + Si)を 制御することで膜中の濃度比 HfZ (Hf+Si)を制御できる。
[0040] 図 3は、原料供給比 HfZ (Hf+Si)とそれにより得られる HfSiO膜の膜中濃度比 H fZ (Hf+Si)との関係を示すものである。このときの成膜温度は 450°C、圧力は 100 Paとした。
原料供給の仕方は、 Si原料として予め Hf— MMPを微量混合した Si— DMAPを 用いるようにしたり、予め混合した原料を用いる代りに、 Hf— MMP (100%)と Si— D MAP (100%)とを用いてこれらを後に混合したりしてもよい。原料を後に混合する場 合は、処理室 4もしくは気化器 3a、気化器 3bへ至る Hf原料ガス供給配管 17a、 Si原 料ガス供給配管 17bの途中で、 Si— DMAPに Hf— MMPを微量混合して、 Si原料 として供給したり、または Hf ' Si混合原料として供給したりする。
例えば、 Hf-MMP (100%)と Si— DMAP (100%)とを用いて原料供給比 HfZ (Hf+Si)を 1Z8として成膜すると、 HfSiO膜の膜中濃度比 HfZ (Hf+Si)は 45% であった。原料供給比 HfZ (Hf+Si)を 1Z20として成膜すると、 HfSiO膜の膜中 濃度比 HfZ (Hf+Si) 30%を実現することができた。
[0041] 原料供給比を制御する場合、望ましくは、膜の上部側 (デバイス形成時のトランジス タ活性領域の反対側)で Si濃度を大きぐ膜の下部側 (デバイス形成時のトランジスタ 活性領域側)で Si濃度を小さくする方がよい。すなわち、 HfSiO膜の表面側の方が、 基板側よりも Si濃度が大きくなるように、基板側の方力 ¾f SiO膜の表面側よりも Hf濃 度が大きくなるようにするのがよい。このように、 HfSiO膜の表面側の方が基板側より も Siリッチとなり、基板側の方力 ¾fSiO膜の表面側よりも Hfリッチとなるよう成膜すると 、後述する窒化処理により、 HfSiO膜表面側の Siリッチな層に多くの窒素を導入し、 基板側の Hfリッチな層に、窒素を導入しな!ヽよう〖こすることができることとなる。
[0042] なお、図 2では、原料ガスを供給した後に、活性化させた酸化ガスを供給する場合 を示しているが、酸ィ匕ガスを供給した後に、原料ガスを供給する場合もある。リモート プラズマにより活性化させた酸ィ匕ガスを先に基板に供給することで堆積膜の特性改 善が可能な場合などである。これらの方法は、特開 2004— 6699号公報などで提供 されている、 MOCVDによる膜堆積と、リモートプラズマで活性ィ匕したガスにより酸ィ匕 と堆積膜改質を周期的に繰り返す手法を示したものであるが、周期的に繰り返さず、 一般的な MOCVD法により堆積膜を形成する方法でも構わな 、。一般的な MOCV Dとは、原料を同時若しくは順々に供給して、繰り返しの手順なく膜を得る方法を指 す。なお、リモートプラズマで活性ィ匕したガスによる膜の酸ィ匕と改質処理を RPO (Re mote Plasma Oxidation)処理とも ヽう。
[0043] 上述の手順により HfSiO膜を堆積後、窒化処理を行う。すなわち、膜中の Si濃度 が所定の分布となるように形成した HfSiO膜、例えば膜表面側の方が基板側よりも S i濃度が大きぐ基板側の方が膜表面側よりも Hf濃度が大きくなるようにした HfSiO膜 を窒化処理する。これにより、窒素濃度分布、すなわち膜表面側の方が基板側より N 濃度が大きくなるような分布をもつ HfSiO膜が得られる。これにより、膜表面側でポロ ンの突き抜けを防止することができ、全体的に熱的耐性を上げることができる。このよ うに、 HfSiO膜表面側に多くの窒素を導入し、基板側 (基板との界面)には窒素を導 入しないようにすることができるのは、窒素は、シリケート膜において、シリコン組成が 高 、ほど多く膜中に導入できることによる。
[0044] ここで窒化処理は抵抗加熱や、光源を用いた急速加熱処理 (RTA; Rapid Ther mal Anneal)に窒素(N )やアンモニア(NH )などの窒素を含むガスを用いる方法
2 3
、すなわち RTN (Rapid Thermal Nitridation)処理や、リモートプラズマにより活 性化させた窒素やアンモニアなどを用いて窒素を導入する RPN (Remoto Plasma Nitridation)処理や、 MMT (Modified Magnetron Typed Plasma Sourc e)窒化処理などがあるが、窒化処理の方法に依らずに HfSiO膜中の Si濃度分布を 反映した窒素濃度分布とすることが出来る。これにより窒素濃度分布の制御の範囲を 広げることができる。
[0045] 上述したように実施の形態では、 MOCVDの Hf原料として Hf— MMPを用い、 Si 原料として窒素を含む Si— DMAPを用いて HfSiO膜を堆積させた場合について説 明したが、比較のために、 Hf原料として Hf—MMPを用い、 Si原料として窒素を含ま な 、Si— MMPを用いて HfSiO膜を堆積させた場合にっ 、ても説明する。
図 3に示す破線 Aは、そのような Hf—MMPと Si— MMPとを用いたときの、原料供 給比 HfZ (Hf+Si)と膜中の濃度比 HfZ (Hf+Si)の相関を示す特性曲線である。 これから分力るように、 Hf—MMPと Si— MMPとを用いたときも、原料供給比 HfZ ( Hf + Si)と膜中の濃度比 HfZ (Hf+Si)に、実線 Bに示すのと同様な相関がある。し たがって、これらの原料を用いた場合においても、原料供給比 HfZ (Hf + Si)を制 御することにより HfSiO膜中の濃度比 HfZ (Hf + Si)に変化をつけることができる。
[0046] しかしながら、図 3は、 Si— DMAPを用いた場合(実線 B)、 Si— MMPを用いた場 合 (破線 A)よりも、全体的に急峻な勾配がなぐ特に原料供給比 HfZ (Hf + Si)が 小さ 、領域にぉ 、て Si— MMPを用いた場合 (破線 A)に対する Si— DMAPを用い た場合 (実線 B)の勾配が小さくなり、 Si— DMAPを用いることにより、特に Si濃度の 高い膜、すなわち Hf濃度の低い膜の形成時の原料供給比に余裕があることを示し ている。この点についてさらに説明する。
[0047] 第 1原料 (Hf原料)と第 2原料 (Si原料)を用いて原料供給比 HfZ (Hf+Si)を制御 することで、形成する HfSiO膜中の濃度比 HfZ (Hf+Si)を制御する場合、原料供 給比に対する膜中濃度比の変化の度合いに応じて、膜中濃度比の制御性が決まる 例えば、原料供給比と膜中濃度比との相関に急峻な勾配があると、変化の度合い が大きいので、原料供給比がちょっとばらついただけで、膜中濃度比が大きく変化す る。したがって、原料供給比に分布ができた場合、膜中濃度比を制御しづらい。 比較例のように Hf— MMPと Si— MMPを用いたときは、原料供給比と膜中濃度比 との間に破線 Aに示すような関係があることから、 Si導入量が比較的低い条件 (原料 供給比 HfZ (Hf+Si)が大きい条件)においては、原料供給比に対する膜中濃度比 の変化の度合いが小さいので、原料供給比がちょっとばらついただけでは、膜中濃 度比がそれほど大きく変化しない。しかし、特に Si導入量の高い条件 (原料供給比 H fZ(Hf+Si)が小さい条件)においては、原料供給比に対する膜中濃度比の変化の 度合いが大きいので、原料供給比がちょっとばらついただけで膜中濃度比が大きく 変化する。例えば、原料供給比が aの狭い範囲でばらつくだけで、膜中濃度比が b
1 の範囲で大きく変化する。したがって、原料供給比に分布 (バラツキ)ができた場合、 膜中濃度比を制御するのが困難になると考えられる。
[0048] しかし、実施の形態のように、第 1原料 (Hf原料)として Hf— MMPを、第 2原料 (Si 原料)として Si— DMAPを用いて原料供給比を制御するときでは、実線 Bに示される ように、全体的に急峻な勾配がなぐ Si導入量が高い条件においても、原料供給比 に対する膜中濃度比の変化の度合いが比較的小さい。したがって、原料供給比が多 少ばらついても膜中濃度比の変化量は少ない。例えば、原料供給比が aの範囲でば らついても、膜中濃度比は bの範囲で小さく変化するだけである (b <b )。その結果
2 2 1
、 Si導入量の高低にかかわらず、原料供給比に分布ができた場合でも、膜中濃度比 を制御しやすい。特に、 Si導入量が高い条件においても Hf原料と S源料の供給量 の設定に余裕が生まれ、 HfSiO膜中の Hf原子と S源子の濃度比の制御が容易にな る。
このように Si原料として Si— DMAPを用いることで、膜中への Si導入量を制御しや すくすることができることを確認できた。
[0049] HfSiO膜を形成するときに、 Si原料として Si— MMPを用いる力、 Si— DMAPを用 いるかで、上述したような制御性の点で差が生じる理由は、次のように考えられる。一 般に、成膜温度の低温化が望まれている力 Si—MMPを用ぃたCVDでは450°C 未満においては酸素雰囲気中でも成膜が生じな力つた。また、 HfO膜への Siの添
2
加により HfO膜の耐熱性向上など膜特性の検討が図られている力 Si原料としての
2
Si— MMPは反応しにくい原料であり、 Si— MMP単独では成膜が起こらず、このた めに、 Si原料として Si— MMPを用いる場合、 HfO膜への Si添加量を制御すること
2
が困難であるものと考えられる。これに対して、 Si— DMAPは、 Si— MMPとは異なり 、構成元素として、酸素原子 (O)、炭素原子 (C)、水素原子 (H)以外に、窒素原子( N)を含んでおり、比較的反応しやすい原料であり、原料単独で、もしくは酸素を伴つ て、 SiO膜を形成することができ、このために Si原料として Si— DMAPを用いる場合
2
、膜中への Si導入量が制御しやすくなるものと考えられる。
[0050] このように、 Si原料単独で SiO膜が形成できるなど、反応しやす 、原料であれば、
2
本発明では、 Si— DMAPに限らず、 Si原料として用いて同様の効果が得られること が期待できる。例えば、 Si原料として Si— DMAPの代わりに Si [OC (CH ) CH N (
3 2 2
CH ) ]、テトラキス(1ージメチルアミノー 2—メチルー 2—プロボキシ)シラン)(以下、
3 2 4
単に Si— DMAMPと 、う)等を用いる場合にぉ 、ても同様な効果が期待できる。
[0051] 以上述べたように、本実施の形態によれば、 Si原料として Si— DMAP又は Si— D MAMP等のそれ単独でもしくは酸素を伴って SiO膜を形成することができる比較的
2
反応性の高い原料を用いることにより、 HfSiO膜の形成において、 Si導入量が高い 条件にお 1ヽても Hf原料と S源料の供給量の設定に余裕が生まれ、原料供給量を制 御しつつ成膜する場合における膜中濃度比の制御性を向上させることができる。
[0052] なお、 HfSiO膜の成膜において、原料ガスとしては、 Hf[N (C H ) ]と HSi[N (C
2 5 2 4
H ) ]、もしくは Si[N (CH ) ]の組み合わせなどにおいても、同様の効果が期待で
3 2 3 3 2 4
きる。また、 Hf原料と S源料 (窒素原子を含む)とが両方とも有機原料でなくても、同 様な効果が期待できる。すなわち、有機 Hf原料と有機 S源料との組み合せだけでな ぐ有機 Hf原料と無機 Si原料 (窒素原子を含む)との組み合せや、無機 Hf原料と有 機 S源料 (窒素原子を含む)との組み合せや、無機 Hf原料と無機 S源料 (窒素原子 を含む)との組み合せであっても同様な効果が期待できる。
図面の簡単な説明
[0053] [図 1]本発明における実施の形態に係る基板処理装置を示す概略断面図である。
[図 2]実施の形態における成膜シーケンスを示す図である。
[図 3]実施の形態における原料供給比 HfZ (Hf+Si)と膜中の濃度比 HfZ (Hf+Si )の関係を示す特性図である。
[図 4]実施の形態における HfSiO膜中の Si濃度分布を示す図である。
[図 5]実施の形態における HfSiO膜中の Si濃度分布を示す図である。
[図 6]実施の形態における HfSiO膜中の Si濃度分布を示す図である。
符号の説明 処理室
a Hf原料ガス供給配管 (第 1原料を供給する供給口)b S源料ガス供給配管 (第 2原料を供給する供給口) 基板
コントローラ (制御装置)

Claims

請求の範囲
[1] 処理室内に基板を搬入する工程と、
前記処理室内に金属原子を含む第 1原料と、シリコン原子と窒素原子を含む第 2原 料とを供給して、前記基板上に金属原子とシリコン原子を含む金属シリケ一ト膜を成 膜する工程と、
成膜後の前記基板を前記処理室より搬出する工程とを有し、
前記金属シリケ一ト膜を成膜する工程では、前記第 1原料と前記第 2原料の原料供 給比を制御することにより、形成する金属シリケート膜中の金属原子とシリコン原子の 濃度比を制御する半導体装置の製造方法。
[2] 前記第 2原料とは Si[OCH (CH ) CH N (CH ) ]または Si[OC (CH ) CH N (C
3 2 3 2 4 3 2 2
H ) ]である請求項 1に記載の半導体装置の製造方法。
3 2 4
[3] 前記第 1原料とは Hf [OC (CH ) CH OCH ]であり、前記第 2原料とは Si[OCH (
3 2 2 3 4
CH ) CH N (CH ) ]または Si[OC (CH ) CH N (CH ) ]である請求項 1に記載
3 2 3 2 4 3 2 2 3 2 4
の半導体装置の製造方法。
[4] 前記第 1原料とは Hf [OC (CH ) CH OCH ]であり、前記第 2原料とは Si [OCH (
3 2 2 3 4
CH ) CH N (CH ) ]であり、前記金属シリケート膜がハフニウムシリケート膜であり、
3 2 3 2 4
前記金属シリケ一ト膜を成膜する工程では、前記第 1原料と前記第 2原料とを気化し て前記処理室内に供給して MOCVDにより前記ハフニウムシリケート膜を基板上に 形成する成膜工程と、前記第 1原料及び第 2原料とは異なるガスを前記処理室内に 供給して前記ハフニウムシリケート膜を改質する改質工程とを繰り返すことにより、所 望の膜厚のハフニウムシリケ一ト膜を基板上に成膜する請求項 1に記載の半導体装 置の製造方法。
[5] 前記成膜工程では、前記第 1原料と前記第 2原料とをそれぞれ気化した後、事前 に混合させることなく前記処理室へ供給する請求項 4に記載の半導体装置の製造方 法。
[6] 前記成膜工程では、前記第 1原料と前記第 2原料とをそれぞれ気化した後に、混合 してから前記処理室へ供給する請求項 4に記載の半導体装置の製造方法。
[7] 前記成膜工程では、前記第 1原料と前記第 2原料のいずれか一方に他方の原料を 混合させて得た混合原料を気化した後、前記処理室へ供給する請求項 4に記載の 半導体装置の製造方法。
[8] 前記成膜工程では、原料供給比 HfZ (Hf+Si)を制御することにより、形成するハ フニゥムシリケート膜中の Hf原子と Si原子の濃度比 HfZ (Hf + Si)を制御する請求 項 4に記載の半導体装置の製造方法。
[9] 前記成膜工程中に、原料供給比 HfZ (Hf+Si)を連続的または段階的に変化さ せることにより、形成するハフニウムシリケート膜中の Hf原子と S源子の濃度比 HfZ (Hf + Si)を深さ方向に制御する請求項 8に記載の半導体装置の製造方法。
[10] 基板を処理する処理室と、
処理室内に金属原子を含む第 1原料を供給する供給口と、
処理室内にシリコン原子と窒素原子を含む第 2原料を供給する供給口と、 基板上に形成する金属シリケート膜中の金属原子とシリコン原子の濃度比を制御 するために第 1原料と第 2原料の原料供給比を制御する制御手段と、
を有する基板処理装置。
PCT/JP2005/021855 2004-11-29 2005-11-29 半導体装置の製造方法及び基板処理装置 WO2006057400A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
US11/791,222 US7723245B2 (en) 2004-11-29 2005-11-29 Method for manufacturing semiconductor device, and substrate processing apparatus
JP2006547932A JP4512098B2 (ja) 2004-11-29 2005-11-29 半導体装置の製造方法及び基板処理装置

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2004344755 2004-11-29
JP2004-344755 2004-11-29

Publications (1)

Publication Number Publication Date
WO2006057400A1 true WO2006057400A1 (ja) 2006-06-01

Family

ID=36498133

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2005/021855 WO2006057400A1 (ja) 2004-11-29 2005-11-29 半導体装置の製造方法及び基板処理装置

Country Status (3)

Country Link
US (1) US7723245B2 (ja)
JP (1) JP4512098B2 (ja)
WO (1) WO2006057400A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2010140278A1 (ja) * 2009-06-02 2010-12-09 パナソニック株式会社 半導体装置及びその製造方法
JP2015129317A (ja) * 2014-01-06 2015-07-16 株式会社Adeka 原子層堆積法による酸化ケイ素又は酸窒化ケイ素薄膜の製造方法

Families Citing this family (172)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100876927B1 (ko) * 2001-06-01 2009-01-07 가부시키가이샤 한도오따이 에네루기 켄큐쇼 열처리장치 및 열처리방법
DE102008027005A1 (de) * 2008-06-05 2009-12-10 Merck Patent Gmbh Organische elektronische Vorrichtung enthaltend Metallkomplexe
US20130023129A1 (en) 2011-07-20 2013-01-24 Asm America, Inc. Pressure transmitter for a semiconductor processing environment
US20160376700A1 (en) 2013-02-01 2016-12-29 Asm Ip Holding B.V. System for treatment of deposition reactor
US10941490B2 (en) 2014-10-07 2021-03-09 Asm Ip Holding B.V. Multiple temperature range susceptor, assembly, reactor and system including the susceptor, and methods of using the same
US10276355B2 (en) 2015-03-12 2019-04-30 Asm Ip Holding B.V. Multi-zone reactor, system including the reactor, and method of using the same
US11139308B2 (en) 2015-12-29 2021-10-05 Asm Ip Holding B.V. Atomic layer deposition of III-V compounds to form V-NAND devices
US10529554B2 (en) 2016-02-19 2020-01-07 Asm Ip Holding B.V. Method for forming silicon nitride film selectively on sidewalls or flat surfaces of trenches
US11453943B2 (en) 2016-05-25 2022-09-27 Asm Ip Holding B.V. Method for forming carbon-containing silicon/metal oxide or nitride film by ALD using silicon precursor and hydrocarbon precursor
US10612137B2 (en) 2016-07-08 2020-04-07 Asm Ip Holdings B.V. Organic reactants for atomic layer deposition
US9859151B1 (en) 2016-07-08 2018-01-02 Asm Ip Holding B.V. Selective film deposition method to form air gaps
US9812320B1 (en) 2016-07-28 2017-11-07 Asm Ip Holding B.V. Method and apparatus for filling a gap
US9887082B1 (en) 2016-07-28 2018-02-06 Asm Ip Holding B.V. Method and apparatus for filling a gap
US11532757B2 (en) 2016-10-27 2022-12-20 Asm Ip Holding B.V. Deposition of charge trapping layers
US10714350B2 (en) 2016-11-01 2020-07-14 ASM IP Holdings, B.V. Methods for forming a transition metal niobium nitride film on a substrate by atomic layer deposition and related semiconductor device structures
KR102546317B1 (ko) 2016-11-15 2023-06-21 에이에스엠 아이피 홀딩 비.브이. 기체 공급 유닛 및 이를 포함하는 기판 처리 장치
US11581186B2 (en) * 2016-12-15 2023-02-14 Asm Ip Holding B.V. Sequential infiltration synthesis apparatus
US11447861B2 (en) * 2016-12-15 2022-09-20 Asm Ip Holding B.V. Sequential infiltration synthesis apparatus and a method of forming a patterned structure
US11390950B2 (en) 2017-01-10 2022-07-19 Asm Ip Holding B.V. Reactor system and method to reduce residue buildup during a film deposition process
US10468261B2 (en) 2017-02-15 2019-11-05 Asm Ip Holding B.V. Methods for forming a metallic film on a substrate by cyclical deposition and related semiconductor device structures
US10770286B2 (en) 2017-05-08 2020-09-08 Asm Ip Holdings B.V. Methods for selectively forming a silicon nitride film on a substrate and related semiconductor device structures
US11306395B2 (en) 2017-06-28 2022-04-19 Asm Ip Holding B.V. Methods for depositing a transition metal nitride film on a substrate by atomic layer deposition and related deposition apparatus
KR20190009245A (ko) 2017-07-18 2019-01-28 에이에스엠 아이피 홀딩 비.브이. 반도체 소자 구조물 형성 방법 및 관련된 반도체 소자 구조물
US10590535B2 (en) 2017-07-26 2020-03-17 Asm Ip Holdings B.V. Chemical treatment, deposition and/or infiltration apparatus and method for using the same
US10692741B2 (en) 2017-08-08 2020-06-23 Asm Ip Holdings B.V. Radiation shield
US10770336B2 (en) 2017-08-08 2020-09-08 Asm Ip Holding B.V. Substrate lift mechanism and reactor including same
US11769682B2 (en) 2017-08-09 2023-09-26 Asm Ip Holding B.V. Storage apparatus for storing cassettes for substrates and processing apparatus equipped therewith
US11830730B2 (en) 2017-08-29 2023-11-28 Asm Ip Holding B.V. Layer forming method and apparatus
US11295980B2 (en) 2017-08-30 2022-04-05 Asm Ip Holding B.V. Methods for depositing a molybdenum metal film over a dielectric surface of a substrate by a cyclical deposition process and related semiconductor device structures
US10658205B2 (en) 2017-09-28 2020-05-19 Asm Ip Holdings B.V. Chemical dispensing apparatus and methods for dispensing a chemical to a reaction chamber
JP6936700B2 (ja) * 2017-10-31 2021-09-22 株式会社日立ハイテク 半導体製造装置及び半導体装置の製造方法
TWI779134B (zh) 2017-11-27 2022-10-01 荷蘭商Asm智慧財產控股私人有限公司 用於儲存晶圓匣的儲存裝置及批爐總成
WO2019103610A1 (en) 2017-11-27 2019-05-31 Asm Ip Holding B.V. Apparatus including a clean mini environment
US10872771B2 (en) 2018-01-16 2020-12-22 Asm Ip Holding B. V. Method for depositing a material film on a substrate within a reaction chamber by a cyclical deposition process and related device structures
KR20200108016A (ko) 2018-01-19 2020-09-16 에이에스엠 아이피 홀딩 비.브이. 플라즈마 보조 증착에 의해 갭 충진 층을 증착하는 방법
TW202325889A (zh) 2018-01-19 2023-07-01 荷蘭商Asm 智慧財產控股公司 沈積方法
US11081345B2 (en) 2018-02-06 2021-08-03 Asm Ip Holding B.V. Method of post-deposition treatment for silicon oxide film
KR102657269B1 (ko) 2018-02-14 2024-04-16 에이에스엠 아이피 홀딩 비.브이. 주기적 증착 공정에 의해 기판 상에 루테늄-함유 막을 증착하는 방법
US10896820B2 (en) 2018-02-14 2021-01-19 Asm Ip Holding B.V. Method for depositing a ruthenium-containing film on a substrate by a cyclical deposition process
KR102636427B1 (ko) 2018-02-20 2024-02-13 에이에스엠 아이피 홀딩 비.브이. 기판 처리 방법 및 장치
US10975470B2 (en) 2018-02-23 2021-04-13 Asm Ip Holding B.V. Apparatus for detecting or monitoring for a chemical precursor in a high temperature environment
US11473195B2 (en) 2018-03-01 2022-10-18 Asm Ip Holding B.V. Semiconductor processing apparatus and a method for processing a substrate
KR102646467B1 (ko) 2018-03-27 2024-03-11 에이에스엠 아이피 홀딩 비.브이. 기판 상에 전극을 형성하는 방법 및 전극을 포함하는 반도체 소자 구조
KR102596988B1 (ko) 2018-05-28 2023-10-31 에이에스엠 아이피 홀딩 비.브이. 기판 처리 방법 및 그에 의해 제조된 장치
US11718913B2 (en) 2018-06-04 2023-08-08 Asm Ip Holding B.V. Gas distribution system and reactor system including same
KR102568797B1 (ko) 2018-06-21 2023-08-21 에이에스엠 아이피 홀딩 비.브이. 기판 처리 시스템
US10797133B2 (en) 2018-06-21 2020-10-06 Asm Ip Holding B.V. Method for depositing a phosphorus doped silicon arsenide film and related semiconductor device structures
CN112292477A (zh) 2018-06-27 2021-01-29 Asm Ip私人控股有限公司 用于形成含金属的材料的循环沉积方法及包含含金属的材料的膜和结构
TW202409324A (zh) 2018-06-27 2024-03-01 荷蘭商Asm Ip私人控股有限公司 用於形成含金屬材料之循環沉積製程
US10388513B1 (en) 2018-07-03 2019-08-20 Asm Ip Holding B.V. Method for depositing silicon-free carbon-containing film as gap-fill layer by pulse plasma-assisted deposition
US10755922B2 (en) 2018-07-03 2020-08-25 Asm Ip Holding B.V. Method for depositing silicon-free carbon-containing film as gap-fill layer by pulse plasma-assisted deposition
US11430674B2 (en) 2018-08-22 2022-08-30 Asm Ip Holding B.V. Sensor array, apparatus for dispensing a vapor phase reactant to a reaction chamber and related methods
KR20200030162A (ko) 2018-09-11 2020-03-20 에이에스엠 아이피 홀딩 비.브이. 박막 증착 방법
US11024523B2 (en) 2018-09-11 2021-06-01 Asm Ip Holding B.V. Substrate processing apparatus and method
CN110970344A (zh) 2018-10-01 2020-04-07 Asm Ip控股有限公司 衬底保持设备、包含所述设备的***及其使用方法
KR102592699B1 (ko) 2018-10-08 2023-10-23 에이에스엠 아이피 홀딩 비.브이. 기판 지지 유닛 및 이를 포함하는 박막 증착 장치와 기판 처리 장치
KR102546322B1 (ko) 2018-10-19 2023-06-21 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치 및 기판 처리 방법
US11087997B2 (en) 2018-10-31 2021-08-10 Asm Ip Holding B.V. Substrate processing apparatus for processing substrates
KR20200051105A (ko) 2018-11-02 2020-05-13 에이에스엠 아이피 홀딩 비.브이. 기판 지지 유닛 및 이를 포함하는 기판 처리 장치
US11572620B2 (en) 2018-11-06 2023-02-07 Asm Ip Holding B.V. Methods for selectively depositing an amorphous silicon film on a substrate
US10818758B2 (en) 2018-11-16 2020-10-27 Asm Ip Holding B.V. Methods for forming a metal silicate film on a substrate in a reaction chamber and related semiconductor device structures
KR102636428B1 (ko) 2018-12-04 2024-02-13 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치를 세정하는 방법
US11158513B2 (en) 2018-12-13 2021-10-26 Asm Ip Holding B.V. Methods for forming a rhenium-containing film on a substrate by a cyclical deposition process and related semiconductor device structures
TW202037745A (zh) 2018-12-14 2020-10-16 荷蘭商Asm Ip私人控股有限公司 形成裝置結構之方法、其所形成之結構及施行其之系統
TWI819180B (zh) 2019-01-17 2023-10-21 荷蘭商Asm 智慧財產控股公司 藉由循環沈積製程於基板上形成含過渡金屬膜之方法
KR102627584B1 (ko) 2019-02-20 2024-01-22 에이에스엠 아이피 홀딩 비.브이. 기판 표면 내에 형성된 오목부를 충진하기 위한 주기적 증착 방법 및 장치
JP2020136678A (ja) 2019-02-20 2020-08-31 エーエスエム・アイピー・ホールディング・ベー・フェー 基材表面内に形成された凹部を充填するための方法および装置
KR20200102357A (ko) 2019-02-20 2020-08-31 에이에스엠 아이피 홀딩 비.브이. 3-d nand 응용의 플러그 충진체 증착용 장치 및 방법
JP2020133004A (ja) 2019-02-22 2020-08-31 エーエスエム・アイピー・ホールディング・ベー・フェー 基材を処理するための基材処理装置および方法
KR20200108248A (ko) 2019-03-08 2020-09-17 에이에스엠 아이피 홀딩 비.브이. SiOCN 층을 포함한 구조체 및 이의 형성 방법
KR20200108242A (ko) 2019-03-08 2020-09-17 에이에스엠 아이피 홀딩 비.브이. 실리콘 질화물 층을 선택적으로 증착하는 방법, 및 선택적으로 증착된 실리콘 질화물 층을 포함하는 구조체
KR20200116033A (ko) 2019-03-28 2020-10-08 에이에스엠 아이피 홀딩 비.브이. 도어 개방기 및 이를 구비한 기판 처리 장치
KR20200116855A (ko) 2019-04-01 2020-10-13 에이에스엠 아이피 홀딩 비.브이. 반도체 소자를 제조하는 방법
KR20200123380A (ko) 2019-04-19 2020-10-29 에이에스엠 아이피 홀딩 비.브이. 층 형성 방법 및 장치
KR20200125453A (ko) 2019-04-24 2020-11-04 에이에스엠 아이피 홀딩 비.브이. 기상 반응기 시스템 및 이를 사용하는 방법
KR20200130121A (ko) 2019-05-07 2020-11-18 에이에스엠 아이피 홀딩 비.브이. 딥 튜브가 있는 화학물질 공급원 용기
KR20200130652A (ko) 2019-05-10 2020-11-19 에이에스엠 아이피 홀딩 비.브이. 표면 상에 재료를 증착하는 방법 및 본 방법에 따라 형성된 구조
JP2020188255A (ja) 2019-05-16 2020-11-19 エーエスエム アイピー ホールディング ビー.ブイ. ウェハボートハンドリング装置、縦型バッチ炉および方法
JP2020188254A (ja) 2019-05-16 2020-11-19 エーエスエム アイピー ホールディング ビー.ブイ. ウェハボートハンドリング装置、縦型バッチ炉および方法
USD975665S1 (en) 2019-05-17 2023-01-17 Asm Ip Holding B.V. Susceptor shaft
USD947913S1 (en) 2019-05-17 2022-04-05 Asm Ip Holding B.V. Susceptor shaft
KR20200141003A (ko) 2019-06-06 2020-12-17 에이에스엠 아이피 홀딩 비.브이. 가스 감지기를 포함하는 기상 반응기 시스템
KR20200143254A (ko) 2019-06-11 2020-12-23 에이에스엠 아이피 홀딩 비.브이. 개질 가스를 사용하여 전자 구조를 형성하는 방법, 상기 방법을 수행하기 위한 시스템, 및 상기 방법을 사용하여 형성되는 구조
KR20210005515A (ko) 2019-07-03 2021-01-14 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치용 온도 제어 조립체 및 이를 사용하는 방법
JP7499079B2 (ja) 2019-07-09 2024-06-13 エーエスエム・アイピー・ホールディング・ベー・フェー 同軸導波管を用いたプラズマ装置、基板処理方法
CN112216646A (zh) 2019-07-10 2021-01-12 Asm Ip私人控股有限公司 基板支撑组件及包括其的基板处理装置
KR20210010307A (ko) 2019-07-16 2021-01-27 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치
KR20210010820A (ko) 2019-07-17 2021-01-28 에이에스엠 아이피 홀딩 비.브이. 실리콘 게르마늄 구조를 형성하는 방법
KR20210010816A (ko) 2019-07-17 2021-01-28 에이에스엠 아이피 홀딩 비.브이. 라디칼 보조 점화 플라즈마 시스템 및 방법
US11643724B2 (en) 2019-07-18 2023-05-09 Asm Ip Holding B.V. Method of forming structures using a neutral beam
TW202113936A (zh) 2019-07-29 2021-04-01 荷蘭商Asm Ip私人控股有限公司 用於利用n型摻雜物及/或替代摻雜物選擇性沉積以達成高摻雜物併入之方法
CN112309900A (zh) 2019-07-30 2021-02-02 Asm Ip私人控股有限公司 基板处理设备
CN112309899A (zh) 2019-07-30 2021-02-02 Asm Ip私人控股有限公司 基板处理设备
US11587815B2 (en) 2019-07-31 2023-02-21 Asm Ip Holding B.V. Vertical batch furnace assembly
US11587814B2 (en) 2019-07-31 2023-02-21 Asm Ip Holding B.V. Vertical batch furnace assembly
US11227782B2 (en) 2019-07-31 2022-01-18 Asm Ip Holding B.V. Vertical batch furnace assembly
KR20210018759A (ko) 2019-08-05 2021-02-18 에이에스엠 아이피 홀딩 비.브이. 화학물질 공급원 용기를 위한 액체 레벨 센서
USD965524S1 (en) 2019-08-19 2022-10-04 Asm Ip Holding B.V. Susceptor support
USD965044S1 (en) 2019-08-19 2022-09-27 Asm Ip Holding B.V. Susceptor shaft
JP2021031769A (ja) 2019-08-21 2021-03-01 エーエスエム アイピー ホールディング ビー.ブイ. 成膜原料混合ガス生成装置及び成膜装置
KR20210024423A (ko) 2019-08-22 2021-03-05 에이에스엠 아이피 홀딩 비.브이. 홀을 구비한 구조체를 형성하기 위한 방법
USD979506S1 (en) 2019-08-22 2023-02-28 Asm Ip Holding B.V. Insulator
US11286558B2 (en) 2019-08-23 2022-03-29 Asm Ip Holding B.V. Methods for depositing a molybdenum nitride film on a surface of a substrate by a cyclical deposition process and related semiconductor device structures including a molybdenum nitride film
KR20210029090A (ko) 2019-09-04 2021-03-15 에이에스엠 아이피 홀딩 비.브이. 희생 캡핑 층을 이용한 선택적 증착 방법
KR20210029663A (ko) 2019-09-05 2021-03-16 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치
US11562901B2 (en) 2019-09-25 2023-01-24 Asm Ip Holding B.V. Substrate processing method
CN112593212B (zh) 2019-10-02 2023-12-22 Asm Ip私人控股有限公司 通过循环等离子体增强沉积工艺形成拓扑选择性氧化硅膜的方法
CN112635282A (zh) 2019-10-08 2021-04-09 Asm Ip私人控股有限公司 具有连接板的基板处理装置、基板处理方法
KR20210042810A (ko) 2019-10-08 2021-04-20 에이에스엠 아이피 홀딩 비.브이. 활성 종을 이용하기 위한 가스 분배 어셈블리를 포함한 반응기 시스템 및 이를 사용하는 방법
KR20210043460A (ko) 2019-10-10 2021-04-21 에이에스엠 아이피 홀딩 비.브이. 포토레지스트 하부층을 형성하기 위한 방법 및 이를 포함한 구조체
US12009241B2 (en) 2019-10-14 2024-06-11 Asm Ip Holding B.V. Vertical batch furnace assembly with detector to detect cassette
TWI834919B (zh) 2019-10-16 2024-03-11 荷蘭商Asm Ip私人控股有限公司 氧化矽之拓撲選擇性膜形成之方法
US11637014B2 (en) 2019-10-17 2023-04-25 Asm Ip Holding B.V. Methods for selective deposition of doped semiconductor material
KR20210047808A (ko) 2019-10-21 2021-04-30 에이에스엠 아이피 홀딩 비.브이. 막을 선택적으로 에칭하기 위한 장치 및 방법
KR20210050453A (ko) 2019-10-25 2021-05-07 에이에스엠 아이피 홀딩 비.브이. 기판 표면 상의 갭 피처를 충진하는 방법 및 이와 관련된 반도체 소자 구조
US11646205B2 (en) 2019-10-29 2023-05-09 Asm Ip Holding B.V. Methods of selectively forming n-type doped material on a surface, systems for selectively forming n-type doped material, and structures formed using same
KR20210054983A (ko) 2019-11-05 2021-05-14 에이에스엠 아이피 홀딩 비.브이. 도핑된 반도체 층을 갖는 구조체 및 이를 형성하기 위한 방법 및 시스템
US11501968B2 (en) 2019-11-15 2022-11-15 Asm Ip Holding B.V. Method for providing a semiconductor device with silicon filled gaps
KR20210062561A (ko) 2019-11-20 2021-05-31 에이에스엠 아이피 홀딩 비.브이. 기판의 표면 상에 탄소 함유 물질을 증착하는 방법, 상기 방법을 사용하여 형성된 구조물, 및 상기 구조물을 형성하기 위한 시스템
KR20210065848A (ko) 2019-11-26 2021-06-04 에이에스엠 아이피 홀딩 비.브이. 제1 유전체 표면과 제2 금속성 표면을 포함한 기판 상에 타겟 막을 선택적으로 형성하기 위한 방법
CN112951697A (zh) 2019-11-26 2021-06-11 Asm Ip私人控股有限公司 基板处理设备
CN112885693A (zh) 2019-11-29 2021-06-01 Asm Ip私人控股有限公司 基板处理设备
CN112885692A (zh) 2019-11-29 2021-06-01 Asm Ip私人控股有限公司 基板处理设备
JP2021090042A (ja) 2019-12-02 2021-06-10 エーエスエム アイピー ホールディング ビー.ブイ. 基板処理装置、基板処理方法
KR20210070898A (ko) 2019-12-04 2021-06-15 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치
TW202125596A (zh) 2019-12-17 2021-07-01 荷蘭商Asm Ip私人控股有限公司 形成氮化釩層之方法以及包括該氮化釩層之結構
KR20210080214A (ko) 2019-12-19 2021-06-30 에이에스엠 아이피 홀딩 비.브이. 기판 상의 갭 피처를 충진하는 방법 및 이와 관련된 반도체 소자 구조
TW202140135A (zh) 2020-01-06 2021-11-01 荷蘭商Asm Ip私人控股有限公司 氣體供應總成以及閥板總成
US11993847B2 (en) 2020-01-08 2024-05-28 Asm Ip Holding B.V. Injector
TW202129068A (zh) 2020-01-20 2021-08-01 荷蘭商Asm Ip控股公司 形成薄膜之方法及修飾薄膜表面之方法
TW202130846A (zh) 2020-02-03 2021-08-16 荷蘭商Asm Ip私人控股有限公司 形成包括釩或銦層的結構之方法
KR20210100010A (ko) 2020-02-04 2021-08-13 에이에스엠 아이피 홀딩 비.브이. 대형 물품의 투과율 측정을 위한 방법 및 장치
US11776846B2 (en) 2020-02-07 2023-10-03 Asm Ip Holding B.V. Methods for depositing gap filling fluids and related systems and devices
US11781243B2 (en) 2020-02-17 2023-10-10 Asm Ip Holding B.V. Method for depositing low temperature phosphorous-doped silicon
TW202203344A (zh) 2020-02-28 2022-01-16 荷蘭商Asm Ip控股公司 專用於零件清潔的系統
KR20210116249A (ko) 2020-03-11 2021-09-27 에이에스엠 아이피 홀딩 비.브이. 록아웃 태그아웃 어셈블리 및 시스템 그리고 이의 사용 방법
KR20210116240A (ko) 2020-03-11 2021-09-27 에이에스엠 아이피 홀딩 비.브이. 조절성 접합부를 갖는 기판 핸들링 장치
CN113394086A (zh) 2020-03-12 2021-09-14 Asm Ip私人控股有限公司 用于制造具有目标拓扑轮廓的层结构的方法
KR20210124042A (ko) 2020-04-02 2021-10-14 에이에스엠 아이피 홀딩 비.브이. 박막 형성 방법
TW202146689A (zh) 2020-04-03 2021-12-16 荷蘭商Asm Ip控股公司 阻障層形成方法及半導體裝置的製造方法
TW202145344A (zh) 2020-04-08 2021-12-01 荷蘭商Asm Ip私人控股有限公司 用於選擇性蝕刻氧化矽膜之設備及方法
US11821078B2 (en) 2020-04-15 2023-11-21 Asm Ip Holding B.V. Method for forming precoat film and method for forming silicon-containing film
US11996289B2 (en) 2020-04-16 2024-05-28 Asm Ip Holding B.V. Methods of forming structures including silicon germanium and silicon layers, devices formed using the methods, and systems for performing the methods
KR20210132600A (ko) 2020-04-24 2021-11-04 에이에스엠 아이피 홀딩 비.브이. 바나듐, 질소 및 추가 원소를 포함한 층을 증착하기 위한 방법 및 시스템
US11898243B2 (en) 2020-04-24 2024-02-13 Asm Ip Holding B.V. Method of forming vanadium nitride-containing layer
KR20210132605A (ko) 2020-04-24 2021-11-04 에이에스엠 아이피 홀딩 비.브이. 냉각 가스 공급부를 포함한 수직형 배치 퍼니스 어셈블리
KR20210134226A (ko) 2020-04-29 2021-11-09 에이에스엠 아이피 홀딩 비.브이. 고체 소스 전구체 용기
KR20210134869A (ko) 2020-05-01 2021-11-11 에이에스엠 아이피 홀딩 비.브이. Foup 핸들러를 이용한 foup의 빠른 교환
KR20210141379A (ko) 2020-05-13 2021-11-23 에이에스엠 아이피 홀딩 비.브이. 반응기 시스템용 레이저 정렬 고정구
TW202147383A (zh) 2020-05-19 2021-12-16 荷蘭商Asm Ip私人控股有限公司 基材處理設備
KR20210145078A (ko) 2020-05-21 2021-12-01 에이에스엠 아이피 홀딩 비.브이. 다수의 탄소 층을 포함한 구조체 및 이를 형성하고 사용하는 방법
TW202200837A (zh) 2020-05-22 2022-01-01 荷蘭商Asm Ip私人控股有限公司 用於在基材上形成薄膜之反應系統
TW202201602A (zh) 2020-05-29 2022-01-01 荷蘭商Asm Ip私人控股有限公司 基板處理方法
TW202218133A (zh) 2020-06-24 2022-05-01 荷蘭商Asm Ip私人控股有限公司 形成含矽層之方法
TW202217953A (zh) 2020-06-30 2022-05-01 荷蘭商Asm Ip私人控股有限公司 基板處理方法
KR20220010438A (ko) 2020-07-17 2022-01-25 에이에스엠 아이피 홀딩 비.브이. 포토리소그래피에 사용하기 위한 구조체 및 방법
TW202204662A (zh) 2020-07-20 2022-02-01 荷蘭商Asm Ip私人控股有限公司 用於沉積鉬層之方法及系統
TW202212623A (zh) 2020-08-26 2022-04-01 荷蘭商Asm Ip私人控股有限公司 形成金屬氧化矽層及金屬氮氧化矽層的方法、半導體結構、及系統
USD990534S1 (en) 2020-09-11 2023-06-27 Asm Ip Holding B.V. Weighted lift pin
USD1012873S1 (en) 2020-09-24 2024-01-30 Asm Ip Holding B.V. Electrode for semiconductor processing apparatus
US12009224B2 (en) 2020-09-29 2024-06-11 Asm Ip Holding B.V. Apparatus and method for etching metal nitrides
TW202229613A (zh) 2020-10-14 2022-08-01 荷蘭商Asm Ip私人控股有限公司 於階梯式結構上沉積材料的方法
KR20220053482A (ko) 2020-10-22 2022-04-29 에이에스엠 아이피 홀딩 비.브이. 바나듐 금속을 증착하는 방법, 구조체, 소자 및 증착 어셈블리
TW202223136A (zh) 2020-10-28 2022-06-16 荷蘭商Asm Ip私人控股有限公司 用於在基板上形成層之方法、及半導體處理系統
TW202235675A (zh) 2020-11-30 2022-09-16 荷蘭商Asm Ip私人控股有限公司 注入器、及基板處理設備
US11946137B2 (en) 2020-12-16 2024-04-02 Asm Ip Holding B.V. Runout and wobble measurement fixtures
TW202231903A (zh) 2020-12-22 2022-08-16 荷蘭商Asm Ip私人控股有限公司 過渡金屬沉積方法、過渡金屬層、用於沉積過渡金屬於基板上的沉積總成
USD1023959S1 (en) 2021-05-11 2024-04-23 Asm Ip Holding B.V. Electrode for substrate processing apparatus
USD980814S1 (en) 2021-05-11 2023-03-14 Asm Ip Holding B.V. Gas distributor for substrate processing apparatus
USD980813S1 (en) 2021-05-11 2023-03-14 Asm Ip Holding B.V. Gas flow control plate for substrate processing apparatus
USD981973S1 (en) 2021-05-11 2023-03-28 Asm Ip Holding B.V. Reactor wall for substrate processing apparatus
USD990441S1 (en) 2021-09-07 2023-06-27 Asm Ip Holding B.V. Gas flow control plate

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2003019643A1 (fr) * 2001-08-23 2003-03-06 Nec Corporation Dispositif semi-conducteur comportant un film isolant presentant une permittivite elevee et son procede de production
JP2004529495A (ja) * 2001-03-30 2004-09-24 アドバンスド.テクノロジー.マテリアルス.インコーポレイテッド 誘電体薄膜をcvd形成するための金属アミド前駆体およびアミノシラン前駆体

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004006699A (ja) 2002-04-25 2004-01-08 Hitachi Kokusai Electric Inc 半導体装置の製造方法及び基板処理装置
JP3956225B2 (ja) * 2003-08-26 2007-08-08 株式会社トリケミカル研究所 膜形成方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004529495A (ja) * 2001-03-30 2004-09-24 アドバンスド.テクノロジー.マテリアルス.インコーポレイテッド 誘電体薄膜をcvd形成するための金属アミド前駆体およびアミノシラン前駆体
WO2003019643A1 (fr) * 2001-08-23 2003-03-06 Nec Corporation Dispositif semi-conducteur comportant un film isolant presentant une permittivite elevee et son procede de production

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2010140278A1 (ja) * 2009-06-02 2010-12-09 パナソニック株式会社 半導体装置及びその製造方法
JP2010283040A (ja) * 2009-06-02 2010-12-16 Panasonic Corp 半導体装置及びその製造方法
JP2015129317A (ja) * 2014-01-06 2015-07-16 株式会社Adeka 原子層堆積法による酸化ケイ素又は酸窒化ケイ素薄膜の製造方法

Also Published As

Publication number Publication date
US20080032514A1 (en) 2008-02-07
JP4512098B2 (ja) 2010-07-28
JPWO2006057400A1 (ja) 2008-06-05
US7723245B2 (en) 2010-05-25

Similar Documents

Publication Publication Date Title
WO2006057400A1 (ja) 半導体装置の製造方法及び基板処理装置
KR100848226B1 (ko) 반도체 장치의 제조 방법 및 기판 처리 장치
US8343594B2 (en) Film formation method and apparatus for semiconductor process
US9966251B2 (en) Method of manufacturing semiconductor device and substrate processing apparatus
US8178448B2 (en) Film formation method and apparatus for semiconductor process
KR100539274B1 (ko) 코발트 막 증착 방법
US7825039B2 (en) Vertical plasma processing method for forming silicon containing film
US8119544B2 (en) Film formation method and apparatus for semiconductor process
US7629267B2 (en) High stress nitride film and method for formation thereof
US8202809B2 (en) Method of manufacturing semiconductor device, method of processing substrate, and substrate processing apparatus
KR20030018134A (ko) 조성과 도핑 농도의 제어를 위한 반도체 소자의 절연막형성 방법
JP2011097017A (ja) 半導体装置の製造方法および基板処理装置
WO2006026350A2 (en) Low temperature silicon compound deposition
WO2003089683A1 (en) Apparatus and method for depositing thin film on wafer using remote plasma
JP2006511946A (ja) 高品質の低温窒化シリコン膜を形成するための方法及び装置
JP2007526399A (ja) 絶縁膜または金属膜を形成する方法
KR20150088185A (ko) 반도체 장치의 제조 방법, 기판 처리 장치 및 프로그램
WO2005096362A1 (ja) 金属シリケート膜の成膜方法および装置、並びに半導体装置の製造方法
JP2006505954A (ja) 高k誘電体の窒化物形成
JP4356943B2 (ja) 基板処理装置及び半導体装置の製造方法
JP2015216404A (ja) 半導体装置の製造方法、基板処理方法、基板処理装置およびガス供給系
CN114342047A (zh) 基板处理装置、等离子体生成装置、半导体装置的制造方法以及程序
TWI235422B (en) Manufacturing method for semiconductor device
JP2006093240A (ja) 成膜方法

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): AE AG AL AM AT AU AZ BA BB BG BR BW BY BZ CA CH CN CO CR CU CZ DE DK DM DZ EC EE EG ES FI GB GD GE GH GM HR HU ID IL IN IS JP KE KG KM KN KP KR KZ LC LK LR LS LT LU LV LY MA MD MG MK MN MW MX MZ NA NG NI NO NZ OM PG PH PL PT RO RU SC SD SE SG SK SL SM SY TJ TM TN TR TT TZ UA UG US UZ VC VN YU ZA ZM ZW

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): BW GH GM KE LS MW MZ NA SD SL SZ TZ UG ZM ZW AM AZ BY KG KZ MD RU TJ TM AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IS IT LT LU LV MC NL PL PT RO SE SI SK TR BF BJ CF CG CI CM GA GN GQ GW ML MR NE SN TD TG

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 2006547932

Country of ref document: JP

NENP Non-entry into the national phase

Ref country code: DE

WWE Wipo information: entry into national phase

Ref document number: 11791222

Country of ref document: US

122 Ep: pct application non-entry in european phase

Ref document number: 05811396

Country of ref document: EP

Kind code of ref document: A1

WWP Wipo information: published in national office

Ref document number: 11791222

Country of ref document: US