WO2004012226A2 - Procede de fabrication de film polymere conducteur anisotrope sur tranche de semi-conducteur - Google Patents

Procede de fabrication de film polymere conducteur anisotrope sur tranche de semi-conducteur Download PDF

Info

Publication number
WO2004012226A2
WO2004012226A2 PCT/FR2003/002312 FR0302312W WO2004012226A2 WO 2004012226 A2 WO2004012226 A2 WO 2004012226A2 FR 0302312 W FR0302312 W FR 0302312W WO 2004012226 A2 WO2004012226 A2 WO 2004012226A2
Authority
WO
WIPO (PCT)
Prior art keywords
conductive
layer
inserts
polymer film
connection pad
Prior art date
Application number
PCT/FR2003/002312
Other languages
English (en)
Other versions
WO2004012226A3 (fr
Inventor
Jean-Charles Souriau
Pierre Renard
Jean Brun
Original Assignee
Commissariat A L'energie Atomique
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Commissariat A L'energie Atomique filed Critical Commissariat A L'energie Atomique
Priority to EP03748222A priority Critical patent/EP1523762A2/fr
Priority to US10/488,939 priority patent/US7026239B2/en
Publication of WO2004012226A2 publication Critical patent/WO2004012226A2/fr
Publication of WO2004012226A3 publication Critical patent/WO2004012226A3/fr

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/5328Conductive materials containing conductive organic materials or pastes, e.g. conductive adhesives, inks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/283Deposition of conductive or insulating materials for electrodes conducting electric current
    • H01L21/288Deposition of conductive or insulating materials for electrodes conducting electric current from a liquid, e.g. electrolytic deposition
    • H01L21/2885Deposition of conductive or insulating materials for electrodes conducting electric current from a liquid, e.g. electrolytic deposition using an external electrical current, i.e. electro-deposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76885By forming conductive members before deposition of protective insulating material, e.g. pillars, studs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/11Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L24/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68345Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used as a support during the manufacture of self supporting substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68359Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used as a support during manufacture of interconnect decals or build up layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05568Disposition the whole external layer protruding from the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05573Single external layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/291Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29101Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/29111Tin [Sn] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/2919Material with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/831Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector the layer connector being supplied to the parts to be connected in the bonding apparatus
    • H01L2224/83101Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector the layer connector being supplied to the parts to be connected in the bonding apparatus as prepeg comprising a layer connector, e.g. provided in an insulating plate member
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8319Arrangement of the layer connectors prior to mounting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01022Titanium [Ti]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01024Chromium [Cr]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01057Lanthanum [La]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01058Cerium [Ce]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01059Praseodymium [Pr]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01061Promethium [Pm]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01073Tantalum [Ta]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/0132Binary Alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/06Polymers
    • H01L2924/078Adhesive characteristics other than chemical
    • H01L2924/0781Adhesive characteristics other than chemical being an ohmic electrical conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12044OLED
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/30107Inductance

Definitions

  • the invention relates to a method for making an anisotropic conductive polymer film on a semiconductor wafer.
  • the invention also relates to a method for manufacturing a semiconductor chip provided with an anisotropic conductive polymer film as well as a semiconductor chip provided with an anisotropic conductive polymer film.
  • This technology is based on the implementation of a process on a complete wafer of semiconductor material requiring two levels of lithography: a first level to define the metallurgy for attaching microbeads and a second level dedicated to the electrolytic deposition of fusible materials. This method cannot be used for the interconnection of cut chips or when the number of wafers to be treated is too low to justify the drawing of specific masks necessary for the lithography step.
  • the ACF technique relates to conductive films made of conductive particles incorporated in an insulating film or of metallic inserts included in an insulating film.
  • ACF films with conductive particles incorporated in an insulating film are the best known.
  • This type of film is based on a random distribution of conductive particles in a polymer matrix.
  • the conductive particles typically have a diameter of a few microns. These are either metal coated polymer beads, or metal beads which can be, for example, nickel or silver.
  • the interconnection is obtained by bonding the film between the substrate and the chip, bonding being followed by thermocompression.
  • the interconnection of a chip and a substrate using a film with conductive particles is shown in FIG. 1A.
  • a chip 1 provided with conductive pads 5 is connected to a substrate 2 provided with conductive pads 7.
  • An ACF film consisting of an insulating film 3 in which 'conductive particles 4 are incorporated is placed between the chip and the substrate.
  • Bosses 6 establish contact between the studs conductors and ACF film.
  • This type of interconnection leads to a relatively high electrical contact resistance, which reduces the scope of its fields of application.
  • ACF films with through metal inserts The production of an ACF film with through metal inserts is based on the orderly insertion of metallic microstructures into a sheet of polymer.
  • the interconnection of a chip and a substrate using a film with through metal inserts is shown in FIG. 1B.
  • the ACF film consists of an insulating film 8 in which metal inserts are placed 9.
  • a high redundancy in the number of contacts per pad ensures a homogeneous contact of low resistivity and making it possible to pass large currents.
  • ACF films causes several problems, including that of the reliability of the electrical contact. Indeed, oxidized layers are formed on the ends of the metal inserts and on the interconnection pads of the chip, which leads to greatly reducing the quality of the electrical contacts.
  • a solution has been proposed to this problem, namely, the addition of a fusible material to the ends of the metal inserts.
  • the fusible material is liable to creep during its redesign and, consequently, to short-circuit the metal inserts.
  • impurities can be reported between the film and the chip or between the film and its substrate during hybridization.
  • the films are produced on a rigid sacrificial support which must be separated from the ACF film before hybridization. It is then necessary to assemble three elements, the chip, the film and the substrate.
  • the present invention does not have the drawbacks mentioned above.
  • the invention relates to an anisotropic conductive polymer film making process on a wafer coated semiconductor, on a 'face, a passivation layer is practiced wherein at least one opening exposing a bonding pad electric.
  • the method comprises at least the following successive steps:
  • the filling of the through holes is carried out by electrolytic growth assisted or not by an electric field.
  • the method according to the invention comprises, between the step of filling the through holes with one or more materials conductors and the step of removing the polymer layer, the following successive steps: deposition of a photosensitive resin on the photosensitive polymer layer in which the conductive inserts are formed, exposure and development of the photosensitive resin through a mask so that only one resin pellet remains at the top of a first end of each insert, - isotropic chemical etching of the first ends of the conductive inserts until the resin pellets are removed so that a point appears on the first end of each conductive insert.
  • the invention also relates to a method for manufacturing a semiconductor chip.
  • the method comprises a method for manufacturing an anisotropic conductive polymer film on a semiconductor wafer according to the invention and a step for cutting a structure resulting from said anisotropic conductive polymer film on a semiconductor wafer.
  • the invention also relates to a semiconductor chip comprising, on one side, a passivation layer in which is formed at least one opening revealing a connection pad.
  • the chip comprises, on the passivation layer and the connection pad, an anisotropic conductive polymer film consisting of conductive inserts enclosed in an insulating material, a conductive insert having a first end projecting from the insulating material and one. second end brought into contact with the passivation layer or the connection pad via a conductive element.
  • the anisotropic conductive film according to the invention is produced directly on a wafer of semiconductor material in which active and / or passive elements of the integrated circuit type are present. The method according to the invention ensures an excellent electrical connection between the metals brought into contact.
  • the metal inserts are connected to the interconnection pads almost irreversibly thanks to a non-fusible hanging material.
  • the anisotropic conductive polymer film makes it possible to make chip-substrate contacts having a low electrical resistance, a good mechanical solidity and a good reliability.
  • FIGS. 1A and 1B represent the interconnection of a chip and a substrate according to the known art, using, respectively, an anisotropic conductive polymer film with conductive particles and an anisotropic conductive polymer film with conductive inserts;
  • FIG. 2 represents a chip equipped with an anisotropic conductive polymer film according to the invention;
  • FIGS. 3A-3I represent a method of manufacturing an anisotropic conductive polymer film on a semiconductor wafer according to the invention,
  • FIGS. 4A-4F represent a variant of the manufacturing process shown in FIGS. 3A-3I.
  • the same references designate the same elements. Detailed description of methods of implementing the invention
  • FIG. 2 represents an example of a semiconductor chip equipped with an anisotropic conductive polymer film according to the invention.
  • a chip 10 is provided with an interconnection pad 11 placed in an opening of a passivation layer 12.
  • a conductive film 13 comprising a layer of insulating material 14 in which are placed conductive inserts 15 covers the passivation layer 12 and the connection pad 11.
  • a metal insert 15 has a first end which projects from the insulating film 14 and a second end connected by a conductive element 16 to the passivation layer 12 or to the conductive stud 11.
  • the conductive element 16 consists of a metal pad 17 and a hooking element 18.
  • the method is implemented from a slice 'of semiconductor material.
  • a semiconductor wafer T is covered, on one side, with a passivation layer 12 in which are made openings revealing connection pads 11 (cf. FIG. 3A).
  • the first step of the process is the deposition in full layer of a conductive and adherent material 19 on the passivation layer 12 and the connection pads 11 (cf. FIG. 3B).
  • the conductive and adherent material 19 is, for example, Ti, Cr, W, Ta, etc. This step is preferably carried out after pickling the surface of the pads.
  • the deposition of at least one metallic layer 20 (Cu, Ni, Ti, Au, Al, etc.) is then carried out on the layer 19 (see Figure 3C).
  • the metal layer 20 is intended to serve as an electric current supply layer at the time of the electrolytic growth of the conductive inserts.
  • a layer of photosensitive polymer 21 of the resin type is then deposited on the metal layer 20 (cf. FIG. 3D).
  • the thickness of the photosensitive polymer layer 21 is between a few ⁇ m and several tens of ⁇ m.
  • the layer 21 is then exposed through a mask in order to form through holes 22 (cf. FIG. 3E).
  • the holes can have a depth of a few ⁇ m to several tens of ⁇ m, depending on the thickness ' of the layer 21.
  • the mask allowing the formation of the holes ensures a homogeneous and redundant distribution of these.
  • the holes are then filled with one or more conductive materials (Cu, Ni, Ti, Cr, W, SnPb, Au, Ag, etc.), for example electrolytically, to form conductive inserts 23 (cf. FIG. 3F) .
  • the resin is then removed, for example by dissolution, (see Figure 3G).
  • the layer of conductive and adherent material 19 and the metallic layer 20 constitute a conductive layer which is then selectively etched in the zones situated between the inserts (cf. FIG. 3H).
  • the etched layers 19 and 20 then form the conductive elements 16, each element 16 comprising a metal patch 17 coming from the metal layer 20 and a hooking element 18 coming from the layer 19.
  • the connection pads 11 are then ' electrically isolated one another.
  • This step can be accomplished by dry or chemical means, the latter being preferred.
  • An insulating material 24 is deposited on the plate, partially covering the metal inserts (cf. FIG. 31). In the case where the insulating material completely covers the inserts, an engraving is carried out to update them.
  • This material is preferably a polymer such as a polyimide, a thermoplastic material, a photosensitive resin or any type of adhesive. It is also possible to spread a fusible glass commonly called "Spin On Glass".
  • the conductive inserts have a pointed end allowing an improvement in the electrical contact of the anisotropic conductive polymer film and of the substrates on which it is desired to carry the chips.
  • the method according to the variant of the invention comprises additional steps between the step of forming the conductive inserts (cf. FIG. 3F) and the step of removing the photosensitive polymer layer (cf. FIG. 3G).
  • the step of forming the conductive inserts is followed here by the deposition of a photosensitive resin 25 on all of the inserts (cf. FIG. 4A).
  • the photosensitive resin is exposed through a mask so that only one resin pellet 26 remains at the top of each insert (cf. FIG. 4B). Isotropic etching, for example wet or dry
  • inserts are then produced (cf. FIG. 4C) until the resin pellets are removed
  • an anisotropic conductive polymer film produced directly on a chip considerably simplifies the method of hybridization of the chip on a substrate. Indeed, it is no longer necessary to manipulate a film to interpose it between the chip and the substrate. Only two elements are to be handled, the chip and the substrate. In addition, thanks to the bonding layer present under the inserts, the electrical contact of the anisotropic conductive polymer film on the chip is of very good quality. Other advantages of the method according to the invention can be emphasized. Thus, the production of an anisotropic conductive polymer film according to the method of the invention does not require a critical alignment step since the redundancy of the holes made during the etching step (cf. FIG.

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Wire Bonding (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Non-Insulated Conductors (AREA)

Abstract

L'invention concerne un procédé de fabrication de film polymère conducteur anisotrope (23, 24) sur une tranche de semi-conducteur (T) comprenant, sur une face, une couche de passivation (12) dans laquelle est pratiquée au moins une ouverture laissant apparaître un plot de connexion (11). L'invention s'applique à la formation de composants (puces, circuits intégrés) à haute densité d'interconnexions.

Description

PROCEDE DE FABRICATION DE FILM POLYMERE CONDUCTEUR ANISOTROPE SUR TRANCHE DE SEMI-CONDUCTEUR
Domaine technique et art antérieur: L' invention concerne un procédé de f brication de film polymère conducteur anisotrope sur tranche de semi-conducteur. L'invention concerne également un procédé de fabrication de puce semi-conductrice munie d'un film polymère conducteur anisotrope ainsi qu'une puce semi-conductrice munie d'un film polymère conducteur anisotrope.
Avec l'essor du multimédia, de nombreux dispositifs électroniques doivent être capables de gérer, de traiter et de transmettre rapidement et facilement une grande quantité d'informations. Ces dispositifs nécessitent un accroissement de la densité des interconnexions ainsi qu'une diminution de leur poids et de leur coût de fabrication.
Il existe plusieurs grandes familles de techniques pour connecter des puces et des circuits intégrés à des substrats d'interconnexion comme, par exemple, la technique de connexion par billes dite technique « flip-chip » et la technique ACF (ACF pour « Anisotropic Conductive Film ») . Ces techniques présentent un certain nombre d' avantages pour l'intégration des circuits.' Compte tenu de la répartition surfacique des plots d' interconnexion, elles offrent la capacité de connecter des puces à haute densité d' interconnexions dans un volume réduit tout en maintenant ou en améliorant les performances électriques, notamment en diminuant les effets de self- inductance. Ces techniques sont utilisées, par exemple, dans les téléphones cellulaires et, plus généralement, dans les dispositifs multimédia, comme cela a été mentionné ci-dessus. Parmi les techniques de type « flip-chip », la technologie par microbilles fusibles est celle qui prédomine actuellement. Cette technologie repose sur la mise en œuvre d'un procédé sur tranche complète de matériau semi-conducteur nécessitant deux niveaux de lithographie: un premier niveau pour définir la métallurgie d'accrochage des microbilles et un second niveau dédié au dépôt électrolytique de matériaux fusibles. Ce procédé n'est pas utilisable pour l'interconnexion de puces découpées ou lorsque le nombre de tranches à traiter est trop faible pour justifier le dessin de masques spécifiques nécessaires à l'étape de lithographie.
La technique ACF concerne des films conducteurs faits de particules conductrices incorporées dans un film isolant ou d' inserts métalliques inclus dans un film isolant.
Les films ACF à particules conductrices incorporées dans un film isolant sont les plus connus. Ce type de film est basé sur une répartition aléatoire de particules conductrices dans une matrice polymère. Les particules conductrices ont typiquement un diamètre de quelques microns. Ce sont soit des billes de polymère recouvertes de métal, soit des billes de métal qui peuvent être, par exemple, en nickel ou en argent. L' interconnexion est obtenue en collant le film entre le substrat et la puce, le collage étant suivi d'une thermocompression. L'interconnexion d'une puce et d'un substrat à l'aide d'un film à particules conductrices est représenté en figure 1A. Une puce 1 munie de plots conducteurs 5 est reliée à un substrat 2 muni de plots conducteurs 7. Un film ACF constitué d'un film isolant 3 dans lequel ' sont incorporées des particules conductrices 4 est placé entre la puce et le substrat. Des bossages 6 établissent le contact entre les plots conducteurs et le film ACF. Ce type d'interconnexion conduit à une résistance électrique de contact relativement élevée, ce qui réduit le champ de ses domaines d'application. Une application connue est, par exemple, le domaine des écrans plats.
L'inconvénient mentionné ci-dessus a conduit à la conception des films ACF à inserts métalliques traversants. La fabrication d'un film ACF à inserts métalliques traversants est basée sur l'insertion ordonnée de microstructures métalliques dans une nappe de polymère. L'interconnexion d'une puce et d'un substrat à l'aide d'un film à inserts métalliques traversants est représenté en figure 1B. Le film ACF est constitué d'un film isolant 8 dans lequel sont placés des inserts métalliques 9. Une forte redondance du nombre de contacts par plot assure un contact homogène de faible résistivité et permettant de passer des courants importants.
L'utilisation des films ACF entraîne cependant plusieurs problèmes parmi lesquels celui de la fiabilité du contact électrique. En effet, il se forme des couches oxydées sur les extrémités des inserts métalliques et sur les plots d'interconnexion de la puce, ce qui conduit à fortement réduire la qualité des contacts électriques. Une solution a été proposée à ce problème, à savoir, l'ajout d'un matériau fusible aux extrémités des inserts métalliques. Cependant, le matériau fusible est susceptible de fluer pendant sa refonte et, partant, de mettre en court-circuit les inserts métalliques. De plus, des impuretés peuvent être rapportées entre le film et la puce ou entre le film et son substrat pendant l'hybridation.
Un autre problème est lié à la manipulation des films ACF de faible épaisseur. Les films sont réalisés sur un support sacrificiel rigide qu' il faut séparer du film ACF avant l'hybridation. Il faut alors assembler trois éléments, la puce, le film et le substrat. La présente invention ne présente pas les inconvénients mentionnés ci-dessus.
Exposé de l' invention
En effet, l'invention concerne un procédé de fabrication de film polymère conducteur anisotrope sur une tranche de semi-conducteur recouverte, sur une ' face, d'une couche de passivation dans laquelle est pratiquée au moins une ouverture laissant apparaître un plot de connexion électrique. Le procédé comprend au moins les étapes successives suivantes :
- dépôt d'une couche conductrice sur la couche de passivation et sur le plot de connexion,
- dépôt d'une couche de polymère photosensible sur la couche conductrice,
- insolation et développement de la couche de polymère photosensible à travers un masque afin de former des trous traversants,
- remplissage des trous traversants par un ou plusieurs matériaux conducteurs de façon à former un insert conducteur dans chaque trou,
- suppression de la couche de polymère photosensible, - gravure de la couche conductrice dans les zones situées entre les inserts,
- dépôt d'une couche de matériau isolant entre les inserts conducteurs.
Selon un mode de réalisation avantageux, le remplissage des trous traversants est effectué par croissance électrolytique assistée ou- non d'un champ électrique.
Selon une variante, le procédé selon l'invention comprend, entre l'étape de remplissage des trous traversants par un ou plusieurs matériaux conducteurs et l'étape de suppression de la couche de polymère, les étapes successives suivantes : dépôt d'une résine photosensible sur la couche de polymère photosensible dans laquelle sont formés les inserts conducteurs, insolation et développement de la résine photosensible à travers un masque de sorte que seule une pastille de résine demeure au sommet d'une première extrémité de chaque insert, - gravure chimique isotrope des premières extrémités des inserts conducteurs jusqu'au retrait des pastilles de résine de sorte qu'une pointe apparaisse sur la première extrémité de chaque insert conducteur. L'invention concerne également un procédé de fabrication de puce semi-conductrice. Le procédé comprend un procédé de fabrication de film polymère conducteur anisotrope sur tranche de semi-conducteur selon l'invention et une étape de découpe d'une structure issue dudit procédé de fabrication de film polymère conducteur anisotrope sur tranche de semiconducteur.
L' invention concerne encore une puce semi- conductrice comprenant, sur une face, une couche de passivation dans laquelle est pratiquée au moins une ouverture laissant apparaître un plot de connexion. La puce comprend, sur la couche de passivation et le plot de connexion, un film polymère conducteur anisotrope constitué d' inserts conducteurs enserrés dans un matériau isolant, un insert conducteur ayant une première extrémité faisant saillie hors du matériau isolant et une. deuxième extrémité mise au contact de la couche de passivation ou du plot de connexion par l' intermédiaire 'd'un élément conducteur. Le film conducteur anisotrope selon l'invention est réalisé directement sur une tranche de matériau semi-conducteur dans laquelle sont présents des éléments actifs et/ou passifs de type circuits intégrés. Le procédé selon l'invention permet d'assurer une excellente liaison électrique entre les métaux mis en contact. Les inserts métalliques sont reliés aux plots d'interconnexion de manière quasi irréversible grâce à un matériau d'accroché non fusible. Le film polymère conducteur anisotrope permet de réaliser des contacts puce-substrat présentant une faible résistance électrique, une bonne solidité mécanique et une bonne fiabilité.
Brève description des figures
D'autres caractéristiques et avantages de l'invention apparaîtront à la lecture d'un mode de réalisation préférentiel de l'invention fait en référence .aux figures jointes parmi lesquelles : - les figures 1A et 1B représentent l'interconnexion d'une puce et d'un substrat selon l'art connu, à l'aide, respectivement, d'un film polymère conducteur anisotrope à particules conductrices et d'un film polymère conducteur anisotrope à inserts conducteurs ; la figure 2 représente une puce équipée d'un film polymère conducteur anisotrope selon l'invention ; les figures 3A-3I représentent un procédé de fabrication de film polymère conducteur anisotrope sur tranche de semi-conducteur selon l'invention, les figures 4A-4F représentent une variante du procédé de fabrication représenté aux figures 3A-3I. Sur toutes les figures, les mêmes repères désignent les mêmes éléments. Description détaillée de modes de mise en œuyre de 1' invention
La figure 2 représente un exemple de puce semi- conductrice équipée d'un film polymère conducteur anisotrope selon l'invention.
Une puce 10 est munie d'un plot d'interconnexion 11 placé dans une ouverture d'une couche de passivation 12. Un film conducteur 13 comprenant une couche de matériau isolant 14 dans laquelle sont placés des inserts conducteurs 15 recouvre la couche de passivation 12 et le plot de connexion 11. Un insert métallique 15 a une première extrémité qui fait saillie hors du film isolant 14 et une deuxième extrémité reliée par un élément conducteur 16 à la couche de passivation 12 ou au plot conducteur 11. L'élément conducteur 16 est constitué d'une pastille métallique 17 et d'un élément d'accrochage 18.
Le procédé de fabrication de film polymère conducteur sur tranche de semi-conducteur selon l'invention va maintenant être décrit en référence aux figures 3A-3I.
Le procédé est mis en œuvre à partir d'une tranche' de matériau semi-conducteur. Une tranche de semi-conducteur T est recouverte, sur une face, d'une couche de passivation 12 dans laquelle sont pratiquées des ouvertures laissant apparaître des plots de connexion 11 (cf. figure 3A) . La première étape du procédé est le dépôt en pleine couche d'un matériau conducteur et adhérent 19 sur la couche de passivation 12 et les plots de connexion 11 (cf. figure 3B) . Le matériau conducteur et adhérent 19 est, par exemple, du Ti, Cr, W, Ta, etc. Cette étape est préférentiellement réalisée après un décapage de la surface des plots. Le dépôt d'au moins une couche métallique 20 (Cu, Ni, Ti, Au, Al, etc.) est ensuite effectué sur la couche 19 (cf. figure 3C) . La couche métallique 20 est destinée à servir de couche d' apport de courant électrique au moment de la croissance électrolytique des inserts conducteurs. On dépose ensuite une couche de polymère photosensible 21 de type résine sur la couche métallique 20 (cf. figure 3D) . L'épaisseur de la couche de polymère photosensible 21 est comprise entre quelques μm et plusieurs dizaines de μm. La couche 21 est ensuite insolée à travers un masque afin de former des trous traversants 22 (cf. figure 3E) . Typiquement les trous peuvent avoir une profondeur de quelques μm à plusieurs dizaines de μm, selon l'épaisseur 'de la couche 21. Le masque permettant la formation des trous assure une répartition homogène et redondante de ceux- ci. Les trous sont ensuite remplis par un ou plusieurs matériaux conducteurs (Cu, Ni, Ti, Cr, W, SnPb, Au, Ag, etc.), par exemple par voie électrolytique, pour former des inserts conducteurs 23 (cf. figure 3F) . La résine est alors supprimée, par exemple par dissolution, (cf. figure 3G) . La couche de matériau conducteur et adhérent 19 et la couche métallique 20 constituent une couche conductrice qui est alors gravée sélectivement dans les zones situées entre les inserts (cf. figure 3H) . Les couches 19 et 20 gravées forment alors les éléments conducteurs 16, chaque élément 16 comportant une pastille métallique 17 issue de la couche métallique 20 et un élément d'accrochage 18 issu de la couche 19. Les plots de connexion 11 sont alors' électriquement isolés les uns des autres. Cette' étape peut se réaliser par voie sèche ou chimique, cette dernière étant préférée. Un matériau isolant 24 est déposé sur la plaque, recouvrant partiellement .les inserts métalliques (cf. figure 31) . Dans le cas où le matériau isolant recouvre entièrement les inserts, on procède à une gravure pour les mettre à jour. Ce matériau est préferentiellement un polymère tel qu'un polyimide, un matériau thermoplastique, une résine photosensible ou tout type de colle. Il est également possible d'étaler un verre fusible communément appelé « Spin On Glass ».
Pour obtenir une puce semi-conductrice selon l'invention, il suffit alors de découper la tranche de semi-conducteur recouverte de film polymère conducteur anisotrope en autant de puces élémentaires qu'il est nécessaire.
Une variante du procédé de fabrication de film polymère conducteur selon l'invention va maintenant être décrite en référence aux figures 4A-4F. Selon cette variante, les inserts conducteurs ont une extrémité pointue permettant une amélioration du contact électrique du film polymère conducteur anisotrope et des substrats sur lesquels on désire réporter les puces.
Le procédé selon la variante de l'invention comprend des étapes supplémentaires entre l'étape de formation des inserts conducteurs (cf. figure 3F) et l'étape de suppression de la couche de polymère photosensible (cf. figure 3G) . Selon la variante de l'invention, à l'étape de formation des inserts conducteurs, succède ici le dépôt d'une résine photosensible 25 sur l'ensemble des inserts (cf. figure 4A) . La résine photosensible est insolée à travers un masque de sorte que seule une pastille de résine 26 demeure au sommet de chaque insert (cf. figure 4B) . Une gravure isotrope, par exemple par voie humide ou sèche
(par exemple acide nitrique dilué pour des inserts en nickel) , des inserts est alors réalisée (cf. figure 4C) jusqu'à ce que les pastilles de résine soient retirées
(cf. figure 4D) . Une pointe 27 apparaît alors à l'extrémité de chaque insert. Le procédé se poursuit alors selon les étapes mentionnées précédemment, à savoir, suppression de la couche de polymère photosensible et gravure sélective des couches métalliques déposées en pleine couche (cf. figure 4E) . A la gravure sélective des couches métalliques succède le dépôt d'un matériau isolant 24 recouvrant les inserts à l'exception des pointes 27 (cf. figure 4F) .
La présence d'un film polymère conducteur anisotrope réalisé directement sur une puce, comme cela est décrit ci-dessus, simplifie considérablement le procédé d'hybridation de la puce sur un substrat. En effet, il n'est alors plus nécessaire de manipuler un film pour l'interposer entre la puce et le substrat. Seuls deux éléments sont à manipuler, la puce et le substrat. De plus, grâce à la couche d'accrochage présente sous les inserts, le contact électrique du film polymère conducteur anisotrope sur la puce est de très bonne qualité. D'autres avantages du procédé selon l'invention peuvent être soulignés. Ainsi, la fabrication d'un film polymère conducteur anisotrope selon le procédé de l'invention ne nécessite-t-il pas d'étape d'alignement critique puisque la redondance des trous effectués lors de l'étape de gravure (cf. figure 3E) conduit à une redondance des inserts conducteurs telle qu'il y a nécessairement des inserts au-dessus des plots à connecter. Un autre avantage consiste en ce que la fabrication d'un film polymère conducteur anisotrope selon le procédé de l'invention permet d'utiliser tout type de polymère, voir même du verre fusible.

Claims

REVENDICATIONS
1. Procédé de fabrication de film polymère conducteur anisotrope sur une tranche de semi- conducteur comprenant, sur une face, une couche de passivation (12) dans laquelle est pratiquée au moins une ouverture laissant apparaître un plot de connexion
(11), caractérisé en ce qu'il comprend au moins les étapes suivantes : - dépôt d'une couche conductrice (19, 20) sur la couche de passivation (12) et sur le plot de connexion (11) de la tranche de semi-conducteur, dépôt d'une couche de polymère photosensible (21) sur la couche conductrice (20) , - insolation et développement de la couche de polymère photosensible (21) à travers un masque afin de former des trous traversants (22), remplissage des trous traversants (22) par un ou plusieurs matériaux conducteurs de façon à former un insert conducteur (23) dans chaque trou, suppression de la couche de polymère photosensible (21), gravure de la couche conductrice (19, 20) dans les zones situées entre les inserts conducteurs, - dépôt d'une couche de matériau isolant (24) entre les inserts conducteurs.
2. Procédé selon la revendication 1, caractérisé en ce que la couche conductrice (19, 20) comporte une couche de matériau conducteur et adhérent
(19) déposée sur la couche de passivation et sur le plot de connexion et au moins une couche métallique
(20) déposée sur la couche de matériau conducteur et adhérent .
3. Procédé selon la revendication 1 ou 2, caractérisé en ce qu'il comprend, entre l'étape de remplissage des trous traversants (22) et l'étape de suppression de la couche de polymère, les étapes successives suivantes :
- dépôt d'une résine photosensible sur la couche de polymère photosensible dans laquelle sont formés .les inserts conducteurs, insolation et développement de la résine photosensible à travers un masque de sorte que seule une pastille de résine (26) demeure au sommet d'une première extrémité de chaque insert, gravure chimique isotrope des premières extrémités des inserts jusqu'au retrait des pastilles de résine de sorte qu'une pointe (27) apparaisse sur la première extrémité de chaque insert.
4. Procédé selon l'une quelconque des revendications 1 à 3, caractérisé en ce que le remplissage des trous traversants est effectué par croissance électrolytique.
5. Procédé selon l'une quelconque des revendications précédentes, caractérisé en ce que la gravure de la couche conductrice (19, 20) est une gravure humide ou une gravure sèche.
6. Procédé de fabrication de puce semi- conductrice, caractérisé en ce qu'il comprend un procédé de fabrication de film polymère conducteur anisotrope sur une tranche de semi-conducteur selon l'une des revendications 1 à 5 et une étape de découpe d'une structure obtenue par ledit procédé de fabrication de film polymère conducteur anisotrope.
7. Puce semi-conductrice comprenant, sur une face, une couche de passivation (12) dans laquelle est pratiquée au moins une ouverture laissant apparaître un plot de connexion (11), caractérisée en ce qu'elle comprend, sur la couche de passivation (12) et le plot de connexion (11) , un film polymère conducteur anisotrope constitué d' inserts conducteurs (15) enserrés dans un matériau isolant (14) , un insert conducteur (15) ayant une première extrémité faisant saillie hors du matériau isolant (14) et une deuxième extrémité mise en contact, par l'intermédiaire d'un plot conducteur (16) , soit de la couche de passivation
(12), soit du plot de connexion (11) selon que la deuxième extrémité de l' insert est respectivement en regard, soit de la couche de passivation (12) , soit du plot de connexion (11) .
8. Puce semi-conductrice selon la revendication 7, caractérisée en ce que chaque élément conducteur (16) comprend un matériau conducteur adhérent (18) et un matériau métallique (17) .
9. Puce semi-conductrice selon la revendication 7 ou 8, caractérisée en ce que les premières extrémités sont en forme de pointes (27) .
10. Puce semi-conductrice selon l'une quelconque des revendications 7 à 9, caractérisée en ce que le matériau isolant est un polyimide, un matériau thermoplastique, une résine photosensible ou une colle.
11. Puce semi-conductrice selon l'une quelconque des revendications 7 à 9, caractérisée en ce que le matériau isolant est un verre fusible.
PCT/FR2003/002312 2002-07-24 2003-07-22 Procede de fabrication de film polymere conducteur anisotrope sur tranche de semi-conducteur WO2004012226A2 (fr)

Priority Applications (2)

Application Number Priority Date Filing Date Title
EP03748222A EP1523762A2 (fr) 2002-07-24 2003-07-22 Procede de fabrication de film polymere conducteur anisotrope sur tranche de semi-conducteur
US10/488,939 US7026239B2 (en) 2002-07-24 2003-07-22 Method for making an anisotropic conductive polymer film on a semiconductor wafer

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR02/09378 2002-07-24
FR0209378A FR2842943B1 (fr) 2002-07-24 2002-07-24 Procede de fabrication de film polymere conducteur anisotrope sur tranche de semi-conducteur

Publications (2)

Publication Number Publication Date
WO2004012226A2 true WO2004012226A2 (fr) 2004-02-05
WO2004012226A3 WO2004012226A3 (fr) 2004-04-08

Family

ID=30011435

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/FR2003/002312 WO2004012226A2 (fr) 2002-07-24 2003-07-22 Procede de fabrication de film polymere conducteur anisotrope sur tranche de semi-conducteur

Country Status (4)

Country Link
US (1) US7026239B2 (fr)
EP (1) EP1523762A2 (fr)
FR (1) FR2842943B1 (fr)
WO (1) WO2004012226A2 (fr)

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11608486B2 (en) 2015-07-02 2023-03-21 Terumo Bct, Inc. Cell growth with mechanical stimuli
US11613727B2 (en) 2010-10-08 2023-03-28 Terumo Bct, Inc. Configurable methods and systems of growing and harvesting cells in a hollow fiber bioreactor system
US11624046B2 (en) 2017-03-31 2023-04-11 Terumo Bct, Inc. Cell expansion
US11629332B2 (en) 2017-03-31 2023-04-18 Terumo Bct, Inc. Cell expansion
US11634677B2 (en) 2016-06-07 2023-04-25 Terumo Bct, Inc. Coating a bioreactor in a cell expansion system
US11667876B2 (en) 2013-11-16 2023-06-06 Terumo Bct, Inc. Expanding cells in a bioreactor
US11667881B2 (en) 2014-09-26 2023-06-06 Terumo Bct, Inc. Scheduled feed
US11685883B2 (en) 2016-06-07 2023-06-27 Terumo Bct, Inc. Methods and systems for coating a cell growth surface
US11795432B2 (en) 2014-03-25 2023-10-24 Terumo Bct, Inc. Passive replacement of media
US11965175B2 (en) 2016-05-25 2024-04-23 Terumo Bct, Inc. Cell expansion

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8518304B1 (en) 2003-03-31 2013-08-27 The Research Foundation Of State University Of New York Nano-structure enhancements for anisotropic conductive material and thermal interposers
FR2857780B1 (fr) * 2003-07-18 2005-09-09 Commissariat Energie Atomique Procede de fabrication de film conducteur anisotrope sur un substrat
FR2866753B1 (fr) * 2004-02-25 2006-06-09 Commissariat Energie Atomique Dispositif microelectronique d'interconnexion a tiges conductrices localisees
US7785494B2 (en) * 2007-08-03 2010-08-31 Teamchem Company Anisotropic conductive material
KR101485105B1 (ko) * 2008-07-15 2015-01-23 삼성전자주식회사 반도체 패키지
KR101513642B1 (ko) * 2013-08-21 2015-04-20 엘지전자 주식회사 반도체 디바이스
WO2016098865A1 (fr) * 2014-12-19 2016-06-23 富士フイルム株式会社 Substrat de câblage multicouche
KR102608888B1 (ko) * 2019-06-04 2023-12-01 (주)포인트엔지니어링 전기접속용 양극산화막 및 광소자 디스플레이 및 광소자 디스플레이 제조 방법

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5543585A (en) * 1994-02-02 1996-08-06 International Business Machines Corporation Direct chip attachment (DCA) with electrically conductive adhesives
WO1999005717A1 (fr) * 1997-07-22 1999-02-04 Commissariat A L'energie Atomique Procede de fabrication d'un film conducteur anisotrope a inserts conducteurs
US5879530A (en) * 1994-10-28 1999-03-09 Commissariat A L'energie Atomique Anisotropic conductive film for microconnections
US20010013661A1 (en) * 2000-02-10 2001-08-16 Miho Yamaguchi Semiconductor device

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6803303B1 (en) * 2002-07-11 2004-10-12 Micron Technology, Inc. Method of fabricating semiconductor component having encapsulated, bonded, interconnect contacts

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5543585A (en) * 1994-02-02 1996-08-06 International Business Machines Corporation Direct chip attachment (DCA) with electrically conductive adhesives
US5879530A (en) * 1994-10-28 1999-03-09 Commissariat A L'energie Atomique Anisotropic conductive film for microconnections
WO1999005717A1 (fr) * 1997-07-22 1999-02-04 Commissariat A L'energie Atomique Procede de fabrication d'un film conducteur anisotrope a inserts conducteurs
US20010013661A1 (en) * 2000-02-10 2001-08-16 Miho Yamaguchi Semiconductor device

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
SOURIAU J-C ET AL: "Electrical conductive film for Flip-Chip interconnection based on z-axis conductors" 2002 PROCEEDINGS 52ND. ELECTRONIC COMPONENTS AND TECHNOLOGY CONFERENCE. ECTC 2002. SAN DIEGO, CA, MAY 28 - 31, 2002, PROCEEDINGS OF THE ELECTRONIC COMPONENTS AND TECHNOLOGY CONFERENCE, NEW YORK, NY: IEEE, US, vol. CONF. 52, 28 mai 2002 (2002-05-28), pages 1151-1153, XP002244362 ISBN: 0-7803-7430-4 *

Cited By (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11613727B2 (en) 2010-10-08 2023-03-28 Terumo Bct, Inc. Configurable methods and systems of growing and harvesting cells in a hollow fiber bioreactor system
US11773363B2 (en) 2010-10-08 2023-10-03 Terumo Bct, Inc. Configurable methods and systems of growing and harvesting cells in a hollow fiber bioreactor system
US11746319B2 (en) 2010-10-08 2023-09-05 Terumo Bct, Inc. Customizable methods and systems of growing and harvesting cells in a hollow fiber bioreactor system
US11708554B2 (en) 2013-11-16 2023-07-25 Terumo Bct, Inc. Expanding cells in a bioreactor
US11667876B2 (en) 2013-11-16 2023-06-06 Terumo Bct, Inc. Expanding cells in a bioreactor
US11795432B2 (en) 2014-03-25 2023-10-24 Terumo Bct, Inc. Passive replacement of media
US11667881B2 (en) 2014-09-26 2023-06-06 Terumo Bct, Inc. Scheduled feed
US11608486B2 (en) 2015-07-02 2023-03-21 Terumo Bct, Inc. Cell growth with mechanical stimuli
US11965175B2 (en) 2016-05-25 2024-04-23 Terumo Bct, Inc. Cell expansion
US11685883B2 (en) 2016-06-07 2023-06-27 Terumo Bct, Inc. Methods and systems for coating a cell growth surface
US11634677B2 (en) 2016-06-07 2023-04-25 Terumo Bct, Inc. Coating a bioreactor in a cell expansion system
US11999929B2 (en) 2016-06-07 2024-06-04 Terumo Bct, Inc. Methods and systems for coating a cell growth surface
US11702634B2 (en) 2017-03-31 2023-07-18 Terumo Bct, Inc. Expanding cells in a bioreactor
US11629332B2 (en) 2017-03-31 2023-04-18 Terumo Bct, Inc. Cell expansion
US11624046B2 (en) 2017-03-31 2023-04-11 Terumo Bct, Inc. Cell expansion

Also Published As

Publication number Publication date
FR2842943B1 (fr) 2005-07-01
WO2004012226A3 (fr) 2004-04-08
FR2842943A1 (fr) 2004-01-30
EP1523762A2 (fr) 2005-04-20
US7026239B2 (en) 2006-04-11
US20040241932A1 (en) 2004-12-02

Similar Documents

Publication Publication Date Title
WO2004012226A2 (fr) Procede de fabrication de film polymere conducteur anisotrope sur tranche de semi-conducteur
KR102385549B1 (ko) 반도체 패키지 및 반도체 패키지의 제조 방법
US20130062764A1 (en) Semiconductor package with improved pillar bump process and structure
FR2567684A1 (fr) Module ayant un substrat ceramique multicouche et un circuit multicouche sur ce substrat et procede pour sa fabrication
EP0709886A1 (fr) Film conducteur anisotrope pour la microconnectique
WO2009009234A1 (fr) Procédés de traitement de semi-conducteur
EP2441088B1 (fr) Procédé de positionnement des puces lors de la fabrication d'une plaque reconstituée
CN108461407B (zh) 用于恶劣介质应用的键合焊盘保护
EP1008176B1 (fr) Procede de fabrication d'un film conducteur anisotrope a inserts conducteurs
CN108140628A (zh) 半导体装置和用于制造半导体装置的方法
WO2021099713A1 (fr) Procede de fabrication d'une puce fonctionnelle adaptee pour etre assemblee a des elements filaires
WO2014147355A1 (fr) Procede d'assemblage flip chip comportant le pre-enrobage d'elements d'interconnexion
FR2990297A1 (fr) Empilement de structures semi-conductrices et procede de fabrication correspondant
EP1719173A1 (fr) Dispositif microelectronique d'interconnexion a tiges conductrices localisees
WO2002009194A1 (fr) Procédé et système de fixation par microbroches d'un microcircuit à semi-conducteurs sur un support
EP2368262B1 (fr) Procede de fabrication collective de modules electroniques pour montage en surface
WO2005010926A2 (fr) Procede de fabrication de film conducteur anisotrope
FR2688628A1 (fr) Assemblage tridimensionnel de composants electroniques par microfils et galettes de soudure et procede de realisation de cet assemblage.
EP3651190B1 (fr) Procédé de liaison par brasage permettant d'améliorer la tenue en fatigue de joints brasés
FR2972595A1 (fr) Procede d'interconnexion par retournement d'un composant electronique
CN101904008B (zh) 存储器中的钨/二氧化硅交界面的衬垫
JP2725611B2 (ja) 半導体装置
US11538756B2 (en) Bonding structure and method for manufacturing the same
TWI230427B (en) Semiconductor device with electrical connection structure and method for fabricating the same
FR2864342A1 (fr) Procede d'interconnexion de composants electroniques sans apport de brasure et dispositif electronique obtenu par un tel procede

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A2

Designated state(s): US

AL Designated countries for regional patents

Kind code of ref document: A2

Designated state(s): AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IT LU MC NL PT RO SE SI SK TR

WWE Wipo information: entry into national phase

Ref document number: 2003748222

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 10488939

Country of ref document: US

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWP Wipo information: published in national office

Ref document number: 2003748222

Country of ref document: EP