WO1997022146A1 - Boitier de semi-conducteur comportant un circuit a couches multiples et composant a semi-conducteur - Google Patents

Boitier de semi-conducteur comportant un circuit a couches multiples et composant a semi-conducteur Download PDF

Info

Publication number
WO1997022146A1
WO1997022146A1 PCT/JP1996/003590 JP9603590W WO9722146A1 WO 1997022146 A1 WO1997022146 A1 WO 1997022146A1 JP 9603590 W JP9603590 W JP 9603590W WO 9722146 A1 WO9722146 A1 WO 9722146A1
Authority
WO
WIPO (PCT)
Prior art keywords
wiring pattern
semiconductor chip
core substrate
thin film
semiconductor
Prior art date
Application number
PCT/JP1996/003590
Other languages
English (en)
French (fr)
Inventor
Masayuki Sasaki
Takayoshi Hanabusa
Original Assignee
Shinko Electric Industries Co., Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shinko Electric Industries Co., Ltd. filed Critical Shinko Electric Industries Co., Ltd.
Priority to EP96941201A priority Critical patent/EP0841694A4/en
Priority to US08/875,484 priority patent/US5994771A/en
Publication of WO1997022146A1 publication Critical patent/WO1997022146A1/ja

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • H01L23/13Mountings, e.g. non-detachable insulating substrates characterised by the shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • H01L21/4857Multilayer substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • H01L23/49816Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49822Multilayer substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49827Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1515Shape
    • H01L2924/15153Shape the die mounting substrate comprising a recess for hosting the device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1517Multilayer substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/161Cap
    • H01L2924/1615Shape
    • H01L2924/16195Flat cap [not enclosing an internal cavity]

Definitions

  • the present invention relates to a semiconductor package having a multilayer circuit and a semiconductor device.
  • a thin-film wiring pattern 22 is formed on a core material 10 provided with a wiring pattern 12 made of metal foil on the surface thereof via a thin-film insulating layer (register 18).
  • the multilayered circuit was formed by electrically connecting the thin-film wiring pattern 22 and the wiring pattern 12 on the surface of the core material 10 to form a multilayer circuit (made by a so-called building-up method).
  • the cage is known.
  • the wiring pattern 12 provided on the surface of the core material 10 is made of, for example, copper foil, and the thin-film wiring pattern 22 is made of, for example, copper.
  • the solder resist 26 is applied to the upper surface of the thin film wiring pattern 22 of the uppermost layer, and the solder resist 26 is partially removed and the ball bump 30 is fixed to the exposed portion.
  • a semiconductor package is formed. Then, the semiconductor chip 14 is fixed to the uppermost thin film wiring board 22 by the ball bump 30 of the semiconductor package, and is connected to the multilayer circuit. The semiconductor chips 14 and the like are sealed by a ring (not shown) to manufacture a semiconductor device.
  • a multilayer circuit can be formed using the thin-film resist 18 and the thin-film wiring pattern 22, so that the semiconductor chip 14 can be highly integrated.
  • the semiconductor package is manufactured by the build-up method as described above, the resist 18 provided by coating and the thin film made of copper plating provided on the surface are provided.
  • Adhesion with wiring board 22 is weak. That is, since the thin film wiring pattern 22 is simply provided on the register 18, the adhesion is generally in the range of about 0.2 kgf / cm to about 0.3 kgf / cm. Vulnerable.
  • the adhesion between the ball bump 30 fixed to the surface of the thin film wiring pattern 22 and the register 18 is weak. Since the semiconductor chip 14 is fixed to the uppermost thin-film wiring board 22 via the ball bump 30, the semiconductor chip 14 is consequently moved to the semiconductor package. There was a problem that the anchor could not be fixed securely and lacked reliability such as durability. For example, when the ball bump 30 is fixed, the thin-film wiring pattern 22 is peeled off, or the semiconductor chip 14 mounted on the semiconductor package falls off, and the semiconductor chip 14 and the semiconductor chip 14 are multilayered. There has been a problem that the connection between the semiconductor chip 14 and the circuit is broken, and the semiconductor chip 14 cannot be suitably fixed to the semiconductor package.
  • an object of the present invention is to make it possible to securely fix a semiconductor chip to a semiconductor package having a multilayer circuit formed by a so-called building door method, and to provide a semiconductor device. Yield and resistance The purpose is to improve reliability such as durability.
  • a semiconductor chip having an insulating core substrate, wherein the semiconductor chip is mounted on a partial region of the first surface of the core substrate.
  • a chip mounting portion is defined, and a wiring pattern made of gold foil is formed on the one surface of the core substrate, and one end of the wiring pattern is extended into the semiconductor chip mounting portion.
  • one or more thin-film wiring patterns connected to the wiring pattern are interposed via a thin-film insulating layer.
  • the semiconductor chip mounting portion or the concave portion on the first surface of the core substrate is formed by the thin film wiring pattern and the thin insulating layer, and the wiring pattern and the thin film wiring pattern are formed.
  • a semiconductor package is provided in which electrical connection between layers is made via via holes provided in the insulating layer.
  • the core substrate is a resin substrate containing glass fibers.
  • the wiring pattern can be formed by plating coating, vapor deposition, or a sputtering film.
  • a pump connecting the semiconductor chip and the wiring pattern is formed on the wiring pattern extending in the semiconductor chip mounting portion.
  • the core substrate On a second surface of the core substrate opposite to the first surface on which the semiconductor chip mounting portion is defined, the core substrate is made of a metal foil, and is formed by a through hole provided on the core substrate. It is preferable that a second wiring pattern electrically connected to the wiring pattern and / or the thin film wiring pattern is formed, and an external connection terminal joint is formed on the second wiring pattern. It is.
  • the present invention also includes an insulating core substrate, and a first substrate of the core substrate.
  • One end of the chip is extended into the semiconductor chip mounting portion, and is connected to the wiring pattern in a region around the semiconductor chip mounting portion on the first surface of the core substrate.
  • a thin-film wiring pattern is formed in one or more layers with a thin-film insulating layer interposed therebetween, and the semiconductor chip mounting portion is formed on the first of the core substrate by the thin-film wiring pattern and the thin-film insulating layer.
  • a semiconductor device is provided, which comprises a cap that performs the following steps.
  • a mounting bump is formed at the external connection terminal junction. Further, the recess may be filled with a sealing resin.
  • the semiconductor chip can be directly mounted on the wiring pattern formed on the surface of the core substrate, so that the semiconductor package can be mounted on the semiconductor package.
  • the chip can be securely fixed, and the reliability, such as the yield and durability, of the semiconductor device can be improved.
  • FIG. 1 is a sectional view schematically showing a main part of one embodiment of a semiconductor device according to the present invention.
  • FIG. 2 schematically shows a main part of another embodiment of the semiconductor device according to the present invention.
  • FIG. 3 is a cross-sectional view showing a conventional technique. BEST MODE FOR CARRYING OUT THE INVENTION
  • FIG. 1 is a sectional view showing one embodiment of a semiconductor device according to the present invention.
  • the insulating core substrate 10 is, for example, a resin substrate containing glass fibers (cross).
  • a resin substrate containing glass cloth there is a glass epoxy substrate or the like formed by impregnating glass fiber with an epoxy resin which is an insulating material.
  • the core substrate 10 a metal core substrate in which the surface of a metal substrate is completely covered may be used as the core substrate 10.
  • the wiring pattern 12 is made of metal foil, and is provided in a state in which the wiring pattern 12 is in close contact with one surface side (surface) of the core substrate 10.
  • the wiring pattern 12 is made of, for example, copper foil, and is placed on the surface of the core substrate 10 before the epoxy resin is completely cured when the core substrate 10 is formed, and is heated and pressed to adhere to the core substrate 10. Have been.
  • the surface of the copper foil to be attached to the core substrate 10 is roughened.
  • the adhesion of the wiring pattern 12 to the core substrate 10 is usually about 1.5 kgf / cm, which is a strong adhesion.
  • the wiring patterns 12 are provided on both surfaces (upper and lower surfaces on the drawing) of the core substrate 10 as shown in the drawing.
  • the wiring pattern 12 on the upper surface is provided so that one end (inner end) extends to the semiconductor chip mounting portion 20 and connects to the semiconductor chip 14, and the wiring pattern 12 on the lower surface, which is the wiring pattern on the opposite surface, is provided.
  • External connection terminal connection for connecting a part of the wire pattern 12a to the mounting board The joint part is 16.
  • External connection terminals such as a ball bump and a lead pin can be fixed to the external connection terminal junction 16.
  • the thin-film insulating layer 18 is formed on the outer surface of the semiconductor chip mounting portion 20 on which the semiconductor chip 14 on the upper surface of the core substrate 10 is mounted, for example, by curing the epoxy to become the insulating layer 18 It is provided by a resist material such as resin being applied in a thin film form.
  • the thin film wiring pattern 22 is stacked on the upper surface of the insulating layer 18 and connected to the wiring pattern 12. Also, as shown in the figure, through a through hole 24 penetrating the front and back surfaces of the semiconductor package to communicate with each other, the upper thin film wiring panel 22 and the lower surface of the core substrate 10 are connected to each other.
  • the provided wiring pattern 12a is narrowed.
  • This thin-film wiring pattern 22 may be formed of, for example, a plating film of copper or the like, an evaporation film, or a sputtering film.
  • the insulating layers 18 and the thin film wiring patterns 22 can be stacked alternately as shown in the drawing to form a multilayer structure.
  • the insulating layer 18 and the thin-film wiring pattern 22 are laminated to form a multilayer circuit.
  • a method of using a photosensitive resist, a method of using resin-coated copper foil, and the like are available. A simple method is briefly described below.
  • a photosensitive resist is used, first, a photosensitive resin is applied to a substrate on which a wiring pattern is formed on a core substrate by a printing method or a spray method, and then light is irradiated. (Exposure) and then development to form a pattern of via holes 40. It is also possible to form a via pattern by irradiating a laser. Next, a copper layer is formed on the surface to form a conductor layer.
  • the resin-coated copper foil When the resin-coated copper foil is used, first, the resin-coated copper foil is laminated on a substrate having a wiring pattern formed on a core substrate. Next, a via pattern is formed on the copper foil through the steps of exposure, development, and etching, and the copper foil is used as a mask to remove the resin using a laser to form a via. Then, the conductor layer is formed by performing copper plating or the like on the surface. At this time, the inside of the via hole is also plated with copper, and an interlayer connection is made with the lower conductive layer (wiring pattern 12 or thin-film wiring pattern 22). Thereafter, the conductor layer on the surface is etched to form the thin film wiring pattern 22, and a multilayer circuit can be formed by repeating these steps.o
  • the semiconductor chip mounting surface 20 is formed on the core substrate 10 as a recess surrounded by the laminated thin film wiring pattern 22 and the thin insulating layer 18.
  • One end of the wiring pattern 12 extends in a region of the semiconductor chip mounting surface 20 in the concave portion.
  • the solder resist 26 is applied on the outermost surface of each of both surfaces of the semiconductor package and provided in a layered manner. That is, the solder resist 26 includes the uppermost surface on which the insulating layer 18 and the thin film wiring pattern 22 are laminated, the semiconductor chip mounting portion 20 on which the semiconductor chip 14 is mounted, and the core substrate 1. 0 is applied to the lower surface.
  • the external connection terminal junction 16 or the core substrate 10 Since it is a part of the wiring pattern 12a provided on the lower surface of the substrate, the adhesive strength with the core substrate 10 is high, and the mounting ball bump 28 and the like are securely fixed to the semiconductor package. be able to. Therefore, the strength reliability regarding the mounting of the semiconductor device can be improved.
  • an example of a bump is formed on the surface of the wiring pattern 12, which is obtained by partially removing the solder resist 26 provided on the upper surface of the core substrate 10 of the semiconductor chip mounting portion 20 and exposing the solder resist 26.
  • Some ball bumps are 30 or fixed. This ball bump 30 can be directly fixed to the wiring pattern 12 similarly to the mounting ball bump 28 and the like.
  • the wiring pattern 12 has a high adhesion to the core substrate 10, and can securely fix the ball bump 30 to the semiconductor package.
  • the semiconductor chip 14 is fixed to the semiconductor package manufactured by the above configuration by the ball bump 30 and connected to the thin film wiring pattern 22 (multi-layer circuit) provided in the semiconductor package.
  • a semiconductor device is manufactured.
  • the ball bump 30 for example, solder or gold plating can be used.
  • a semiconductor device of a type in which a semiconductor chip is mounted upside down that is, a so-called flip-chip type semiconductor device can be suitably manufactured.
  • the ball bumps 30 are securely fixed to the semiconductor package, as a result, they are securely fixed to the semiconductor chip 14 or the semiconductor package.
  • the semiconductor chip can be suitably fixed to a semiconductor package having a multilayer circuit formed by a so-called building-up method, and the reliability of the semiconductor device such as yield and durability can be improved. I can do it.
  • the cap 32 easily and securely covers the semiconductor chip mounting section 20 on which the semiconductor chip 14 is mounted, and connects the semiconductor chip 14 and its connection with the wiring pattern 12. Can be suitably sealed. That is, the semiconductor chip mounting portion 20 is formed by laminating the insulating layer 18 and the thin film wiring pattern 22. Since it is formed in the concave portion by the peripheral portion, it can be suitably covered by the cap 32. As described above, the hermetic sealing can be performed by using the cap 32, so that there is an advantage that the sealing property can be improved. Note that a convex portion may be formed on the metal cap 32, and this convex portion may be joined to the back surface of the semiconductor chip 14 to improve heat dissipation. Alternatively, sealing may be performed by filling the recess with a sealing resin.
  • the case where the semiconductor chip 14 is mounted on the semiconductor package via the ball bump 30 formed on the semiconductor package has been described. It can be suitably used also when connecting the circuit of the semiconductor package with the chip 14. If the wire or the part to be bonded is the wiring pattern 12 provided on the surface of the core substrate 10, the adhesiveness is sufficient, so that there is no separation during the process. Bonding of the wire with good yield can be ensured, and reliability such as durability can be improved.
  • the durability can be improved even if the semiconductor chip 14 is connected to the wiring board 12 by the bump provided on the semiconductor chip 14 without providing the ball bump 30 on the semiconductor package.
  • the thin film wiring pattern 22 and the thin film insulating layer 18 are formed by laminating in multiple layers.
  • the cap 32 for encapsulating the semiconductor chip 14 can be formed in a convex shape capable of accommodating the semiconductor chip 14.
  • the present invention is not limited to this, and the problem is caused by providing the external connection terminal at another position.
  • the present invention can also be suitably applied to a device manufactured by building a circuit on both sides of the core substrate 10.
  • the present invention can be suitably applied to a multi-chip type semiconductor device in which a plurality of semiconductor chips are mounted on one substrate as shown in FIG. According to the multi-chip type semiconductor device, the connection between the semiconductor chips is within the semiconductor package! It is possible to improve the characteristics of the semiconductor device.
  • Each configuration is the same as that of the embodiment of FIG. 1, and the same reference numerals as those of the configuration of the embodiment of FIG. 1 denote the same parts, and a description thereof will be omitted.
  • a semiconductor chip having a multilayer circuit formed by a so-called building door method is directly connected to a wiring pattern provided on a surface of a core material. It can be installed in As a result, the semiconductor chip can be securely fixed to the semiconductor package, and the reliability, such as the yield and durability, of the semiconductor device can be improved.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Insulated Metal Substrates For Printed Circuits (AREA)

Description

明 紬 書 多層回路を備える半導体パッ ケージおよび半導体装置 技術分野
本発明は多層回路を備える半導体パッ ケージおよび半導体装置に 関する。 背景技術
図 3 に示すよ う に、 金属箔からなる配線パター ン 1 2が表面に設け られたコア材 1 0上に、 薄膜状の絶縁層 ( レ ジス ト 1 8 ) を介して薄膜 配線パターン 22を積層 し、 その薄膜配線パター ン 22と前記コア材 1 0 表面上の配線パター ン 1 2とを電気的に接続して多層回路を形成した (いわゆる ビル ドア ッ プ方式によって作製された) 半導体パッ ケ一 ジが知られている。 コア材 1 0の表面に設けられた配線パター ン 1 2は 例えば銅箔からなり、 前記薄膜配線パ夕一 ン 22は例えば銅めつ きか らなる。 最上層の薄膜配線パター ン 22の上面には、 ソルダ一 レ ジス ト 26が塗布される と共に、 そのソルダー レ ジス 卜 26が部分的に除去 されて表出 した部分にボールバンプ 30が固定されている。 このよう にして半導体パッ ケージが形成されている。 そ して、 その半導体パ ッケージのボールバンプ 30によって、 半導体チ ッ プ 1 4が、 最上層の 薄膜配線パ夕一 ン 22に固定される と共に、 前記多層回路に接続され 、 さ らにポッ ティ ング (図示せず) によって半導体チ ッ プ 1 4等が封 止されて半導体装置が作製される。
上記の半導体パッ ケ一ジによれば、 薄膜状のレ ジス ト 1 8および薄 膜配線パター ン 22を用いて多層回路を形成できるため、 半導体チ ッ プ 1 4の高集積化に対応して、 回路の高密度化および小型化かできる しかしながら、 上記のように半導体パッ ケージをビル ドァ ッ プ方 式によって作製した場合には、 塗布して設けられたレ ジ ス ト 1 8と、 その表面に設けられる銅めつ きからなる薄膜配線パ夕一 ン 22との間 の密着力は弱い。 即ち、 レ ジス ト 1 8に薄膜配線パ夕一ン 22が単に積 層されて設けられるため、 その密着力は、 一般的に、 0. 2k g f / cm〜 0. 3 k g f / cm程度と非常に弱いものとなっている。
このため、 その薄膜配線パター ン 22の表面に固定されるボ一ルバ ンプ 30と レ ジス ト 1 8との密着力か弱いこ とになる。 そ して、 半導体 チ ッ プ 1 4は最上層の薄膜配線パ夕一 ン 22にボールバンプ 30を介して 固定されるため、 結果的に半導体チ ッ プ 1 4を半導体パッ ケ一 ジに歩 留り ょ く 確実に固定できず、 耐久性等の信頼性に欠ける という課題 があった。 例えば、 ボールバンプ 30を固定する際に薄膜配線パ夕一 ン 22が剝がれたり、 半導体パッ ケージ上に搭載された半導体チ ッ プ 1 4が脱落して、 半導体チ ッ プ 1 4と多層回路との間の接続が断線して しまい、 半導体チ ッ プ 1 4を半導体パッケージに好適に固定できない 、 等の問題があった。
また、 ワイヤボンディ ングを用いて半導体チ ップを半導体パッケ —ジの多層回路に接続するタイプの場合に も、 前記の薄膜配線パ夕 一 ン 22のレ ジス ト 1 8に対する密着性が悪いと、 薄膜配線パ夕ー ン 22 にワイヤを歩留り良 く ボンディ ングできないと共に、 耐久性等の信 頼性に欠ける という課題かあつた。 発明の開示
そこで、 本発明の目的は、 いわゆる ビル ドア ッ プ方式によ って形 成された多層回路を備える半導体パッケージに、 半導体チ ッ プを確 実に固定するこ とが可能にな り、 かつ半導体装置の歩留りおよび耐 久性等の信頼性を向上させるこ とにある。
このよ うな目的を達成するために、 本発明によれば、 絶縁性のコ ァ基板を具備し、 該コア基板の第 1 の面の部分的な領域に半導体チ ップが搭載される半導体チ ッ プ搭載部を規定し、 且つ該コア基板の 前記一方の面上に金厲箔からなる配線パター ンを形成して該配線パ ター ンの一端を前記半導体チ ッ プ搭載部内へ延在せしめ、 前記コア 基板の前記第 1 の面上の半導体チ ッ プ搭載部の周囲の領域に、 前記 配線パター ン に接続された薄膜配線パター ンを薄膜状の絶縁層を介 して一層又は複数層に形成して、 該薄膜配線パター ン及び薄膜状の 絶縁層によって前記半導体チ ッ プ搭載部か前記コア基板の前記第 1 の面上で凹部に形成され、 前記配線パター ン と前記薄膜配線パ夕一 ンとの間、 及び前記薄膜配線パター ン相互間は、 前記絶縁層に設け たビア穴を介して層間の電気的接続が行なわれる こ とを特徴とする 半導体パッ ケージが提供される。
前記コア基板が、 ガラス繊維入りの樹脂基板であるのが好適であ る。 また、 前記配線パター ンは、 めっ き被覆、 蒸着またはスパッ 夕 膜で形成するこ とができる。
前記半導体チ ッ プ搭載部内に延在している前記配線パター ン上に 、 半導体チップと該配線パター ン とを接続するパンプが形成されて いるのが好適である。
前記コア基板の前記半導体チ ップ搭載部が規定される前記第 1 の 面とは反対側の第 2の面に、 金属箔からなり、 該コア基板に設けら れたスルーホ―ルによ り前記配線パター ン及び 又は前記薄膜配線 パター ンに電気的に接続された第 2の配線パター ンが形成され、 該 第 2 の配線パター ンに外部接続端子接合部か形成されているのが好 適である。
本発明はまた、 絶縁性のコア基板を具備し、 該コア基板の第 1 の 面の部分的な領域に半導体チ ッ プが搭載される半導体チッ プ搭載部 を規定し、 且つ該コア基板の前記一方の面上に金属箔からなる配線 パター ンを形成して該配線パ夕一ンの一端を前記半導体チ ッ プ搭載 部内へ延在せしめ、 前記コア基板の前記第 1 の面上の半導体チ ッ プ 搭載部の周囲の領域に、 前記配線パ夕ーンに接続された薄膜配線パ ター ンを薄膜状の絶縁層を介して一層又は複数層に形成して、 該薄 膜配線パター ン及び薄膜状の絶縁層によって前記半導体チッ プ搭載 部が前記コア基板の前記第 1 の面上で凹部に形成され、 前記配線パ 夕一 ン と前記薄膜配線パター ン との間、 及び前記薄膜配線パターン 相互間は、 前記絶縁層に設けたビア穴を介して層間の 気的接続が 行なわれて成る半導体パッ ケージと、 該半導体パッ ケージの前記半 導体チ ッ プ搭載部に前記配線バタ一 ンの一端に接続されるよ うに搭 載された半導体チ ップと、 該半導体チ ップを封止するために前記凹 部を閉鎖するキャ ッ プとから成るこ とを特徴とする半導体装置が提 供される。
前記外部接続端子接合部に実装用バンプが形成されているのが好 適である。 また、 凹部には封止用の樹脂を充填するこ と もできる。
以上のような本発明の半導体パッ ケージ又は半導体装置の構成に よる と、 半導体チ ッ プをコア基板の表面に形成された配線パター ン に直接搭載する こ とができるので、 半導体パッ ケージに半導体チ ッ プを確実に固定する こ とが可能となり、 半導体装置の歩留りおよび 耐久性等の信頼性を向上させるこ とができる。 図面の簡単な説明
図 1 は本発明にかかる半導体装置の一実施例の要部を模式的に示 す断面図である。
図 2 は本発明にかかる半導体装置の他の実施例の要部を模式的に 示す断面図である。
図 3 は従来技術を示す断面図である。 発明を実施するための最良の形態
以下、 本発明にかかる好適な実施例を添付図面と共に詳細に説明 する。
図 1 は本発明による半導体装置の一実施例を示す断面図である。 絶縁性のコア基板 10は、 例えばガラ ス繊維 ( ク ロス) 入りの樹脂 基板である。 ガラスク ロス入りの樹脂基板と しては、 ガラスェポキ シ基板等の絶縁性物質であるエポキシ樹脂をガラス繊維に含浸させ て形成されたものがある。 なお、 コア基板 10と しては、 金属基板の 表面を絶緣被覆したメ タルコア基板を用いてもよい。
配線パター ン 12は、 金属箔からなり、 コア基板 10の一面側 (表面 ) に密着された状態に設けられている。 配線パター ン 12は、 例えば 銅箔からなり、 コア基板 10が成形される際の前記ェポキシ樹脂が完 全に硬化する前にそのコア基板 10の表面に載置され、 加熱および加 圧されて密着されている。 また、 銅箔のコア基板 10に貼られる面は 荒らされている。 荒ら し方と しては、 電解銅めつ きによ り銅箔を形 成する工程において、 電解めつ きの条件 (電解密度など) によ り表 面が凹凸形状とする こ とかできる。 従って、 こ の配線パター ン 12の コア基板 10に対する密着力は、 通常、 1.5kgf/cm程度であり、 強い 密着力となっている。
また、 配線パター ン 12は、 図に示すよう にコア基板 10の両面 (図 面上において上下面) に設けられている。 上面の配線パター ン 12は 一端 (内側端) が半導体チ ップ搭載部 20に延在して半導体チ ップ 14 に接続するよ う に設けられ、 反対面の配線パター ンである下面の配 線パター ン 12aの一部が実装基板に接続するための外部接続端子接 合部 1 6にな っている。 こ の外部接続端子接合部 1 6には、 ボールバン プ、 リ ー ドピン等の外部接続端子を固定する こ とができ る。
薄膜状の絶縁層 1 8は、 コア基板 1 0上面の半導体チ ッ プ 1 4が搭載さ れる半導体チ ッ プ搭載部 20の外方に、 例えば硬化する こ とで絶縁層 1 8となるエポキシ樹脂等のレ ジス ト材が薄膜状に塗布される こ とに よ って設けられる。
薄膜配線パター ン 22は、 前記絶縁層 1 8の上面に積層される と共に 、 前記配線パター ン 1 2に接続されている。 また、 図に示すよう に、 半導体パッケージの表裏面の問を連通するよ う に貫通されたスルー ホール 24を介して、 上層側の薄膜配線パ夕一 ン 22とコア基板 1 0の下 面に設けられた配線パター ン 1 2 a とが接絞されている。
こ の薄膜配線パター ン 22は、 例えば、 銅等のめっ き皮膜、 蒸着膜 またはスパッ ク膜で形成すればよい。 また、 絶緣層 1 8と薄膜配線パ ターン 22とは、 図に示すよう に交互に積層されて多層化できるのは 勿論である。
絶縁層 1 8と薄膜配線パター ン 22とを積層 し、 多層回路を形成する 形成方法と しては、 感光性レ ジス トを使用する方法、 樹脂付き銅箔 を使用する方法等かあり、 一般的な方法を以下に簡単に説明する。 感光性レ ジス トを使用 した場合は、 先ず、 コア基板上に配線パ夕 ー ンが形成された基板に、 感光性樹脂を印刷法ま たはスプレー法等 で塗布し、 その後、 光を照射 (露光) し、 次いで現像を行って ビア 穴 40のパター ンを形成する。 また、 レーザーを照射してビアパター ンを形成する こ と も可能である。 次に、 表面に銅めつ き等を行って 導体層を形成する。 こ の際にビア穴 40の内部にも銅めつ きかなされ 、 下層の導体層 (配線パター ン 1 2或いは薄膜配線パター ン 22 ) との 間で層問接続かなされる。 こ の構造は、 薄膜配線パター ン 22の端部 に形成される凹部ないし V形部に該当する。 こ の後で、 表面の導体 層をエッチ ングして薄膜配線パター ン 22を形成し、 これらの工程を 繰り返すこ とで、 多層回路を形成できる。
また、 樹脂付き銅箔を使用 した場合には、 先ず、 コア基板上に配 線パター ンが形成された基板に樹脂付き銅箔を積層する。 次いで、 銅箔に ビアパター ンを、 露光、 現像、 エッ チン グの工程を経て形成 し、 その銅箔をマスクの代わり と してレーザーによ り樹脂を除去し て ビアを形成する。 そ して、 表面に銅めつ き等を行って導体層を形 成する。 この際にビア穴の内部にも銅めつ きがなされ、 下層の導体 層 (配線パター ン 1 2或いは薄膜配線パター ン 22 ) と層間接続がなさ れる。 その後で、 表面の導体層をエ ッチングして薄膜配線パター ン 22を形成し、 これらの工程を繰り返すこ とで、 多層回路を形成でき る o
このよ うに、 半導体チ ッ プ搭載面 20はコア基板 1 0上において、 積 層された薄膜配線パ夕一 ン 22及び薄膜状の絶縁層 1 8によ り囲まれた 凹部と して形成され、 この凹部の半導体チ ッ プ搭載面 20の領域に配 線パター ン 1 2の一端が、 延在している。
ソルダー レ ジス ト 26は、 半導体パッケージの両面のそれぞれの最 外面に塗布されて層状に設けられている。 すなわち、 ソル グー レ ジ ス ト 26は、 絶縁層 1 8と薄膜配線パター ン 22が積層された最上面、 半 導体チ ップ 1 4が搭載される半導体チ ップ搭載部 20およびコア基板 1 0 の下面に塗布されて設けられている。
そ して、 コア基板 1 0の下面のソルダー レ ジス ト 26が部分的に除去 されて表出 した下面の配線パター ン 1 2 aの表面が、 前記の外部接続 端子接合部 1 6となっている。 この外部接続端子接合部 1 6にはバンプ の一例である実装用ボールバンプ 28を形成する こ とができる。 また 、 実装用ボールバンプ 28に限らず、 リ ー ドピン等を固定してもよい のは勿論である。 このよう に外部接続端子接合部 1 6か、 コア基板 1 0 の下側の表面に設けられた配線パター ン 1 2 a の一部であるため、 コ ァ基板 1 0との密着力が高 く 、 実装用ボールバンプ 28等を半導体パッ ケージに確実に固定する こ とができる。 従って、 半導体装置の実装 に関する強度的な信頼性を向上できる。
また、 半導体チ ッ プ搭載部 20のコァ基板 1 0の上面に設けられたソ ルダ一 レ ジス ト 26が部分的に除去されて表出 した配線パター ン 1 2の 表面に、 バンプの一例であるボ一ルバンプ 30か固定されている。 こ のボールバンプ 30も実装用ボ一ルバンプ 28等と同様に配線パ夕一 ン 1 2に直に固定できる。 配線パター ン 1 2はコア基板 1 0との密着力が高 く 、 ボールバンプ 30を半導体パッ ケージに確実に固定する こ とがで きる。
以上の構成によって作製されている半導体パッ ケージに、 半導体 チ ッ プ 1 4が、 ボールバンプ 30によって固定される と共に、 半導体パ ッ ケージに設けられた薄膜配線パター ン 22 (多層回路) と接続され て半導体装置が作製される。 ボールバンプ 30は、 例えばはんだや、 金めつきを用いるこ とができる。 このように して、 半導体チ ップを 逆さ まに搭載する タイプ、 いわゆるフ リ ッ プチ ップタ イプの半導体 装置を好適に作製できる。 前述のよう にボールバンプ 30が半導体パ ッ ケージに確実に固定されるのであるから、 結果的に半導体チ ッ プ 1 4か半導体パッケージに確実に固定される。 これによ り、 いわゆる ビル ドア ップ方式によって形成された多層回路を備える半導体パッ ケージに半導体チ ップを好適に固定でき、 半導体装置の歩留りおよ び耐久性等の信頼性を向上させる こ とかできる。
キヤ ッ プ 32は、 半導体チ ッ プ 1 4を搭載する半導体チ ッ プ搭載部 20 を容易にかつ確実に覆って、 半導体チ ッ プ 1 4およびその配線パ夕— ン 1 2との接続部を好適に封止する こ とができる。 すなわち、 半導体 チ ップ搭載部 20が、 絶縁層 1 8と薄膜配線パター ン 22とが積層されて なる周縁部によって凹部に形成されるため、 キヤ ップ 32によって好 適に覆う こ とができる。 このよう にキヤ ッ プ 32を用いて気密に封止 するこ とができるため、 その封止性を向上できる という利点もある 。 なお、 金属製のキャ ッ プ 32に凸部を形成し、 こ の凸部を半導体チ ップ 1 4の背面に接合して、 放熱性を向上させてもよい。 また、 凹部 に封止樹脂を充塡するこ とによ り封止して もよい。
以上の実施例では、 半導体パッ ケージに形成されたボ一ルバンプ 30を介して半導体チ ップ 1 4を半導体パッケージに搭載する場合を説 明したが、 本発明は、 ワ イヤボンディ ング'によって半導体チ ッ プ 1 4 と半導体パッ ケージの回路を接続する場合にも好適に用いる こ とが できる。 ワ イヤかボンディ ン グされる部分が、 コア基板 1 0の表面に 設けられた配線パター ン 1 2であれば、 その密着力が十分であるため 工程中に剝がれるこ とがな く 、 ワイヤを歩留り良 く 確実にボンディ ングできる と共に、 耐久性等の信頼性を向上できる。
また、 半導体パッ ケージにボールバンプ 30を設けず、 半導体チッ プ 14に設けたバンプによ り、 半導体チ ップ 1 4を配線パ夕一 ン 12に接 続しても耐久性を向上できる。
また、 上記実施例では、 薄膜配線パター ン 22と薄膜状の絶縁層 1 8 は多層に積層されて形成されるが、 多層である必要はな く 1 層で形 成してもよい。 この場合において、 半導体チ ッ プ 1 4を封止するキヤ ップ 32は半導体チ ップ 1 4を収容できる程度の凸状のものを使用する こ とができる。
以上の実施例では、 コア基板 1 0の上面に回路がいわゆる ビル ドァ ッ プされる場合を説明したが、 本発明はこれに限らず、 外部接続端 子を別位置に設けるなどして問題がなければ、 コア基板 1 0の両面に 回路をビル ドア ッ プさせて作製される ものについても好適に適用で きるのは勿論である。 また、 本発明は、 図 2 に示すよう に一つの基板に複数の半導体チ ッ プ搭載するマルチチ ッ プ型の半導体装置にも好適に適用できる。 マルチチ ップ型の半導体装置によれば、 半導体チ ッ プ同士の接続が 、 半導体パッ ケー ジの内)!部で可能であり、 半導体装置の特性を向 上できる。 各構成は、 図 1 の実施例と同一であり、 図 1 の実施例の 構成に付した符号と同一-の符号を付して説明を省略する。
以上、 本発明につき好適な実施例を挙げて種々 説明してきたが、 本発明はこの実施例に限定される ものではな く 、 発明の精神を逸脱 しない範囲内で多 く の改変を施し得るのは勿論のこ とである。 産業上の利用可能性
本発明によれば、 いわゆる ビル ドア ッ プ方式によ って形成された 多層回路を備える半導体パッ ケージに、 半導体チ ッ プをコア材の表 面に設けられた配線パ夕一 ンに直接的に搭載する こ とが可能になる 。 これにより、 半導体パッ ケージに半導体チ ッ プを確実に固定する こ とか可能とな り、 半導体装置の歩留りおよび耐久性等の信頼性を 向上させる こ とができ る という著効を奏する。

Claims

請 求 の 範 囲
1. 絶縁性のコア基板を具備し、 該コア基板の第 1 の面の部分的 な領域に半導体チ ップが搭載される半導体チ ッ プ搭載部を規定し、 且つ該コア基板の前記一方の面上に金属箔からなる配線パター ンを 形成して該配線パター ンの一端を前記半導体チ ッ プ搭載部内へ延在 せしめ、 前記コア基板の前記第 】 の面上の半導体チ ッ プ搭載部の周 囲の領域に、 前記配線パター ンに接続された薄膜配線パター ンを薄 膜状の絶縁層を介して一層又は複数層に形成して、 該薄膜配線パ夕 一 ン及び薄膜状の絶縁層によつて前記半導体チ ッ プ搭載部が前記コ ァ基板の前記第 1 の面上で凹部に形成され、 前記配線パタ ー ン と前 記薄膜配線バタ一 ン との間、 及び前記薄膜配線パタ一 ン相互間は、 前記絶縁層に設けたビア穴を介して層間の電気的接続が行なわれる こ とを特徴とする半導体パッ ケージ。
2. 前記コア基板が、 ガラ ス繊維入りの樹脂基板である こ とを特 徴とする請求項 1 に記載の半導体パッ ケー ジ。
3. 前記配線パター ンか、 めっ き被覆、 蒸着またはスパ ッ ク膜で 形成されている こ とを特徴とする請求項 1 に記載の半導体パッ ケ一 ジ。
4. 前記半導体チ ッ プ搭載部内に延在している前記配線パタ ー ン 上に、 半導体チップと該配線パター ン とを接続するバンプが形成さ れているこ とを特徴とする請求項 1 に記載の半導体パッ ケー ジ。
5. 前記コア基板の前記半導体チップ搭載部が規定される前記第 1 の面とは反対側の第 2 の面に、 金厲箔からな り、 該コア基板に設 けられたスルーホールにより前記配線パター ン及び Z又は前記薄膜 配線パターンに電気的に接続された第 2 の配線パター ンか形成され 、 該第 2 の配線パター ンに外部接続端子接合部が形成されている こ とを特徴とする請求項 1 に記載の半導体パッ ケージ。
6. 絶縁性のコア基板を具備し、 該コア基板の第 1 の面の部分的 な領域に半導体チ ッ プが搭載される半導体チ ッ プ搭載部を規定し、 且つ該コア基板の前記一方の面上に金厲箔からなる配線パター ンを 形成して該配線パター ンの一端を前記半導体チ ッ プ搭載部内へ延在 せしめ、 前記コア基板の前記第 1 の面上の半導体チ ッ プ搭載部の周 囲の領域に、 前記配線パター ンに接続された薄膜配線パター ンを薄 膜状の絶縁層を介して一層又は複数層に形成して、 該薄膜配線パ夕 一ン及び薄膜状の絶縁層によつて前記半導体チップ搭載部が前記コ ァ基板の前記第 1 の面上で凹部に形成され、 前記配線パター ン と前 記薄膜配線パ夕一 ン との間、 及び前記薄膜配線パ夕一 ン相互間は、 前記絶縁層に設けた ビア穴を介して層間の電気的接続が行なわれて 成る半導体パッ ケージと、 該半導体パッケー ジの前記半導体チ ップ 搭載部に前記配線パ夕一 ンの一端に接続されるよ うに搭載された半 導体チ ッ プと、 該半導体チップを封止するために前記凹部を閉鎖す るキャ ッ プとから成る こ とを特徴とする半導体装置。
7. 前記コア基板が、 ガラ ス繊維入 り の樹脂基板である こ とを特 徴とする請求項 6 に記載の半導体装置。
8. 前記配線パター ンが、 めっ き被覆、 蒸着またはスパッ 夕膜で 形成されているこ とを特徴とする請求項 6 に記載の半導体装置。
9. 前記半導体チ ッ プ搭載部内に延在している前記配線パター ン 上に、 半導体チ ッ プと該配線パター ン とを接続するパンプが形成さ れている こ とを特徴とする請求項 6 に記載の半導体装置。
10. 前記コア基板の前記半導体チ ップ搭載部が規定される前記第 1 の面とは反対側の第 2 の面に、 金厲箔からなり、 該コア基板に設 けられたスルーホールによ り前記配線パター ン及び Z又は前記薄膜 配線パター ンに電気的に接続された第 2 の配線パター ンが形成され 、 該第 2 の配線パター ンに外部接続端子接合部が形成されている こ とを特徴とする請求項 6 に記載の半導体装置。
1 1 . 前記外部接続端子接合部に実装用バンプが形成されている こ とを特徴とする請求項 1 0に記載の半導体装置。
12. 前記半導体チ ップは前記凹状の半導体チップ搭載部に封入樹 脂が充塡されている こ とを特徴とする請求項 6 に記載の半導体装置
PCT/JP1996/003590 1995-12-08 1996-12-06 Boitier de semi-conducteur comportant un circuit a couches multiples et composant a semi-conducteur WO1997022146A1 (fr)

Priority Applications (2)

Application Number Priority Date Filing Date Title
EP96941201A EP0841694A4 (en) 1995-12-08 1996-12-06 SEMICONDUCTOR PACKAGE HAVING MULTI-LAYERED CIRCUIT AND SEMICONDUCTOR COMPONENT
US08/875,484 US5994771A (en) 1995-12-08 1996-12-06 Semiconductor package with multilayer circuit, and semiconductor device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP7/320015 1995-12-08
JP7320015A JPH09162320A (ja) 1995-12-08 1995-12-08 半導体パッケージおよび半導体装置

Publications (1)

Publication Number Publication Date
WO1997022146A1 true WO1997022146A1 (fr) 1997-06-19

Family

ID=18116806

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP1996/003590 WO1997022146A1 (fr) 1995-12-08 1996-12-06 Boitier de semi-conducteur comportant un circuit a couches multiples et composant a semi-conducteur

Country Status (5)

Country Link
US (1) US5994771A (ja)
EP (1) EP0841694A4 (ja)
JP (1) JPH09162320A (ja)
KR (1) KR19980702062A (ja)
WO (1) WO1997022146A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1895589A2 (en) * 1997-10-17 2008-03-05 Ibiden Co., Ltd. Semiconductor package substrate

Families Citing this family (31)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5981880A (en) * 1996-08-20 1999-11-09 International Business Machines Corporation Electronic device packages having glass free non conductive layers
SE513352C2 (sv) * 1998-10-26 2000-08-28 Ericsson Telefon Ab L M Kretskort och förfarande för framställning av kretskortet
KR20000032827A (ko) * 1998-11-18 2000-06-15 구자홍 다층 회로기판의 접점부 형성방법
EP1924130A3 (en) * 1998-12-16 2010-11-17 Ibiden Co., Ltd. Conductive connecting pin and package substrate
JP3758066B2 (ja) * 1999-06-08 2006-03-22 三菱電機株式会社 半導体装置とその製造方法
JP3213292B2 (ja) * 1999-07-12 2001-10-02 ソニーケミカル株式会社 多層基板、及びモジュール
US6392301B1 (en) * 1999-10-22 2002-05-21 Intel Corporation Chip package and method
JP2001267449A (ja) 2000-03-15 2001-09-28 Nec Corp Lsiパッケ−ジ及びそれに用いる内部接続工法
TW511409B (en) * 2000-05-16 2002-11-21 Hitachi Aic Inc Printed wiring board having cavity for mounting electronic parts therein and method for manufacturing thereof
US6487083B1 (en) * 2000-08-10 2002-11-26 Nortel Networks Ltd. Multilayer circuit board
KR101093471B1 (ko) 2000-09-25 2011-12-13 이비덴 가부시키가이샤 반도체소자,반도체소자의 제조방법,다층프린트배선판 및 다층프린트배선판의 제조방법
JP3615727B2 (ja) * 2001-10-31 2005-02-02 新光電気工業株式会社 半導体装置用パッケージ
JP2005129899A (ja) * 2003-08-28 2005-05-19 Kyocera Corp 配線基板および半導体装置
JP4361826B2 (ja) * 2004-04-20 2009-11-11 新光電気工業株式会社 半導体装置
US20050275081A1 (en) * 2004-06-12 2005-12-15 Roger Chang Embedded chip semiconductor having dual electronic connection faces
US8345433B2 (en) * 2004-07-08 2013-01-01 Avx Corporation Heterogeneous organic laminate stack ups for high frequency applications
JP4252019B2 (ja) * 2004-09-01 2009-04-08 三洋電機株式会社 回路装置およびその製造方法
JP2006134912A (ja) * 2004-11-02 2006-05-25 Matsushita Electric Ind Co Ltd 半導体モジュールおよびその製造方法、ならびにフィルムインターポーザ
JP2008016630A (ja) * 2006-07-06 2008-01-24 Matsushita Electric Ind Co Ltd プリント配線板およびその製造方法
US20080302564A1 (en) * 2007-06-11 2008-12-11 Ppg Industries Ohio, Inc. Circuit assembly including a metal core substrate and process for preparing the same
US8440916B2 (en) 2007-06-28 2013-05-14 Intel Corporation Method of forming a substrate core structure using microvia laser drilling and conductive layer pre-patterning and substrate core structure formed according to the method
US7893527B2 (en) * 2007-07-24 2011-02-22 Samsung Electro-Mechanics Co., Ltd. Semiconductor plastic package and fabricating method thereof
US20090028491A1 (en) * 2007-07-26 2009-01-29 General Electric Company Interconnect structure
KR101595567B1 (ko) * 2008-11-21 2016-02-18 제너럴 일렉트릭 캄파니 상호접속 구조물 및 제품
FR2969821A1 (fr) * 2010-12-23 2012-06-29 St Microelectronics Sa Dispositif d'imagerie matriciel a photosites a commandes monocoup de transfert de charges
US8946562B2 (en) * 2012-01-18 2015-02-03 Covidien Lp Printed circuit boards including strip-line circuitry and methods of manufacturing same
US9288909B2 (en) * 2012-02-01 2016-03-15 Marvell World Trade Ltd. Ball grid array package substrate with through holes and method of forming same
DE102012107668A1 (de) * 2012-08-21 2014-03-20 Epcos Ag Bauelementanordnung
US20170287847A1 (en) * 2016-04-01 2017-10-05 Rajendra C. Dias Integrated circuit package having integrated emi shield
KR102380821B1 (ko) * 2017-09-15 2022-03-31 삼성전자주식회사 팬-아웃 반도체 패키지
US10804188B2 (en) * 2018-09-07 2020-10-13 Intel Corporation Electronic device including a lateral trace

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06181268A (ja) * 1992-12-15 1994-06-28 Matsushita Electric Works Ltd 半導体装置
JPH07169872A (ja) * 1993-12-13 1995-07-04 Fujitsu Ltd 半導体装置及びその製造方法

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4640010A (en) * 1985-04-29 1987-02-03 Advanced Micro Devices, Inc. Method of making a package utilizing a self-aligning photoexposure process
ATE87126T1 (de) * 1987-01-28 1993-04-15 Unisys Corp Verfahren, das eine elastische folie benutzt zum herstellen einer integrierten schaltungspackung mit kontaktflecken in einer abgestuften grube.
FR2611986B1 (fr) * 1987-03-03 1989-12-08 Thomson Semiconducteurs Structure de circuit hybride complexe et procede de fabrication
US5041943A (en) * 1989-11-06 1991-08-20 Allied-Signal Inc. Hermetically sealed printed circuit board
JPH0448793A (ja) * 1990-06-15 1992-02-18 Sumitomo Electric Ind Ltd 高出力素子複数搭載用配線基板
US5103293A (en) * 1990-12-07 1992-04-07 International Business Machines Corporation Electronic circuit packages with tear resistant organic cores
DE69210329T2 (de) * 1991-07-25 1996-11-28 Ncr Int Inc Mehrschichtiger Träger für integrierte Schaltungen und Verfahren zu dessen Herstellung
US5828126A (en) * 1992-06-17 1998-10-27 Vlsi Technology, Inc. Chip on board package with top and bottom terminals
US5521332A (en) * 1992-08-31 1996-05-28 Kyocera Corporation High dielectric layer-containing alumina-based wiring substrate and package for semiconductor device
JP3018789B2 (ja) * 1992-10-27 2000-03-13 松下電器産業株式会社 半導体装置
US5306670A (en) * 1993-02-09 1994-04-26 Texas Instruments Incorporated Multi-chip integrated circuit module and method for fabrication thereof
JPH06334067A (ja) * 1993-05-18 1994-12-02 Cmk Corp 多層プリント配線板とその製造方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06181268A (ja) * 1992-12-15 1994-06-28 Matsushita Electric Works Ltd 半導体装置
JPH07169872A (ja) * 1993-12-13 1995-07-04 Fujitsu Ltd 半導体装置及びその製造方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP0841694A4 *

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1895589A2 (en) * 1997-10-17 2008-03-05 Ibiden Co., Ltd. Semiconductor package substrate
EP1895587A2 (en) * 1997-10-17 2008-03-05 Ibiden Co., Ltd. Semiconductor package substrate
EP1895589A3 (en) * 1997-10-17 2013-04-03 Ibiden Co., Ltd. Semiconductor package substrate
EP1895587A3 (en) * 1997-10-17 2013-04-03 Ibiden Co., Ltd. Semiconductor package substrate

Also Published As

Publication number Publication date
EP0841694A1 (en) 1998-05-13
JPH09162320A (ja) 1997-06-20
KR19980702062A (ko) 1998-07-15
US5994771A (en) 1999-11-30
EP0841694A4 (en) 1998-11-25

Similar Documents

Publication Publication Date Title
WO1997022146A1 (fr) Boitier de semi-conducteur comportant un circuit a couches multiples et composant a semi-conducteur
US5744758A (en) Multilayer circuit board and process of production thereof
JP3670917B2 (ja) 半導体装置及びその製造方法
JP4361826B2 (ja) 半導体装置
US7049178B2 (en) Method for fabricating semiconductor package and semiconductor package
JP2592038B2 (ja) 半導体チップ実装方法および基板構造体
US10098243B2 (en) Printed wiring board and semiconductor package
WO2001026147A1 (fr) Dispositif a semi-conducteur, son procede de fabrication, carte de circuit imprime et dispositif electronique
JP2003522401A (ja) 積層型集積回路パッケージ
US7936061B2 (en) Semiconductor device and method of manufacturing the same
KR100257926B1 (ko) 회로기판형성용다층필름 및 이를 사용한 다층회로기판 및 반도체장치용패키지
US20100108371A1 (en) Wiring board with built-in electronic component and method for manufacturing the same
WO2000019517A1 (fr) Microplaquette semi-conductrice et procede de fabrication
KR20050033821A (ko) 반도체장치 및 그 제조 방법
JP2001144212A (ja) 半導体チップ
JP2002064162A (ja) 半導体チップ
JP2001110928A (ja) 半導体パッケージの製造方法
JP2002064161A (ja) 半導体チップ及びその製造方法
KR20030085449A (ko) 개량된 플립 칩 패키지
JP2011119655A (ja) 配線基板およびその製造方法
US20030205793A1 (en) Wire-bonded chip on board package
JP2000200855A (ja) Pga型配線基板及びその製造方法並びに半導体装置
JP2001144211A (ja) 半導体チップ及びその製造方法
JP2017034109A (ja) プリント配線板および半導体パッケージ
EP1365450A1 (en) An improved wire-bonded chip on board package

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): CN KR SG US

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): AT BE CH DE DK ES FI FR GB GR IE IT LU MC NL PT SE

WWE Wipo information: entry into national phase

Ref document number: 1996941201

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 08875484

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 1019970705457

Country of ref document: KR

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWP Wipo information: published in national office

Ref document number: 1996941201

Country of ref document: EP

WWP Wipo information: published in national office

Ref document number: 1019970705457

Country of ref document: KR

WWR Wipo information: refused in national office

Ref document number: 1019970705457

Country of ref document: KR

WWW Wipo information: withdrawn in national office

Ref document number: 1996941201

Country of ref document: EP