TWI830201B - 半導體封裝結構及其形成方法 - Google Patents

半導體封裝結構及其形成方法 Download PDF

Info

Publication number
TWI830201B
TWI830201B TW111114717A TW111114717A TWI830201B TW I830201 B TWI830201 B TW I830201B TW 111114717 A TW111114717 A TW 111114717A TW 111114717 A TW111114717 A TW 111114717A TW I830201 B TWI830201 B TW I830201B
Authority
TW
Taiwan
Prior art keywords
bonding layer
thermally conductive
conductive channel
wafer
layer
Prior art date
Application number
TW111114717A
Other languages
English (en)
Other versions
TW202322230A (zh
Inventor
宋述仁
涂官瑤
李資良
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202322230A publication Critical patent/TW202322230A/zh
Application granted granted Critical
Publication of TWI830201B publication Critical patent/TWI830201B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49822Multilayer substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • H01L21/4857Multilayer substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76898Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics formed through a semiconductor substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/367Cooling facilitated by shape of device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/367Cooling facilitated by shape of device
    • H01L23/3677Wire-like or pin-like cooling fins or heat sinks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/10Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers
    • H01L25/105Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers the devices being of a type provided for in group H01L27/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68327Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used during dicing or grinding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/6834Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used to protect an active side of a device or wafer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06513Bump or bump-like direct electrical connections between devices, e.g. flip-chip connection, solder bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06541Conductive via connections through the device, e.g. vertical interconnects, through silicon via [TSV]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1017All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support
    • H01L2225/1035All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support the device being entirely enclosed by the support, e.g. high-density interconnect [HDI]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1047Details of electrical connections between containers
    • H01L2225/1058Bump or bump-like electrical connections, e.g. balls, pillars, posts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • H01L23/49816Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5383Multilayer substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5384Conductive vias through the substrate with or without pins, e.g. buried coaxial conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0652Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next and on each other, i.e. mixed assemblies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

一種方法包括在第一晶圓上形成第一接合層、及形成延伸到第一接合層中的第一導熱通道。第一導熱通道具有與第一接合層的第二導熱率值相比較高的第一導熱率值。方法進一步包括在第二晶圓上形成第二接合層、及形成延伸到第二接合層中的第二導熱通道。第二導熱通道具有與第二接合層的第四導熱率值相比較高的第三導熱率值。第一晶圓接合到第二晶圓,並且第一導熱通道至少實體接觸第二導熱通道。互連結構在第一晶圓上方形成。互連結構電氣連接到第一晶圓中的積體電路裝置。

Description

半導體封裝結構及其形成方法
本揭露是有關於一種半導體封裝結構及其形成方法。
載體晶圓通常在積體電路的封裝中作為支撐機構使用。例如,當形成具有穿透裝置晶圓的基板的過孔的裝置晶圓時,裝置晶圓接合到載體晶圓,使得裝置晶圓可減薄,並且電連接器可在基板的背側上形成。
根據本揭示的一些實施例,一種半導體封裝的形成方法包括:在第一晶圓上形成第一接合層;形成延伸到第一接合層中的第一導熱通道,其中第一導熱通道具有與第一接合層的第二熱導率值相比較高的第一熱導率值;在第二晶圓上形成第二接合層;形成延伸到第二接合層中的第二導熱通道,其中第二導熱通道具有與第二接合層的第四熱導率值相比較高的第三熱導率值;將第一晶圓接合到第 二晶圓,其中第一導熱通道至少實體接觸第二導熱通道;以及在第一晶圓上方形成互連結構,其中互連結構電氣連接到第一晶圓中的積體電路裝置。
根據本揭示的一些實施例,一種半導體封裝結構包括:第一裝置晶粒,包含半導體基板;互連結構,在半導體基板之下;第一接合層,在互連結構之下;以及第一導熱通道,從第一接合層的底表面延伸到第一接合層中;以及封裝部件,在第一裝置晶粒之下並且熱耦接到第一裝置晶粒。
根據本揭示的一些實施例,一種半導體封裝結構包括:第一裝置晶粒,包含第一半導體基板;互連結構,在第一半導體基板之下;第一接合層,在互連結構之下;第一導熱通道,延伸到第一接合層中;第二接合層,在第一接合層之下並且接合到第一接合層;以及第二導熱通道,延伸到第二接合層中,其中第二導熱通道接合到第一導熱通道;熱介面材料,在第二接合層及第二導熱通道之下;以及封裝部件,在熱介面材料之下並且接觸熱介面材料。
10:晶圓
12:基板
14:接合層
16:蝕刻遮罩
18:開口
18B1:底部
18B2:底部
18B3:底部
20:導熱通道
20/56:導熱通道
20B1:底部
20B2:底部
20B3:底部
30:裝置晶圓
32:基板
34:積體電路裝置
36:介電層
38:接觸插塞
40:互連結構
42:金屬線
44:通孔
46:介電層
50:頂部金屬墊
52:介電層
53:蝕刻遮罩
54:接合層
55:開口
55B1:底部
55B2:底部
55B3:底部
55B4:底部
55B5:底部
56:導熱通道
56B1:底部
56B2:底部
56B3:底部
56B4:底部
56B5:底部
58:聚合物層
62:保護層
64:介電層
65:過孔
68:背側互連結構
70:再分佈線
72:介電層
76:電連接器
78:封裝
80:封裝
82:封裝部件
84:熱介面材料
86:接線
90:離散裝置晶粒
92:封裝劑
94:電連接器
98:封裝部件
102:封裝
104:封裝劑
114:接合層
154:接合層
200:製程流程
202:製程
204:製程
206:製程
208:製程
210:製程
212:製程
214:製程
216:製程
218:製程
220:製程
222:製程
224:製程
226:製程
228:製程
230:製程
232:製程
234:製程
當結合隨附圖式閱讀時,自以下詳細描述將最好地理解本揭示的態樣。應注意,根據工業中的標準實務,各個特徵並非按比例繪製。事實上,出於論述清晰的目的,可任意增加或減小各個特徵的尺寸。
第1圖至第16圖示出了根據一些實施例的在晶圓接合製程 及形成導熱通道中的中間階段。
第17圖至第20圖示出了根據一些實施例的在晶圓接合製程及形成導熱通道中的中間階段。
第21圖至第24圖示出了根據一些實施例的在晶圓接合製程中的中間階段。
第25圖至第27圖示出了根據一些實施例的示例導熱通道的俯視圖。
第28圖示出了根據一些實施例的晶圓接合製程及形成封裝的製程流程。
以下揭示內容提供許多不同實施例或實例,以便實施本發明的不同特徵。下文描述部件及佈置的具體實例以簡化本揭示。當然,此等僅為實例且並不意欲為限制性。例如,以下描述中在第二特徵上方或第二特徵上形成第一特徵可包括以直接接觸形成第一特徵及第二特徵的實施例,且亦可包括在第一特徵與第二特徵之間形成額外特徵以使得第一特徵及第二特徵可不處於直接接觸的實施例。此外,本揭示可在各個實例中重複元件符號及/或字母。此重複係出於簡便性及清晰的目的且本身並不指示所論述的各個實施例及/或配置之間的關係。
另外,為了便於描述,本文可使用空間相對性術語(諸如「之下」、「下方」、「下部」、「上方」、「上部」及類似者)來描述諸圖中所示出之一個元件或特徵與 另一元件(或多個元件)或特徵(或多個特徵)之關係。除了諸圖所描繪的定向外,空間相對性術語意欲涵蓋使用或操作中裝置的不同定向。設備可經其他方式定向(旋轉90度或處於其他定向)且由此可同樣地解讀本文所使用的空間相對性描述詞。
提供了晶圓接合製程及在晶圓中形成導熱通道。根據本揭示的一些實施例,裝置晶圓接合到載體晶圓。導熱通道在裝置晶圓及載體晶圓兩者中形成。裝置晶圓接合到載體晶圓,其中裝置晶圓中的導熱通道與載體晶圓中的導熱通道彼此接合。裝置晶圓可切割為多個裝置晶粒。在裝置晶粒中產生的熱可穿過導熱通道傳導。由此,改進了所得封裝的導熱率。本文論述的實施例係提供實例以實現或使用本揭示的標的,並且本領域的一般技術人員將容易理解可以作出的修改,同時保持在不同實施例的預期範疇內。在各個視圖及說明性實施例中,相同元件符號用於代表相同元件。儘管方法實施例可論述為以特定次序執行,其他方法實施例可以任何邏輯次序執行。
第1圖至第16圖示出了根據本揭示的一些實施例的在將裝置晶圓接合到載體晶圓及在裝置晶圓的背側上形成背側互連結構中的中間階段的橫截面圖。亦在第28圖所示的製程流程中示意性反映對應製程。
參見第1圖,形成晶圓10。根據一些實施例,晶圓10係其中不具有主動裝置(諸如電晶體)及被動裝置的載體晶圓,並且因此在後文中被稱為載體晶圓10。載體晶 圓10可具有圓角俯視圖形狀。根據一些實施例,載體晶圓10包括基板12。基板12可由與裝置晶圓30(第4圖)中的基板32相同的材料形成,使得在後續的封裝製程中,減少歸因於在載體晶圓10與裝置晶圓30之間的熱膨脹係數(CTE)值的不匹配的翹曲。基板12可由矽形成或包含矽,而亦可使用其他材料,諸如陶瓷、玻璃、矽酸鹽玻璃、或類似者。根據一些實施例,整個基板12由均質材料形成,而沒有不同於其中的均質材料的其他材料。例如,整個載體晶圓10可由矽(摻雜或未摻雜的)形成,並且其中不存在金屬區域、介電區域等。
根據替代實施例,晶圓10係裝置晶圓,其中包括主動裝置(諸如電晶體)及/或被動裝置(諸如電容器、電阻器、電感器、及/或類似者)。當為裝置晶圓時,晶圓10可係未鋸晶圓,包括持續延伸到晶圓中的所有裝置晶粒中的半導體基板,或可係重構晶圓,包括在封裝劑(諸如模製化合物)中封裝的離散裝置晶粒。
接合層14在基板12上沉積。如第28圖所示,相應製程在製程流程200中示出為製程202。根據一些實施例,接合層14由介電材料形成或包含介電材料,此介電材料可係基於矽的介電材料,諸如氧化矽(SiO2)、SiN、SiON、SiOCN、SiC、SiCN、或類似者、或其組合。根據一些實施例,接合層14具有在約10nm與約3,000nm之間的範圍中的厚度。
根據本揭示的一些實施例,接合層14使用高密度 電漿化學氣相沉積(HDPCVD)、電漿增強化學氣相沉積(PECVD)、化學氣相沉積(CVD)、低壓化學氣相沉積(LPCVD)、原子層沉積(ALD)、或類似者形成。
根據一些實施例,接合層14與基板12實體接觸。根據替代實施例,載體晶圓10包括在接合層14與基板12之間的複數個層(未圖示)。例如,可存在由基於氧化物的材料(其可係基於氧化矽的)形成的基於氧化物的層,此基於氧化物的材料諸如氧化矽、磷矽酸鹽玻璃(PSG)、硼矽酸鹽玻璃(BSG)、硼摻雜的磷矽酸鹽玻璃(BPSG)、氟摻雜的矽酸鹽玻璃(FSG)、或類似者。亦可存在由氮化矽形成或包含氮化矽的基於氮化物的層,而其亦可由其他材料形成或包含其他材料,此等其他材料諸如氮氧化矽(SiON)。根據本揭示的一些實施例,在基板12與接合層14之間的層可使用PECVD、CVD、LPCVD、ALD、或類似者形成。亦可存在在接合層14與基板12之間形成的對準遮罩。對準遮罩可形成為金屬插塞,此等金屬插塞可經由金屬鑲嵌製程形成。
參見第2圖,形成並且圖案化蝕刻遮罩16。蝕刻遮罩16可包括光阻劑,並且可係單層蝕刻遮罩或多層蝕刻遮罩,例如,包括底層、中間層、及頂層。蝕刻遮罩16經圖案化以形成開口18。根據一些實施例,存在複數個開口18,此等開口可經佈置為具有重複圖案,諸如陣列、複數個平行條帶、或可佈置為具有隨機圖案。
蝕刻製程隨後使用蝕刻遮罩16執行以將開口18 延伸到接合層14中。如第28圖所示,相應製程在製程流程200中示出為製程204。根據一些實施例,開口18具有與接合層14的底表面齊平的底部,並且開口18的對應底部處於圖示為18B2的位準。根據替代實施例,開口18部分延伸到接合層14中,其中開口18的底部18B1在接合層14的頂表面與底表面之間的中間位準處。根據又一些替代實施例,開口18穿透接合層14及在接合層14與基板12之間的任何其他層,並且延伸到基板12中。對應開口18的底部圖示為底部18B3。在形成開口18之後移除蝕刻遮罩16。
參見第3圖,形成導熱通道20。如第28圖所示,相應製程在製程流程200中示出為製程206。導熱通道20具有與接合層14的導熱率相比較高的導熱率。導熱通道20的導熱率亦可大於基板12的導熱率。根據一些實施例,導熱通道20由下列形成或包含下列:銅、鋁、鎳、鈦、鉭、矽、或類似者、其複合層、及/或其合金。形成導熱通道20可包括將導熱材料沉積到開口18(第2圖)中,並且隨後執行平坦化製程,諸如化學機械拋光(CMP)製程或機械拋光製程。底部20B1、20B2、及20B3示出所得導熱通道20的底部的可能位置。導熱通道20可係電氣浮動的。
參見第4圖,形成裝置晶圓30。裝置晶圓30可係未鋸晶圓,並且如第7圖所示的接合製程係晶圓到晶圓接合製程。根據一些實施例,裝置晶圓30包括基板32、 及在基板32的表面處的積體電路裝置34。根據一些實施例,穿過基板的通孔(未圖示)從前側(示出的頂側)延伸到基板32中而形成。根據替代實施例,在此階段不形成過孔,並且過孔在如第12圖所示的製程中形成。基板32可係半導體基板,諸如矽基板。根據其他實施例,基板32可包括其他半導體材料,諸如鍺矽、碳摻雜的矽、或類似者。基板32可係主體基板、或可具有分層結構,例如,包括矽基板及在矽基板上方的鍺矽層。
根據一些實施例,裝置晶圓30包括裝置晶粒,此等裝置晶粒可包括邏輯晶粒、記憶體晶粒、輸入-輸出晶粒、整合被動裝置(IPD)、或類似者、或其組合。例如,裝置晶圓30中的邏輯裝置晶粒可係中央處理單元(CPU)晶粒、圖形處理單元(GPU)晶粒、行動應用晶粒、微控制單元(MCU)晶粒、基頻(BB)晶粒、應用處理器(AP)晶粒、或類似者。裝置晶圓30中的記憶體晶粒可包括靜態隨機存取記憶體(SRAM)晶粒、動態隨機存取記憶體(DRAM)晶粒、或類似者。裝置晶圓30可係簡單裝置晶圓,包括在整個裝置晶圓30中持續延伸的半導體基板,或可係重構晶圓,包括其中封裝的裝置晶粒、包括整合為系統的複數個積體電路(或裝置晶粒)的晶片上系統(SoC)晶粒、或類似者。
根據本揭示的一些實施例,積體電路裝置34在半導體基板32的頂表面上形成。示例積體電路裝置34可包括互補金屬氧化物半導體(CMOS)電晶體、電阻器、電容器、二極體、及/或類似者。在本文中未示出積體電路裝置 34的細節。根據替代實施例,裝置晶圓30用於形成中間物,其中基板32可係半導體基板或介電基板。
層間介電質(ILD)36在半導體基板32上方形成並且填充在積體電路裝置34中的電晶體(未圖示)的閘極堆疊之間的空間。根據一些示例實施例,ILD 36由下列形成或包含下列:氧化矽、磷矽酸鹽玻璃(PSG)、硼矽酸鹽玻璃(BSG)、硼摻雜的磷矽酸鹽玻璃(BPSG)、氟摻雜的矽酸鹽玻璃(FSG)、或類似者。ILD 36可使用旋轉塗佈、可流動化學氣相沉積(FCVD)、化學氣相沉積(CVD)、或類似者形成。根據本揭示的一些實施例,ILD 36使用沉積方法形成,諸如PECVD、LPCVD、或類似者。
接觸插塞38在ILD 36中形成,並且用於將積體電路裝置34電氣連接到上層的金屬線及通孔。根據本揭示的一些實施例,接觸插塞38由選自下列的導電材料形成:鎢、鋁、銅、鈦、鉭、氮化鈦、氮化鉭、其合金、及/或其多層。形成接觸插塞38可包括在ILD 36中形成接觸開口,將導電材料填充到接觸開口中,並且執行平坦化製程(諸如化學機械拋光(CMP)製程)以使接觸插塞38的頂表面與ILD 36的頂表面齊平。
在ILD 36及接觸插塞38上方擱置互連結構40。互連結構40包括在介電層46中形成的金屬線42及通孔44。在後文中介電層46可包括金屬間介電質(IMD)層46。根據本揭示的一些實施例,一些介電層46由具有低於約3.0的介電常數值(k值)的低介電常數介電材料形成。介 電層46可由黑金剛石(應用材料公司(Applied Materials)的註冊商標)、含碳低介電常數介電材料、氫倍半矽氧烷(HSQ)、甲基矽倍半氧烷(MSQ)、或類似者形成。根據本揭示的一些實施例,形成介電層46包括沉積含成孔劑的介電材料,並且隨後執行固化製程以驅除成孔劑,且因此剩餘的介電層46係多孔的。根據本揭示的替代實施例,一些或全部介電層46由非低介電常數介電材料形成,諸如氧化矽、碳化矽(SiC)、氮碳化矽(SiCN)、氮碳氧化矽(SiOCN)、或類似者。可由碳化矽、氮化矽、氮氧化矽、鋁、氧化物、氮化鋁、或類似者形成的蝕刻終止層(未圖示)、或其多層在介電層46之間形成,並且為了簡便未圖示。
金屬線42及通孔44在介電層46中形成。處於相同位準的金屬線42在後文統稱為金屬層。根據本揭示的一些實施例,互連結構40包括穿過通孔44互連的複數個金屬層。IMD層的數量基於佈線需求來決定。例如,可存在5與15個之間的IMD層。
金屬線42及通孔44可由銅或銅合金形成,並且其等亦可以由其他金屬形成。形成製程可包括單金屬鑲嵌製程及雙金屬鑲嵌製程。在示例單金屬鑲嵌製程中,溝槽首先在介電層46之一中形成,接著用導電材料填充溝槽。隨後執行平坦化製程(諸如CMP製程)以移除高於IMD層的頂表面的導電材料的過量部分,從而在溝槽中餘留金屬線。在雙金屬鑲嵌製程中,溝槽及通孔開口均在IMD層 中形成,其中通孔開口在溝槽下方並且連接到溝槽。隨後將導電材料填充到溝槽及通孔開口中以分別形成金屬線及通孔。導電材料可包括擴散阻障層及在擴散阻障層上方的含銅金屬材料。擴散阻障層可包括鈦、氮化鈦、鉭、氮化鉭、或類似者。
介電層46可進一步包括在低介電常數介電層上方的鈍化層。例如,在金屬鑲嵌金屬線42及通孔44上方可存在未摻雜的矽酸鹽玻璃(USG)層、氧化矽層、氮化矽層等。鈍化層與低介電常數介電層相比較為緻密,並且具有使低介電常數介電層與有害化學物質及氣體(諸如濕氣)隔離的功能。
根據一些實施例,可存在在互連結構40上方形成並且穿過金屬線42及通孔44電氣連接到積體電路裝置34的頂部金屬墊50。頂部金屬墊50可由下列形成或包含下列:銅、鎳、鈦、鈀、或類似者、或其合金。根據一些實施例,頂部金屬墊50係在鈍化層52中。根據替代實施例,可形成聚合物層52(其可係聚醯亞胺、聚苯并惡唑(PBO)、或類似者),其中頂部金屬墊50係在聚合物層中。
接合層54在裝置晶圓30的頂部上沉積,並且因此係裝置晶圓30的頂部表面層。如第28圖所示,相應製程在製程流程200中示出為製程208。接合層54可由選自用於形成接合層14的候選材料的相同群組的材料形成。例如,接合層54可選自氧化矽(SiO2)、SiN、SiON、 SiOCN、SiOC、SiC、SiCN、或類似者、或其組合。接合層14及54的材料可係彼此相同或彼此不同的。根據一些實施例,接合層54具有在約10nm與約3,000nm之間的範圍中的厚度。
參見第5圖,形成蝕刻遮罩53。蝕刻遮罩53經圖案化以形成開口55。根據一些實施例,存在複數個開口55,此等開口可經佈置為具有重複圖案,諸如陣列、或可佈置為具有隨機圖案。
隨後使用蝕刻遮罩53執行蝕刻製程以將開口55延伸到接合層54中。如第28圖所示,相應製程在製程流程200中示出為製程210。根據一些實施例,開口55具有與接合層54的底表面齊平的底部,並且開口55的對應底部處於圖示為55B2的位準。根據替代實施例,開口55部分延伸到接合層54中,其中開口55的底部55B1在接合層54的頂表面與底表面之間的中間位準處。根據又一些替代實施例,開口55穿透接合層54及在接合層54與基板32之間的任何其他層,並且延伸到介電層46或基板32中的任何位準。對應開口55圖示為具有底部55B3、55B4、或55B5。在形成開口55之後移除蝕刻遮罩53。
參見第6圖,形成導熱通道56。如第28圖所示,相應製程在製程流程200中示出為製程212。導熱通道56具有與接合層54及介電層36、46、及52的導熱率相比較高的導熱率。導熱通道56的導熱率亦可大於基板32的導熱率。根據一些實施例,導熱通道56由下列形成或包 含下列:銅、鋁、鎳、鈦、鉭、或類似者、其複合層、及/或其合金。形成導熱通道56可包括將導熱材料沉積到開口55(第5圖)中,並且隨後執行平坦化製程,諸如CMP製程或機械拋光製程。底部56B1直至56B5示出所得導熱通道56的可能底部。導熱通道56亦可係電氣浮動的。
參見第7圖,將裝置晶圓顛倒翻轉,並且接合到載體晶圓10。如第28圖所示,相應製程在製程流程200中示出為製程214。接合層54接合到接合層14,其中形成Si-O-Si鍵以將接合層54結合到接合層14。根據一些實施例,導熱通道20經由直接金屬到金屬接合來接合到導熱通道56,此經由導熱通道20中的金屬與導熱通道56中的金屬的相互擴散來實現。由此,接合製程可包括混合接合製程。根據替代實施例,導熱通道20與對應導熱通道56實體接觸但不接合到對應的導熱通道56。
第25圖直至第27圖示出了根據一些實施例的導熱通道20及56的一些示例俯視圖。在俯視圖中,導熱通道20可完全重疊導熱通道56,同時其等仍可以彼此相區分。由此,導熱通道20的每一者可至少與導熱通道56的一者實體接觸(並且可能或可能不接合到該導熱通道),且反之亦然。導熱通道20及56的圖案及大小可經設計為如第25圖所示的陣列。根據替代實施例,如第27圖所示,導熱通道20及56可形成為包括與垂直條帶結合的水平條帶的網格。根據又一些替代實施例,導熱通道20及56可形成為水平條帶,例如,具有水平條帶但不具有垂直條帶。 在其中導熱通道56延伸到介電層52、46或基板32(第5圖)中的實施例中,導熱通道56的位置及大小取決於未由金屬線42及積體電路裝置佔據的可用空間,並且因此導熱通道20及56的位置可具有隨機圖案,如第26圖所示。
根據又一些替代實施例,一些導熱通道56可延伸到與其他導熱通道56不同的位準。例如,一些導熱通道56可延伸到56B1(第5圖)或56B2,而一些其他導熱通道20可以任何組合延伸到位準56B3、56B4、及/或56B4,這取決於空間的可用性。此等實施例可藉由多於一個微影製程及多於一個蝕刻製程實現以實現不同的蝕刻深度。
參見第8圖,將聚合物層58分配到基板12與基板32之間的間隙中,並且分配在互連結構40的側壁上。如第28圖所示,相應製程在製程流程200中示出為製程216。根據一些實施例,聚合物層58由下列形成或包含下列:聚醯亞胺、PBO、或類似者。聚合物層58以可流動形式分配,並且隨後固化且凝固。此外,聚合物層58作為完全圍繞基板12與基板32之間的區域的環分配。
參見第9圖,背側研磨製程從裝置晶圓30的背側執行,並且減薄基板32。如第28圖所示,相應製程在製程流程200中示出為製程218。背側研磨製程可經由CMP製程或機械拋光製程來執行。在背側研磨製程中,聚合物層58具有防止裝置晶圓30從載體晶圓10剝離的功能。此外,研磨製程及後續清潔製程可涉及使用晶圓,並且聚 合物層58可以阻擋濕氣從介電層46的側壁穿透到互連結構40中,並且可防止裝置晶圓30中的介電層及金屬特徵劣化。
隨後執行邊緣修剪製程以移除聚合物層58、裝置晶圓30的邊緣部分。亦可移除載體晶圓10的一些邊緣部分。相應製程在如第28圖所示的製程流200中示出為製程220。所得結構在第10圖中圖示,其中晶圓30的側壁可從載體晶圓10的相應邊緣橫向凹陷。在修剪製程中,基板12的頂部可經修剪以形成延伸到基板12中的凹陷(未圖示)。
在後續製程中,可進一步減薄基板32。根據替代實施例,跳過基板32的進一步減薄。根據一些實施例,基板32在乾式蝕刻製程中減薄,此乾式蝕刻製程可係各向異性蝕刻製程或各向同性蝕刻製程。根據替代實施例,蝕刻可經由乾式蝕刻製程接著濕式蝕刻製程來執行。例如,乾式蝕刻製程可使用蝕刻氣體執行,此蝕刻氣體包括氟(F2)、氯(Cl2)、氯化氫(HCl)、溴化氫(HBr)、溴(Br2)、C2F6、CF4、SO2、HBr、Cl2、及O2的混合物或HBr、Cl2、O2、及CH2F2的混合物等。濕式蝕刻製程(若有)可使用KOH、四甲基氫氧化銨(TMAH)、CH3COOH、NH4OH、H2O2、異丙醇(IPA)、HF、HNO3、及H2O的溶液、或類似者執行。
根據替代實施例,基板32的減薄可經由CMP製程或機械研磨製程執行。在其中過孔65(第12圖)先前 已經形成以延伸到半導體基板32中的實施例中,過孔65將藉由減薄製程暴露出。
第11圖示出了保護層62的形成,此保護層亦係隔離層。如第28圖所示,相應製程在製程流程200中示出為製程222。根據一些實施例,保護層62包含SiO2、SiOC、SiOCN、SiN、SiC、SiCN、或類似者。形成保護層62可包括保形沉積製程,諸如CVD、ALD、或類似者。隨後移除保護層62在晶圓30上方的水平部分,使得暴露出裝置晶圓30的頂表面。根據一些實施例,執行CMP製程以移除重疊裝置晶圓30的保護層62的第一部分。可執行蝕刻製程以移除重疊並且接觸載體晶圓10中的基板12的保護層62的第二部分。根據替代實施例,不移除保護層62的第二部分,並且此第二部分餘留在其他裝置晶圓10上。
剩餘保護層62形成圍繞並且接觸裝置晶圓30的完整環。保護層62具有防止剝離裝置晶圓30中的層的功能。此外,保護層62防止濕氣及氧從側壁穿透到裝置晶圓30中。
參見第12圖,例如,經由保形沉積製程形成介電層64,此保形沉積製程可係ALD製程、CVD製程、或類似者。如第28圖所示,相應製程在製程流程200中示出為製程224。根據一些實施例,介電層64由下列形成或包含下列:氧化矽、氮化矽、氧化矽、氮氧化矽、或類似者。可形成過孔65以穿透基板32,並且電氣連接到積體 電路裝置34。形成製程可包括蝕刻介電層64及基板32以形成穿過開口。蝕刻可在互連結構400中的金屬墊上停止。接下來,形成隔離層以圍繞穿過開口的每一者。
過孔65的形成製程可包括沉積延伸到穿過開口中的保形介電層,並且隨後執行各向異性蝕刻製程以重新暴露金屬墊。隨後沉積導電材料以填充穿過開口,接著平坦化製程以移除穿過開口外部的過量導電材料。導電材料的剩餘部分係過孔65。如第28圖所示,相應製程在製程流程200中示出為製程226。
根據替代實施例,先前已經形成過孔65(例如,在第4圖所示的製程中)。由此,在第12圖所示的製程中,可對基板32執行背側研磨製程及回蝕製程,使得過孔65的頂部高於基板32的凹陷的頂表面突起。隨後沉積介電層64,接著光CMP製程以重新暴露過孔65。
如第12圖所示,介電層64可在保護層62的外側壁上延伸。介電層64可進一步在基板12的頂表面上延伸並且接觸此頂表面。相反,介電層64在虛線區域63(第7圖)中的保護層62的水平部分(當未移除保護層62的此等部分時)上延伸並且接觸保護層62的頂表面。
參見第13圖,形成背側互連結構68,此背側互連結構包括一個或複數個介電層72及一個或複數層再分佈線(RDL)70。如第28圖所示,相應製程在製程流程200中示出為製程228。根據一些實施例,RDL 70經由金屬鑲嵌製程形成,此等金屬鑲嵌製程包括沉積對應介電 層72、在介電層72中形成溝槽及通孔開口、及用金屬材料填充溝槽及通孔開口以形成RDL 70。介電層72可由下列形成或包含下列:無機介電材料諸如氧化矽、氮化矽、氮氧化矽、或類似者。
根據替代實施例,介電層72可由聚合物形成,此等聚合物可係光敏的,並且RDL層的形成製程可包括沉積金屬晶種層、在金屬晶種層上方形成且圖案化鍍覆遮罩、執行鍍覆製程以形成RDL、移除鍍覆遮罩以暴露出金屬晶種層的下部、及蝕刻金屬晶種層的已暴露部分。
根據一些實施例,電連接器76在裝置晶圓30的後表面上形成。電連接器76可包括金屬凸塊、金屬墊、焊料區域、或類似者。根據一些實施例,電連接器76高於表面介電層72的頂表面突出。根據替代實施例,電連接器76的頂表面與表面介電層72共面。
參見第14圖,例如,經由CMP製程或機械研磨製程減薄基板12。如第28圖所示,相應製程在製程流程200中示出為製程230。根據其中導熱通道20延伸到基板12中的一些實施例,在減薄製程之後,暴露出導熱通道20。根據替代實施例,導熱通道20延伸到基板12中,並且在減薄之後不暴露出。根據又一些替代實施例,導熱通道20不延伸到基板12中。
根據替代實施例,完全移除基板12,而接合層14及導熱通道20保持未被移除。根據又一些替代實施例,移除基板12及接合層14兩者。亦移除導熱通道20。然而, 接合層54及導熱通道56保持未被移除。
根據一些實施例,裝置晶圓30及基板12可在晶粒切鋸製程中切割以形成離散封裝78,每個封裝包括裝置晶粒30’的一者及基板12的一部分。如第28圖所示,相應製程在製程流程200中示出為製程232。第15圖示出了封裝78的一者。保護層62藉由晶粒切鋸製程移除,並且不存在於所得封裝78中。根據替代實施例,另一裝置晶圓接合到晶圓30以形成重構晶圓,此重構晶圓隨後切割為彼此分離的裝置晶粒30’,其中裝置晶粒30’的每一者與來自另一裝置晶圓的裝置晶粒接合。
第16圖示出了根據一些實施例的封裝80的形成。應了解,封裝80可與第16圖所示者不同地封裝。例如,第17圖直至第19圖示出了另一封裝製程。如第16圖所示,封裝78可經由熱介面材料(TIM)84附接到封裝部件82。如第28圖所示,相應製程在製程流程200中示出為製程234。封裝部件82可係封裝基板、框架、或類似者。根據一些實施例,裝置晶粒30經由接合接線86電氣連接到封裝部件82。
第17圖至第19圖及第21圖至第24圖示出了根據替代實施例的晶圓接合製程及封裝製程。除非另外規定,否則此等實施例中的部件的材料及形成製程基本上與在第1圖直至第16圖所示的前述實施例中藉由類似元件符號指出的類似部件相同。關於第17圖至第24圖所示的部件的形成製程及材料的細節可因此在前述實施例的論述中發 現。
此等實施例的初始步驟基本上與第1圖直至第13圖所示者相同。接下來,離散裝置晶粒90接合到裝置晶圓30中的裝置晶粒30’。裝置晶粒30’的每一者可具有其上接合的一或多個裝置晶粒90。封裝劑92可經分配以封裝裝置晶粒90。封裝劑92可係模製化合物、模製底部填料、或類似者。
接下來,例如,經由CMP或機械研磨製程移除基板12。所得結構在第18圖中圖示。根據一些實施例,在移除基板12之後,顯露出接合層14及導熱通道20。根據替代實施例,亦移除接合層14及導熱通道20,並且顯露出接合層54及導熱通道56。
如第19圖所示,電連接器94形成在裝置晶圓30的前側上。形成製程可包括蝕刻接合層54(及接合層14,若其餘留)以形成開口,使得暴露出金屬墊50,並且形成延伸到開口中的電連接器94以電氣連接到金屬墊50。在後續製程中,裝置晶圓30及封裝劑92在晶粒切鋸製程中經切割以形成離散封裝78,每個封裝包括裝置晶粒30’的一者。保護層62藉由晶粒切鋸製程移除,並且不存在於所得封裝78中。
在第20圖中,封裝78接合到封裝部件98以形成封裝102。封裝部件98可係封裝基板、印刷電路板、或類似者。電連接器94將裝置晶粒30’電氣連接到封裝部件98。可分配封裝劑104。
第21圖直至第24圖示出了根據替代實施例的晶圓接合製程及封裝的形成。此等實施例類似於第1圖直至第16圖所示的實施例,不同之處在於金屬膜而非介電接合層用於晶圓接合。
參見第21圖,形成載體晶圓10。載體晶圓10類似於如第1圖所示的載體晶圓10,不同之處在於不將接合層14形成為介電層,將接合層114形成為金屬層,此金屬層亦具有與接合層14及基板12的導熱率值相比較大的導熱率值。根據一些實施例,接合層114包含銅,而可使用其他金屬材料,諸如鎢、鋁、鎳、或類似者、或其合金。接合層114可係其中不形成開口的毯覆膜。接合層114的俯視圖可係圓角的。
參見第22圖,形成裝置晶圓30。裝置晶圓30可類似於如第4圖所示的裝置晶圓30,不同之處在於不將接合層54形成為介電層,將接合層154形成為金屬層,此金屬層亦具有與接合層154、介電層36、46及52、及基板32的導熱率值相比較大的導熱率值。根據一些實施例,接合層154包含銅,而可使用其他金屬,諸如鎢、鋁、鎳、或類似者、或其合金。接合層114及154可由相同金屬或不同金屬形成。接合層154亦可係其中不形成開口的毯覆膜。與第4圖所示的晶圓30不同,不存在經形成以接觸接合層154的接合墊50。
參見第23圖,裝置晶圓30經由直接金屬到金屬接合來接合到載體晶圓10。接合可藉由抵靠載體晶圓10 壓按裝置晶圓30來實現,其中接合層154與接合層114退火裝置晶圓30及載體晶圓10實體接觸,使得接合層114及154經由金屬的相互擴散來接合在一起。所得結構在第24圖中圖示。後續製程類似於第8圖直至第16圖所示的製程,並且在本文中不重複細節。所得結構在第24圖中圖示。
本揭示的實施例具有一些有利特徵。藉由在載體晶圓及裝置晶圓中形成導熱通道,導熱通道可幫助在裝置晶粒(當其等供電時)中產生的熱散逸到下層結構,諸如熱介面材料及下層封裝部件。因此改進熱散逸。
根據本揭示的一些實施例,一種方法包括:在第一晶圓上形成第一接合層;形成延伸到第一接合層中的第一導熱通道,其中第一導熱通道具有與第一接合層的第二熱導率值相比較高的第一熱導率值;在第二晶圓上形成第二接合層;形成延伸到第二接合層中的第二導熱通道,其中第二導熱通道具有與第二接合層的第四熱導率值相比較高的第三熱導率值;將第一晶圓接合到第二晶圓,其中第一導熱通道至少實體接觸第二導熱通道;以及在第一晶圓上方形成互連結構,其中互連結構電氣連接到第一晶圓中的積體電路裝置。
在一實施例中,第一接合層經由熔融接合來接合到第二接合層,並且第一導熱通道及第二導熱通道經由金屬到金屬直接接合來彼此接合。在一實施例中,第一接合層經由熔融接合來接合到第二接合層,並且第一導熱通道及 第二導熱通道彼此實體接觸而不彼此接合。在一實施例中,方法進一步包含:在形成互連結構之前,在第一晶圓上執行修剪製程;沉積接觸第一晶圓的側壁的保護層;以及移除重疊第一晶圓的保護層的水平部分。
在一實施例中,方法進一步包含:在與形成第一導熱通道相同的製程中形成第一複數個額外導熱通道;以及在與形成第二導熱通道相同的製程中形成第二複數個額外導熱通道,其中第一複數個額外導熱通道至少與第二複數個額外導熱通道的對應導熱通道實體接觸。在一實施例中,第一複數個額外導熱通道佈置為陣列。在一實施例中,第一複數個額外導熱通道互連以形成網格。在一實施例中,第一晶圓包含第一基板,並且其中第一導熱通道進一步延伸到第一基板中。
在一實施例中,方法進一步包含減薄第一基板,其中在減薄第一晶圓之後暴露出第一導熱通道。在一實施例中,方法進一步包含形成介電層第一基板,其中介電層與第一導熱通道實體接觸。在一實施例中,第二晶圓包含第二基板,並且其中第二導熱通道進一步延伸到第二基板中。在一實施例中,方法進一步包含減薄第二晶圓,其中在減薄第二晶圓之後暴露出第二導熱通道。在一實施例中,方法進一步包含經由熱介面材料將封裝部件附接到第二晶圓,其中第二導熱通道與熱介面材料實體接觸。
根據本揭示的一些實施例,結構包括:第一裝置晶粒,包含半導體基板;互連結構,在半導體基板之下;第 一接合層,在互連結構之下;以及第一導熱通道,從第一接合層的底表面延伸到第一接合層中;以及封裝部件,在第一裝置晶粒之下並且熱耦接到第一裝置晶粒。在一實施例中,結構進一步包含:第二接合層,在第一接合層之下並且接合到第一接合層;以及第二導熱通道,從第二接合層的頂表面延伸到第二接合層中,其中第二導熱通道與第一導熱通道實體接觸。在一實施例中,第二導熱通道不接合到第一導熱通道。在一實施例中,第二導熱通道經由金屬到金屬直接接合來接合到第一導熱通道。
根據本揭示的一些實施例,結構包括:第一裝置晶粒,包含第一半導體基板;互連結構,在第一半導體基板之下;第一接合層,在互連結構之下;第一導熱通道,延伸到第一接合層中;第二接合層,在第一接合層之下並且接合到第一接合層;以及第二導熱通道,延伸到第二接合層中,其中第二導熱通道接合到第一導熱通道;熱介面材料,在第二接合層及第二導熱通道之下;以及封裝部件,在熱介面材料之下並且接觸熱介面材料。在一實施例中,結構進一步包含在第二接合層之下的第二半導體基板,其中第二導熱通道實體接觸第二半導體基板。在一實施例中,第二導熱通道進一步穿透第二半導體基板。
上文概述若干實施例的特徵,使得熟習此項技術者可更好地理解本揭示的態樣。熟習此項技術者應瞭解,可輕易使用本揭示作為設計或修改其他製程及結構的基礎,以便執行本文所介紹的實施例的相同目的及/或實現相同 優點。熟習此項技術者亦應認識到,此類等效構造並未脫離本揭示的精神及範疇,且可在不脫離本揭示的精神及範疇的情況下產生本文的各種變化、取代及更改。
20:導熱通道
30:裝置晶圓
32:基板
34:積體電路裝置
36:介電層
40:互連結構
42:金屬線
44:通孔
46:介電層
50:頂部金屬墊
52:介電層
54:接合層
56:導熱通道
65:過孔
68:背側互連結構
70:再分佈線
76:電連接器
90:離散裝置晶粒
92:封裝劑
94:電連接器
98:封裝部件
102:封裝
104:封裝劑

Claims (10)

  1. 一種半導體封裝結構的形成方法,包含:在一第一晶圓上形成一第一接合層;形成一第一導熱通道,延伸到該第一接合層中,其中該第一導熱通道具有與該第一接合層的一第二導熱率值相比較高的一第一導熱率值;在一第二晶圓上形成一第二接合層;形成一第二導熱通道,延伸到該第二接合層中,其中該第二導熱通道具有與該第二接合層的一第四導熱率值相比較高的一第三導熱率值;將該第一晶圓接合到該第二晶圓,其中該第一導熱通道至少實體接觸該第二導熱通道;以及在該第一晶圓上方形成一互連結構,其中該互連結構電氣連接到該第一晶圓中的積體電路裝置。
  2. 如請求項1所述的方法,其中該第一接合層經由熔融接合來接合到該第二接合層,並且該第一導熱通道及該第二導熱通道經由金屬到金屬直接接合來彼此接合。
  3. 如請求項1所述的方法,其中該第一接合層經由熔融接合來接合到該第二接合層,並且該第一導熱通道及該第二導熱通道彼此實體接觸而不彼此接合。
  4. 如請求項1所述的方法,在形成該互連結構之前進一步包含:在該第一晶圓上執行一修剪製程;沉積接觸該第一晶圓的一側壁的一保護層;以及移除重疊該第一晶圓的該保護層的一水平部分。
  5. 如請求項1所述的方法,進一步包含:在與形成該第一導熱通道相同的一製程中形成第一複數個額外導熱通道;以及在與形成該第二導熱通道相同的一製程中形成第二複數個額外導熱通道,其中該第一複數個額外導熱通道至少與該第二複數個額外導熱通道的對應導熱通道實體接觸。
  6. 一種半導體封裝結構,包含:一第一裝置晶粒,包含:一半導體基板;一互連結構,在該半導體基板之下;一第一接合層,在該互連結構之下;一第一導熱通道,從該第一接合層的一底表面延伸到該第一接合層中,該第一導熱通道是電氣浮動的;一第二接合層,在該第一接合層之下並且接合到該第一接合層;以及一第二導熱通道,位於該第二接合層中,其中該第一 導熱通道的相對之兩面分別接觸該第一接合層的該底表面以及該第二導熱通道;以及一封裝部件,在該第一裝置晶粒之下並且熱耦接到該第一裝置晶粒。
  7. 如請求項6所述的結構,其中該第二導熱通道從該第二接合層的一頂表面延伸到該第二接合層中。
  8. 如請求項7所述的結構,其中該第二導熱通道經由金屬到金屬直接接合來接合到該第一導熱通道。
  9. 一種半導體封裝結構,包含:一第一裝置晶粒,包含:一第一半導體基板;一互連結構,在該第一半導體基板之下;一第一接合層,在該互連結構之下;一第一導熱通道,延伸到該第一接合層中;一第二接合層,在該第一接合層之下並且接合到該第一接合層;以及一第二導熱通道,延伸到該第二接合層中,其中該第二導熱通道接合到該第一導熱通道;一熱介面材料,在該第二接合層及該第二導熱通道之下;以及一封裝部件,在該熱介面材料之下並且接觸該熱介面材 料。
  10. 如請求項9所述的結構,進一步包含:一第二半導體基板,在該第二接合層之下,其中該第二導熱通道實體接觸該第二半導體基板。
TW111114717A 2021-11-17 2022-04-18 半導體封裝結構及其形成方法 TWI830201B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US202163264194P 2021-11-17 2021-11-17
US63/264,194 2021-11-17
US17/651,665 2022-02-18
US17/651,665 US20230154837A1 (en) 2021-11-17 2022-02-18 Wafer Bonding Incorporating Thermal Conductive Paths

Publications (2)

Publication Number Publication Date
TW202322230A TW202322230A (zh) 2023-06-01
TWI830201B true TWI830201B (zh) 2024-01-21

Family

ID=85482231

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111114717A TWI830201B (zh) 2021-11-17 2022-04-18 半導體封裝結構及其形成方法

Country Status (3)

Country Link
US (1) US20230154837A1 (zh)
CN (1) CN115810592A (zh)
TW (1) TWI830201B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US12014997B2 (en) * 2021-07-01 2024-06-18 Taiwan Semiconductor Manufacturing Co., Ltd. Dummy stacked structures surrounding TSVs and method forming the same

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW202139353A (zh) * 2020-02-19 2021-10-16 台灣積體電路製造股份有限公司 內連線結構及其製造方法

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW202139353A (zh) * 2020-02-19 2021-10-16 台灣積體電路製造股份有限公司 內連線結構及其製造方法

Also Published As

Publication number Publication date
US20230154837A1 (en) 2023-05-18
TW202322230A (zh) 2023-06-01
CN115810592A (zh) 2023-03-17

Similar Documents

Publication Publication Date Title
JP5345077B2 (ja) 低k誘電体ライナーを有するシリコン貫通ビア
TW201923992A (zh) 封裝體及其製造方法
TWI727383B (zh) 半導體結構、三維積體電路結構及其製作方法
TWI812961B (zh) 封裝及其製造方法
KR102555614B1 (ko) Soic 상의 비활성 구조물
TWI732283B (zh) 半導體結構及其製造方法
US20230395573A1 (en) Semiconductor package and method of manufacturing semiconductor package
KR20210122049A (ko) 반도체 디바이스 및 방법
TWI830201B (zh) 半導體封裝結構及其形成方法
KR20230165133A (ko) 단차형 밀봉 링을 포함한 반도체 패키지 및 그 형성 방법
TWI832175B (zh) 半導體結構及其形成方法
TWI840964B (zh) 形成半導體結構的方法
TWI809823B (zh) 半導體元件的製作方法
CN220934056U (zh) 封装体
US20230178446A1 (en) Highly Protective Wafer Edge Sidewall Protection Layer
TWI822153B (zh) 封裝結構及其形成方法
US20240047216A1 (en) Trimming Through Etching in Wafer to Wafer Bonding
TWI793597B (zh) 半導體裝置及其製造方法
CN118315284A (zh) 形成封装件的方法以及封装件结构
TW202335114A (zh) 接合主動晶粒及虛設晶粒的方法
TW202414712A (zh) 封裝體及其製造方法
CN116779454A (zh) 形成封装件的方法以及封装件结构
TW202412229A (zh) 封裝件及其形成方法
CN117276191A (zh) 封装件及其形成方法