TWI829135B - 晶片封裝結構及其形成方法 - Google Patents

晶片封裝結構及其形成方法 Download PDF

Info

Publication number
TWI829135B
TWI829135B TW111112965A TW111112965A TWI829135B TW I829135 B TWI829135 B TW I829135B TW 111112965 A TW111112965 A TW 111112965A TW 111112965 A TW111112965 A TW 111112965A TW I829135 B TWI829135 B TW I829135B
Authority
TW
Taiwan
Prior art keywords
semiconductor die
layer
material layer
thermal expansion
expansion coefficient
Prior art date
Application number
TW111112965A
Other languages
English (en)
Other versions
TW202303875A (zh
Inventor
汪金華
李光君
葉書伸
李宗彥
林柏堯
鄭心圃
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202303875A publication Critical patent/TW202303875A/zh
Application granted granted Critical
Publication of TWI829135B publication Critical patent/TWI829135B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/29Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the material, e.g. carbon
    • H01L23/293Organic, e.g. plastic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/562Protection against mechanical damage
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0655Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/16Fillings or auxiliary members in containers or encapsulations, e.g. centering rings
    • H01L23/18Fillings characterised by the material, its physical or chemical properties, or its arrangement within the complete device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • H01L23/3128Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/373Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
    • H01L23/3736Metallic materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/50Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/563Encapsulation of active face of flip-chip device, e.g. underfilling or underencapsulation of flip-chip, encapsulation preform on chip or mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/568Temporary substrate used as encapsulation process aid
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3135Double encapsulation or coating and encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/373Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
    • H01L23/3737Organic materials with or without a thermoconductive filler
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5384Conductive vias through the substrate with or without pins, e.g. buried coaxial conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/18Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)

Abstract

提供一種晶片封裝結構的結構及形成方法。所述晶片封裝結構包括接合在一中介層基板之上的一半導體晶粒。所述晶片封裝結構也包括一翹曲釋放層結構。翹曲釋放層結構包括一有機材料層以及一上覆的高熱膨脹係數材料層,所述高熱膨脹係數材料層具有基本上等於或大於9 ppm/°C的熱膨脹係數。有機材料層與半導體晶粒的上表面直接接觸,上覆的高熱膨脹係數材料層覆蓋半導體晶粒的上表面。

Description

晶片封裝結構及其形成方法
本發明實施例係關於一種半導體製造技術,特別係有關於一種具有翹曲釋放層結構(warpage release layer structure)的晶片封裝結構及其形成方法。
半導體裝置和積體電路通常在單個半導體晶圓上製造。晶圓的半導體晶粒可以在晶圓級(wafer level)與其他半導體裝置或晶粒一起加工或封裝,已經開發了用於晶圓級封裝的各種技術。
在積體電路的封裝中,半導體晶粒可以堆疊並接合到其他封裝部件(例如,中介層基板和封裝基板)。然而,由於半導體晶粒的特徵尺寸不斷減小,用於承載半導體晶粒的封裝部件(例如,中介層基板)的特徵尺寸也減小。因此,形成可靠的晶片封裝是一項挑戰。
本揭露一些實施例提供一種晶片封裝結構,包括一中介層基板、一第一半導體晶粒以及一翹曲釋放層結構。第一半導體晶粒接合在中介層基板之上。翹曲釋放層結構包括一第一有機材料層以及一第一高熱膨脹係數(coefficient of thermal expansion,CTE)材料層。第一有機材料層與第一半導體晶粒的上表面直接接觸。第一高熱膨脹係數材料層的熱膨脹係數基本上等於或大於9 ppm/°C,且第一高熱膨脹係數材料層形成在第一有機材料層之上並覆蓋第一半導體晶粒的上表面。
本揭露一些實施例提供一種晶片封裝結構,包括一中介層基板、一模制化合物(molding compound)層、一第一半導體晶粒、一第二半導體晶粒以及一翹曲釋放層結構。模制化合物層形成在中介層基板之上。第一和第二半導體晶粒接合在中介層基板之上且被模制化合物層圍繞。翹曲釋放層結構包括一第一聚酰亞胺層、一第一金屬層以及一第二金屬層。第一聚酰亞胺層與第一和第二半導體晶粒的上表面直接接觸。第一和第二金屬層形成在第一聚酰亞胺層之上且彼此分離,以分別地覆蓋第一半導體晶粒的上表面和第二半導體晶粒的上表面。
本揭露一些實施例提供一種形成晶片封裝結構的方法,包括:在一中介層基板之上安裝一第一半導體晶粒和一第二半導體晶粒;在中介層基板之上形成一密封層以圍繞第一和第二半導體晶粒;形成與第一和第二半導體晶粒及密封層的上表面直接接觸的一第一有機材料層;以及在第一有機材料層之上形成一第一金屬層和一第二金屬層,其中第一和第二金屬層彼此分離以分別地覆蓋第一半導體晶粒的上表面和第二半導體晶粒的上表面。
以下的揭露內容提供許多不同的實施例或範例以實施本案的不同特徵。以下描述具體的構件及其排列方式的實施例以闡述本揭露。當然,這些實施例僅作為範例,而不該以此限定本揭露的範圍。例如,在說明書中敘述了一第一特徵形成於一第二特徵之上或上方,其可能包含第一特徵與第二特徵是直接接觸的實施例,亦可能包含了有附加特徵形成於第一特徵與第二特徵之間,而使得第一特徵與第二特徵可能未直接接觸的實施例。另外,在本揭露不同範例中可能使用重複的參考符號及/或標記,此重複係為了簡化與清晰的目的,並非用以限定所討論的各個實施例及/或結構之間有特定的關係。
再者,空間相關用語,例如「在…下方」、「下方」、「較低的」、「在…上方」、「較高的」及類似的用語,是為了便於描述圖式中一個元件或特徵與另一個(些)元件或特徵之間的關係。除了在圖式中繪示的方位外,這些空間相關用語意欲包含使用中或操作中的裝置之不同方位。設備可能被轉向不同方位(旋轉90度或其他方位),則在此使用的空間相關詞也可依此相同解釋。
說明書中的用語「基本上(substantially)」,例如「基本上平坦」或「基本上共平面」等為本領域技術人員所能理解的。在一些實施例中,形容詞「基本上」可以被去除。在適用的情況下,用語「基本上」也可包括「全部(entirely)」、「完全(completely)」、「所有(all)」等的實施例。在適用的情況下,用語「基本上」也可涉及90%或更高,例如95%或更高,特別是99%或更高,包括100%。此外,例如「基本上平行」或「基本上垂直」之類的用語應被解釋成不排除相較於特定佈置的微小偏差,且例如可包括高達10°的偏差。用語「基本上」不排除「完全」,例如「基本上不含(substantially free)」Y的組合物可以是完全不含Y。
與特定距離或尺寸結合使用的用語,例如「約」,應被解釋成不排除相較於特定距離或尺寸的微小偏差,且例如可包括高達10%的偏差。用於數值x的用語「約」可能表示x±5或10%。
以下描述本揭露的一些實施例。第1A至1H圖是根據一些實施例之用於形成一晶片封裝結構10的製程的各個階段的剖視圖。可以在第1A至1H圖中所描述的階段之前、期間及/或之後提供額外的操作。對於不同的實施例,可以替換或消除所描述的一些階段。可以將額外的特徵添加到半導體裝置結構中。對於不同的實施例,下面描述的一些特徵可以被替換或消除。儘管討論了一些實施例具有以特定順序執行的操作,但這些操作可以以另一種邏輯順序來執行。
如第1A圖所示,提供一半導體晶圓1000。半導體晶圓1000包括多個半導體晶片(當被鋸開時也稱為半導體晶粒)。為了簡化圖式,僅描繪出兩個相鄰的半導體晶片/晶粒100-1和100-2。在一些實施例中,半導體晶片/晶粒100-1或100-2為結構提供邏輯功能。舉例而言,半導體晶片/晶粒100-1和100-2中的每一者是一邏輯晶粒(例如,中央處理單元(central processing unit,CPU)晶粒、圖形處理單元(graphic processing unit,GPU)晶粒、移動應用(mobile application)晶粒、微控制單元(micro control unit,MCU)晶粒、應用處理器(application processor,AP)晶粒)或一記憶體晶粒(例如,高頻寬記憶體(high bandwidth memory,HBM)晶粒或靜態隨機存取記憶體(static random access memory,SRAM)晶粒),儘管任何合適的半導體晶片/晶粒都可以被利用。在一些其他實施例中,半導體晶片/晶粒100-1和100-2中的每一者是一系統單晶片(system-on-chip,SoC)晶粒(其包括多種功能)。
半導體晶圓1000(及其中的半導體晶粒100-1和100-2)可以包括一半導體基板100S。半導體基板100S可以包括摻雜或未摻雜的塊狀矽(bulk silicon)、或絕緣體上覆矽(silicon-on-insulator,SOI)基板的主動層。一般而言,SOI基板包括一層半導體材料,例如矽、鍺、矽鍺、或其組合。半導體基板100S可以包括積體電路裝置(未顯示)及互連結構(未顯示)。積體電路裝置可以包括主動裝置(例如,電晶體)。可以使用任何合適的方法在半導體基板100S內或半導體基板100S上形成主動裝置。在一些實施例中,互連結構形成在半導體基板100S和主動裝置之上,並設計為連接各種主動裝置以形成功能性電路。在一些實施例中,互連結構由電介質和導電材料的交替層形成,並可以通過任何合適的製程(例如,沉積、鑲嵌、雙鑲嵌等)形成。介電層可以包括低介電常數(low-k)介電層,例如,具有低於約3.0的介電常數(k)值。
在一些實施例中,導電墊102形成在半導體基板100S的前表面100a(也稱為主動表面),並通過互連結構(未顯示)電耦接到積體電路裝置(未顯示)。在一些實施例中,導電墊102是接合墊(bonding pads)。導電墊102可由例如鋁、銅、鎳、金、其組合等的金屬製成。導電墊102可以使用例如濺鍍的沉積製程形成一層材料,然後可以通過合適的製程(例如,微影和蝕刻)對該材料層進行圖案化以形成接觸墊。
在一些實施例中,導電柱103,例如銅柱、銅合金柱或其他合適的金屬柱,形成在導電墊102上。導電柱103形成在導電墊102上。舉例而言,可以通過首先放置一光阻劑,並將光阻劑圖案化為導電柱的所需圖案,然後使用電鍍製程來形成與導電墊102連接的導電材料(例如,銅)以形成導電柱103。然而,任何合適的方法都可以被利用。
在一些實施例中,形成一鈍化層104以覆蓋半導體基板100S的主動表面100a及導電墊102的部分。鈍化層104的材料可以選自阻焊劑、聚合物例如聚酰亞胺(polyimide,PI)、聚苯並噁唑(polybenzoxazole,PBO)、苯並環丁烯(benzocyclobutene,BCB) 、模制化合物(molding compound)等。或者,鈍化層104的材料可以選自氧化矽、氮氧化矽、氮化矽、碳化矽、另一種合適的材料、或其組合。
在一些實施例中,導電柱103突出於鈍化層104之外。在一些其他實施例中,導電柱103內埋在鈍化層104中。
在一些實施例中,在形成導電柱103之後,電連接件105(例如,微凸塊)對應地接合在半導體晶圓1000的導電柱103上。舉例而言,電連接件105可以是焊球,並使用一植球頭(未顯示)形成在導電柱103上。電連接件105可以由例如錫、銀、無鉛錫或銅的材料製成。導電柱103及上覆的電連接件105形成一凸塊結構106,其用作半導體晶粒100與外部電路(未顯示)之間的電連接。
根據一些實施例,如第1B圖所示,在形成凸塊結構106之後,形成多個單體化的(singulated)半導體晶粒100。如第1B圖所示,根據一些實施例,半導體晶圓1000被翻轉以將凸塊結構106附接到一載體1100上。載體1100可以包括一膠帶層,其用作一臨時載體膠帶並且容易與凸塊結構106分離。
之後,半導體晶圓1000的後表面100b(也稱為非主動表面)通過鋸切製程、蝕刻製程或其組合沿著半導體晶圓1000的劃線(未顯示)切割。例如,半導體晶圓1000的後表面100b可以通過使用一或多個刀片的鋸切製程來切割。
根據一些實施例,如第1C圖所示,在切割半導體晶圓1000以形成單體化的半導體晶粒100-1和100-2之後,提供形成在一載體基板200之上的一中介層基板116並與半導體晶粒100-1和100-2的互連結構接合。在一些實施例中,提供一載體基板200,其上塗布有剝離(de-bonding)層(未顯示)。載體基板200可以是玻璃載體基板、陶瓷載體基板或任何適合承載半導體晶圓以用於晶片封裝結構的製造方法的載體基板。剝離層可以包括光熱轉換(light-to-heat conversion,LTHC)層或黏合劑層(例如,紫外線固化黏合劑或熱固化黏合劑層)。剝離層可以在光熱下分解,以在後續步驟中從上覆的結構(例如,中介層基板116)去除載體基板200。
在一些實施例中,中介層基板116包括一重分佈層(redistribution layer,RDL)結構113,其形成在一基底層112中並被一鈍化層118覆蓋,鈍化層118通過剝離層附接到載體基板200上。
重分佈層結構113可用作一扇出重分佈層結構以用於路由(routing)。更具體地,重分佈層結構113包括內埋在一或多個介電層(形成基底層112)內的一或多個導電層(例如,兩個或三個導電層)。重分佈層結構113不僅為信號提供導電路由,而且還可以提供例如積體電感器或電容器之類的結構。在一些實施例中,介電層包括有機材料,例如聚苯並噁唑(PBO)、聚酰亞胺(PI)、一或多種其他合適的聚合物材料、或其組合。在這些情況下,中介層基板116也被稱為有機基板或有機中介層。介電層可以通過例如旋轉塗布製程形成,儘管任何合適的方法都可以被使用。在形成第一個介電層之後,可以製作穿過第一介電層的開口(未顯示)。
一旦已經形成並圖案化第一介電層,第一個導電層(例如銅)形成在第一介電層之上並穿過形成在第一介電層內的開口。在一些實施例中,第一導電層使用合適的形成製程來形成,例如電鍍、化學氣相沉積(chemical vapor deposition,CVD)或濺鍍。然而,雖然所討論的材料和方法適用於形成導電層,但該材料僅是示例性的。任何其他合適的材料,例如鋁、鎢、鎳、鈦、金、鉑、銀、另一種合適的材料或其組合,以及任何其他合適的形成製程,例如化學氣相沉積或物理氣相沉積(physical vapor deposition,PVD),都可以用於形成導電層。
一旦已經形成第一導電層,第二介電層和第二導電層可以通過重覆與第一介電層和第一導電層的步驟類似的步驟來形成。可以根據需要重複這些步驟以在導電層之間形成電連接。在一些實施例中,可以繼續導電層和介電層的沉積及圖案化,直到重分佈層結構113具有所需數量的導電層。
鈍化層118可以是單層或多層結構。在一些實施例中,鈍化層118是單層並且具有暴露重分佈層結構113的一些導電層的開口。接合墊(未顯示)可以形成在暴露的重分佈層結構113之上。鈍化層118由介電材料製成,並為後續接合製程中產生的接合應力提供應力緩解。例如,鈍化層118可以由聚合物材料製成,例如聚酰亞胺、聚苯並噁唑、苯並環丁烯等、或其組合。替代地或附加地,鈍化層118可以包括氧化矽、氮氧化矽、氮化矽、碳化矽、其他合適的材料、或其組合。
可以使用多個沉積、塗布及/或蝕刻製程來形成包括重分佈層結構113、基底層112及鈍化層118的中介層基板116。在一些實施例中,在形成中介層基板116的過程中執行一或多個熱處理製程。例如,鈍化層118的部分可以由使用涉及熱操作的製程形成的聚合物材料製成。
在提供中介層基板116之後,使用例如取放工具(未顯示)將至少兩個半導體晶粒100-1和100-2從載體1100移除並放置在重分佈層結構113之上,然後半導體晶粒100-1和100-2的凸塊結構106安裝在中介層基板116之上。
舉例來說,兩個同質(homogeneous)半導體晶粒100-1和100-2可以通過相應的凸塊結構106安裝在中介層基板116之上。舉例而言,半導體晶粒100-1和半導體晶粒100-2都是邏輯晶粒或系統單晶片(SoC)晶粒。在放置半導體晶粒100-1和半導體晶粒100-2之前,可選的凸塊下金屬化(under bump metallization,UBM)層(未顯示)和上覆的焊料凸塊結構(未顯示)可以對應地形成在凸塊結構106下方和中介層基板116上。在一些實施例中,半導體晶粒100-1和半導體晶粒100-2以並排方式佈置。
根據一些實施例,在半導體晶粒100-1和半導體晶粒100-2接合到中介層基板116上之後,一密封層(也稱為封裝層)形成在中介層基板116之上以覆蓋半導體晶粒100-1和半導體晶粒100-2,如第1D圖所示。更具體地,如第1D圖所示,密封層包括一第一材料層122及一第二材料層120。密封層的第一材料層122圍繞半導體晶粒100-1和半導體晶粒100-2的側壁,並覆蓋半導體晶粒100-1和半導體晶粒100-2的上表面(即,半導體晶粒100-1和半導體晶粒100-2的後表面100b(或非主動表面))。第二材料層120在半導體晶粒100-1和半導體晶粒100-2的相對側壁之間、中介層基板116與半導體晶粒100-1之間及中介層基板116與半導體晶粒100-2之間延伸。
在一些實施例中,第一材料層122由不同於第二材料層120的材料製成。更具體地,第一材料層122由模制化合物材料製成。在這些情況下,第一材料層122被稱為模制化合物層。在一些實施例中,第二材料層120由底部填充(underfill)材料製成。在這些情況下,第二材料層120被稱為底部填充材料層。
底部填充材料層(例如,第二材料層120)用於保護和支撐半導體晶粒免受操作和環境的退化,例如操作期間產生的熱量引起的應力。底部填充材料可以由環氧基樹脂或其他保護材料製成。在一些實施例中,底部填充材料層的形成包括注入製程、點膠(dispensing)製程、薄膜層壓製程、一或多種其他適用的製程、或其組合。在一些實施例中,然後使用熱固化製程來固化底部填充材料層。
在一些實施例中,在形成第二材料層120之後,形成模制化合物材料層(例如,第一材料層122)以密封第二材料層120、半導體晶粒100-1及半導體晶粒100-2,使得未被底部填充材料層覆蓋的半導體晶粒100-1和半導體晶粒100-2的側壁被第一材料層122覆蓋。
在一些實施例中,絕緣層的第一材料層122包括模制化合物。例如在中介層基板116、半導體晶粒100-1及半導體晶粒100-2之上施加液態的模制化合物材料。之後,應用熱處理製程來硬化液態的模制化合物材料。
根據一些實施例,然後回蝕硬化的模制化合物材料層以暴露第二材料層120(例如,底部填充材料層)、半導體晶粒100-1及半導體晶粒100-2的上表面,如第1E圖所示。例如,可使用平坦化製程來使硬化的模制化合物材料層(例如,第一材料層122)減薄。平坦化製程可以包括研磨製程、化學機械拋光(chemical mechanical polishing,CMP)製程、蝕刻製程、另一種適用的製程、或其組合。結果,第一材料層122、第二材料層120、半導體晶粒100-1及半導體晶粒100-2的上表面基本上彼此齊平。
根據一些實施例,在平坦化製程之後,在第1E圖所示的結構之上形成一翹曲釋放層結構(warpage release layer structure)以用於減少翹曲,如第1F至1G圖所示。在一些實施例中,翹曲釋放層結構的形成包括形成一有機材料(未顯示)以覆蓋第1E圖所示的結構。結果,有機材料與第一材料層122、第二材料層120、半導體晶粒100-1及半導體晶粒100-2的上表面直接接觸。
之後,圖案化有機材料以形成與半導體晶粒100-1的後/非主動表面100b直接接觸的一有機材料層130a及與半導體晶粒100-2的後/非主動表面100b直接接觸的一有機材料層130b。有機材料層130a和130b暴露第二材料層120的整個上表面,並分別覆蓋半導體晶粒100-1和半導體晶粒100-2的整個上表面。
在一些實施例中,有機材料層130a和130b的厚度在約2.5微米至約5微米的範圍內,並由聚合物材料或含聚合物的層製成,例如聚酰亞胺、聚苯並噁唑、苯並環丁烯等。有機材料層可以包括或由聚酰亞胺(PI)製成,通過合適的沉積製程(例如,旋轉塗布、化學氣相沉積或電漿輔助化學氣相沉積(plasma-enhanced CVD,PECVD)製程)形成,並通過微影製程圖案化。因此,有機材料層130a和130b也稱為聚酰亞胺層。
根據一些實施例,在形成有機材料層130a和130b之後,翹曲釋放層結構的形成還包括分別在有機材料層130a和有機材料層130b之上形成一高熱膨脹係數(coefficient of thermal expansion,CTE)材料層132a和一高熱膨脹係數材料層132b,如第1G圖所示。在一些實施例中,高熱膨脹係數材料層132a和132b彼此分離並分別對應於半導體晶粒100-1和100-2。如此一來,高熱膨脹係數材料層132a和132b分別覆蓋半導體晶粒100-1和100-2的上表面。
在一些實施例中,高熱膨脹係數材料層132a(也稱為高熱膨脹係數材料板)具有與半導體晶粒100-1的平面形狀相同的平面形狀,使得高熱膨脹係數材料層132a的邊緣與半導體晶粒100-1的對應邊緣基本上對齊。類似地,高熱膨脹係數材料層132b(也稱為高熱膨脹係數材料板)具有與半導體晶粒100-2的平面形狀相同的平面形狀,使得高熱膨脹係數材料層132b的邊緣與半導體晶粒100-2的對應邊緣基本上對齊。
在一些實施例中,高熱膨脹係數材料層132a和132b具有基本上大於9 ppm/°C的熱膨脹係數(CTE),並由金屬材料製成或包括金屬材料。金屬材料可以包括銅(Cu)、金(Au)、鋁(Al)、鈷(Co)、鎢(W)或其合金,並通過電鍍製程、化學氣相沉積(CVD)製程、物理氣相沉積(PVD)製程、濺鍍製程或其他適用的製程形成。舉例而言,通過微影製程在有機材料層130a和130b以及第二材料層120之上形成一圖案化的光阻劑層(未顯示),例如乾膜。圖案化的光阻劑層具有直接在半導體晶粒100-1和100-2上方的開口以暴露有機材料層130a和130b的部分。之後,進行電鍍製程以在圖案化的光阻劑層的每一開口中形成金屬材料層(例如銅層)。然後去除圖案化的光阻劑層以形成包括金屬材料的高熱膨脹係數材料層132a和132b。因此,高熱膨脹係數材料層132a和132b也稱為金屬層。
包括有機材料層130a和130b以及高熱膨脹係數材料層132a和132b的翹曲釋放層結構可用於防止或減輕隨後形成的晶片封裝結構的翹曲。結果,提高了晶片封裝結構的性能和品質。
根據一些實施例,在形成翹曲釋放層結構之後,移除載體基板200,並在中介層基板116的鈍化層118中形成電連接件136(例如,受控塌陷晶片連接(controlled collapse chip connection,C4)凸塊)以形成一晶片封裝結構10,如第1H圖所示。更具體地,可將第1G圖所示的翹曲釋放層結構附接到由一框架(未顯示)支撐的膠帶。隨後,載體基板200被剝離,以將中介層基板116及上覆的結構與載體基板200分離。在一些實施例中,剝離製程包括將例如雷射光或紫外光之類的光投射到載體基板200上的剝離層(例如,光熱轉換(LTHC)層)上,使得載體基板200可容易被移除。在一些實施例中,剝離層被進一步去除或剝落。
在去除載體基板200之後,電連接件136可以是焊球,並通過使用植球頭(未顯示)形成在暴露重分佈層結構113的暴露的接合墊(未顯示)的鈍化層118的開口中。如此一來,便形成一晶片封裝結構10,如第1H圖所示。
在一些實施例中,電連接件136的尺寸大於電連接件105的尺寸。電連接件136可以由例如錫、銀、無鉛錫或銅的材料製成。電連接件136用作中介層基板116與外部電路(未顯示)之間的電連接。可選的凸塊下金屬化(UBM)層(未顯示)可以對應地形成在重分佈層結構113的接合墊與電連接件136之間。
需要說明的是,雖然晶片封裝結構10中形成有兩個半導體晶粒100-1和100-2,但半導體晶粒的數量是根據設計需要而定的,並不限於第1H圖所示的實施例。在一些實施例中,晶片封裝結構10中設置有兩個以上的半導體晶粒,且每個半導體晶粒分別被一相應的高熱膨脹係數材料層覆蓋。
根據一些實施例,在形成晶片封裝結構10之後,在室溫下對電連接件136進行助焊劑浸漬製程,以形成覆蓋各個電連接件136的助焊劑層。之後,在高溫下對電連接件136進行覆晶接合(flip chip bonding,FCB)製程,以將晶片封裝結構10接合到一用於連接外部電路(未顯示)的封裝基板(未顯示)。
在助焊劑浸漬製程和隨後的覆晶接合製程期間,由於半導體晶粒100-1和100-2與中介層基板116之間的熱膨脹係數不匹配(CTE mismatch),可能會發生晶片封裝結構10的翹曲。然而,其中具有高熱膨脹係數材料的翹曲釋放層結構可以補償半導體晶粒與中介層基板之間的熱膨脹係數差異。如此一來,可有效地控制或減少晶片封裝結構10的翹曲。因此,可以解決或減輕助焊劑浸漬製程之後的不均勻助焊劑(或無助焊劑)問題,從而增加助焊劑浸漬製程窗口(window)。此外,可以解決或減輕覆晶接合製程之後的冷接(cold joint)和橋接(bridge)問題,從而提高覆晶接合製程之後的裝置良率。
可以對本揭露的實施例進行許多變化及/或修改。舉例而言,在第1H圖所示的晶片封裝結構10中,高熱膨脹係數材料層132a的邊緣與半導體晶粒100-1的對應邊緣基本上對齊,且高熱膨脹係數材料層132b的邊緣與半導體晶粒100-2的對應邊緣基本上對齊。然而,本揭露的實施例不限於此。第1H-1圖顯示根據一些實施例之一晶片封裝結構10a的剖視圖。第1H-1圖所示的晶片封裝結構10a類似於第1H圖所示的晶片封裝結構10。在一些實施例中,第1A至1H圖所示的晶片封裝結構10的材料、形成方法及/或好處也可以應用在第1H-1圖所示的實施例中,因此不再重複。與第1H圖所示的晶片封裝結構10不同的是,第1H-1圖所示的晶片封裝結構10a中的高熱膨脹係數材料層132a和132b的邊緣未分別與半導體晶粒100-1和100-2的對應邊緣對齊。更具體地,高熱膨脹係數材料層132a的邊緣與有機材料層130a的對應邊緣基本上對齊。此外,高熱膨脹係數材料層132b的邊緣與有機材料層130b的對應邊緣基本上對齊。
可以對本揭露的實施例進行許多變化及/或修改。舉例而言,第1H圖所示的晶片封裝結構10採用包括底部填充材料層的密封層,但本揭露的實施例不限於此。第1H-2圖顯示根據一些實施例之一晶片封裝結構10b的剖視圖。第1H-2圖所示的晶片封裝結構10b類似於第1H圖所示的晶片封裝結構10。在一些實施例中,第1A至1H圖所示的晶片封裝結構10的材料、形成方法及/或好處也可以應用在第1H-2圖所示的實施例中,因此不再重複。與第1H圖所示的晶片封裝結構10不同的是,第1H-2圖所示的晶片封裝結構10b中的密封層包括同質或單一材料。更具體地,第一材料層122由與第二材料層120的模制化合物相同的模制化合物製成。
可以對本揭露的實施例進行許多變化及/或修改。舉例而言,第1H圖所示的晶片封裝結構10包括兩個同質半導體晶粒(例如,半導體晶粒100-1和半導體晶粒100-2),但本揭露的實施例不限於此。第2A至2E圖示出根據一些實施例之用於形成具有至少兩個異質(heterogeneous)半導體晶粒的一晶片封裝結構20的方法的各個階段的剖視圖。在一些實施例中,第1A至1H圖所示的晶片封裝結構10的材料、形成方法及/或好處也可以應用在第2A至2E圖所示的實施例中,因此不再重複。
可以在第2A至2E圖所描述的階段之前、期間及/或之後提供額外的操作。對於不同的實施例,可以替換或消除所描述的一些階段。可以將額外的特徵添加到半導體裝置結構中。對於不同的實施例,下面描述的一些特徵可以被替換或消除。儘管討論了一些實施例具有以特定順序執行的操作,但這些操作可以以另一種邏輯順序來執行。
根據一些實施例,提供類似於第1E圖所示結構的一結構,如第2A圖所示。與第1E圖所示的結構不同的是,根據一些實施例,此結構包括並排佈置的兩個異質半導體晶粒100和100’。舉例而言,半導體晶粒100是一邏輯晶粒(例如,中央處理單元(CPU)晶粒、圖形處理單元(GPU)晶粒、微控制單元(MCU)晶粒、應用處理器(AP)晶粒)或一系統單晶片(SoC)晶粒。半導體晶粒100’是一記憶體晶粒或與半導體晶粒100不同類型的晶粒,具有比半導體晶粒100的熱膨脹係數大的熱膨脹係數。半導體晶粒100的後/非主動表面100b和半導體晶粒100’的後/非主動表面100b’從包括第一材料層122和第二材料層120的密封層暴露出來。
根據一些實施例,之後在第2A圖所示的結構之上形成一翹曲釋放層結構,如第2B至2D圖所示。在第2B圖中,首先形成有機材料層130a和130b。更具體地,有機材料層130a與半導體晶粒100的後/非主動表面100b直接接觸,且有機材料層130b與半導體晶粒100’的後/非主動表面100b’直接接觸。
與第1F圖所示的有機材料層130b不同的是,有機材料層130b更包括開口131,其暴露半導體晶粒100’的後/非主動表面100b’的部分並可以佈置成陣列。例如,有機材料層130a和130b由聚合物材料或含聚合物的層製成,通過合適的沉積製程(例如,旋轉塗布)形成,並通過微影製程圖案化,如上所述。
根據一些實施例,之後,翹曲釋放層結構的形成還包括分別在有機材料層130a和130b之上形成高熱膨脹係數材料層132a和132b,如第2C圖所示。在一些實施例中,高熱膨脹係數材料層132a和132b彼此分離並分別對應於半導體晶粒100和100’。如此一來,高熱膨脹係數材料層132a和132b分別覆蓋半導體晶粒100和100’的上表面。
在一些實施例中,高熱膨脹係數材料層132a具有與半導體晶粒100的平面形狀相同的平面形狀,使得高熱膨脹係數材料層132a的邊緣與半導體晶粒100的對應邊緣基本上對齊。類似地,高熱膨脹係數材料層132b具有與半導體晶粒100’的平面形狀相同的平面形狀,使得高熱膨脹係數材料層132b的邊緣與半導體晶粒100’的對應邊緣基本上對齊。
作為示例,通過微影製程在有機材料層130a和130b以及第二材料層120之上形成一圖案化的光阻劑層135(例如乾膜)並填充開口131(未顯示且如第2B圖中所示)。圖案化的光阻劑層135具有直接在半導體晶粒100和100’上方的開口以暴露有機材料層130a和130b的將形成高熱膨脹係數材料層132a和132b的部分。之後,進行電鍍製程以在圖案化的光阻劑層135的每一開口中形成金屬材料層(例如銅層)。結果,形成包括金屬材料的高熱膨脹係數材料層132a和132b。根據一些實施例,之後,從第2C圖所示的結構去除圖案化的光阻劑層135,以留下包括金屬材料的高熱膨脹係數材料層132a和132b,並在高熱膨脹係數材料層132b中形成開口133,如第2D圖所示。
與第1G圖所示的高熱膨脹係數材料層132b不同的是,在去除圖案化的光阻劑層135之後,形成的高熱膨脹係數材料層132b的開口133對應地暴露開口131。開口131和上述開口133形成對應於半導體晶粒100’的翹曲釋放層結構中的貫穿孔。在一些實施例中,開口131的尺寸和形狀與開口133的尺寸和形狀與開口相同,如第4圖所示,第4圖示出根據一些實施例之第2D圖中所示的翹曲釋放層結構的一部分(例如,高熱膨脹係數材料層132b)的平面圖。需要說明的是,貫穿孔的形狀、尺寸及排列方式是基於設計需要而定的,並不限於第4圖所示的示例性實施例。例如,雖然第4圖中所示的包括開口131和133的貫穿孔為方形,但這些貫穿孔根據一些實施例也可以為圓形,如第5圖所示。在一些其他實施例中,這些貫穿孔具有三角形、矩形、六邊形或其他合適的形狀。
貫穿孔可用於減少高熱膨脹係數材料層132b與下方的有機材料層130b之間的接觸面積。如此一來,具有開口133的高熱膨脹係數材料層132b的熱膨脹係數小於沒有開口的高熱膨脹係數材料層132a的熱膨脹係數。
由於半導體晶粒100’的熱膨脹係數大於半導體晶粒100的熱膨脹係數且高熱膨脹係數材料層132b的熱膨脹係數小於高熱膨脹係數材料層132a的熱膨脹係數,因此可以通過具有貫穿孔的翹曲釋放層結構來防止或減輕在隨後的助焊劑浸漬製程和覆晶接合製程期間半導體晶粒100’與半導體晶粒100之間的熱膨脹係數不匹配。
根據一些實施例,在形成具有貫穿孔的翹曲釋放層結構之後,移除載體基板200,並在中介層基板116的鈍化層118中形成電連接件136以形成一晶片封裝結構20,如第2E圖所示。
需要說明的是,雖然晶片封裝結構20中形成有兩個異質半導體晶粒100和100’,但異質半導體晶粒的數量是根據設計需要而定的,並不限於第2E圖所示的實施例。在一些實施例中,晶片封裝結構20中設置有兩個以上的異質半導體晶粒,且每個半導體晶粒分別被一相應的高熱膨脹係數材料層覆蓋。
根據一些實施例,在形成晶片封裝結構20之後,在室溫下對電連接件136進行助焊劑浸漬製程,以形成覆蓋各個電連接件136的助焊劑層。之後,在高溫下對電連接件136進行覆晶接合(FCB)製程,以將晶片封裝結構20接合到一用於連接外部電路(未顯示)的封裝基板(未顯示)。
具有貫穿孔的翹曲釋放層結構不僅可以減輕隨後的助焊劑浸漬製程和覆晶接合製程期間半導體晶粒100與100’之間的熱膨脹係數不匹配,也可以減輕半導體晶粒100和100’與中介層基板116之間的熱膨脹係數不匹配。如此一來,可有效地控制或減少晶片封裝結構20的翹曲。
可以對本揭露的實施例進行許多變化及/或修改。舉例而言,在第2E圖所示的晶片封裝結構20中,高熱膨脹係數材料層132a的邊緣與半導體晶粒100的對應邊緣基本上對齊,且高熱膨脹係數材料層132b的邊緣與半導體晶粒100’的對應邊緣基本上對齊。然而,本揭露的實施例不限於此。第2E-1圖顯示根據一些實施例之一晶片封裝結構20a的剖視圖。第2E-1圖所示的晶片封裝結構20a類似於第2E圖所示的晶片封裝結構20。在一些實施例中,第2A至2E圖所示的晶片封裝結構20的材料、形成方法及/或好處也可以應用在第2E-1圖所示的實施例中,因此不再重複。與第2E圖所示的晶片封裝結構20不同的是,第2E-1圖所示的晶片封裝結構20a中的高熱膨脹係數材料層132a和132b的邊緣未分別與半導體晶粒100和100’的對應邊緣對齊。更具體地,高熱膨脹係數材料層132a的邊緣與有機材料層130a的對應邊緣基本上對齊。此外,高熱膨脹係數材料層132b的邊緣與有機材料層130b的對應邊緣基本上對齊。
可以對本揭露的實施例進行許多變化及/或修改。舉例而言,第2E圖所示的晶片封裝結構20採用包括底部填充材料層的密封層,但本揭露的實施例不限於此。第2E-2圖顯示根據一些實施例之一晶片封裝結構20b的剖視圖。第2E-2圖所示的晶片封裝結構20b類似於第2E圖所示的晶片封裝結構20。在一些實施例中,第2A至2E圖所示的晶片封裝結構20的材料、形成方法及/或好處也可以應用在第2E-2圖所示的實施例中,因此不再重複。與第2E圖所示的晶片封裝結構20不同的是,第2E-2圖所示的晶片封裝結構20b中的密封層包括同質或單一材料。更具體地,第一材料層122由與第二材料層120的模制化合物相同的模制化合物製成。
可以對本揭露的實施例進行許多變化及/或修改。舉例而言,第2E圖所示的晶片封裝結構20包括熱膨脹係數大於半導體晶粒100的熱膨脹係數的半導體晶粒100’,但本揭露的實施例不限於此。第3A至3E圖示出根據一些實施例之用於形成具有熱膨脹係數小於半導體晶粒100的熱膨脹係數的半導體晶粒100’的一晶片封裝結構30的方法的各個階段的剖視圖。在一些實施例中,第2A至2E圖所示的晶片封裝結構20的材料、形成方法及/或好處也可以應用在第3A至3E圖所示的實施例中,因此不再重複。可以在第3A至3E圖所描述的階段之前、期間及/或之後提供額外的操作。對於不同的實施例,可以替換或消除所描述的一些階段。
可以將額外的特徵添加到半導體裝置結構中。對於不同的實施例,下面描述的一些特徵可以被替換或消除。儘管討論了一些實施例具有以特定順序執行的操作,但這些操作可以以另一種邏輯順序來執行。
根據一些實施例,提供類似於第1F圖所示結構的一結構,如第3A圖所示。與第1F圖所示的結構不同的是,根據一些實施例,此結構包括並排佈置的兩個異質半導體晶粒100和100’’。舉例而言,半導體晶粒100是一邏輯晶粒(例如,中央處理單元(CPU)晶粒、圖形處理單元(GPU)晶粒、微控制單元(MCU)晶粒、應用處理器(AP)晶粒)或一系統單晶片(SoC)晶粒。半導體晶粒100’’是一記憶體晶粒或與半導體晶粒100不同類型的晶粒,具有比半導體晶粒100的熱膨脹係數小的熱膨脹係數。半導體晶粒100的後/非主動表面100b和半導體晶粒100’’的後/非主動表面100b’’分別與有機材料層130a和有機材料層130b直接接觸。
根據一些實施例,之後,在有機材料層130b之上形成具有基本上等於或大於9 ppm/℃的熱膨脹係數的柱142,如第3B圖所示。例如,柱142由金屬材料(例如,銅(Cu)、金(Au)、鋁(Al)、鈷(Co)、鎢(W)或其合金)製成。在此情況下,柱142的形成包括通過微影製程在有機材料層130a和130b以及第二材料層120之上形成一圖案化的光阻劑層140(例如乾膜)。圖案化的光阻劑層140具有開口以暴露有機材料層130b的將形成柱142的部分。之後,進行電鍍製程以在圖案化的光阻劑層140的每一開口中形成金屬材料層。根據一些實施例,之後,從第3B圖所示的結構去除圖案化的光阻劑層140,以在有機材料層130b之上留下柱142,如第3C圖所示。
在形成柱142之後,形成一有機材料(未顯示)以覆蓋第3C圖所示的結構。如此一來,有機材料與有機材料層130a、有機材料層130b、柱142及第二材料層120的上表面直接接觸。根據一些實施例,然後圖案化有機材料,以形成對應於有機材料層130a的一有機材料層134a以及對應於有機材料層130b的一有機材料層134b,如第3D圖所示。形成的有機材料層134b圍繞柱142,並暴露每一個柱142的上表面。
在一些實施例中,有機材料層130a和134a的堆疊以及有機材料層130b和134b的堆疊具有在約5微米至約10微米的範圍內的總厚度。用於形成有機材料層134a和134b的有機材料包括或由與用於形成有機材料層130a和130b的有機材料相同或不同的材料製成。例如,有機材料可以包括或由聚酰亞胺(PI)製成,通過合適的沉積製程(例如,旋轉塗布、化學氣相沉積(CVD)或電漿輔助化學氣相沉積(PECVD)製程)形成,並通過微影製程圖案化。因此,有機材料層134a和134b也稱為聚酰亞胺層。
根據一些實施例,在形成有機材料層134a和134b之後,分別在有機材料層134a和134b之上形成高熱膨脹係數材料層132a和132b,如第3E圖所示。在一些實施例中,高熱膨脹係數材料層132a和132b彼此分離並分別對應於半導體晶粒100和100’’。如此一來,高熱膨脹係數材料層132a和132b分別覆蓋半導體晶粒100和100’’的上表面。此外,柱142被高熱膨脹係數材料層132b覆蓋並與其直接接觸。在一些實施例中,高熱膨脹係數材料層132a和132b包括或由與柱142的材料相同的材料製成。
在一些實施例中,高熱膨脹係數材料層132a具有與半導體晶粒100的平面形狀相同的平面形狀,使得高熱膨脹係數材料層132a的邊緣與半導體晶粒100的對應邊緣基本上對齊。類似地,高熱膨脹係數材料層132b具有與半導體晶粒100’’的平面形狀相同的平面形狀,使得高熱膨脹係數材料層132b的邊緣與半導體晶粒100’’的對應邊緣基本上對齊。
與第1H圖或第2E圖所示的高熱膨脹係數材料層132b不同的是,形成的高熱膨脹係數材料層132b具有從其底表面延伸的柱142,如第3E圖所示。第6圖示出根據一些實施例之第3E圖中所示的翹曲釋放層結構的一部分(例如,高熱膨脹係數材料層132b)的平面圖。需要說明的是,柱的形狀、尺寸及排列方式是基於設計需要而定的,並不限於第6圖所示的示例性實施例。例如,雖然第6圖中所示的柱142為方形,但這些柱142根據一些實施例也可以為圓形,如第7圖所示。在一些其他實施例,這些柱142具有三角形、矩形、六邊形或其他合適的形狀。
柱142可用於增加高熱膨脹係數材料層132b與包括有機材料層130b的下方的有機材料層之間的接觸面積。如此一來,具有柱142的高熱膨脹係數材料層132b的熱膨脹係數大於沒有柱的高熱膨脹係數材料層132a的熱膨脹係數。
由於半導體晶粒100’’的熱膨脹係數小於半導體晶粒100的熱膨脹係數且具有柱142的高熱膨脹係數材料層132b的熱膨脹係數大於高熱膨脹係數材料層132a的熱膨脹係數,因此可以通過具有柱的翹曲釋放層結構來防止或減輕在隨後的助焊劑浸漬製程和覆晶接合製程期間半導體晶粒100’’與半導體晶粒100之間的熱膨脹係數不匹配。
根據一些實施例,在形成具有柱142的翹曲釋放層結構之後,移除載體基板200,並在中介層基板116的鈍化層118中形成電連接件136以形成一晶片封裝結構30,如第3E圖所示。
需要說明的是,雖然晶片封裝結構30中形成有兩個半導體晶粒100和100’’,但異質半導體晶粒的數量是根據設計需要而定的,並不限於第3E圖所示的實施例。在一些實施例中,晶片封裝結構30中設置有兩個以上的異質半導體晶粒,且每個半導體晶粒分別被一相應的高熱膨脹係數材料層覆蓋。
根據一些實施例,在形成晶片封裝結構30之後,在室溫下對電連接件136進行助焊劑浸漬製程,以形成覆蓋各個電連接件136的助焊劑層。之後,在高溫下對電連接件136進行覆晶接合(FCB)製程,以將晶片封裝結構30接合到一用於連接外部電路(未顯示)的封裝基板(未顯示)。
具有柱142的翹曲釋放層結構不僅可以減輕隨後的助焊劑浸漬製程和覆晶接合製程期間半導體晶粒100與100’’之間的熱膨脹係數不匹配,也可以減輕半導體晶粒100和100’’與中介層基板116之間的熱膨脹係數不匹配。如此一來,可有效地控制或減少晶片封裝結構30的翹曲。
可以對本揭露的實施例進行許多變化及/或修改。舉例而言,在第3E圖所示的晶片封裝結構30中,高熱膨脹係數材料層132a的邊緣與半導體晶粒100的對應邊緣基本上對齊,且高熱膨脹係數材料層132b的邊緣與半導體晶粒100’’的對應邊緣基本上對齊。然而,本揭露的實施例不限於此。第3E-1圖顯示根據一些實施例之一晶片封裝結構30a的剖視圖。第3E-1圖所示的晶片封裝結構30a類似於第3E圖所示的晶片封裝結構30。在一些實施例中,第3A至3E圖所示的晶片封裝結構30的材料、形成方法及/或好處也可以應用在第3E-1圖所示的實施例中,因此不再重複。與第3E圖所示的晶片封裝結構30不同的是,第3E-1圖所示的晶片封裝結構30a中的高熱膨脹係數材料層132a和132b的邊緣未分別與半導體晶粒100和100’’的對應邊緣對齊。更具體地,高熱膨脹係數材料層132a的邊緣與有機材料層130a和有機材料層134a的對應邊緣基本上對齊。此外,高熱膨脹係數材料層132b的邊緣與有機材料層130b和有機材料層134b的對應邊緣基本上對齊。
可以對本揭露的實施例進行許多變化及/或修改。舉例而言,第3E圖所示的晶片封裝結構30採用包括底部填充材料層的密封層,但本揭露的實施例不限於此。第3E-2圖顯示根據一些實施例之一晶片封裝結構30b的剖視圖。第3E-2圖所示的晶片封裝結構30b類似於第3E圖所示的晶片封裝結構30。在一些實施例中,第3A至3E圖所示的晶片封裝結構30的材料、形成方法及/或好處也可以應用在第3E-2圖所示的實施例中,因此不再重複。與第3E圖所示的晶片封裝結構30不同的是,第3E-2圖所示的晶片封裝結構30b中的密封層包括同質或單一材料。更具體地,第一材料層122由與第二材料層120的模制化合物相同的模制化合物製成。
本揭露的實施例提供了晶片封裝結構的結構及形成方法。所述晶片封裝結構包括接合在中介層基板之上的半導體晶粒。一翹曲釋放層結構形成在中介層基板之上,並包括與半導體晶粒的上表面直接接觸的至少一有機材料層以及形成在有機材料層之上的一高熱膨脹係數(CTE)材料層。高熱膨脹係數材料層的熱膨脹係數基本上等於或大於9 ppm/°C。通過使用形成在半導體晶粒之上的高熱膨脹係數材料層,減輕了由於半導體晶粒與中介層基板之間的熱膨脹係數不匹配而在高溫下於封裝中形成的應力及在室溫下於封裝中形成的應力,因此可以減少封裝翹曲。
根據本揭露一些實施例,提供一種晶片封裝結構。所述晶片封裝結構包括一中介層基板、一第一半導體晶粒以及一翹曲釋放層結構。第一半導體晶粒接合在中介層基板之上。翹曲釋放層結構包括一第一有機材料層以及一第一高熱膨脹係數材料層。第一有機材料層與第一半導體晶粒的上表面直接接觸。第一高熱膨脹係數材料層的熱膨脹係數基本上等於或大於9 ppm/°C,且第一高熱膨脹係數材料層形成在第一有機材料層之上並覆蓋第一半導體晶粒的上表面。
在一些實施例中,所述晶片封裝結構更包括一第二半導體晶粒,接合在中介層基板之上。其中第二半導體晶粒的熱膨脹係數與第一半導體晶粒的熱膨脹係數相同。其中翹曲釋放層結構更包括一第二有機材料層以及一第二高熱膨脹係數材料層。第二有機材料層與第二半導體晶粒的上表面直接接觸。第二高熱膨脹係數材料層的熱膨脹係數基本上等於或大於9 ppm/°C,且第二高熱膨脹係數材料層形成在第二有機材料層之上並覆蓋第二半導體晶粒的上表面。在一些實施例中,第一半導體晶粒和第二半導體晶粒是邏輯晶粒。在一些實施例中,第一高熱膨脹係數材料層和第二高熱膨脹係數材料層由銅製成。在一些實施例中,所述晶片封裝結構更包括一第二半導體晶粒,接合在中介層基板之上。其中第二半導體晶粒的熱膨脹係數小於第一半導體晶粒的熱膨脹係數。其中翹曲釋放層結構更包括一第二有機材料層、一第三有機材料層、一第四有機材料層、一第二高熱膨脹係數材料層以及複數個柱。第二有機材料層形成在第一有機材料層與第一高熱膨脹係數材料層之間。第三有機材料層與第二半導體晶粒的上表面直接接觸。第四有機材料層形成在第三有機材料層之上。第二高熱膨脹係數材料層的熱膨脹係數基本上等於或大於9 ppm/°C,且第二高熱膨脹係數材料層形成在第四有機材料層之上、填充第四有機材料層的複數個開口及覆蓋第二半導體晶粒的上表面。所述柱的熱膨脹係數基本上等於或大於9 ppm/°C,且所述柱形成在第四有機材料層中且被第二高熱膨脹係數材料層覆蓋。在一些實施例中,第一半導體晶粒是邏輯晶粒,第二半導體晶粒是記憶體晶粒。在一些實施例中,第一高熱膨脹係數材料層和第二高熱膨脹係數材料層由銅製成。在一些實施例中,所述晶片封裝結構更包括一第二半導體晶粒,接合在中介層基板之上。其中第二半導體晶粒的熱膨脹係數大於第一半導體晶粒的熱膨脹係數。其中翹曲釋放層結構更包括一第二有機材料層以及一第二高熱膨脹係數材料層。第二有機材料層與第二半導體晶粒的上表面直接接觸並具有暴露第二半導體晶粒的上表面的部分的複數個第一開口。第二高熱膨脹係數材料層的熱膨脹係數基本上等於或大於9 ppm/°C,且第二高熱膨脹係數材料層形成在第二有機材料層之上、具有對應地暴露第一開口的複數個第二開口及覆蓋第二半導體晶粒的上表面。在一些實施例中,第一半導體晶粒是邏輯晶粒,第二半導體晶粒是記憶體晶粒。在一些實施例中,第一高熱膨脹係數材料層和第二高熱膨脹係數材料層由銅製成。
根據本揭露另一些實施例,提供一種晶片封裝結構。所述晶片封裝結構包括一中介層基板、一模制化合物層、一第一半導體晶粒、一第二半導體晶粒以及一翹曲釋放層結構。模制化合物層形成在中介層基板之上。第一和第二半導體晶粒接合在中介層基板之上且被模制化合物層圍繞。翹曲釋放層結構包括一第一聚酰亞胺層、一第一金屬層以及一第二金屬層。第一聚酰亞胺層與第一和第二半導體晶粒的上表面直接接觸。第一和第二金屬層形成在第一聚酰亞胺層之上且彼此分離,以分別地覆蓋第一半導體晶粒的上表面和第二半導體晶粒的上表面。
在一些實施例中,翹曲釋放層結構更包括一第二聚酰亞胺層以及複數個金屬柱。第二聚酰亞胺層形成在第一聚酰亞胺層之上且被第一金屬層和第二金屬層覆蓋。所述金屬柱形成在第二聚酰亞胺層中且被第二金屬層覆蓋。在一些實施例中,所述金屬柱與第一聚酰亞胺層的上表面直接接觸。在一些實施例中,第一聚酰亞胺層具有暴露第二半導體晶粒的上表面的部分的複數個第一開口,且第二金屬層具有對應地暴露第一開口的複數個第二開口。在一些實施例中,所述晶片封裝結構更包括一底部填充材料層,形成在第一半導體晶粒與第二半導體晶粒之間、中介層基板與第一半導體晶粒之間及中介層基板與第二半導體晶粒之間。
根據本揭露又另一些實施例,提供一種形成晶片封裝結構的方法。所述方法包括在一中介層基板之上安裝一第一半導體晶粒和一第二半導體晶粒。所述方法也包括在中介層基板之上形成一密封層以圍繞第一和第二半導體晶粒。所述方法還包括形成與第一和第二半導體晶粒及密封層的上表面直接接觸的一第一有機材料層。此外,所述方法包括在第一有機材料層之上形成一第一金屬層和一第二金屬層,其中第一和第二金屬層彼此分離以分別地覆蓋第一半導體晶粒的上表面和第二半導體晶粒的上表面。
在一些實施例中,所述方法更包括在形成第一金屬層和第二金屬層之前,在第二半導體晶粒上的第一有機材料層中形成複數個第一開口,以暴露第二半導體晶粒的上表面的部分,其中形成的第二金屬層具有對應地暴露第一開口的複數個第二開口。在一些實施例中,所述方法更包括在形成第一金屬層和第二金屬層之前,在第二半導體晶粒上的第一有機材料層之上形成複數個金屬柱及形成圍繞金屬柱的一第二有機材料層。在一些實施例中,形成密封層更包括:在第一半導體晶粒與第二半導體晶粒之間、中介層基板與第一半導體晶粒及中介層基板與第二半導體晶粒之間形成一底部填充材料層;形成一模制化合物層以覆蓋底部填充材料層、第一半導體晶粒及第二半導體晶粒;以及使模制化合物層凹陷以暴露底部填充材料層、第一半導體晶粒及第二半導體晶粒的上表面。在一些實施例中,密封層包括模制化合物材料,並在第一半導體晶粒與第二半導體晶粒之間、中介層基板與第一半導體晶粒之間及中介層基板與第二半導體晶粒之間延伸。
前述內文概述了許多實施例的特徵,使本技術領域中具有通常知識者可以從各個方面更佳地了解本揭露。本技術領域中具有通常知識者應可理解,且可輕易地以本揭露為基礎來設計或修飾其他製程及結構,並以此達到相同的目的及/或達到與在此介紹的實施例等相同之優點。本技術領域中具有通常知識者也應了解這些相等的結構並未背離本揭露的發明精神與範圍。在不背離本揭露的發明精神與範圍之前提下,可對本揭露進行各種改變、置換或修改。
10, 10a, 10b, 20, 20a, 20b, 30, 30a, 30b:晶片封裝結構 100, 100’, 100’’, 100-1, 100-2:半導體晶粒/半導體晶片 100a:前表面/主動表面 100b, 100b’, 100b’’:後表面/非主動表面 100S:半導體基板 102:導電墊 103:導電柱 104:鈍化層 105:電連接件 106:凸塊結構 112:基底層 113:重分佈層結構 116:中介層基板 118:鈍化層 120:第二材料層 122:第一材料層 130a, 130b:有機材料層 131:開口 132a, 132b:高熱膨脹係數材料層 133:開口 134a, 134b:有機材料層 135:圖案化的光阻劑層 136:電連接件 140:圖案化的光阻劑層 142:柱 200:載體基板 1000:半導體晶圓 1100:載體
根據以下的詳細說明並配合所附圖式做完整揭露。應被強調的是,根據本產業的一般作業,圖示並未必按照比例繪製。事實上,可能任意的放大或縮小元件的尺寸,以做清楚的說明。 第1A至1H圖是根據一些實施例之用於形成一晶片封裝結構的方法的各個階段的剖視圖。 第1H-1圖是根據一些實施例之一晶片封裝結構的剖視圖。 第1H-2圖是根據一些實施例之一晶片封裝結構的剖視圖。 第2A至2E圖是根據一些實施例之用於形成一晶片封裝結構的方法的各個階段的剖視圖。 第2E-1圖是根據一些實施例之一晶片封裝結構的剖視圖。 第2E-2圖是根據一些實施例之一晶片封裝結構的剖視圖。 第3A至3E圖是根據一些實施例之用於形成一晶片封裝結構的方法的各個階段的剖視圖。 第3E-1圖是根據一些實施例之一晶片封裝結構的剖視圖。 第3E-2圖是根據一些實施例之一晶片封裝結構的剖視圖。 第4圖是根據一些實施例之第2D圖中所示的翹曲釋放層結構的一部分的平面圖。 第5圖是根據一些實施例之第2D圖中所示的翹曲釋放層結構的一部分的平面圖。 第6圖是根據一些實施例之第3E圖中所示的翹曲釋放層結構的一部分的平面圖。 第7圖是根據一些實施例之第3E圖中所示的翹曲釋放層結構的一部分的平面圖。
10:晶片封裝結構
100-1,100-2:半導體晶粒/半導體晶片
100b:後表面/非主動表面
102:導電墊
103:導電柱
104:鈍化層
105:電連接件
112:基底層
113:重分佈層結構
116:中介層基板
118:鈍化層
120:第二材料層
122:第一材料層
130a,130b:有機材料層
132a,132b:高熱膨脹係數材料層
136:電連接件

Claims (10)

  1. 一種晶片封裝結構,包括:一中介層基板;一第一半導體晶粒,接合在該中介層基板之上;以及一翹曲釋放層結構,包括:一第一有機材料層,與該第一半導體晶粒的一上表面直接接觸;以及一第一高熱膨脹係數材料層,具有基本上等於或大於9ppm/℃的熱膨脹係數,形成在該第一有機材料層之上並覆蓋該第一半導體晶粒的該上表面。
  2. 如請求項1之晶片封裝結構,更包括:一第二半導體晶粒,接合在該中介層基板之上,其中該第二半導體晶粒的熱膨脹係數與該第一半導體晶粒的熱膨脹係數相同,且其中該翹曲釋放層結構更包括:一第二有機材料層,與該第二半導體晶粒的一上表面直接接觸;以及一第二高熱膨脹係數材料層,具有基本上等於或大於9ppm/℃的熱膨脹係數,形成在該第二有機材料層之上並覆蓋該第二半導體晶粒的該上表面。
  3. 如請求項1之晶片封裝結構,更包括:一第二半導體晶粒,接合在該中介層基板之上,其中該第二半導體晶粒的熱膨脹係數小於該第一半導體晶粒的熱膨脹係數,且其中該翹曲釋放層結構更包括:一第二有機材料層,形成在該第一有機材料層與該第一高熱膨脹係數 材料層之間;一第三有機材料層,與該第二半導體晶粒的一上表面直接接觸;一第四有機材料層,形成在該第三有機材料層之上;一第二高熱膨脹係數材料層,具有基本上等於或大於9ppm/℃的熱膨脹係數,形成在該第四有機材料層之上、填充該第四有機材料層的複數個開口及覆蓋該第二半導體晶粒的該上表面;以及複數個柱,具有基本上等於或大於9ppm/℃的熱膨脹係數,形成在該第四有機材料層中且被該第二高熱膨脹係數材料層覆蓋。
  4. 如請求項1之晶片封裝結構,更包括:一第二半導體晶粒,接合在該中介層基板之上,其中該第二半導體晶粒的熱膨脹係數大於該第一半導體晶粒的熱膨脹係數,且其中該翹曲釋放層結構更包括:一第二有機材料層,與該第二半導體晶粒的一上表面直接接觸並具有暴露該第二半導體晶粒的該上表面的部分的複數個第一開口;以及一第二高熱膨脹係數材料層,具有基本上等於或大於9ppm/℃的熱膨脹係數,形成在該第二有機材料層之上、具有對應地暴露該些第一開口的複數個第二開口及覆蓋該第二半導體晶粒的該上表面。
  5. 如請求項2至4中任一項之晶片封裝結構,其中該第一高熱膨脹係數材料層和該第二高熱膨脹係數材料層由銅製成。
  6. 一種晶片封裝結構,包括:一中介層基板; 一模制化合物層,形成在該中介層基板之上;一第一半導體晶粒和一第二半導體晶粒,接合在該中介層基板之上且被該模制化合物層圍繞;以及一翹曲釋放層結構,包括:一第一聚酰亞胺層,與該第一半導體晶粒和該第二半導體晶粒的上表面直接接觸;以及一第一金屬層和一第二金屬層,形成在該第一聚酰亞胺層之上且彼此分離,以分別地覆蓋該第一半導體晶粒的該上表面和該第二半導體晶粒的該上表面。
  7. 如請求項6之晶片封裝結構,其中該翹曲釋放層結構更包括:一第二聚酰亞胺層,形成在該第一聚酰亞胺層之上且被該第一金屬層和該第二金屬層覆蓋;以及複數個金屬柱,形成在該第二聚酰亞胺層中且被該第二金屬層覆蓋,其中該些金屬柱與該第一聚酰亞胺層的一上表面直接接觸。
  8. 如請求項6之晶片封裝結構,其中該第一聚酰亞胺層具有暴露該第二半導體晶粒的該上表面的部分的複數個第一開口,且該第二金屬層具有對應地暴露該些第一開口的複數個第二開口。
  9. 如請求項6之晶片封裝結構,更包括:一底部填充材料層,形成在該第一半導體晶粒與該第二半導體晶粒之間、該中介層基板與該第一半導體晶粒之間及該中介層基板與該第二半導體晶粒之間。
  10. 一種形成晶片封裝結構的方法,包括: 在一中介層基板之上安裝一第一半導體晶粒和一第二半導體晶粒;在該中介層基板之上形成一密封層以圍繞該第一半導體晶粒和該第二半導體晶粒;形成與該第一半導體晶粒、該第二半導體晶粒及該密封層的上表面直接接觸的一第一有機材料層;以及在該第一有機材料層之上形成一第一金屬層和一第二金屬層,其中該第一金屬層和該第二金屬層彼此分離以分別地覆蓋該第一半導體晶粒的該上表面和該第二半導體晶粒的該上表面。
TW111112965A 2021-07-08 2022-04-06 晶片封裝結構及其形成方法 TWI829135B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US17/370,299 US11694974B2 (en) 2021-07-08 2021-07-08 Semiconductor die with warpage release layer structure in package and fabricating method thereof
US17/370,299 2021-07-08

Publications (2)

Publication Number Publication Date
TW202303875A TW202303875A (zh) 2023-01-16
TWI829135B true TWI829135B (zh) 2024-01-11

Family

ID=83916045

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111112965A TWI829135B (zh) 2021-07-08 2022-04-06 晶片封裝結構及其形成方法

Country Status (3)

Country Link
US (2) US11694974B2 (zh)
CN (1) CN115332190A (zh)
TW (1) TWI829135B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI835546B (zh) * 2023-02-03 2024-03-11 福懋科技股份有限公司 半導體封裝

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1028463A1 (en) * 1999-01-18 2000-08-16 Kabushiki Kaisha Toshiba Flexible package having very thin semiconductor chip, module and multi chip module (MCM) assembled by the package, and method for manufacturing the same
US20130249075A1 (en) * 2012-03-21 2013-09-26 Shinko Electric Industries Co., Ltd. Semiconductor package, semiconductor apparatus and method for manufacturing semiconductor package
CN103383927A (zh) * 2012-05-03 2013-11-06 三星电子株式会社 半导体封装及其形成方法
TWI618206B (zh) * 2017-06-09 2018-03-11 恆勁科技股份有限公司 半導體封裝結構及其製作方法
CN110880457A (zh) * 2018-09-05 2020-03-13 台湾积体电路制造股份有限公司 半导体封装件及其形成方法
WO2020176559A1 (en) * 2019-02-26 2020-09-03 Georgia Tech Research Corporation Embedded semiconductor packages and methods thereof
TW202117945A (zh) * 2019-10-17 2021-05-01 台灣積體電路製造股份有限公司 半導體封裝及其製造方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI291757B (en) * 2005-11-16 2007-12-21 Ind Tech Res Inst Structure to reduce stress for vias and a fabricating method thereof
US20070246821A1 (en) * 2006-04-20 2007-10-25 Lu Szu W Utra-thin substrate package technology
US10741404B2 (en) 2017-11-08 2020-08-11 Taiwan Semiconductor Manufacturing Co., Ltd. Package structure and method of manufacturing the same
US10784247B2 (en) * 2017-11-15 2020-09-22 Taiwan Semiconductor Manufacturing Company, Ltd. Process control for package formation
US10930633B2 (en) * 2018-06-29 2021-02-23 Taiwan Semiconductor Manufacturing Company, Ltd. Buffer design for package integration
US11605600B2 (en) * 2020-08-06 2023-03-14 Taiwan Semiconductor Manufacturing Company, Ltd. Package structure with reinforced element and formation method thereof
US11756933B2 (en) * 2021-02-12 2023-09-12 Taiwan Semiconductor Manufacturing Co., Ltd. Inactive structure on SoIC

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1028463A1 (en) * 1999-01-18 2000-08-16 Kabushiki Kaisha Toshiba Flexible package having very thin semiconductor chip, module and multi chip module (MCM) assembled by the package, and method for manufacturing the same
US20130249075A1 (en) * 2012-03-21 2013-09-26 Shinko Electric Industries Co., Ltd. Semiconductor package, semiconductor apparatus and method for manufacturing semiconductor package
CN103383927A (zh) * 2012-05-03 2013-11-06 三星电子株式会社 半导体封装及其形成方法
TWI618206B (zh) * 2017-06-09 2018-03-11 恆勁科技股份有限公司 半導體封裝結構及其製作方法
CN110880457A (zh) * 2018-09-05 2020-03-13 台湾积体电路制造股份有限公司 半导体封装件及其形成方法
WO2020176559A1 (en) * 2019-02-26 2020-09-03 Georgia Tech Research Corporation Embedded semiconductor packages and methods thereof
TW202117945A (zh) * 2019-10-17 2021-05-01 台灣積體電路製造股份有限公司 半導體封裝及其製造方法

Also Published As

Publication number Publication date
CN115332190A (zh) 2022-11-11
US20230010707A1 (en) 2023-01-12
US11694974B2 (en) 2023-07-04
TW202303875A (zh) 2023-01-16
US20230275038A1 (en) 2023-08-31

Similar Documents

Publication Publication Date Title
US11069656B2 (en) Three-layer package-on-package structure and method forming same
US10262952B2 (en) Ring structures in device die
US11721676B2 (en) Package structure with dummy die
CN111799227B (zh) 半导体器件及其形成方法
US9685411B2 (en) Integrated circuit dies having alignment marks and methods of forming same
US10886238B2 (en) Supporting InFO packages to reduce warpage
KR20200002698A (ko) 반도체 상호접속 구조물 및 방법
US9870975B1 (en) Chip package with thermal dissipation structure and method for forming the same
US11848265B2 (en) Semiconductor package with improved interposer structure
US11935761B2 (en) Semiconductor package and method of forming thereof
US20240088095A1 (en) Fabricating method of semiconductor die with tapered sidewall in package
US20230275038A1 (en) Semiconductor die with warpage release layer structure in package and fabricating method thereof
US20230060756A1 (en) Chip package structure with multiple gap-filling layers and fabricating method thereof
US11682619B2 (en) Package component, semiconductor package and manufacturing method thereof
US20220301970A1 (en) Semiconductor package and method of manufacturing semiconductor package
TWI795187B (zh) 半導體封裝結構及其形成方法
TWI787076B (zh) 半導體封裝結構及其形成方法
TWI801938B (zh) 半導體封裝裝置及其製造方法
US20240071847A1 (en) Semiconductor package and method