TWI821685B - 半導體元件及其製造方法 - Google Patents

半導體元件及其製造方法 Download PDF

Info

Publication number
TWI821685B
TWI821685B TW110121881A TW110121881A TWI821685B TW I821685 B TWI821685 B TW I821685B TW 110121881 A TW110121881 A TW 110121881A TW 110121881 A TW110121881 A TW 110121881A TW I821685 B TWI821685 B TW I821685B
Authority
TW
Taiwan
Prior art keywords
core substrates
core
conductive
redistribution structure
substrates
Prior art date
Application number
TW110121881A
Other languages
English (en)
Other versions
TW202243048A (zh
Inventor
吳俊毅
余振華
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202243048A publication Critical patent/TW202243048A/zh
Application granted granted Critical
Publication of TWI821685B publication Critical patent/TWI821685B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49822Multilayer substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/16Fillings or auxiliary members in containers or encapsulations, e.g. centering rings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • H01L23/49816Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49827Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49833Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers the chip support structure consisting of a plurality of insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49838Geometry or layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49866Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers characterised by the materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/562Protection against mechanical damage
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0655Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68345Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used as a support during the manufacture of self supporting substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68359Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used as a support during manufacture of interconnect decals or build up layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0237Disposition of the redistribution layers
    • H01L2224/02373Layout of the redistribution layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0237Disposition of the redistribution layers
    • H01L2224/02377Fan-in arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0237Disposition of the redistribution layers
    • H01L2224/02379Fan-out arrangement

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Geometry (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Combinations Of Printed Boards (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)

Abstract

本公開提供一種半導體元件和製造方法,所述半導體元件包括:重布線結構;多個核心基底,使用導電連接件附接到重布線結構,多個核心基底中的每一核心基底包括多個導電柱;以及一或多個模制層,包封多個核心基底,其中一或多個模制層沿多個核心基底的側壁延伸,且其中一或多個模制層沿導電柱中的每一個的側壁的一部分延伸。

Description

半導體元件及其製造方法
本公開是關於一種半導體元件及其製造方法。
半導體行業由於多種電子組件(例如電晶體、二極體、電阻器、電容器等)的積體密度的持續改進而經歷快速發展。主要地,積體密度的改進源自於最小特徵尺寸的迭代減小,其允許更多組件整合到給定區域中。隨著對於縮小的電子元件的需求增長,已出現對於更小且更具創造性的半導體晶粒的封裝技術的需求。此類封裝系統的實例為層疊封裝(Package-on-Package;PoP)技術。在PoP元件中,頂部半導體封裝堆疊在底部半導體封裝的頂部上,以提供高積體密度和組件密度。PoP技術通常能夠在印刷電路板(printed circuit board;PCB)上使半導體元件的生產具有增強的功能性和小的占據面積。
本公開的一態樣提供一種用於製造半導體元件的方法,所述方法包括:在載體基底上形成重布線結構;將多個核心基底實體地且電性地連接到重布線結構,其中多個核心基底中的每一 個包括在與重布線結構相對的一側上的導電柱;使用包封體包封多個核心基底,其中包封體沿多個核心基底的側壁延伸,其中包封體沿在多個核心基底中的每一個上的導電柱的側壁延伸,其中包封體***於多個核心基底中的相鄰核心基底之間;研磨包封體的頂部,以暴露出多個核心基底中的每一個的導電柱;以及使包封體凹陷,以暴露出多個核心基底中的每一個的導電柱的側壁的一部分。
本公開的另一態樣提供一種半導體元件,包括:重布線結構;多個核心基底,使用導電連接件附接到重布線結構,多個核心基底中的每一核心基底包括多個導電柱;以及一或多個模制層,包封多個核心基底,其中一或多個模制層沿多個核心基底的側壁延伸,且其中一或多個模制層沿多個導電柱中的每一個的側壁的一部分延伸。
本公開的又一態樣提供一種半導體元件,包括:第一重布線結構,所述第一重布線結構具有第一側和第二側;多個核心基底,所述多個核心基底中的每一核心基底具有第一側和第二側,所述多個核心基底中的每一個的第一側使用第一導電連接件附接到第一重布線結構的第一側,所述多個核心基底中的每一核心基底的第二側包括多個導電柱;一或多個模制層,包封多個核心基底中的每一核心基底,其中一或多個模制層沿每一核心基底的導電柱的側壁的一部分延伸;以及積體電路封裝,通過第二導電連接件附接到第一重布線結構的第二側。
100:單體化封裝組件
110:積體電路封裝
112:邏輯晶粒
114:I/O晶粒
116、120、136、136A、136B:重布線結構
130、130A、130B、130C、130D、3030、3030A、3030B、4030、4030A、4030B:核心基底
132:核心
134:導通孔
134A:導電材料
134B:填充材料
140:導電柱
150:外部連接件
160:保護環
170、180:導電連接件
190、2020:包封體
195、2010:底部填充物
210:線路部分
212:通孔部分
214A、214B:凸塊下金屬
216A、216B:阻焊劑
310:第一遮罩層
410:晶種層
510:第二遮罩層
902:載體基底
904:釋放層
906:保護層
1012、1702:導電線
1016、1706:介電層
1018、2410:開口
1210、1220、1230、1240、1250、1260:重布線層
1214:金屬化圖案
2710:印刷電路板
2720:接觸件
2901A、2901B、2901C、2901D:封裝區
2920、3002:線
3001A、3001B、3001C、3001D、3001E、3001F、3001G、3001H、3001I:封裝區
3010:第一模板
3020、4020:焊膏
3040:第二模板
3050、4040:導電引腳
4010:模板
D1:距離
D2:支座高度
H1、H2:高度
T1、T2、T3、T4、T5:厚度
W1、W2、W3:寬度
結合附圖閱讀以下詳細描述會最佳地理解本公開的各方面。應注意,根據業界中的標準慣例,各個特徵未按比例繪製。實際上,為了論述清楚起見,可任意增大或減小各個特徵的尺寸。
圖1示出根據一些實施例的封裝組件的橫截面圖。
圖2至圖23B示出根據一些實施例的在用於形成封裝組件的製程期間的中間步驟的橫截面圖。
圖24示出根據一些實施例的封裝組件中的多個核心基底的布局的橫截面圖與平面圖。
圖25示出根據一些實施例的晶圓基底上的封裝區的布局的平面圖。
圖26示出根據一些實施例的面板基底上的封裝區的布局的平面圖。
圖27A至圖27D示出根據一些實施例的在用於形成封裝組件的製程期間的中間步驟的橫截面圖。
圖28A至圖28C示出根據一些實施例的在用於形成封裝組件的製程期間的中間步驟的橫截面圖。
以下公開內容提供用於實施本公開的不同特徵的許多不同實施例或實例。下文描述組件和布置的特定實例以簡化本公開。當然,這些僅僅是實例且並不意圖為限制性的。舉例來說,在以下描述中,第一特徵在第二特徵上方或上的形成可包括第一特徵和第二特徵直接接觸地形成的實施例,且還可包括額外特徵可在第一特徵與第二特徵之間形成使得第一特徵和第二特徵可不 直接接觸的實施例。另外,本公開可在各個實例中重複附圖標號和/或字母。此重複是出於簡單和清楚的目的,且本身並不指示所論述的各種實施例和/或配置之間的關係。
此外,為易於描述,本文中可使用例如“在...下面(beneath)”、“在...下方(below)”、“下部(lower)”、“在...上方(above)”、“上部(upper)”等空間相對術語來描述如圖式中所示出的一個元件或特徵與另一(些)元件或特徵的關係。除圖式中所描繪的定向以外,空間相對術語意圖涵蓋元件在使用或操作中的不同定向。設備可以其它方式定向(旋轉90度或處於其它定向),且本文中所使用的空間相對描述詞同樣地可相應地進行解釋。
根據一些實施例,形成具有一或多個積體電路晶粒的封裝組件。在兩個或更多個分離的核心基底的底部上形成分離的銅(Cu)柱結構。經由焊接點或類似物將兩個或更多個核心基底附接到堆疊形成的重布線結構(redistribution structure RDL)。對RDL堆疊和兩個或更多個核心基底施加包覆模制(over molding)。對含有Cu柱結構的所得結構的一側執行研磨製程,以使Cu柱結構與模制等高。可進一步執行電漿蝕刻以從模制暴露出Cu柱,且可對所暴露Cu柱執行球柵陣列(ball grid array,BGA)球的安裝,以使得BGA球包封每一Cu柱的表面和側壁的一部分。
通過使用製程(例如本文中所描述的製程),有可能通過積體基底上系統(system on integrated substrate;SoIS)方式來減小基底厚度變化並改進BGA共面性。此外,可增強板級可靠性(board level reliability);減少核心基底成本;由於能夠整合多個 更小核心基底而實現更高良率的基底;且由於Cu柱的形成提供獨立於核心基底變化或翹曲的平坦基底而可很好地管理BGA球的共面性。另外,通過使用晶片封裝整合(chip package integration;CPI)技術增加了組件可靠性,且可減少可控塌陷晶片連接(controlled collapse chip connection;C4)凸塊疲勞風險。在一些實施例中,C4凸塊接點應力可減小15%。本文中所描述的系統進一步提供張量處理單元(tensor processing unit;TPU)應用的廣泛整合的較高可能性。
根據一些實施例,用於將核心基底連接到重布線結構的導電連接件可採取例如球柵陣列(BGA)的形式。此類導電連接件的整合成可提供放置半導體元件的靈活性,所述半導體元件例如包括積體電壓調節器(integrated voltage regulator;IVR)和主動晶片的積體功率輸送(integrated power delivery;IPD)晶片以及其它電氣組件,以實施封裝組件的系統晶片類型,從而降低製造複雜度。此類實施例還可同樣提供各種其它封裝配置的更大量的靈活性。
圖1示出根據一些實施例的單體化封裝組件100的橫截面圖。單體化封裝組件100包括半導體元件(例如積體電路封裝110),所述半導體元件通過導電連接件170耦接到具有一或多個重布線層的重布線結構120。保護環160可耦接到重布線結構120,且沿積體電路封裝110的外圍延伸。多個核心基底130A和130B通過導電連接件180耦接到重布線結構120的相對於積體電路封裝110的一側。導電柱140和外部連接件150在多個核心基底130的相對於重布線結構120的一側上提供與多個核心基底130 的電連接。包封體190(例如模制膜或類似物)包封多個核心基底130、導電柱140以及重布線結構120的第二側,以及其它元件。
積體電路封裝110可包括多個積體電路晶粒,例如邏輯晶粒(例如,中央處理單元(central processing unit;CPU)、圖形處理單元(graphics processing unit;GPU)、系統晶片(system-on-a-chip;SoC)、應用程序處理器(application processor;AP)、微控制器等)、記憶體晶粒(例如,動態隨機存取記憶體(dynamic random access memory;DRAM)晶粒、靜態隨機存取記憶體(static random access memory;SRAM)晶粒等)、電源管理晶粒(例如,電源管理積體電路(power management integrated circuit;PMIC)晶粒)、射頻(radio frequency;RF)晶粒、傳感器晶粒、微機電系統(micro-electro-mechanical-system;MEMS)晶粒、訊號處理晶粒(例如,數位訊號處理(digital signal processing;DSP)晶粒)、前端晶粒(例如,類比前端(analog front-end;AFE)晶粒)、輸入/輸出(input/output;I/O)晶粒、類似物或其組合。如所繪示,出於說明性目的,積體電路封裝110包括邏輯晶粒112以及兩個I/O晶粒114。積體電路晶粒可形成於一或多個晶圓中,所述晶圓可包括在後續步驟中單體化的不同元件區。可使用例如InFO封裝的製造技術來封裝積體電路晶粒與其它類似或不同積體電路晶粒。積體電路封裝110可包括重布線結構116,提供例如邏輯晶粒112與I/O晶粒114之間的電路徑及連接,以及積體電路封裝到導電連接件170的連接。
導電連接件170提供重布線結構120與積體電路封裝110之間的電連接。可包括底部填充物195,以將積體電路封裝110 固定地接合到重布線結構120並提供結構支撐及環境保護。
如下文更詳細地論述,重布線結構120提供在積體電路封裝110與多個核心基底130之間且經由導電連接件170和導電連接件180的導電路徑及連接。在一些實施例中,重布線結構120具有包括金屬化圖案的一或多個重布線層,包括(例如)如下文例如參考圖9至圖14所論述的導電線和導通孔以及使導電線的相鄰層分隔開的介電層。金屬化圖案的導電線可使用導通孔與上覆導電特徵或下伏導電特徵互連。
重布線結構120可電性地且機械地附接到多個核心基底130。多個核心基底130中的每一個可包括核心132,其中導通孔134延伸穿過核心132,且額外的可選重布線結構136沿著核心132的相對側延伸。一般來說,多個核心基底130提供組件封裝的結構支撐,以及提供積體電路封裝與外部連接件150之間的電訊號繞線。
圖2至圖8示出根據一些實施例的處理多個核心基底130中的每一個的各個中間階段。
採用多個核心基底130的優勢為使多個核心基底130在單獨製程中製造。另外,由於多個核心基底130在單獨製程中形成,因此可單獨地測試核心基底,從而使用已知良好的核心基底。舉例來說,在一些實施例中,可在將多個核心基底130接合到重布線結構120之前單獨地或分批測試、校驗及/或驗證多個核心基底130。
在圖2中,出於簡化而示出多個核心基底130中的示例性核心基底130A。多個核心基底130可為例如有機基底、陶瓷基 底、矽基底或類似物,且其間的厚度T1在約30微米(μm)與約2000微米之間。
在一些實施例中,可處理多個核心基底130以在多個核心基底130上形成重布線結構136。舉例來說,示例性核心基底130A包括核心132。核心132可由玻璃纖維、樹脂、填充劑、預浸體、環氧樹脂、二氧化矽填充劑、ABF、聚醯亞胺、模制化合物、其它材料或其組合的一或多個層形成,其厚度T2在約5微米與約50微米之間。在一些實施例中,例如兩個材料層構成核心132。核心132可由有機材料和/或無機材料形成。在一些實施例中,核心132包括嵌入內部的一或多個被動組件(未示出)。核心132可包括其它材料或組件。形成延伸穿過核心132的導通孔134。導通孔134包括導電材料134A,例如銅、銅合金或其它導體,且在一些實施例中可包括阻擋層(未示出)、襯覆層(未示出)、晶種層(未示出)和/或填充材料134B。導通孔134提供從核心132的一側到核心132的另一側的垂直電連接。舉例來說,導通孔134中的一些耦接在核心132的一側處的導電特徵與核心132的相對側處的導電特徵之間。作為實例,導通孔134的洞可使用鑽孔製程、微影、雷射製程或其它方法形成,且導通孔134的洞接著由導電材料填充或鍍覆。在一些實施例中,導通孔134為中空導通孔,所述導通孔具有由絕緣材料填充的中心。重布線結構136A和重布線結構136B形成於核心132的相對側上。重布線結構136A和重布線結構136B通過導通孔134和扇入/扇出電訊號電性耦接。
重布線結構136A和重布線結構136B各自包括由ABF、預浸體、模制膜或類似物形成的介電層,以及金屬化圖案。 各相應金屬化圖案具有在相應介電層的主表面上且沿所述主表面延伸的線路部分210,且具有延伸穿過相應介電層的通孔部分212。阻焊劑216A和阻焊劑216B以及凸塊下金屬(under-bump metallurgies;UBM)214A和凸塊下金屬214B可分別形成於重布線結構136A和重布線結構136B上。重布線結構136A通過UBM 214A經由導電連接件180附接到重布線結構120(如圖1中所示)。相比圖2中所示,更多或更少的介電層和金屬化圖案可形成於重布線結構136A和重布線結構136B中。
多個核心基底130可包括主動元件和被動元件(未示出),或可不含主動元件、被動元件中的任一者或不含兩者。可使用多種元件,例如電晶體、電容器、電阻器、其組合以及類似物。可使用任何合適的方法來形成元件。
在一些實施例中,多個核心基底130包括2個到10個完整的材料層。舉例來說,在所示出的實施例中,示例性核心基底130A包括重布線結構136B中的3個頂部重布線層、核心132中的一或多個基底材料層以及重布線結構136A中的3個底部重布線層。在其它實施例中,多個核心基底可包括核心132的任一側或兩側上的更多或更少重布線層。
在圖3中,在與將形成Cu柱處相對的示例性核心基底130A的一側上形成第一遮罩層310,以在後續核心基底處理步驟期間保護頂部UBM 214A和阻焊劑216A。在一些實施例中,第一遮罩層310可包括通過層壓或類似操作形成的光阻,且可暴露於光以進行圖案化。
在圖4中,在底部UBM 214B和阻焊劑216B上方形成 晶種層410。在一些實施例中,晶種層為金屬層,所述金屬層可為單層或包括由不同材料形成的多個子層的複合層。晶種層可為例如鈦層和在鈦層上方的銅層。晶種層可使用例如無電極鍍覆、濺鍍或類似操作形成。
在圖5中,接著在晶種層410上形成第二遮罩層510且圖案化第二遮罩層510。第二遮罩層510可包括通過層壓或類似操作形成的光阻,且可暴露於光以進行圖案化。圖案化形成穿過光阻的開口以暴露出晶種層410,其中光阻中的開口對應於底部UBM 214B。
在圖6中,接著在光阻的開口中且在晶種層的暴露部分上形成導電柱140。導電柱140可通過鍍覆(例如電鍍或無電式鍍覆)或類似操作形成。在一些實施例中,導電柱140可包括金屬,如銅、鈦、鎢、鋁、其組合或類似物。導電柱140與晶種層410的下伏部分的組合形成導電線,訊號和電源通過所述導電線繞線到示例性核心基底130A且經由所述示例性核心基底繞線。
在圖7中,去除第一遮罩層310、第二遮罩層510以及其上未形成導電柱140的晶種層的部分。在其中第一遮罩層310和第二遮罩層510由光阻形成的實施例中,可通過可接受的灰化或剝離製程(例如使用氧電漿或類似物)來去除第一遮罩層310和第二遮罩層510。一旦去除光阻,便例如通過使用可接受的蝕刻製程(例如通過濕式蝕刻或乾式蝕刻)來去除晶種層的暴露部分(例如跨越底部(如所示)阻焊劑216B存在的那些區域)。
在圖8中,形成將用於將多個核心基底130附接到重布線結構120的導電連接件180(如圖1中所示)。導電連接件180 可首先形成於多個核心基底130或重布線結構120中的任一個上,且接著回焊以完成接合。舉例來說,在圖8中所示的實施例中,導電連接件180形成於示例性核心基底130A的UBM 214A上,具有150微米與1000微米之間的間距。導電連接件180可為球柵陣列(BGA)連接件、焊球、金屬柱、受控塌陷晶片連接(C4)凸塊、微凸塊、無電鍍鎳鈀浸金技術(electroless nickel-electroless palladium-immersion gold technique;ENEPIG)形成的凸塊或類似物。導電連接件180可包括導電材料,例如焊料、銅、鋁、金、鎳、銀、鈀、錫、類似物或其組合。在一些實施例中,導電連接件180通過經由蒸鍍、電鍍、印刷、焊料轉移、植球或類似操作初始地形成焊料層而形成。一旦在所述結構上形成焊料層,便可執行回焊以使材料成形為所要凸塊形狀。在另一實施例中,導電連接件180包括通過濺鍍、印刷、電鍍、無電式鍍覆、CVD或類似操作形成的金屬柱(例如銅柱)。金屬柱可無焊料且具有大體上垂直的側壁。在一些實施例中,在金屬柱的頂部上形成金屬頂蓋層。金屬頂蓋層可包括鎳、錫、錫鉛、金、銀、鈀、銦、鎳鈀金、鎳金、類似物或其組合,且可通過鍍覆製程形成。
圖9至圖13示出根據一些實施例的製造重布線結構120(參見圖1)的各個中間階段。為便於說明,已在圖9至圖13中簡化個別特徵的繪示。
首先參考圖9,提供載體基底902,在載體基底902上形成釋放層904,且在釋放層904上方形成保護層906。載體基底902可為玻璃載體基底、陶瓷載體基底或類似物。載體基底902可為晶圓,使得多個重布線結構可同時形成於載體基底902上。
釋放層904可由聚合物類材料形成,其可連同載體基底902一起從後續步驟中將形成的上覆結構(overlying structure)去除。在一些實施例中,釋放層904為環氧樹脂類熱釋放材料,所述材料在加熱時失去其黏合屬性,例如光熱轉換(light-to-heat-conversion;LTHC)釋放塗層。在其它實施例中,釋放層904可為紫外線(ultra-violet;UV)膠,所述紫外線膠在暴露於UV光時失去其黏合屬性。釋放層904可以液體形式分配且固化,可為層壓到載體基底902上的層壓膜,或可為類似物。釋放層904的頂表面可為齊平的,且在製程變化內為大體上平坦的。
如下文進一步描述,沉積保護層906以提供隨後形成的層的特徵的在剝離載體基底後的實體保護。另外,保護層906可提供電隔離和環境保護。保護層906可為聚合物,例如聚苯並惡唑(polybenzoxazole;PBO)、聚醯亞胺、苯並環丁烯(benzocyclobutene;BCB)或類似物;氮化物,例如氮化矽或類似物;氧化物,例如氧化矽、磷矽玻璃(phosphosilicate glass;PSG)、硼矽玻璃(borosilicate glass;BSG)、硼摻雜磷矽玻璃(boron-doped phosphosilicate glass;BPSG)或類似物;類似物;或其組合。保護層906可例如通過旋轉塗布、層壓、化學氣相沉積(chemical vapor deposition;CVD)或類似操作形成。保護層906可具有在製程變化內大體上齊平的上表面。
在圖10中,在保護層906上形成導電線1012。作為形成導電線1012的實例,在保護層906上方形成晶種層(未示出)。在一些實施例中,晶種層為金屬層,所述金屬層可為單層或包括 由不同材料形成的多個子層的複合層。晶種層可為例如鈦層和在鈦層上方的銅層。晶種層可使用例如實體氣相沉積(physical vapor deposition;PVD)或類似操作形成。接著,在晶種層上形成光阻(未示出)且圖案化光阻。光阻可通過旋轉塗布或類似操作形成,且可暴露於光以進行圖案化。圖案化形成穿過光阻的開口以暴露出晶種層,其中光阻中的開口對應於導電線1012。接著在光阻的開口中且在晶種層的暴露部分上形成導電材料。導電材料可通過鍍覆(例如電鍍或無電式鍍覆)或類似操作形成。導電材料可包括金屬,如銅、鈦、鎢、鋁或類似物。導電材料與晶種層的下伏部分的組合形成導電線1012。去除光阻以及其上未形成導電材料的晶種層的部分。可通過可接受的灰化或剝離製程(例如使用氧電漿或類似物)來去除光阻。一旦去除光阻,便例如通過使用可接受的蝕刻製程(例如通過濕式蝕刻或乾式蝕刻)來去除晶種層的暴露部分。
在圖11中,在導電線1012和保護層906上形成介電層1016。在一些實施例中,介電層1016為包封體,例如預浸體、樹脂塗布銅(resin coated copper;RCC)、模制化合物、模制膜、聚醯亞胺、光可成像介電質(photo-imageable dielectric;PID)、環氧樹脂或類似物,且可通過壓縮模制、轉移模制、層壓、塗布或類似操作來塗覆。包封體可以液體或半液體形式塗覆且接著相繼固化。在一些實施例中,介電層1016可通過旋轉塗布、層壓、CVD、類似操作或其組合形成。在其它實施例中,介電層1016由聚合物形成,所述聚合物可為可使用微影遮罩圖案化的光敏材料,例如PBO、BCB或類似物。在其它實施例中,介電層1016由以下各物 形成:氮化物,例如氮化矽;氧化物,例如氧化矽、PSG、BSG、BPSG;或類似物。接著圖案化介電層1016以形成開口1018,從而暴露出導電線1012的部分。圖案化可通過可接受的製程形成,例如通過當介電層1016為光敏材料時將介電層1016暴露於光或通過使用例如各向異性蝕刻進行蝕刻。如果介電層1016為光敏材料,那麼可在曝光之後使介電層1016顯影。
在圖12中,在介電層1016和導電線1012的暴露部分上形成金屬化圖案1214。金屬化圖案1214包括導電元件,所述導電元件沿介電層1016的主表面延伸且延伸穿過介電層1016以實體地且電性地耦接到下伏導電層(例如在此說明的實施例中為導電線1012)。作為形成金屬化圖案1214的實例,在介電層1016上方且在延伸穿過介電層1016至導電線1012的開口中形成晶種層。在一些實施例中,晶種層(未示出)為金屬層,所述金屬層可為單層或包括由不同材料形成的多個子層的複合層。在一些實施例中,晶種層包括鈦層和在鈦層上方的銅層。晶種層可使用例如PVD或類似操作形成。接著,在晶種層上形成光阻且圖案化光阻。光阻可通過旋轉塗布或類似操作形成,且可暴露於光並顯影以進行圖案化。圖案化形成穿過光阻的開口以暴露出晶種層,其中開口的圖案對應於金屬化圖案1214。接著在光阻的開口中且在晶種層的暴露部分上形成導電材料。導電材料可通過鍍覆(例如電鍍或無電式鍍覆)或類似操作形成。導電材料可包括金屬,如銅、鈦、鎢、鋁或類似物。導電材料與晶種層的下伏部分的組合形成金屬化圖案1214。去除光阻以及其上未形成導電材料的晶種層的部分。可通過可接受的灰化或剝離製程(例如使用氧電漿或 類似物)來去除光阻。一旦去除光阻,便例如通過使用可接受的蝕刻製程(例如通過濕式蝕刻或乾式蝕刻)來去除晶種層的暴露部分。介電層1016與金屬化圖案1214的組合形成重布線層1210。
在圖13中,重複上文所論述的步驟和製程以形成另外繪示的重布線層1220、重布線層1230、重布線層1240、重布線層1250以及重布線層1260。在一些實施例中,可重複上文所描述的形成重布線層1210的製程一或多次,以提供針對特定設計所需的額外布線層,其中重布線層1210的金屬化圖案1214(參見圖12)可包括布線線路或重布線路。出於說明性目的繪示六個重布線層1210、1220、1230、1240、1250以及1260。在一些實施例中,可使用多於六個層或少於六個層。各重布線層1210、1220、1230、1240、1250以及1260的金屬化圖案可各自為具有線和通孔部分(如所示)的單個圖案,或可具有單獨形成的導電線和導通孔。
以上描述為形成重布線結構的重布線層的一個實例。在其它實施例中,導通孔可在導電線上形成且從導電線延伸。作為形成此類導通孔的實例,在介電層和導電線上方形成光阻並圖案化光阻以形成穿過光阻的開口,從而暴露出下伏導電線的部分,以使得光阻中的開口對應於待形成的導通孔的圖案。接著在暴露的導電線的暴露部分上的開口中形成導電材料,且可去除光阻。
根據一些實施例,可接著在導電線和導通孔上和周圍形成介電層。在形成之後,介電層環繞導通孔和導電線。在一些實施例中,介電層為包封體,例如預浸體、樹脂塗布銅(RCC)、模制化合物、聚醯亞胺、光可成像介電質(PID)、環氧樹脂或類似物,且可通過壓縮模制、轉移模制、層壓、塗布或類似操作來塗 覆。包封體可以液體或半液體形式塗覆且接著相繼固化。在一些實施例中,在載體基底上方形成介電層以掩埋或覆蓋導電線和導通孔,且接著對介電層執行平坦化製程以暴露出導通孔。在平坦化製程之後,介電層和導通孔的最頂部表面接著在製程變化內為大體上齊平的(例如,平坦的)。平坦化製程可為例如化學機械拋光(chemical-mechanical polish;CMP)。在一些實施例中,介電層可包括其它材料,例如氧化矽、氮化矽或類似物。
在另外的實施例中,可在介電層和導通孔的暴露部分上形成導電線。作為形成導電線的實例,可在介電層和導通孔的暴露部分上方形成晶種層。接著在晶種層上形成光阻且圖案化光阻,以形成對應於待形成的導電線的所需定位的開口。接著在晶種層的暴露部分上的開口中形成導電材料。導電材料與晶種層的下伏部分的組合形成導電線。去除光阻以及其上未形成導電材料的晶種層的部分。
重布線結構120繪示為具有六個重布線層的實例。可在重布線結構120中形成更多或更少層。如果待形成更少層,那麼可省略上文所論述的步驟和製程。如果待形成更多層,那麼可重複上文所論述的步驟和製程。在一些實施例中,重布線結構120包括1到20個層。
在圖14中,在一些實施例中,可使用取放製程或另一合適的製程將多個核心基底130(在此情況下繪示兩個例示性核心基底130A和130B)放置在重布線結構120上。
如圖15中所示,且通過倒裝晶圓接合製程或其它合適的接合製程來接合導電連接件180。在一些實施例中,對導電連接 件180進行回焊以通過導電線1702將多個核心基底130A和130B附接到重布線結構120。導電連接件180將多個核心基底130電性地和/或實體地耦接到重布線結構120。
導電連接件180可具有位於其上的環氧樹脂助焊劑(未示出),其在與將多個核心基底130附接到重布線結構120之後所剩餘的一些環氧樹脂助焊劑在一起進行回焊之前所形成。
在一些實施例中,多個核心基底130與各相鄰核心基底間隔約40微米與約500微米之間的距離D1。在一些實施例中,在多個核心基底130與重布線結構120之間採用例如在介電層1706的頂表面與核心基底130B上的阻焊劑216A的底部之間50微米到500微米的支座高度D2。這些距離提供多個核心基底130自身之間以及多個核心基底130與重布線結構120之間的足夠的空間,以在後續處理步驟中允許模制膜在兩個或更多個核心基底之間及下方流動。
在圖16A中,在各種組件上和周圍形成包封體190。包封體190自多個核心基底130的面向重布線結構120的第一側(或稱前側)而沿多個核心基底130的側壁延伸至多個核心基底130的背向重布線結構120的第二側(或稱背側)且覆蓋所述第二側。在形成之後,包封體190環繞多個核心基底130,所述多個核心基底包括導電連接件180、導電線1702以及介電層1706的上部暴露表面。包封體190可由模制化合物、環氧樹脂或類似物形成,且可通過壓縮模制、轉移模制或類似操作來塗覆。包封體190可以液體或半液體形式塗覆且接著相繼固化。包封體190可形成於載體基底902上方,以掩埋或覆蓋多個核心基底130。
在其它實施例中,例如圖16B和圖16C中所示,通過在多個核心基底130與重布線結構120之間以及在各種組件周圍形成底部填充物2010來執行第一底部填充。在形成之後,底部填充物2010覆蓋多個核心基底130的面向重布線結構120的第一側(或稱前側),且環繞多個核心基底130的底部(如圖16B中所示)阻焊劑216A,所述多個核心基底包括導電連接件180、導電線1702以及介電層1706的上部暴露表面。底部填充物2010可由模制化合物、環氧樹脂或類似物形成,且可通過注射模制或類似操作來塗覆。底部填充物包封體2010可以液體或半液體形式塗覆且接著被固化。
隨後,如圖16C中所示,在各種組件上和周圍形成包封體2020。包封體2020自多個核心基底130的側壁延伸至多個核心基底130的背向重布線結構120的第二側(或稱背側)且覆蓋所述第二側。在形成之後,包封體2020環繞多個核心基底130及底部填充物2010。包封體2020可由模制化合物、環氧樹脂或類似物形成,且可通過壓縮模制、轉移模制或類似操作來塗覆。包封體2020可以液體或半液體形式塗覆且接著相繼固化。包覆模制包封體2020可形成於載體基底902上方,以掩埋或覆蓋多個核心基底130。
在圖17中,可對包封體190執行平坦化製程,以暴露出多個核心基底130的導電柱140。在平坦化製程之後,包封體190和導電柱140的最頂部表面為大體上齊平的(例如,平坦的)。平坦化製程可為例如化學機械拋光(CMP)、研磨製程或類似製程。在一些實施例中,例如,如果導電柱140已暴露,那麼可省 略平坦化。可使用其它製程來實現類似結果。
如圖18A和圖18B中所示,使包封體190凹陷以從包封體190暴露出導電柱140的側壁。圖18B為如以圖18A中的虛線框為界的圖18A的放大部分。在一些實施例中,使包封體凹陷,以使得在包封體190上方暴露導電柱140側壁的1微米與50微米之間的厚度T2。在一些實施例中,包封體190的約5微米與約100微米之間的厚度T3保持沿導電柱140的側壁。另外,在一些實施例中,導電柱140的寬度W1在約300微米與約700微米之間,具有1毫米的BGA間距。在一些實施例中,BGA間距可在約0.6毫米與約1.0毫米之間。可使用例如濕式蝕刻、電漿蝕刻製程或其它合適的方法來執行包封體的凹陷。
在圖19中,執行載體基底剝離,以從先前所描述步驟的所得堆疊中拆卸(或“剝離”)載體基底902,所述堆疊包括多個核心基底130和重布線結構120以及其它結構。根據一些實施例,剝離包括在釋放層904(參見圖18A)上投射光(例如雷射或UV光)以使得釋放層904在光的熱量下分解,且可去除載體基底902。
在圖20中,在重布線結構120的保護層906中形成開口2410,從而暴露出導電線1012。開口2410可通過蝕刻、鑽孔製程或類似製程形成,所述鑽孔製程例如雷射鑽孔、機械鑽孔。圖案化形成開口,從而暴露出導電線1012的部分。圖案化可為通過可接受的製程,例如當保護層906為感光材料時通過使保護層906暴露於光且使保護層906顯影,或當使用例如氧化矽、氮化矽或類似物的非感光材料時通過使用例如各向異性蝕刻來蝕刻。
導電連接件170可用於將重布線結構120接合到積體電路封裝110(參見圖22),且可首先形成於積體電路封裝110或重布線結構120中的任一個上,且接著回焊以完成接合。舉例來說,在圖21中所示的實施例中,導電連接件170首先形成於開口2410(參見圖20)中,耦接到暴露的導電線1012。導電連接件170可為球柵陣列(BGA)連接件、焊球(如所示)、金屬柱、受控塌陷晶片連接(C4)凸塊、微凸塊、無電鍍鎳鈀浸金技術(ENEPIG)形成的凸塊或類似物。導電連接件170可包括導電材料,例如焊料、銅、鋁、金、鎳、銀、鈀、錫、類似物或其組合。在一些實施例中,導電連接件170通過經由蒸鍍、電鍍、印刷、焊料轉移、植球或類似操作初始地形成焊料層而形成。一旦在所述結構上形成焊料層,便可執行回焊以使材料成形為所要凸塊形狀。在另一實施例中,導電連接件170包括通過濺鍍、印刷、電鍍、無電式鍍覆、CVD或類似操作形成的金屬柱(例如銅柱)。金屬柱可無焊料且具有大體上垂直的側壁。在一些實施例中,在金屬柱的頂部上形成金屬頂蓋層。金屬頂蓋層可包括鎳、錫、錫鉛、金、銀、鈀、銦、鎳鈀金、鎳金、類似物或其組合,且可通過鍍覆製程形成。
如圖22中所示,可通過導電連接件170將積體電路封裝110附接到重布線結構120。導電連接件170將積體電路封裝110附接到重布線結構120的導電線1012。附接積體電路封裝110可包括將積體電路封裝110放置在導電連接件170上,以及對導電連接件170進行回焊以將積體電路封裝110與重布線結構120實體地且電性地耦接。積體電路封裝110可包括邏輯晶粒112及 用於與邏輯晶粒112介接的一或多個I/O晶粒114。積體電路封裝中包括的晶粒的數目、類型以及布置不具限制性,且在不同實施例中可採用替代晶粒和布置。可通過重複上文所描述的步驟結合金屬化包括多個積體電路封裝,以提供與多個積體電路封裝的電連接。
在一些實施例中,形成環繞導電連接件170和積體電路封裝110的底部填充物195。底部填充物195可減小應力且保護由對導電連接件170的回焊而產生的接點。底部填充物195可在附接積體電路封裝110之後通過毛細流動製程形成,或可通過合適的沉積方法形成。在一些實施例中,底部填充物195的單層形成於多個相鄰元件下面,且另外的後續底部填充物(未示出)可形成於放置在重布線結構120的頂部上的額外元件下面和/或周圍。
如圖23A中所示,接著將外部連接件150安裝到導電柱140。外部連接件150可為BGA連接件(未示出)、焊球、金屬柱、受控塌陷晶片連接(C4)凸塊、微凸塊或類似物。外部連接件150可包括導電材料,例如焊料、銅、鋁、金、鎳、銀、鈀、錫、類似物或其組合。在一些實施例中,外部連接件150通過經由蒸鍍、電鍍、印刷、焊料轉移、植球或類似操作在導電柱140上初始地形成可回焊材料層而形成。一旦在導電柱140上形成可回焊材料層,便可執行回焊以使材料成形為所要凸塊形狀。
另外,可將保護環160安裝到單體化封裝組件100的頂部,包圍積體電路封裝110。在一些實施例中,可增加保護環以提供單體化封裝組件的額外硬度,且保護所安裝的積體電路封裝免受可能損害積體電路封裝110與重布線結構120之間的電連接或 積體電路封裝110自身的實體撞擊和敲擊。
如圖23B中所示,當外部連接件150用於將單體化封裝組件100實體地且電性地連接到印刷電路板(PCB)2710時,外部連接件150可包封導電柱140的表面和側壁的一部分以及PCB的接觸件2720。因此,增強了從單體化封裝組件100到PCB 2710的接合的接合強度和硬度。此增加了採用使用上述製程建構的單體化封裝組件100的系統的板級可靠性。
多個核心基底130可在二維柵格中擴展。舉例來說,如圖24中所示,單體化封裝組件100包括以2×2陣列布置的四個核心基底130A、130B、130C以及130D。可包括更多或更少的核心基底,以實現形狀和尺寸不同的更大或更小的單體化封裝組件100,同時仍實現涵蓋多個獨立核心基底的穩定的BGA球共面性和核心基底翹曲。
還可包括其它特徵和製程。舉例來說,可包括測試結構以輔助對3D封裝或3DIC元件的驗證測試。測試結構可包括例如形成於重布線層中或基底上的測試襯墊,所述基底允許對3D封裝或3DIC的測試、對探針和/或探針卡的使用以及類似操作。可對中間結構以及最終結構執行驗證測試。另外,本文中所公開的結構和方法可與並有已知良好晶粒的中間驗證的測試方法結合使用以增加良率並降低成本。
另外,重布線結構120可較大,且包括稍後可通過切割切割道單體化的多個封裝區,以從單個基底產生多個獨立單體化封裝組件。舉例來說,圖25示出具有多個封裝區的具有圓形晶圓形狀的重布線結構120。在所示出的實施例中,在晶圓上包括四個 封裝區2901A、2901B、2901C以及2901D,以允許四個最終封裝組件在單個晶圓上製造且稍後單體化。舉例來說,可在如圖21中所示形成導電連接件170之後、在如圖22中所示合並積體電路封裝110之後或在如圖23A中所示安裝保護環160之後對個別封裝組件進行單體化。在其它實施例中,可在單個晶圓上採用更少或更多的封裝區。可例如通過切割核心基底130之間的重布線結構120和包封體190(參見例如圖19)來對個別封裝組件進行單體化,以使得在單體化之後,重布線結構120和包封體190的外部邊緣沿單體化線為共面的。通過沿線2920及在封裝區101A、封裝區101B、封裝區101C以及封裝區101D的外部邊緣周圍切割來使個別封裝區單體化。
圖26示出使用面板形式製造製程製造的具有多個封裝區的重布線結構120。在所示出的實施例中,在面板基底上包括九個封裝區3001A、3001B、3001C、3001D、3001E、3001F、3001G、3001H以及3001I,以允許在單個面板上製造九個最終封裝組件且稍後單體化。在其它實施例中,可在單個面板上採用更少或更多的封裝區。通過沿線3002及封裝區3001A到封裝區3001I的周界周圍切割來使個別封裝區單體化。
圖27A至圖27D示出根據一些實施例的使用導電引腳放置方法來形成導電柱140(參見圖1)。首先參考圖27A,首先在核心基底3030上放置第一模板3010來掩蔽核心基底3030的焊膏3020未塗覆到且部分地暴露出UBM 214A的區域。接著將焊膏3020塗覆到UBM 214A的暴露區域,且去除第一模板3010。在一些實施例中,如圖27A中所示,可塗覆厚度T4為2微米與30微 米之間厚的焊膏3020。
如圖27B中所示,在核心基底3030上放置第二模板3040,其中第二模板3040具有暴露出形成在UBM 214A上方的焊膏3020的部分的開口,且其中將放置導電引腳3050。接著借助於第二模板3040將導電引腳3050放置在焊膏3020和UBM 214A上。在一些實施例中,導電引腳3050可由銅或其它合適的導電材料形成。在一些實施例中,如圖27B中所示,導電引腳3050可具有50微米與1000微米之間的高度H1以及100微米與1000微米之間的寬度W2
如圖27C中所示,去除第二模板3040,且使用回焊製程經由回焊焊膏3020將導電引腳3050接合到UBM 214A。類似於上文關於圖8所描述,可接著將導電連接件180添加到核心基底3030。可接著使用一或多個核心基底3030來執行圖9至圖26中所描述的後續處理步驟。舉例來說,圖27D示出可使用利用核心基底3030A和核心基底3030B的步驟(例如上文參考圖9至圖26所論述的步驟)形成的單體化封裝組件101。
在一些實施例中,可在導電引腳放置於UBM 214A上之前將焊膏塗覆到導電引腳,且可省略上文所描述的將第一模板和焊膏塗覆到核心基底。舉例來說,如圖28A中所示,將模板4010放置在核心基底4030上,以掩蔽核心基底4030的區域且定義出UBM 214A的暴露部分。接著借助於模板4010將塗布有焊膏4020的導電引腳4040放置在核心基底4030的UBM 214A上。在一些實施例中,導電引腳4040可具有50微米與1000微米之間的高度H2,以及100微米與1000微米之間的寬度W3。在一些實施例中, 可將厚度T5為1微米與15微米之間厚的焊膏4020塗覆到導電引腳4040。可在放置導電引腳4040之後去除模板4010。可執行回焊製程,以經由回焊焊膏4020將導電引腳4040接合到UBM 214A。
如圖28C中所示,類似於上文關於圖8所描述,可接著將導電連接件180添加到核心基底4030。可接著使用一或多個核心基底4030來執行圖9至圖26中所描述的後續處理步驟。舉例來說,圖28C示出可使用採用核心基底4030A和核心基底4030B的步驟(例如上文參考圖9至圖26所論述的步驟)形成的單體化封裝組件102。
另外,預見其中可在同一單體化封裝組件中使用不同核心基底的實施例。舉例來說,使用在放置導電引腳之前焊膏4020塗布導電引腳4040的方法形成的一或多個核心基底4030可與使用參照圖27A至圖27C描述的導電引腳放置方法形成的一或多個核心基底3030組合,及/或與使用上文參照圖2至圖8描述的方法在單個單體化封裝組件形成的一或多個核心基底130組合。基於本公開,其它組合為可預見的,且不意圖限制於單個單體化封裝組件中可包括的核心基底類型的組合。
實施例可實現優點。舉例來說,由於可使用多個更小核心基底,因此可實現更高基底良率。此外,由於Cu柱減小厚度變化和獨立核心基底之間的封裝翹曲,因此可很好地管理涵蓋更大封裝尺寸的BGA球共面性。此外,由於Cu柱與BGA球之間的額外側壁連接,因此由於單體化封裝組件與PCB(其最終安裝到所述PCB)之間的增加的強度和黏著力而實現增加的板級可靠性。最後,由於使用內部連接件將多個核心基底安裝到重布線結構, 因此降低了CPI和C4凸塊疲勞風險。
在實施例中,提供一種用於製造半導體元件的方法,所述方法包括:在載體基底上形成重布線結構;將多個核心基底實體地且電性地連接到重布線結構,其中多個核心基底中的每一個包括在與重布線結構相對的一側上的導電柱;使用包封體包封多個核心基底,其中包封體沿多個核心基底的側壁延伸,其中包封體沿在多個核心基底中的每一個上的導電柱的側壁延伸,其中包封體***於多個核心基底中的相鄰核心基底之間;研磨包封體的頂部,以暴露出多個核心基底中的每一個的導電柱;以及使包封體凹陷,以暴露出多個核心基底中的每一個的導電柱的側壁的一部分。在一些實施例中,方法更包括在包封多個核心基底之前在多個核心基底與重布線結構之間形成底部填充物。在一些實施例中,方法更包括將積體電路封裝附接到重布線結構,其中重布線結構***於積體電路封裝與多個核心基底之間,其中積體電路封裝交疊多個核心基底中的第一核心基底與第二核心基底。在一些實施例中,包封體包括在重布線結構與多個核心基底之間延伸的單層,其中包封體的單層沿多個核心基底的側壁從多個核心基底的下表面延伸到多個核心基底的上表面。在一些實施例中,凹陷暴露出導電柱的側壁的1微米與50微米之間。在一些實施例中,至少部分地通過執行電漿蝕刻來執行凹陷。在一些實施例中,將多個核心基底連接到重布線結構是使用焊接點來執行。
在另一實施例中,提供一種半導體元件,包括:重布線結構;多個核心基底,使用導電連接件附接到重布線結構,多個核心基底中的每一核心基底包括多個導電柱;以及一或多個模制 層,包封多個核心基底,其中一或多個模制層沿多個核心基底的側壁延伸,且其中一或多個模制層沿多個導電柱中的每一個的側壁的一部分延伸。在一些實施例中,半導體元件更包括附接到重布線結構的積體電路封裝,其中重布線結構***於積體電路封裝與多個核心基底之間,其中積體電路封裝交疊多個核心基底中的第一核心基底與第二核心基底。在一些實施例中,一或多個模制層包括位於多個核心基底與重布線結構之間的底部填充物,以及沿著多個核心基底的側壁延伸且位於底部填充物上方和周圍的包封體。在一些實施例中,多個導電柱包括銅,且多個導電柱中的每一導電柱的側壁延伸超出一或多個模制層的表面1微米至50微米。在一些實施例中,使用一或多個模制層來包封多個導電柱中的每一導電柱的5微米至100微米的側壁。在一些實施例中,重布線結構和多個核心基底間隔50微米與500微米之間的距離。在一些實施例中,半導體元件更包括在多個導電柱的端部上的外部連接件,其中外部連接件為間距在0.6毫米(mm)與1.0毫米之間的球柵陣列(BGA)。
在另一實施例中,提供一種半導體元件,包括:第一重布線結構,所述第一重布線結構具有第一側和第二側;多個核心基底,所述多個核心基底中的每一核心基底具有第一側和第二側,所述多個核心基底中的每一個的第一側使用第一導電連接件附接到第一重布線結構的第一側,所述多個核心基底中的每一核心基底的第二側包括多個導電柱;一或多個模制層,包封多個核心基底中的每一核心基底,其中一或多個模制層沿每一核心基底的導電柱的側壁的一部分延伸;以及積體電路封裝,通過第二導 電連接件附接到第一重布線結構的第二側。在一些實施例中,一或多個模制層包括位於多個核心基底與第一重布線結構之間的底部填充物,以及沿著多個核心基底的側壁延伸且位於底部填充物上方和周圍的包封體。在一些實施例中,導電柱的側壁延伸超出一或多個模制層的表面1微米到50微米範圍內的距離。在一些實施例中,第一重布線結構和多個核心基底間隔50微米與500微米之間的距離。在一些實施例中,導電柱以間距在0.6毫米與1.0毫米之間的柵格陣列布置。在一些實施例中,半導體元件更包括保護環,所述保護環附接到第一重布線結構的第二側,包圍積體電路封裝。
100:單體化封裝組件
110:積體電路封裝
112:邏輯晶粒
114:I/O晶粒
116、120、136、136A、136B:重布線結構
130、130A、130B:核心基底
132:核心
134:導通孔
140:導電柱
150:外部連接件
160:保護環
170、180:導電連接件
190:包封體
195:底部填充物

Claims (10)

  1. 一種用於製造半導體元件的方法,包括:在載體基底上形成重布線結構;將多個核心基底實體地且電性地連接到所述重布線結構,其中所述多個核心基底中的每一個包括在與所述重布線結構相對的背側上的導電柱;使用包封體包封所述多個核心基底,其中所述包封體自所述多個核心基底的面向所述重布線結構的前側而沿所述多個核心基底的側壁延伸至所述多個核心基底的所述背側且覆蓋所述背側,其中所述包封體沿在所述多個核心基底中的每一個上的所述導電柱的側壁延伸,其中所述包封體***於所述多個核心基底中的相鄰核心基底之間;研磨所述包封體的頂部,以暴露出所述多個核心基底中的每一個的所述導電柱;以及使所述包封體凹陷,以暴露出所述多個核心基底中的每一個的所述導電柱的所述側壁的一部分。
  2. 如請求項1所述的用於製造半導體元件的方法,更包括在包封所述多個核心基底之前在所述多個核心基底與重布線結構之間形成底部填充物。
  3. 如請求項1所述的用於製造半導體元件的方法,更包括將積體電路封裝附接到所述重布線結構,其中所述重布線結構***於所述積體電路封裝與所述多個核心基底之間,其中所述積體電路封裝交疊所述多個核心基底中的第一核心基底與第二核心基底。
  4. 如請求項1所述的用於製造半導體元件的方法,其中所述包封體包括在所述重布線結構與所述多個核心基底之間延伸的單層,其中所述包封體的所述單層沿所述多個核心基底的側壁從所述多個核心基底的下表面延伸到所述多個核心基底的上表面。
  5. 一種半導體元件,包括:重布線結構;多個核心基底,使用導電連接件附接到所述重布線結構,且彼此側向間隔開,其中所述多個核心基底中的每一核心基底包括多個導電柱;以及一或多個模制層,包封所述多個核心基底,其中所述一或多個模制層自所述多個核心基底的面向所述重布線結構的第一側而沿所述多個核心基底的側壁延伸至所述多個核心基底的背向所述重布線結構的第二側且覆蓋所述第二側,且其中所述一或多個模制層沿所述多個導電柱中的每一個的側壁的一部分延伸。
  6. 如請求項5所述的半導體元件,其中所述一或多個模制層包括:底部填充物,位於所述多個核心基底與所述重布線結構之間;以及包封體,沿著所述多個核心基底的所述側壁延伸且位於所述底部填充物上方和周圍。
  7. 如請求項5所述的半導體元件,其中所述多個導電柱包括銅,且所述多個導電柱中的每一導電柱的所述側壁延伸超出一或多個模制層的表面1微米至50微米。
  8. 如請求項7所述的半導體元件,其中使用所述一或多個模制層來包封所述多個導電柱中的每一導電柱的5微米至100微米的所述側壁。
  9. 一種半導體元件,包括:第一重布線結構,所述第一重布線結構具有第一側和第二側;多個核心基底,彼此側向間隔開,其中所述多個核心基底中的每一核心基底具有面向所述第一重布線結構的第一側和背向所述第一重布線結構的第二側,所述多個核心基底中的每一個的所述第一側使用第一導電連接件附接到所述第一重布線結構的所述第一側,所述多個核心基底中的每一核心基底的所述第二側包括多個導電柱;一或多個模制層,包封所述多個核心基底中的每一核心基底,其中所述一或多個模制層自每一核心基底的所述第一側延伸至所述第二側,且在每一核心基底的所述第二側沿每一導電柱的側壁的一部分延伸;以及積體電路封裝,通過第二導電連接件附接到所述第一重布線結構的所述第二側。
  10. 如請求項9所述的半導體元件,更包括保護環,所述保護環附接到所述第一重布線結構的所述第二側,包圍所述積體電路封裝。
TW110121881A 2021-04-16 2021-06-16 半導體元件及其製造方法 TWI821685B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US17/233,081 2021-04-16
US17/233,081 US20220336335A1 (en) 2021-04-16 2021-04-16 Semiconductor package having multiple substrates

Publications (2)

Publication Number Publication Date
TW202243048A TW202243048A (zh) 2022-11-01
TWI821685B true TWI821685B (zh) 2023-11-11

Family

ID=82668077

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110121881A TWI821685B (zh) 2021-04-16 2021-06-16 半導體元件及其製造方法

Country Status (3)

Country Link
US (2) US20220336335A1 (zh)
CN (1) CN114883196A (zh)
TW (1) TWI821685B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114446910A (zh) * 2020-10-30 2022-05-06 京东方科技集团股份有限公司 芯片结构、封装结构及芯片结构的制作方法、绑定方法
TWI781049B (zh) * 2022-01-24 2022-10-11 欣興電子股份有限公司 電路板結構及其製作方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20160118312A1 (en) * 2014-10-24 2016-04-28 Dyi-chung Hu Molding compound supported rdl for ic package
US9922924B1 (en) * 2016-11-03 2018-03-20 Micron Technology, Inc. Interposer and semiconductor package
TW202022955A (zh) * 2018-08-30 2020-06-16 台灣積體電路製造股份有限公司 封裝體及其製造方法
US20200312715A1 (en) * 2019-03-28 2020-10-01 Magnachip Semiconductor, Ltd. Method of forming and packaging semiconductor die
US20210098353A1 (en) * 2019-09-27 2021-04-01 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor Package and Method of Manufacture

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2996510B2 (ja) * 1990-11-30 2000-01-11 株式会社日立製作所 電子回路基板
US9922845B1 (en) * 2016-11-03 2018-03-20 Micron Technology, Inc. Semiconductor package and fabrication method thereof
US11088059B2 (en) * 2019-06-14 2021-08-10 Taiwan Semiconductor Manufacturing Company, Ltd. Package structure, RDL structure comprising redistribution layer having ground plates and signal lines and method of forming the same
US11075188B2 (en) * 2019-07-31 2021-07-27 Advanced Semiconductor Engineering, Inc. Package structure and assembly structure
US11211325B2 (en) * 2019-11-26 2021-12-28 Advanced Semiconductor Engineering, Inc. Semiconductor device package and method for manufacturing the same

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20160118312A1 (en) * 2014-10-24 2016-04-28 Dyi-chung Hu Molding compound supported rdl for ic package
US9922924B1 (en) * 2016-11-03 2018-03-20 Micron Technology, Inc. Interposer and semiconductor package
TW202022955A (zh) * 2018-08-30 2020-06-16 台灣積體電路製造股份有限公司 封裝體及其製造方法
US20200312715A1 (en) * 2019-03-28 2020-10-01 Magnachip Semiconductor, Ltd. Method of forming and packaging semiconductor die
US20210098353A1 (en) * 2019-09-27 2021-04-01 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor Package and Method of Manufacture

Also Published As

Publication number Publication date
US20240021506A1 (en) 2024-01-18
TW202243048A (zh) 2022-11-01
US20220336335A1 (en) 2022-10-20
CN114883196A (zh) 2022-08-09

Similar Documents

Publication Publication Date Title
CN109786266B (zh) 半导体封装件及其形成方法
CN108987380B (zh) 半导体封装件中的导电通孔及其形成方法
TWI727463B (zh) 封裝體及其形成方法
US11984372B2 (en) Integrated circuit package and method
KR102424012B1 (ko) 반도체 패키지 및 방법
TW202141656A (zh) 半導體結構與封裝及其製造方法
US11482484B2 (en) Symmetrical substrate for semiconductor packaging
TWI771870B (zh) 半導體封裝及其形成方法
US20240021506A1 (en) Semiconductor Package Having Multiple Substrates
TW202134713A (zh) 積體電路封裝及其形成方法
US20240021510A1 (en) Symmetrical substrate for semiconductor packaging
TW202310093A (zh) 形成半導體裝置的方法
US20240021511A1 (en) Semiconductor Package and Method of Forming Same
US20230386919A1 (en) Semiconductor package and method comprising formation of redistribution structure and interconnecting die
TWI767791B (zh) 封裝結構及其製造方法
US20240274483A1 (en) Integrated circuit package and method