TWI819717B - 半導體裝置及其製造方法 - Google Patents

半導體裝置及其製造方法 Download PDF

Info

Publication number
TWI819717B
TWI819717B TW111127804A TW111127804A TWI819717B TW I819717 B TWI819717 B TW I819717B TW 111127804 A TW111127804 A TW 111127804A TW 111127804 A TW111127804 A TW 111127804A TW I819717 B TWI819717 B TW I819717B
Authority
TW
Taiwan
Prior art keywords
redistribution layer
chip
substrate
latch
semiconductor device
Prior art date
Application number
TW111127804A
Other languages
English (en)
Other versions
TW202406065A (zh
Inventor
陳冠能
蔡逸杰
劉德民
胡瀚文
Original Assignee
國立陽明交通大學
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 國立陽明交通大學 filed Critical 國立陽明交通大學
Priority to TW111127804A priority Critical patent/TWI819717B/zh
Priority to US18/063,065 priority patent/US20240030184A1/en
Application granted granted Critical
Publication of TWI819717B publication Critical patent/TWI819717B/zh
Publication of TW202406065A publication Critical patent/TW202406065A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0652Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next and on each other, i.e. mixed assemblies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0655Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/50Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0248Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
    • H01L27/0251Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
    • H01L27/0288Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using passive elements as protective elements, e.g. resistors, capacitors, inductors, spark-gaps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06513Bump or bump-like direct electrical connections between devices, e.g. flip-chip connection, solder bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06517Bump or bump-like direct electrical connections from device to substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06541Conductive via connections through the device, e.g. vertical interconnects, through silicon via [TSV]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06582Housing for the assembly, e.g. chip scale package [CSP]
    • H01L2225/06586Housing with external bump or bump-like connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • H01L23/49816Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/62Protection against overvoltage, e.g. fuses, shunts

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)

Abstract

本案的一實施例提供了一種半導體裝置,包含基板、晶片、閂鎖效應保護電路、以及重佈線層。晶片是位於基板之上。閂鎖效應保護電路和晶片在一方向上分開。重佈線層傳輸閂鎖效應保護電路和晶片間的訊號。

Description

半導體裝置及其製造方法
本案是關於一種半導體裝置及其製造方法,特別是關於一種具有配置在個別的晶片上的核心電路及閂鎖效應保護電路的半導體裝置及其製造方法。
互補式金屬氧化物半導體裝置中的寄生元件如寄生矽控整流器,形成具有正回饋機制的結構。一旦正回饋機制被觸發,便會發生所謂的閂鎖效應。由閂鎖效應產生的大電流,容易使半導體裝置毀壞。閂鎖效應發生的可能性隨著積體電路封裝密度和集成度增加。在先進製程中,不管從佈局設計或製程技術上避免閂鎖效應,均可大幅提高積體電路的可靠度。
根據本案的一實施例提供一種半導體裝置。半導體裝置包含基板、第一晶片、閂鎖效應保護電路以及第一重佈線層。第一晶片是位於基板之上。閂鎖效應保護電路和第一晶片在第一方向上分開。第一重佈線層傳輸閂鎖效應保護電路和第一晶片間的第一訊號。
根據本案的一實施例提供一種半導體裝置。半導體裝置包含基板、位於基板上的第一晶片和第二晶片,以及閂鎖效應保護電路。閂鎖效應保護電路具有第一端點與第二端點,其中第一端點與第一晶片及基板耦接,第二端點與第一晶片一第二晶片耦接。
根據本案的一實施例提供一種半導體裝置的製造方法。製造方法包含形成閂鎖效應保護電路;在閂鎖效應保護電路的第一側形成第一重佈線層,其中閂鎖效應保護電路通過第一重佈線層電性耦接晶片;形成核心電路;在核心電路的第一側形成第二重佈線層,其中核心電路通過第二重佈線層電性耦接至閂鎖效應保護電路;以及形成包圍核心電路、第二重佈線層及晶片的第一模製結構。
本案所提供的半導體裝置及其製造方法,透過將核心電路及閂鎖效應保護電路分開並設置在不同的晶片中,以達成異質整合。包含閂鎖效應保護電路的晶片可採用較包含核心電路的晶片低階的製程生產,從而降低整體製程成本。
以下揭示內容提供了用於實現提供之標的的不同特徵的許多不同的實施例或示例。以下描述元件及佈置的特定示例用以簡化本案的一實施例。當然,該些僅為示例,並不旨在進行限制。例如,在下面的描述中在第二特徵上方或之上形成第一特徵可包括其中第一及第二特徵直接接觸形成的實施例,並且亦可包括其中在第一與第二特徵之間形成附加特徵的實施例,以使得第一及第二特徵可以不直接接觸。此外,本揭示內容可以在各個示例中重複元件符號或字母。此重複係出於簡單及清楚的目的,其本身並不指定所討論之各種實施例或組態之間的關係。
在本說明書中使用的術語通常具有本領域及在使用每一術語的特定上下文中的普通意義。在本說明書中使用示例,包括本文討論的任何術語的示例,僅為說明性的,絕不限制本案的一實施例或任何示例性術語的範圍及意義。同樣,本案的一實施例不限於本說明書中給定的各種實施例。
更進一步,為了便於描述,本文中可以使用諸如「在...下方」、「在...下」、「下方」、「在...上方」、「上方」之類的空間相對術語,來描述如圖中所示的一個元件或特徵與另一元件或特徵的關係。除了在附圖中示出的定向之外,空間相對術語意在涵蓋裝置在使用或操作中的不同定向。設備可以其他方式定向(旋轉90度或以其他定向),並且在此使用的空間相對描述語亦可被相應地解釋。如本文所使用,術語「及/或」包括一或多個相關聯的所列項目的任何及所有組合。
如本文所用,「大約」、「約」、「近似」或「基本上」應通常指給定值或範圍的任何近似值,其中其取決於所涉及的各種領域而變化,並且其範疇應與本領域技術人員所理解的最廣泛解釋相一致,以涵蓋所有該些修改及類似的結構。在一些實施例中,它通常應指給定值或範圍的百分之二十以內,優選地為百分之十以內,更優選地為百分之五以內。本文給定的數值為近似的,意味著若未明確說明,則可以推斷出術語「大約」、「約」、「近似」或「基本上」,或者意味著其他近似值。
第1圖根據一些實施例繪示半導體裝置100的方塊圖。在第1圖所繪示的實施例中,半導體裝置100包含晶片110、晶片120、晶片130、基板140,其中晶片110包含核心電路111,以及晶片120包含閂鎖效應保護電路121。晶片130和端點151耦接並且端點151耦接在核心電路111和閂鎖效應保護電路121之間。基板140與端點152耦接,並且端點152耦接在核心電路111和閂鎖效應保護電路121之間。在一些實施例中,晶片130耦接基板140。
在一些實施例中,核心電路111用以接收經由端點151-152輸入之訊號,或經由端點151-152輸出之訊號。在一些實施例中,核心電路111包括用以處理經由端點151-152發送之訊號或回應於經由端點151-152發送之訊號來操作的邏輯電路。在一些實施例中,核心電路111包含中央處理器(Central Processing Unit,CPU)電路、圖形處理器(Graphics Processing Unit,GPU)電路、以上的組合或是其他合適的運算電路。
在一些實施例中,包含在晶片120中的閂鎖效應保護電路121作為核心電路111的保護電路。舉例而言,包含在核心電路111至基板140或/和其他晶片(例如晶片130)之路徑中的寄生結構具有閂鎖效應(Latch-up),例如包含寄生矽控整流器(Silicon Controlled Rectifier,SCR)的寄生結構導通而形成不預期的低阻抗電流路徑。因此,在一些情形中(例如靜電事件等等)通過低阻抗電流路徑流至核心電路111的瞬間大電流對其造成不可修復的損壞。在本案的一些實施例中,閂鎖效應保護電路121用以防止上述閂鎖效應對核心電路111造成損害。
在一些實施例中,晶片110相較於晶片120是製造成本較昂貴的高階晶片。例如,在一些實施例中,晶片110是使用小於18nm的製程所製造,而晶片120是使用大於150nm的製程所製造。
在一些實施例中,晶片130用以接收經由端點151自核心電路111輸入之訊號,或發送經由端點151輸出至核心電路111之訊號。而在不同的實施例中,晶片130更透過基板140接收來自核心電路111傳輸的訊號,例如,訊號首先經過端點152,再經過基板140傳輸至晶片130。相同地,晶片130透過基板140傳輸訊號至核心電路111。例如,訊號首先經過基板140,再經過端點152傳輸至核心電路111。在一些實施例中,晶片130包含功能性晶片,如電源管理晶片。在一些實施例中,晶片130是使用較晶片110低階(大於18nm)的製程製造。
在一些實施例中,基板140用以接收經由端點152自核心電路111輸入之訊號,或發送經由端點152輸出至核心電路111之訊號。在一些實施例中,基板140包含用以傳送訊號的佈線層。根據一些實施例,基板140可以是印刷電路板(Printed Circuit Board, PCB)、Ajinomoto 積壘薄膜(Ajinomoto Build-up Film, ABF)、玻璃、軟板或載板(carrier)、或是其他合適的基板。
現参考第2圖。第2圖為根據一些實施例相應於第1圖之半導體裝置100配置的半導體裝置200的截面圖。對應於第1圖,為了易於理解,以相同元件符號表示第2圖中之相同元件。為了簡要起見,本文中省略已在以上段落中詳細論述之類似元件的特定操作,除非需要介紹與第2圖中所示之元件的協作關係。
如第2圖所示,在半導體裝置200中,核心電路111和閂鎖效應保護電路121設置在不同的晶片110、120之中,其中晶片110、120在基板140上方並沿z方向(垂直方向)彼此分開。在一些實施例中,晶片110封裝在晶片120之上。此外,晶片130配置在基板140的上方以及晶片120所在的平面上。
說明而言,半導體裝置200更包含凸塊211-214、重佈線層(Redistribution Layer, RDL)221-223、導通孔230、中介層240及模製結構250。在一些實施例中,晶片120包含中介層240,以及模製結構250包覆半導體裝置200中基板140以上的元件,如第2圖所示。
在一些實施例中,凸塊211-214可以是提供電性連接的結構如焊球(solder ball)、微凸塊(micro bump)、柱狀凸塊(pillar bump)等。在一些實施例中,重佈線層221-223中的每一者包含至少一層的金屬連接線層。例如,重佈線層221-223具有由導電材料(如銅)所形成之金屬連接線層作多個導電路徑,這些金屬連接線層由具有低k係數的介電材料如聚醯亞胺(Polyimide,PI)分隔。在一些實施例中,導通孔230包含多個導通孔。在一些實施例中,中介層240是矽中介層(interposer)。在一些實施例中,模製結構250是由包含例如環氧樹脂的封裝材料所形成。
在一些實施例中,基板140中具有多個導電結構,這些導電結構是由金屬線及導通孔等導電體所形成的結構,並由基板140中具有低k係數的介電材料(如玻璃纖維和環氧樹脂)分隔。在一些實施例中,凸塊211和凸塊212通過基板140中的導電結構耦接。
在第2圖所繪示的實施例中,基板140包含基板140中的導電結構141。導電結構141耦接在凸塊212中的一者的凸塊215及凸塊214中的一者的凸塊216之間,並用以傳輸凸塊215及凸塊216間的訊號。根據以上所述,在一些實施例中,凸塊214配置並耦接在晶片130與基板140之間,並用以傳輸晶片120、130以及基板140之間的訊號。
根據第2圖所繪示的實施例,中介層240包含導通孔230以及閂鎖效應保護電路121,並配置在基板140的上方的一平面上。重佈線層221在中介層240之下方的一側,以及重佈線層222在中介層240相對下方的上方的一側。凸塊212配置在重佈線層221與基板140之間。
包含核心電路111的晶片110在中介層240上方的一平面上。重佈線層223配置在核心電路111之下方的一側。凸塊213配置在重佈線層222和重佈線層223之間。導通孔230將重佈線層221耦接至重佈線層222。重佈線層221耦接凸塊212,並通過凸塊212和基板140耦接。重佈線層222耦接閂鎖效應保護電路121和凸塊213,並通過凸塊213和重佈線層223耦接。重佈線層223耦接核心電路111和凸塊213。
在一些實施例中,重佈線層221-223用以傳輸自基板140輸入至核心電路111的訊號,以及傳輸自核心電路111輸出至基板140的訊號。例如,來自基板140的訊號依序通過凸塊212、重佈線層221、導通孔230、重佈線層222、凸塊213及重佈線層223輸入至核心電路111。相同地,從核心電路111輸出的訊號依序通過重佈線層223、凸塊213、重佈線層222、導通孔230、重佈線層221及凸塊212傳輸至基板140。
在一些實施例中,重佈線層221-222更用以傳輸自基板140輸入至閂鎖效應保護電路121的訊號,例如,來自基板140的訊號依序通過凸塊212、重佈線層221、導通孔230及重佈線層222輸入至閂鎖效應保護電路121。
在一些實施例中,重佈線層222-223更用以傳輸自晶片130輸入至核心電路111的訊號,以及傳輸自核心電路111輸出至晶片130的訊號。例如,來自晶片130的訊號依序通過凸塊214、重佈線層222、凸塊213、重佈線層223輸入至核心電路111。相同地,從核心電路111輸出的訊號依序通過重佈線層223、凸塊213、重佈線層222及凸塊214傳輸至晶片130。
第2圖所繪示的實施例不用以限制本案。在一些實施例中,晶片130包含至少一層配置在晶片130下方一側並且耦接晶片130的重佈線層,該重佈線層用以輸入輸出訊號至晶片130。
現参考第3圖。第3圖為根據一些實施例相應於第2圖之半導體裝置200的半導體裝置300的截面圖。對應於第1圖及第2圖,為了易於理解,以相同元件符號表示第3圖中之相同元件。為了簡要起見,本文中省略已在以上段落中詳細論述之類似元件的特定操作,除非需要介紹與第3圖中所示之元件的協作關係。
說明而言,核心電路111更包含半導體基板310、位於半導體基板310中的阱311-312及電晶體313-316,如第3圖所示。在一些實施例中,半導體基板310為P型半導體基板,阱311-312為N型阱,電晶體313及電晶體315為N型電晶體,且電晶體314及電晶體316為P型電晶體。
電晶體313配置於阱311的旁邊,包含作為源/汲極的摻雜區域321-322、作為主體的摻雜區域331及閘極341。電晶體314配置於阱311中,包含作為主體的摻雜區域323、作為源/汲極的摻雜區域332-333及閘極342。電晶體315配置於阱311-312之間,包含作為源/汲極的摻雜區域324-325、作為主體的摻雜區域334及閘極343。電晶體316配置於阱312中,包含作為主體的摻雜區域326、作為源/汲極的摻雜區域335-336及閘極344。在一些實施例中,摻雜區域321-326為N+摻雜區域且摻雜區域331-336為P+摻雜區域。
如第3圖所示,閂鎖效應保護電路121包含半導體基板350、位於半導體基板350上的阱351-354及電晶體355-358。在一些實施例中,半導體基板350為P型半導體基板,阱351-354為N型阱,電晶體355及電晶體357為N型電晶體,且電晶體356及電晶體358為P型電晶體。
阱351包含位於阱351中的摻雜區域363且配置於摻雜區域372的一側,其中阱351和摻雜區域372間以半導體基板350的一部分相隔。阱352包含位於阱352上的電晶體356且配置於摻雜區域372的相對於阱351所在一側的另一側,其中阱352和摻雜區域372間以半導體基板350的一部分相隔。阱353包含位於阱353上的摻雜區域367且配置於摻雜區域376的一側,其中阱353和摻雜區域376間以半導體基板350的一部分相隔。阱354包含位於阱354上的電晶體358且配置於摻雜區域376的相對於阱353所在一側的另一側,其中阱354和摻雜區域376間以半導體基板350的一部分相隔。在一些實施例中,摻雜區域363及摻雜區域367為N+摻雜區域,且摻雜區域372及摻雜區域376為P+摻雜區域。
電晶體355配置於阱351的相對於摻雜區域372所在一側的另一側,包含閘極345、作為源/汲極的摻雜區域361-362及作為主體的摻雜區域371。電晶體356配置於阱352中,包含閘極346、作為主體的摻雜區域364及作為源/汲極的摻雜區域373-374。電晶體357配置於阱353的相對於摻雜區域376所在一側的另一側,包含閘極347、作為源/汲極的摻雜區域365-366及和作為主體的摻雜區域375。電晶體358配置於阱354中,包含閘極348、作為主體的摻雜區域368及作為源/汲極的摻雜區域377-378。在一些實施例中,摻雜區域361-368為N+摻雜區域且摻雜區域371-378為P+摻雜區域。
半導體裝置300更包含導通孔385-386。在一些實施例中,導通孔385-386是根據,例如第2圖中的導通孔230所配置,並被包含在中介層240中。如第3圖中的實施例所示,導通孔385-386位在閂鎖效應保護電路121的兩側。
在一些實施例中,如第3圖所示,核心電路111通過導電路徑391接收自基板140輸入的訊號。例如,導電路徑391包含凸塊211中的一者的凸塊381、重佈線層221、導通孔385、重佈線層222、凸塊214中之一者的凸塊383以及重佈線層223。說明而言,凸塊381用以自基板140接收訊號,並透過重佈線層221傳輸至導通孔385。接著,導通孔385透過耦接的重佈線層222將訊號傳輸至耦接在重佈線層222與重佈線層223之間的凸塊383,並透過凸塊383、重佈線層223訊號被傳輸至核心電路111中的至少摻雜區域321以及摻雜區域333。
此外,接續上述實施例,閂鎖效應保護電路121中的摻雜區域361及摻雜區域374亦透過重佈線層222與導通孔385耦接。換句話說,閂鎖效應保護電路121與導電路徑391耦接。透過上述配置,例如當一靜電放電事件發生時,自凸塊381注入的瞬間大電流會被先導入閂鎖效應保護電路121,從而避免核心電路111中發生閂鎖效應,因此可藉由閂鎖效應保護電路121保護核心電路111,免於損壞。
另一方面,在一些實施例中,核心電路111通過導電路徑392輸出訊號至基板140。例如,導電路徑392包含重佈線層223、凸塊214中的一者的凸塊384、重佈線層222、導通孔386、重佈線層221及凸塊211中的一者的凸塊382。說明而言,重佈線層223用以自核心電路111的至少摻雜區域324以及摻雜區域336接收訊號,並透過耦接在重佈線層223及重佈線層222之間的凸塊384傳輸至重佈線層222。接著,重佈線層222透過導通孔386將訊號傳輸至重佈線層221,並透過重佈線層221傳輸至耦接重佈線層221的凸塊382,最後透過凸塊382訊號被傳輸至基板140。
第3圖所繪示的截面圖,僅作為一示例,並不用於限制本案,來自基板140的輸入訊號可輸入至核心電路111中的其他元件。
現参考第4圖。第4圖為根據一些實施例相應於第3圖之半導體裝置300的區域300A的截面圖。對應於第2圖及第3圖,為了易於理解,以相同元件符號表示第4圖中之相同元件。為了簡要起見,本文中省略已在以上段落中詳細論述之類似元件的特定操作,除非需要介紹與第4圖中所示之元件的協作關係。
在一些實施例中,閘極345、摻雜區域362、371、372接收一供應電壓VSS,以及閘極346、摻雜區域363、364、373接收一供應電壓VDD,其中供應電壓VDD的電位高於供應電壓VSS。
現参考第5圖。第5圖為根據一些實施例之半導體裝置500的截面圖。對應於第1圖至第4圖,為了易於理解,以相同元件符號表示第5圖中之相同元件。在一些實施例中,半導體裝置500是根據,例如第2圖中的半導體裝置200所配置。
相比於第2圖的半導體裝置200,第5圖的半導體裝置500更包含晶片160及凸塊217。晶片160配置在中介層240上並位於核心電路111所在的平面上。凸塊217配置並耦接在晶片160及重佈線層222之間。
在一些實施例中,晶片160用以接收自核心電路111輸入之訊號,或發送訊號至核心電路111。在一些實施例中,晶片160包含,和晶片130相比,較需要加速與核心電路111間的溝通速率、降低訊號干擾或其中之組合的功能性晶片。例如晶片160為提供資料給核心電路111的高頻寬記憶體(High Bandwidth Memory,HBM)而晶片130例如為電源管理晶片。在一些實施例中,晶片160與核心電路111間的運算操作的執行速率較晶片130與核心電路111間的運算操作的執行速率快。在一些實施例中,晶片160是使用較晶片110低階(大於18nm)的製程製造。
在一些實施例中,重佈線層221-222更用以傳輸自基板140輸入至晶片160的訊號,以及傳輸自晶片160輸出至基板140的訊號。例如,來自基板140的訊號依序通過凸塊212、重佈線層221、導通孔230、重佈線層222及凸塊217輸入至晶片160,相同地,從晶片160輸出的訊號依序通過凸塊217、重佈線層222、導通孔230、重佈線層221及凸塊212傳輸至基板140。
現参考第6圖。第6圖為根據一些實施例之半導體裝置600的截面圖。對應於第1圖至第5圖,為了易於理解,以相同元件符號表示第6圖中之相同元件。在一些實施例中,半導體裝置600是根據,例如第5圖中的半導體裝置500所配置。
和第5圖中的半導體裝置500相比,第6圖中的半導體裝置600不具有晶片130、凸塊214及導電結構141。
現参考第7圖。第7圖為根據一些實施例之半導體裝置700的截面圖。對應於第1圖至第6圖,為了易於理解,以相同元件符號表示第7圖中之相同元件。在一些實施例中,半導體裝置700是根據,例如第2圖中的半導體裝置200所配置。
如第7圖所示,在半導體裝置700中,核心電路111和閂鎖效應保護電路121設置在不同的晶片110、120之中,其中晶片110、120在基板140上方並沿x方向(水平方向)彼此分開。
說明而言,半導體裝置700更包含凸塊711-713、重佈線層721-722、及模製結構750。在一些實施例中,凸塊711-713是根據,例如第2圖中的凸塊211-213所配置。重佈線層721-722是根據,例如第2圖中的重佈線層221-223所配置。模製結構750是根據,例如第2圖中的模製結構250所配置。在一些實施例中,模製結構750包覆半導體裝置700中基板140以上的元件,如第7圖所示。
在一些實施例中,凸塊711通過基板140中的導電結構耦接凸塊712-713和重佈線層721。
在第7圖所繪示的實施例中,基板140包含導通孔731-732。導通孔731位於基板140中,配置並耦接在重佈線層721及凸塊712中的一者的凸塊714之間,用以傳輸重佈線層721和凸塊714間的訊號。導通孔732位於基板140中,配置並耦接在重佈線層721及凸塊713中的一者的凸塊715之間,並用以傳輸重佈線層721和凸塊715間的訊號。
根據第7圖所繪示的實施例,包含核心電路111的晶片110和晶片130配置在基板140上方的一平面上。在一些實施例中,晶片120包含中介層740並配置在基板140中,且中介層740包含閂鎖效應保護電路121。根據一些實施例,中介層740可以是崁入式多晶片互連橋接(Embedded Multi-Die Interconnect Bridge,EMIB) 的中介層。在一些實施例中,中介層740可以包含矽、玻璃或是其他合適的材料。
重佈線層721是位於基板140中,並配置在閂鎖效應保護電路121上方的一側,耦接在閂鎖效應保護電路121及基板140之間。重佈線層722配置在核心電路111下方的一側耦接在核心電路111和凸塊712之間,並通過凸塊712和基板140耦接。
在一些實施例中,重佈線層722用以傳輸自基板140輸入至核心電路111的訊號,以及傳輸自核心電路111輸出至基板140的訊號。例如,來自基板140的訊號依序通過凸塊712、重佈線層722輸入至核心電路111。相同地,從核心電路111輸出的訊號依序通過重佈線層722、凸塊712傳輸至基板140。
在另一些實施例中,重佈線層721用以傳輸自基板140輸入至核心電路111的訊號,以及傳輸自核心電路111輸出至基板140的訊號。例如,來自基板140的訊號依序通過重佈線層721、導通孔731、凸塊714及重佈線層722輸入至核心電路111。相同地,從核心電路111輸出的訊號依序通過重佈線層722、凸塊714、導通孔731、重佈線層721傳輸至基板140。
在一些實施例中,重佈線層721-722更用以傳輸自晶片130輸入至核心電路111的訊號,以及傳輸自核心電路111輸出至晶片130的訊號。例如,來自晶片130的訊號依序通過凸塊715、導通孔732、重佈線層721、導通孔731、凸塊714及重佈線層722輸入至核心電路111。相同地,從核心電路111輸出的訊號依序通過重佈線層722、凸塊714、導通孔731、重佈線層721、導通孔732及凸塊715傳輸至晶片130。
現参考第8圖。第8圖為根據一些實施例相應於第7圖之半導體裝置700的俯視圖。
如第8圖所示,在一俯視角上,包含核心電路111的晶片110和晶片130分開,並且晶片110和晶片130分別和重佈線層721重疊。
現参考第9圖。第9圖為根據一些實施例之半導體裝置900的截面圖。對應於第1圖至第8圖,為了易於理解,以相同元件符號表示第9圖中之相同元件。在一些實施例中,半導體裝置900是根據,例如第2圖中的半導體裝置200所配置。
如第9圖所示,在半導體裝置900中,核心電路111和閂鎖效應保護電路121設置在不同的晶片110、120之中,其中晶片110、120、130配置在基板140上方並沿x方向(水平方向)彼此分開。晶片110-130在同一平面。
說明而言,半導體裝置900更包含凸塊911-914、重佈線層921-922及模製結構950。在一些實施例中,凸塊911-914是根據,例如第2圖中的凸塊211-213所配置。重佈線層921-922是根據,例如第2圖中的重佈線層221-223所配置。模製結構950是根據,例如第2圖中的模製結構250所配置。在一些實施例中,模製結構950包覆半導體裝置900中基板140以上的元件,如第9圖所示。
在一些實施例中,凸塊911通過基板140中的導電結構耦接凸塊912-914。
在第9圖所繪示的實施例中,基板140包含基板140中的導電結構931-932。導電結構931耦接在凸塊912中的一者的凸塊915及凸塊913中的一者的凸塊916之間,並用以傳輸凸塊915及凸塊916間的訊號。相同地,導電結構932耦接在凸塊913中的一者的凸塊917及凸塊914中的一者的凸塊918之間,並用以傳輸凸塊917及凸塊918間的訊號。
包含核心電路111的晶片110配置在重佈線層921上方的一側。包含閂鎖效應保護電路121的晶片120配置在重佈線層922上方的一側。晶片130配置在凸塊914上,凸塊914配置並耦接在晶片130及基板140之間。
重佈線層921配置在凸塊912上,並耦接在核心電路111和凸塊912之間。重佈線層922配置在凸塊913上,並耦接在核心電路111和凸塊912之間,其中重佈線層921和重佈線層922在x方向上彼此分開。凸塊912配置並耦接在基板140及重佈線層921之間。凸塊913配置並耦接在基板140及重佈線層922之間。
在一些實施例中,重佈線層921用以傳輸自基板140輸入至核心電路111的訊號,以及傳輸自核心電路111輸出至基板140的訊號。例如,來自基板140的訊號依序通過凸塊912、重佈線層921輸入至核心電路111。相同地,從核心電路111輸出的訊號依序通過重佈線層921、凸塊912傳輸至基板140。
在另一些實施例中,自基板140輸入至核心電路111的訊號亦經由導電路徑,例如凸塊913、重佈線層922、凸塊916、導電結構931、凸塊915及重佈線層921所組成的導電路徑傳輸至核心電路111。相同地,自核心電路111輸出至基板140的訊號亦經由上述的導電路徑傳輸至基板140。在一些實施例中,重佈線層921-922更用以傳輸自晶片130輸入至核心電路111的訊號,以及傳輸自核心電路111輸出至晶片130的訊號。例如,來自晶片130的訊號依序通過凸塊918、導電結構932、凸塊917、重佈線層922、凸塊916、導電結構931、凸塊915及重佈線層921輸入至核心電路111。相同地,從核心電路111輸出的訊號依序通過重佈線層921、凸塊915、導電結構931、凸塊916、重佈線層922、凸塊917、導電結構932及凸塊918傳輸至晶片130。
第9圖所繪示的實施例不用以限制本案。在一些實施例中,晶片130包含至少一層配置在晶片130下方一側並且耦接晶片130的重佈線層,該重佈線層用以輸入輸出訊號至晶片130。
現参考第10圖。第10圖為根據一些實施例之半導體裝置1000的截面圖。對應於第1圖至第9圖,為了易於理解,以相同元件符號表示第10圖中之相同元件。在一些實施例中,半導體裝置1000是根據,例如第9圖中的半導體裝置900所配置。
和第9圖中的半導體裝置900相比,第10圖中的半導體裝置不具有重佈線層921及凸塊912,且更包含模製結構1050。包含核心電路111的晶片110配置在重佈線層922中的重佈線層922b上並與其耦接。閂鎖效應保護電路121的晶片120配置在重佈線層922中的重佈線層922a上並與其耦接。在一些實施例中,重佈線層922中的重佈線層922a-922c同時並在相同製造程序中形成。在一些實施例中,模製結構1050位於模製結構950中且包覆半導體裝置1000中重佈線層922以上的元件,在一些實施例中,模製結構1050是由包含例如環氧樹脂的封裝材料所形成。
在一些實施例中,重佈線層922更用以傳輸自晶片130輸入至核心電路111的訊號,以及傳輸自核心電路111輸出至晶片130的訊號。例如,來自晶片130的訊號依序通過凸塊918、導電結構932、凸塊917、重佈線層922輸入至核心電路111。相同地,從核心電路111輸出的訊號依序通過重佈線層922、凸塊917、導電結構932及凸塊918傳輸至晶片130。
現参考第11圖。第11圖為根據一些實施例之半導體裝置1100的截面圖。對應於第1圖至第10圖,為了易於理解,以相同元件符號表示第11圖中之相同元件。在一些實施例中,半導體裝置1100是根據,例如第10圖中的半導體裝置1000所配置。
和第10圖中的半導體裝置1000相比,第11圖中的半導體裝置不具有模製結構1050,且更包含凸塊1111及凸塊1112。凸塊1111配置並耦接在核心電路111及重佈線層922之間。凸塊1112配置並耦接在閂鎖效應保護電路121及重佈線層922之間。
在一些實施例中,重佈線層922更用以傳輸自基板140輸入至核心電路111的訊號,以及傳輸自核心電路111輸出至基板140的訊號。例如,來自基板140的訊號依序通過凸塊913、重佈線層922及凸塊1111輸入至核心電路111。相同地,從核心電路111輸出的訊號依序通過凸塊1111、重佈線層922、凸塊913傳輸至基板140。
在一些實施例中,重佈線層922更用以傳輸自晶片130輸入至核心電路111的訊號,以及傳輸自核心電路111輸出至晶片130的訊號。例如,來自晶片130的訊號依序通過凸塊918、導電結構932、凸塊917、重佈線層922及凸塊1111輸入至核心電路111。相同地,從核心電路111輸出的訊號依序通過凸塊1111、重佈線層921、凸塊917、導電結構932及凸塊918傳輸至晶片130。
現參考第12圖,第12圖根據一或多個實施例,繪示了一個半導體體裝置的製造方法1200的流程圖。製造方法1200中的至少一些操作(或步驟)可以用來生產半導體裝置,例如第1圖至第11圖的半導體裝置100-300、500-700、900-1100。
製造方法1200僅是一個示例,並不意圖限制本案。因此應當理解在第12圖的製造方法1200之前、之間和之後可提供更多操作,並且製造方法1200中的一些操作可以被取代或是移除。可以預期製造方法1200的操作可以替代地以第12圖所示以外的順序進行。製造方法1200包含操作1210、1220、1230、1240及1250,且將於下文討論。
在操作1210中,如第2圖所示,在晶片120中形成閂鎖效應保護電路121。
在操作1220中,在閂鎖效應保護電路121的一側形成重佈線層221,其中閂鎖效應保護電路121通過重佈線層221電性耦接晶片130。
在操作1230中形成在晶片110中的核心電路111。
接著,在操作1240中,在核心電路111的一側形成重佈線層223,其中核心電路111通過重佈線層223電性耦接至閂鎖效應保護電路121。
在一些實施例中,如第5圖所示,製造方法1200更包含形成包圍閂鎖保護電路121的中介層240,以及形成導通孔230,導通孔230用以將重佈線層222電性連接至基板140。
在一些實施例中,如第7圖所示,製造方法1200更包含在基板140中形成導通孔731,導通孔731用以將重佈線層721電性耦接至重佈線層722,其中閂鎖效應保護電路121及重佈線層721是在基板140中。
在一些實施例中,如第10圖所示,製造方法1200更包含形成重佈線層922c,用以將耦接核心電路111的重佈線層922a電性耦接至耦接閂鎖效應保護電路121的重佈線層922b。在另一些實施例中,重佈線層922a-922c同時形成為重佈線層922,再與晶片110-120封裝在一起。
在一些實施例中,如第10圖所示,製造方法1200更包含形成模製結構1050在重佈線層922a-922c上,覆蓋核心電路111和閂鎖效應保護電路121。
在操作1250中,模製結構250形成以包圍晶片110、120及130。換句話說,核心電路111、重佈線層223、閂鎖效應保護電路121跟晶片130都被包含在模製結構250中。
在一些實施例中,模製結構1050形成在模製結構950中。
綜合以上所述,本案提供一個半導體裝置及其製造方法。透過將核心電路及閂鎖效應保護電路設置在分開的晶片中,達成異質整合。換言之,可使用相較製造核心電路之製程低階的工藝製造包含閂鎖效應保護電路的晶片,從而降低整體製程成本。
前文概述了數個實施例的特徵,使得本領域通常知識者可更好地理解本案的一實施例的態樣。本領域通常知識者應瞭解,可易於使用本案的一實施例作為設計或修改其他製程及結構的基礎以便實施本案所介紹的實施例的相同目的及/或實現相同優勢。本領域通常知識者亦應認識到,此類等效結構並未脫離本案的一實施例的精神及範疇,並且可在不脫離本案的一實施例的精神及範疇的情況下在本案的一實施例中執行各種變化、取代及修改。
100:半導體裝置 110:晶片 111:核心電路 120:晶片 121:閂鎖效應保護電路 130:晶片 140:基板 141:導電結構 151-152:端點 160:晶片 200:半導體裝置 211-217:凸塊 221-223:重佈線層 230:導通孔 240:中介層 250:模製結構 300:半導體裝置 310:半導體基板 311-312:阱 313-316:電晶體 321-326,331-336:摻雜區域 341-348:閘極 350:半導體基板 351-354:阱 355-358:電晶體 361-368,371-378:摻雜區域 381-384:凸塊 385-386:導通孔 391-392:導電路徑 300A:區域 411-412:電壓端子 VDD,VSS:供應電壓 500,600,700:半導體裝置 711-715:凸塊 721-722:重佈線層 731-732:導通孔 740:中介層 750:模製結構 900:半導體裝置 911-918:凸塊 921-922:重佈線層 922a,922b,922c: 重佈線層 931-932:導電結構 950:模製結構 1000:半導體裝置 1050:模製結構 1100:半導體裝置 1111-1112:凸塊 1200:製造方法 1210,1220,1230,1240,1250:操作
當結合隨附圖式閱讀時,將自下文的詳細描述最佳地理解本案的一實施例的態樣。應注意,根據工業中的標準實務,並未按比例繪製各特徵。事實上,為了論述清楚,可任意增加或減小各特徵的尺寸。 第1圖根據一些實施例繪示半導體裝置100的電路方塊圖; 第2圖根據一些實施例繪示半導體裝置200的截面圖; 第3圖根據一些實施例繪示半導體裝置300的截面圖; 第4圖根據一些實施例繪示半導體裝置300的區域300A的截面圖; 第5圖根據一些實施例繪示半導體裝置500的截面圖; 第6圖根據一些實施例繪示半導體裝置600的截面圖; 第7圖根據一些實施例繪示半導體裝置700的截面圖; 第8圖根據一些實施例繪示對應於第7圖中的半導體裝置700的俯視圖; 第9圖根據一些實施例繪示半導體裝置900的截面圖; 第10圖根據一些實施例繪示半導體裝置1000的截面圖; 第11圖根據一些實施例繪示半導體裝置1100的截面圖;以及 第12圖根據一些實施例繪示半導體裝置的製造方法1200的流程圖。
國內寄存資訊(請依寄存機構、日期、號碼順序註記) 無 國外寄存資訊(請依寄存國家、機構、日期、號碼順序註記) 無
110:晶片
111:核心電路
120:晶片
121:閂鎖效應保護電路
130:晶片
140:基板
141:導電結構
200:半導體裝置
211-216:凸塊
221-223:重佈線層
230:導通孔
240:中介層
250:模製結構

Claims (20)

  1. 一種半導體裝置 ,包含: 一基板; 一第一晶片,位於該基板之上; 一閂鎖效應保護電路,和該第一晶片在一第一方向上分開;以及 一第一重佈線層,用以傳輸該閂鎖效應保護電路和該第一晶片間的一第一訊號。
  2. 如請求項1所述的半導體裝置,更包含: 一第二重佈線層,位於該第一晶片下方,電性耦接該第一晶片,且在該第一方向上和該第一重佈線層分開,其中該第二重佈線層用以將該第一訊號輸入該第一晶片或自該第一晶片接收該第一訊號。
  3. 如請求項2所述的半導體裝置,其中該第一方向為一水平方向,以及該第一重佈線層在該閂鎖效應保護電路下方並通過該基板電性耦接至該第二重佈線層。
  4. 如請求項2所述的半導體裝置,更包含: 一第二晶片,與該第一晶片配置於該基板的一平面上,且通過該基板電性耦接至該第一重佈線層。
  5. 如請求項4所述的半導體裝置,其中該閂鎖效應保護電路配置於該基板之中,且該基板更包含: 一第一導通孔,用以將該第二晶片電性耦接至該第一重佈線層;以及 一第二導通孔,用以將該第一重佈線層電性耦接至該第二重佈線層。
  6. 如請求項1所述的半導體裝置,更包含: 一中介層,位於該基板之上,其中該閂鎖效應保護電路包含在該中介層之中,且該第一晶片配置於該中介層上方的一平面上; 一第二重佈線層,設置在該中介層的一第一側上,並且電性耦接至該基板,其中該第一重佈線層設置在該中介層的相對於該第一側的一第二側上; 一第一導通孔,位於該中介層中,用以將該第一重佈線層電性耦接至該第二重佈線層;以及 一第三重佈線層,位於該第一晶片下方,電性耦接該第一晶片,且在該第一方向上和該第二重佈線層分開。
  7. 如請求項6所述的半導體裝置,更包含: 一第二晶片,配置在該中介層上方的該平面上,且電性耦接至該第一重佈線層。
  8. 如請求項1所述的半導體裝置,其中該第一重佈線層從該閂鎖效應保護電路的下方延伸至該第一晶片的下方。
  9. 如請求項1所述的半導體裝置,更包含: 一導通孔,配置在該基板與該第一重佈線層之間,用以自該基板接收一第二訊號作為該第一訊號通過該第一重佈線層傳輸至該閂鎖效應保護電路, 其中該閂鎖效應保護電路包含: 一第一電晶體,具有一第一摻雜區、一第二摻雜區及一第一閘極,其中該第一摻雜區透過該第一重佈線層之一端點電性耦接該導通孔,該第二摻雜區與該第一閘極電性耦接一第一電壓供應端點;以及 一第二電晶體,具有一第三摻雜區、一第四摻雜區及一第二閘極,其中該第三摻雜區透過該第一重佈線層之該端點電性耦接該導通孔,該第四摻雜區與該第二閘極電性耦接一第二電壓供應端點。
  10. 一種半導體裝置,包含: 一基板; 一第一晶片和一第二晶片,位於該基板之上; 以及 一閂鎖效應保護電路,具有一第一端點與一第二端點,其中該第一端點與該第一晶片以及該基板耦接,該第二端點與該第一晶片以及該第二晶片耦接。
  11. 如請求項10所述的半導體裝置,其中該基板包含: 一第一導電結構,用以將該第二晶片耦接至該閂鎖效應保護電路。
  12. 如請求項11所述的半導體裝置,其中該基板更包含: 一第二導電結構,用以傳輸該閂鎖效應保護電路和該第一晶片之間的一訊號。
  13. 如請求項11所述的半導體裝置,更包含: 一互連結構,包含: 一中介層,包圍該閂鎖效應保護電路;以及 一重佈線層,配置在該中介層的一平面上,並耦接該第一導電結構。
  14. 如請求項13所述的半導體裝置,其中該第一晶片設置在該互連結構上,以及該互連結構設置在該基板之上,其中該半導體裝置更包含: 一第三晶片,設置在該互連結構之上並透過該互連結構耦接至該基板。
  15. 如請求項10所述的半導體裝置,更包含: 一互連結構,用以傳輸該第一晶片和該基板間的一訊號,並且該閂鎖效應保護電路包含於該互連結構;以及 一第三晶片,與該第一晶片設置在該互連結構的一平面上並透過該互連結構耦接至該第一晶片,其中該第二晶片與該互連結構設置在該基板的一平面上, 其中該第一晶片與該第三晶片用以以一第一運算速度執行一第一運算操作,以及該第一晶片與該第二晶片用以以小於該第一運算速度的一第二運算速度執行一第二運算操作。
  16. 如請求項10所述的半導體裝置,更包含: 一互連結構,位於該基板之中,用以將一訊號傳輸至該閂鎖效應保護電路, 其中在一俯視角上,該互連結構與該第一晶片和該第二晶片重疊。
  17. 一種半導體裝置的製造方法,包含: 形成一閂鎖效應保護電路; 在該閂鎖效應保護電路的一第一側形成一第一重佈線層,其中該閂鎖效應保護電路通過該第一重佈線層耦接一晶片; 形成一核心電路; 在該核心電路的一第一側形成一第二重佈線層,其中該核心電路通過該第二重佈線層耦接至該閂鎖效應保護電路;以及 形成一第一模製結構以包圍該核心電路、該第二重佈線層跟該晶片。
  18. 如請求項17所述的方法,更包含: 形成一第三重佈線層,用以將該第一重佈線層耦接至該第二重佈線層;以及 形成一第二模製結構在該第一重佈線層、該第二重佈線層及該第三重佈線層上,覆蓋該核心電路和該閂鎖效應保護電路,其中該第一模製結構包圍該第二模製結構。
  19. 如請求項17所述的方法,更包含: 在一基板中形成一第一導通孔,該第一導通孔用以將該第一重佈線層耦接至該晶片;以及 在該基板中形成一第二導通孔,該第二導通孔用以將該第一重佈線層耦接至該第二重佈線層, 其中該閂鎖效應保護電路及該第一重佈線層在該基板中。
  20. 如請求項17所述的方法,更包含: 形成一中介層以包圍該閂鎖保護電路;以及 形成一導通孔,該導通孔用以將該第二重佈線層電性耦接至一基板。
TW111127804A 2022-07-25 2022-07-25 半導體裝置及其製造方法 TWI819717B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW111127804A TWI819717B (zh) 2022-07-25 2022-07-25 半導體裝置及其製造方法
US18/063,065 US20240030184A1 (en) 2022-07-25 2022-12-07 Semiconductor device and method of manufacturing the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW111127804A TWI819717B (zh) 2022-07-25 2022-07-25 半導體裝置及其製造方法

Publications (2)

Publication Number Publication Date
TWI819717B true TWI819717B (zh) 2023-10-21
TW202406065A TW202406065A (zh) 2024-02-01

Family

ID=89577111

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111127804A TWI819717B (zh) 2022-07-25 2022-07-25 半導體裝置及其製造方法

Country Status (2)

Country Link
US (1) US20240030184A1 (zh)
TW (1) TWI819717B (zh)

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201413909A (zh) * 2012-06-26 2014-04-01 Globalfoundries Sg Pte Ltd 無閂鎖靜電放電保護
US20160322345A1 (en) * 2015-04-29 2016-11-03 GlobalFoundries, Inc. Electrostatic discharge (esd) protection transistor devices and integrated circuits with electrostatic discharge protection transistor devices
TW201740361A (zh) * 2016-02-19 2017-11-16 精工愛普生股份有限公司 顯示裝置及電子機器
US20180277633A1 (en) * 2011-07-25 2018-09-27 Renesas Electronics Corporation Semiconductor integrated circuit with guard ring
US20180358352A1 (en) * 2017-06-08 2018-12-13 Silicet, LLC Structure, method, and circuit for electrostatic discharge protection utilizing a rectifying contact
TW201913888A (zh) * 2017-09-06 2019-04-01 美商蘋果公司 鰭式場效電晶體(finfet)技術之半導體佈局
TW201921629A (zh) * 2017-08-10 2019-06-01 美商美國亞德諾半導體公司 積體電路裝置
US20200058787A1 (en) * 2018-08-14 2020-02-20 Infineon Technologies Ag Semiconductor Device with Latchup Immunity
TW202114137A (zh) * 2019-05-30 2021-04-01 美商美國亞德諾半導體公司 半導體晶粒、電阻性閘流電晶體、以及堆疊式閘流電晶體保護裝置
TW202225804A (zh) * 2008-11-21 2022-07-01 日商半導體能源研究所股份有限公司 半導體裝置和其製造方法

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW202225804A (zh) * 2008-11-21 2022-07-01 日商半導體能源研究所股份有限公司 半導體裝置和其製造方法
US20180277633A1 (en) * 2011-07-25 2018-09-27 Renesas Electronics Corporation Semiconductor integrated circuit with guard ring
TW201413909A (zh) * 2012-06-26 2014-04-01 Globalfoundries Sg Pte Ltd 無閂鎖靜電放電保護
US20160322345A1 (en) * 2015-04-29 2016-11-03 GlobalFoundries, Inc. Electrostatic discharge (esd) protection transistor devices and integrated circuits with electrostatic discharge protection transistor devices
TW201740361A (zh) * 2016-02-19 2017-11-16 精工愛普生股份有限公司 顯示裝置及電子機器
US20180358352A1 (en) * 2017-06-08 2018-12-13 Silicet, LLC Structure, method, and circuit for electrostatic discharge protection utilizing a rectifying contact
TW201921629A (zh) * 2017-08-10 2019-06-01 美商美國亞德諾半導體公司 積體電路裝置
TW201913888A (zh) * 2017-09-06 2019-04-01 美商蘋果公司 鰭式場效電晶體(finfet)技術之半導體佈局
US20200058787A1 (en) * 2018-08-14 2020-02-20 Infineon Technologies Ag Semiconductor Device with Latchup Immunity
TW202114137A (zh) * 2019-05-30 2021-04-01 美商美國亞德諾半導體公司 半導體晶粒、電阻性閘流電晶體、以及堆疊式閘流電晶體保護裝置

Also Published As

Publication number Publication date
TW202406065A (zh) 2024-02-01
US20240030184A1 (en) 2024-01-25

Similar Documents

Publication Publication Date Title
US20240006377A1 (en) Multi-chip modules formed using wafer-level processing of a reconstituted wafer
TWI590410B (zh) 晶片封裝體及其形成方法
KR100697758B1 (ko) 반도체 장치
KR102205741B1 (ko) 열전달 구조물들 및 ic 패키지들을 위한 방법들
US9252141B2 (en) Semiconductor integrated circuit, method for fabricating the same, and semiconductor package
TWI591737B (zh) 半導體封裝結構
TWI698966B (zh) 電子封裝件及其製法
TW201719843A (zh) 針對用於半導體封裝的矽橋的傳導墊層之交替表面
US20220310577A1 (en) Semiconductor package
KR20120128457A (ko) 반도체 장치 및 그 형성방법
US10950588B2 (en) Chip package structure and manufacturing method thereof
CN102169842A (zh) 用于凹陷的半导体基底的技术和配置
US11908759B2 (en) Semiconductor device
US11901336B2 (en) Semiconductor package
CN108231711B (zh) 半导体存储器件以及具有其的芯片堆叠封装
TWI593032B (zh) 具塊狀介層插塞的封裝基板及其半導體封裝
TW202123414A (zh) 中介層及具有其的半導體封裝
TWI819717B (zh) 半導體裝置及其製造方法
TW201633470A (zh) 封裝中的表面安裝裝置、整合式被動裝置及/或打線安裝
US10937754B1 (en) Semiconductor package and manufacturing method thereof
KR20170002266A (ko) 플립 칩 패키징
US9892985B2 (en) Semiconductor device and method for manufacturing the same
TWI741787B (zh) 半導體封裝及製造半導體封裝的方法
WO2024041390A1 (zh) 电子组件封装件及其制造方法
US20230011666A1 (en) Semiconductor package structure