TWI777749B - 用於疊對量測的矽通孔鍵以及包含矽通孔鍵的半導體裝置和半導體封裝 - Google Patents
用於疊對量測的矽通孔鍵以及包含矽通孔鍵的半導體裝置和半導體封裝 Download PDFInfo
- Publication number
- TWI777749B TWI777749B TW110131556A TW110131556A TWI777749B TW I777749 B TWI777749 B TW I777749B TW 110131556 A TW110131556 A TW 110131556A TW 110131556 A TW110131556 A TW 110131556A TW I777749 B TWI777749 B TW I777749B
- Authority
- TW
- Taiwan
- Prior art keywords
- tsv
- ring pattern
- ring
- key
- pattern
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/481—Internal lead connections, e.g. via connections, feedthrough structures
-
- G—PHYSICS
- G03—PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
- G03F—PHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
- G03F7/00—Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
- G03F7/70—Microphotolithographic exposure; Apparatus therefor
- G03F7/70483—Information management; Active and passive control; Testing; Wafer monitoring, e.g. pattern monitoring
- G03F7/70605—Workpiece metrology
- G03F7/70681—Metrology strategies
- G03F7/70683—Mark designs
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/544—Marks applied to semiconductor devices or parts, e.g. registration marks, alignment structures, wafer maps
-
- G—PHYSICS
- G03—PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
- G03F—PHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
- G03F7/00—Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
- G03F7/70—Microphotolithographic exposure; Apparatus therefor
- G03F7/70483—Information management; Active and passive control; Testing; Wafer monitoring, e.g. pattern monitoring
- G03F7/70605—Workpiece metrology
- G03F7/70616—Monitoring the printed patterns
- G03F7/70633—Overlay, i.e. relative alignment between patterns printed by separate exposures in different layers, or in the same layer in multiple exposures or stitching
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L22/00—Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
- H01L22/30—Structural arrangements specially adapted for testing or measuring during manufacture or treatment, or specially adapted for reliability measurements
- H01L22/32—Additional lead-in metallisation on a device or substrate, e.g. additional pads or pad portions, lines in the scribe line, sacrificed conductors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L22/00—Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
- H01L22/30—Structural arrangements specially adapted for testing or measuring during manufacture or treatment, or specially adapted for reliability measurements
- H01L22/34—Circuits for electrically characterising or monitoring manufacturing processes, e. g. whole test die, wafers filled with test structures, on-board-devices incorporated on each die, process control monitors or pad structures thereof, devices in scribe line
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49827—Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49838—Geometry or layout
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/525—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body with adaptable interconnections
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/065—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L25/0657—Stacked arrangements of devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/10—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers
- H01L25/105—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers the devices being of a type provided for in group H01L27/00
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/18—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2223/00—Details relating to semiconductor or other solid state devices covered by the group H01L23/00
- H01L2223/544—Marks applied to semiconductor devices or parts
- H01L2223/54426—Marks applied to semiconductor devices or parts for alignment
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16135—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/16145—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32135—Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/32145—Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73201—Location after the connecting process on the same surface
- H01L2224/73203—Bump and layer connectors
- H01L2224/73204—Bump and layer connectors the bump connector being embedded into the layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06513—Bump or bump-like direct electrical connections between devices, e.g. flip-chip connection, solder bumps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06517—Bump or bump-like direct electrical connections from device to substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06541—Conductive via connections through the device, e.g. vertical interconnects, through silicon via [TSV]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06555—Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking
- H01L2225/06565—Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking the devices having the same size and there being no auxiliary carrier between the devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06582—Housing for the assembly, e.g. chip scale package [CSP]
- H01L2225/06586—Housing with external bump or bump-like connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06593—Mounting aids permanently on device; arrangements for alignment
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
- H01L2924/1815—Shape
- H01L2924/1816—Exposing the passive side of the semiconductor or solid-state body
- H01L2924/18161—Exposing the passive side of the semiconductor or solid-state body of a flip chip
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Manufacturing & Machinery (AREA)
- Geometry (AREA)
- Automation & Control Theory (AREA)
- Testing Or Measuring Of Semiconductors Or The Like (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
本揭露提供一種用於疊對量測的矽通孔(TSV)鍵,以及一種包含TSV鍵的半導體裝置及半導體封裝。用於疊對量測的矽通孔(TSV)鍵包含:第一TSV,在垂直於基底的頂部表面的第一方向上延伸穿過基底的至少一部分;以及至少一個環圖案,在平行於基底的頂部表面的第二方向上與第一TSV間隔開且環繞第一TSV,至少一個環圖案在第一方向上配置於低於第一TSV的頂部表面的層中,其中內部量測點對應於第一TSV,外部量測點對應於至少一個環圖案,且內部量測點及外部量測點經配置以提供TSV的疊對量測。
Description
實施例是關於一種用於疊對量測的鍵及一種包含所述鍵的半導體裝置,且更特定言之,是關於一種用於量測TSV的疊對的矽通孔(through-silicon via;TSV)鍵及包含TSV鍵的半導體裝置。
相關申請案的交叉引用
2020年11月5日在韓國智慧財產局申請的且名稱為:「用於疊對量測的矽通孔(TSV)鍵以及包含TSV鍵的半導體裝置及半導體封裝(Through-Silicon Via (TSV) Key for Overlay Measurement, and Semiconductor Device and Semiconductor Package Including TSV Key)」的韓國專利申請案第10-2020-0147096號以全文引用的方式併入本文中。
一般疊對量測是指藉由使用用於疊對量測的鍵來偵測上層圖案與下層圖案之間的疊對度或未對準度,所述鍵預先製備於晶圓的頂部表面上。舉例而言,未對準度可藉由在上下方向或左右方向上量測內部框(inner box)與外部框(outer box)的分離距離而獲得,所述內部框與上層圖案同時形成,所述外部框與下層圖案同時預先形成。
實施例是針對一種用於疊對量測的矽通孔鍵(TSV key),所述TSV鍵包含:第一TSV,在垂直於基底的頂部表面的第一方向上延伸穿過基底的至少一部分;以及至少一個環圖案,在平行於基底的頂部表面的第二方向上與第一TSV間隔開且環繞第一TSV,至少一個環圖案在第一方向上配置於低於第一TSV的頂部表面的層中,其中內部量測點對應於第一TSV,外部量測點對應於至少一個環圖案,且內部量測點及外部量測點經配置以提供TSV的疊對量測。
實施例亦針對一種半導體裝置,包含:基底;積體電路層,位於基底中;多佈線層,位於積體電路層上;矽通孔(TSV)鍵,被配置以用於疊對量測,所述矽通孔鍵包含:第一TSV,在第一方向上延伸穿過基底的至少一部分,以及至少一個環圖案,在第二方向上與第一TSV間隔開且環繞第一TSV,第一方向垂直於基底的頂部表面,第二方向平行於基底的頂部表面,且至少一個環圖案在第一方向上配置於比第一TSV的頂部表面更低的層中;以及多個第二TSV,在第一方向上延伸穿過基底的至少一部分,其中內部量測點對應於第一TSV,外部量測點對應於至少一個環圖案,且內部量測點及外部量測點經配置以提供TSV的疊對量測。
實施例亦針對一種半導體封裝,包含:封裝基底;及至少一個半導體晶片,堆疊於封裝基底上,其中至少一個半導體晶片包含:半導體基底;積體電路層,位於半導體基底中;多佈線層,位於積體電路層上;矽通孔(TSV)鍵,被配置以用於疊對量測,所述矽通孔鍵包含:第一TSV,在第一方向上延伸穿過半導體基底的至少一部分,以及至少一個環圖案,在第二方向上與第一TSV間隔開且環繞第一TSV,第一方向垂直於半導體基底的頂部表面,第二方向平行於半導體基底的頂部表面,且至少一個環圖案在第一方向上配置於比第一TSV的頂部表面更低的層中;以及多個第二TSV,在第一方向上延伸穿過半導體基底的至少一部分,且其中內部量測點對應於第一TSV,外部量測點對應於至少一個環圖案,且內部量測點及外部量測點經配置以提供TSV的疊對量測。
根據本發明概念的又另一態樣,提供一種用於疊對量測的矽通孔(TSV)鍵,所述TSV鍵包含:第一TSV,位於基底上;以及至少一個環圖案,位於基底上,至少一個環圖案具有與第一TSV間隔開且環繞第一TSV的形狀,其中內部量測點對應於第一TSV,外部量測點對應於至少一個環圖案,且內部量測點及外部量測點經配置以提供TSV的疊對量測。
圖1A至圖1C為根據實例實施例的用於疊對量測的矽通孔(TSV)鍵的平面視圖及橫截面視圖,且特定言之,圖1B為沿圖1A的線I-I'截取的橫截面視圖,且圖1C為示出圖1A中的內部量測點及外部量測點的平面視圖。圖1A及圖1C示出為方便起見而省略層間介電的平面視圖,且相同情況適用於下文的其他平面視圖。
參考圖1A至圖1C,根據本實例實施例的用於疊對量測的TSV鍵OTK1(下文中簡稱為「TSV鍵」)可包含第一TSV 110、內部環圖案120以及外部環圖案130。
當平行於基底101的頂部表面截取時,第一TSV 110可具有帶有圓形形狀的水平橫截面。此處,水平橫截面可對應於由第一方向(x方向)及第二方向(y方向)界定的平面(x-y平面)。然而,第一TSV 110的水平橫截面的形狀不限於圓形形狀。舉例而言,第一TSV 110的水平橫截面的形狀可為橢圓形形狀或多邊形形狀。
第一TSV 110的水平橫截面可具有第一直徑D1,且第一直徑D1可小於7微米。舉例而言,在本實例實施例的TSV鍵OTK1中,第一TSV 110的水平橫截面可具有約5微米或約4微米的第一直徑D1。然而,第一TSV 110的水平橫截面的第一直徑D1不限於上文所闡述的數值。當第一TSV 110的水平橫截面的形狀不為圓形形狀時,第一TSV 110的水平橫截面的大小可由諸如短軸、短邊、對角線或面積的另一概念來界定。另外,根據實例實施例,第一TSV 110可藉由利用蝕刻自基底101的一側至另一側挖掘基底101而形成,且因此第一TSV 110的上部分及下部分的直徑可彼此略微不同。
如圖1B中所繪示,第一TSV 110可在垂直於x-y平面的第三方向(z方向)上延伸,且因此穿透基底101的至少一部分。另外,第一TSV 110可延伸穿過基底101上的層間介電160。第一TSV 110的頂部表面可與層間介電160的頂部表面共面。舉例而言,第一TSV 110及層間介電160的各別頂部表面可具有實質上相等高度,亦即第二高度H2。第一TSV 110可連接至一個線路(參見圖14B的174),例如多佈線層(參見圖14B的170)的M1線路。根據實例實施例,第一TSV 110可穿透多佈線層170。
在本實例實施例的TSV鍵OTK1中,第一TSV 110可在第二TSV(參見圖15的110a或類似者)形成時一起形成,所述第二TSV實際上在半導體裝置中操作為貫通電極。因此,第一TSV 110可具有與第二TSV 110a實質上相同的結構,且可包含與第二TSV 110a相同的材料。舉例而言,第一TSV 110可具有三維柱形狀,且可包含在其外部表面處的障壁膜及其中的填充導電層。障壁膜可包含選自以下中的至少一種材料:Ti、TiN、Ta、TaN、Ru、Co、Mn、WN、Ni以及NiB。填充導電層可包含選自以下中的至少一種材料:Cu、Cu合金,諸如CuSn、CuMg、CuNi、CuZn、CuPd、CuAu、CuRe或CuW;W、W合金;Ni;Ru;以及Co。然而,障壁膜及填充導電層的各別材料不限於上文所闡述的材料。通孔絕緣層可配置於第一TSV 110與基底101之間或第一TSV 110與層間介電160之間。通孔絕緣層可包含例如氧化物膜、氮化物膜、聚合物膜或其組合。
內部環圖案120可形成於基底101上。如圖1A中所繪示,內部環圖案120可具有環繞第一TSV 110的環形狀。在本實例實施例的TSV鍵OTK1中,內部環圖案120可具有矩形環形狀。然而,內部環圖案120的形狀不限於矩形環形狀。舉例而言,內部形環圖案120可具有各種形狀,諸如圓形環、橢圓形環、多邊形環以及類似形狀。
內部環圖案120可配置為在水平方向上與第一TSV 110間隔開。舉例而言,內部環圖案120可配置為在第一方向(x方向)或第二方向(y方向)上與第一TSV 110間隔開第一間隔S1。第一間隔S1可為2微米或大於2微米。在本實例實施例的TSV鍵OTK1中,第一間隔S1可為例如約2.175微米。然而,內部環圖案120與第一TSV 110間隔開的間隔不限於上文所闡述的數值。內部環圖案120可具有2微米或大於2微米的第一寬度W1。在本實例實施例的TSV鍵OTK1中,第一寬度W1可為例如約2.170微米。然而,第一寬度W1不限於此。
如圖1B中所示出,內部環圖案120可具有***或凹陷至基底101中的結構。內部環圖案120的頂部表面可在與基底101的頂部表面實質上相同的層級處。因此,內部環圖案120及基底101的各別頂部表面可具有實質上相等高度,亦即基礎高度H0。然而,內部環圖案120的結構不限於***結構。舉例而言,內部環圖案120可具有自基底101朝上突起的結構。
內部環圖案120可包含例如氧化物膜,諸如氧化矽(SiO
2)膜。然而,內部環圖案120的材料不限於氧化物膜。舉例而言,內部環圖案120可包含絕緣膜,諸如氮化物膜、碳化物膜或聚合物膜。
基底101可包含例如半導體元素,諸如矽(Si)或鍺(Ge)。另外,基底101可包含化合物半導體,諸如碳化矽(SiC)、砷化鎵(GaAs)、砷化銦(InAs)或磷化銦(InP)。基底101可具有絕緣層上矽(silicon-on-insulator;SOI)結構。在實例實施例中,基底101可包含內埋氧化物(buried oxide;BOX)層。基底101可包含導電區,例如雜質摻雜井或雜質摻雜結構。基底101可包含各種裝置隔離結構,諸如淺溝渠隔離(shallow trench isolation;STI)結構。
內部環圖案120可對應於一種類型的裝置隔離結構。因此,內部環圖案120可在裝置隔離結構形成時一起形成,且可包含與裝置隔離結構相同的材料。然而,根據實例實施例,內部環圖案120可與裝置隔離結構分開形成。在此情況下,內部環圖案120可包含與裝置隔離結構不同的材料。
外部環圖案130可形成於基底101上。如圖1A中所繪示,外部環圖案130可具有環繞內部環圖案120的環形狀,且可配置為與內部環圖案120的外部側表面接觸。因此,類似於內部環圖案120,外部環圖案130可具有矩形環形狀。然而,外部環圖案130的形狀不限於矩形環形狀。舉例而言,外部環圖案130可具有各種形狀,諸如圓形環、橢圓形環以及多邊形環。在本實例實施例的TSV鍵OTK1中,外部環圖案130可具有約1微米的第二寬度W2。然而,外部環圖案130的第二寬度W2不限於上文所闡述的數值。
外部環圖案130可具有自基底101朝上突起的結構。因此,外部環圖案130的頂部表面可具有第一高度H1,且可高於基底101的頂部表面的基礎高度H0。然而,外部環圖案130的結構不限於突起結構。舉例而言,類似於內部環圖案120,外部環圖案130可具有***至基底101中的結構。外部環圖案130可包含例如多晶矽膜。然而,外部環圖案130的材料不限於多晶矽膜。根據實例實施例,外部環圖案130可包含多晶矽多層,或多層多晶矽膜及絕緣膜。此處,絕緣膜可包含氧化物膜、氮化物膜、氮氧化物膜或其組合。
內部環圖案120及外部環圖案130可構成用於疊對量測的第一環圖案RP1。如自圖1C可見,在本實例實施例的TSV鍵OTK1中,第一TSV 110的外部部分可為內部量測點IMP,且第一環圖案RP1的一部分可為外部量測點OMP。更具體言之,沿著環繞第一TSV 110的雙點劃線的矩形部分可對應於內部量測點IMP,且沿著標記於內部環圖案120中間的雙點劃線的矩形部分可對應於外部量測點OMP。
在本實例實施例的TSV鍵OTK1中,可藉由與使用對應於現有疊對鍵的外部框標記及內部框標記兩者的框中框(BIB)鍵圖案量測方法相同的原理來執行疊對量測。舉例而言,內部量測點IMP可對應於內部框標記,且外部量測點OMP可對應於外部框標記。另外,內部量測點IMP及外部量測點OMP可分別對應於具有最高強度的部分,且就疊對量測而言充分區別於彼此。因此,在本實例實施例的TSV鍵OTK1中,藉由量測內部量測點IMP及外部量測點OMP,可量測第一TSV 110的疊對。另外,實際上操作的第二TSV 110a的疊對可基於第一TSV 110的疊對來準確判定。
第一環圖案RP1的用於疊對量測的一部分可為內部環圖案120。可形成外部環圖案130以防止疊對量測中的雜訊信號而非用於疊對量測。因此,根據實例實施例,可省略外部環圖案130。
在本實例實施例的TSV鍵OTK1中,假設包含外部環圖案130,第一直徑D1為4微米,第一間隔S1為2.175微米,第一寬度W1為2.175微米,以及第二寬度W2為1微米,TSV鍵OTK1的總大小TKS可為約14.69微米。當排除外部環圖案130時,TSV鍵OTK1的虛擬排除大小DES可為約12.69微米。另外,配置於內部環圖案120內部且環繞第一TSV 110的主動層的大小ACTS可為約8.35微米。此處,主動層可指基底101的矽層中的雜質摻雜矽層。然而,TSV鍵OTK1的總大小TKS、TSV鍵OTK1的虛擬排除大小DES以及主動層的大小ACTS不限於上文所闡述的數值。
本實例實施例的TSV鍵OTK1可包含第一TSV 110及第一環圖案RP1,藉此允許即使在第一TSV 110具有精細大小時亦準確量測第一TSV 110的疊對。舉例而言,即使當第一TSV 110的直徑小於7微米時,亦可藉由使用第一TSV 110及第一環圖案RP1來準確量測第一TSV 110的疊對,且因此可準確判定作為實際操作TSV的第二TSV 110a的疊對。
出於參考,在現有半導體裝置中,藉由量測用於實際操作的TSV與底層圖案之間的距離,亦即TSV與底層圖案之間的主動層的寬度來執行疊對量測。然而,隨著TSV的大小減小,由於主動層的寬度較小,故難以藉由使用量測設備來量測TSV與底層圖案之間的距離,且即使當其間的距離得以量測時,亦出現大量誤差。由於TSV大小的減小而產生的疊對量測的劣化將在下文參考圖2A至圖3更詳細地描述。
本實例實施例的TSV鍵OTK1包含第一TSV 110及第一環圖案RP1,所述第一環圖案RP1環繞第一TSV 110,同時與第一TSV 110間隔開多達一定距離,例如第一間隔S1;且允許藉由使用第一TSV 110作為內部量測點且使用第一環圖案RP1作為外部量測點來執行疊對量測,藉此允許即使在第一TSV 110具有精細大小(例如直徑小於7微米)時亦精確量測第一TSV 110的疊對。另外,可基於第一TSV 110的疊對量測的結果來準確判定第二TSV 110a的疊對,所述第二TSV 110a為具有與第一TSV 110實質上相同的結構的操作TSV。
圖2A至圖2D為包含經各種大小設定的TSV的BIB疊對鍵及單元圖案的影像,且特定言之,圖2A為一般BIB疊對鍵的影像,且圖2B至圖2D為包含分別具有7微米、5微米以及4微米的直徑的TSV的單元圖案的影像。圖3為描繪與BIB疊對鍵相比在包含經各種大小設定的TSV的單元圖案上的TSV疊對量測的劣化度的曲線圖,其中x軸表示BIB疊對鍵及經對應大小設定的TSV,且y軸表示以微米為單位的總鍵大小(total key size)。
參考圖2A至圖3,在一般圖案層的情況下,在疊對鍵形成於切割道(scribe lane;S/L)中且執行疊對微影製程之後,當正常確證校準時,可藉由將此結果回饋至後續批次來執行目標製程。然而,在TSV的情況下,儘管藉由量測實際所用TSV來執行疊對量測歸因於不允許疊對鍵圖案形成於S/L中,但由於TSV具有精細大小,因此由於TSV與底層圖案之間的較小間隔而難以執行正常對準量測。
更具體言之,圖2A的BIB疊對鍵的總大小可具有約16.6微米×約16.6微米的尺寸。此處,BIB疊對鍵的總大小可界定為外部框的大小。在圖2B至圖2D中包含分別具有7微米、5微米以及4微米的直徑的TSV的單元圖案中,能夠用於TSV疊對量測的環繞圖案(下文中各自稱為「TSV環繞圖案」)的總大小可分別具有約15.8微米×約15.8微米、約9微米×約9微米以及約6.3微米×約6.3微米的尺寸。此處,TSV環繞圖案的總大小可界定為其最外部部分中的可區別矩形的大小。
如自圖2B及圖3的曲線圖可見,在包含具有7微米的直徑的TSV的單元圖案的情況下,TSV環繞圖案的總大小類似於BIB疊對鍵的大小,且TSV可清楚地區別於其外部矩形。因此,類似於BIB疊對鍵,可藉由使用TSV環繞圖案來執行疊對量測。另一方面,如自圖2C及圖2D以及圖3的曲線圖可見,在包含分別具有5微米及4微米的直徑的TSV的單元圖案的情況下,與BIB疊對鍵的大小相比,TSV環繞圖案的大小分別減小多達46.8%及62.1%,且每一TSV並不清楚地區別於其外部矩形。因此,在包含具有5微米及4微米的直徑的TSV的單元圖案的情況下,使用TSV環繞圖案的疊對量測可較困難,且其結果可含有較大誤差邊際。
因此,當作為操作TSV的第二TSV 110a的大小較小時,例如當第二TSV 110a的大小小於7微米時,可有意地使本實例實施例的包含第一TSV 110的TSV鍵OTK1與用於疊對量測的第二TSV 110a分開形成於半導體裝置晶片中。另外,本實例實施例的TSV鍵OTK1可配置於半導體裝置晶片中的各種位置處。半導體裝置晶片中的TSV鍵OTK1的配置位置將在下文參考圖14A及圖14B更詳細地描述。
圖4A至圖13為根據實例實施例的TSV鍵的平面視圖及橫截面視圖。圖4B、圖5B、圖6B、圖7B以及圖12B示出分別沿著圖4A的線II-II'、圖5A的線III-III'、圖6A的線IV-IV'、圖7A的線V-V'以及圖12A的線VI-VI'截取的橫截面視圖。簡要給出或省略已參考圖1A至圖3所給出的描述。
參考圖4A及圖4B,就外部環圖案130及外部環圖案150的結構而言,本實例實施例的TSV鍵OTK2可與圖1A的TSV鍵OTK1不同。更具體言之,本實例實施例的TSV鍵OTK2可包含第一TSV 110、內部環圖案120及外部環圖案130以及外部環圖案150。外部環圖案130及外部環圖案150可包含下部外部環圖案130及上部外部環圖案150。下部外部環圖案130可與圖1A的TSV鍵OTK1的外部環圖案130實質上相同。因此,下部外部環圖案130可包含多晶矽膜。然而,下部外部環圖案130的材料不限於多晶矽膜。
上部外部環圖案150可形成於下部外部環圖案130上,且如圖4B中所繪示,可在第三方向(z方向)上延伸穿過層間介電160。上部外部環圖案150的頂部表面可藉由層間介電160暴露。如圖4A中所繪示,儘管上部外部環圖案150具有三層線形,但上部外部環圖案150的形狀不限於此。舉例而言,上部外部環圖案150可具有一層線形。上部外部環圖案150可包含金屬,例如鎢(W)。然而,上部外部環圖案150的材料不限於W。
內部環圖案120及外部環圖案130以及外部環圖案150可構成第二環圖案RP2。類似於圖1A的TSV鍵OTK1,第一TSV 110可為內部量測點IMP,且第二環圖案RP2中的內部環圖案120可為外部量測點OMP。另外,外部環圖案130及外部環圖案150可用以防止雜訊信號。根據實例實施例,可省略外部環圖案130及外部環圖案150。
參考圖5A及圖5B,就第三環圖案RP3的結構而言,本實例實施例的TSV鍵OTK3可與圖1A的TSV鍵OTK1不同。更具體言之,本實例實施例的TSV鍵OTK3可包含第一TSV 110及第三環圖案RP3。第三環圖案RP3可形成為在內部環圖案與外部環圖案之間無分離的一個環圖案。
第三環圖案RP3可配置為與第一TSV 110間隔開第一間隔S1,且可具有矩形環形狀。第一間隔S1可為例如2微米或大於2微米。另外,第三環圖案RP3可具有第三寬度W3。在本實例實施例的TSV鍵OTK3中,第一間隔S1及第三寬度W3中的每一者可為例如2.175微米。然而,第一間隔S1及第三寬度W3不限於上文所闡述的數值。
第三環圖案RP3可包含下部第三環圖案120a及上部第三環圖案130a。下部第三環圖案120a可具有***至基底101中的結構。下部第三環圖案120a可包含例如氧化物膜。然而,下部第三環圖案120a的結構及材料並不分別限於上文所闡述的***結構及氧化物膜。上部第三環圖案130a可具有自基底101朝上突起的結構。上部第三環圖案130a可包含例如多晶矽膜。然而,上部第三環圖案130a的結構及材料並不分別限於上文所闡述的突起結構及多晶矽膜。根據實例實施例,第三環圖案RP3可包含環圖案,所述環圖案包含三個或大於三個層。
在本實例實施例的TSV鍵OTK3中,第一TSV 110可為內部量測點IMP,且第三環圖案RP3可為外部量測點OMP1。舉例而言,沿著環繞第一TSV 110的雙點劃線的矩形部分可對應於內部量測點IMP,且沿著標記於第三環圖案RP3中間的雙點劃線的矩形部分可對應於外部量測點OMP1。另外,由於第三環圖案RP3形成為一個環圖案且充當外部量測點OMP1,故就功能性而言,第三環圖案RP3可對應於圖1A的TSV鍵OTK1的內部環圖案120,且TSV鍵OTK3可不包含對應於圖1A的TSV鍵OTK1的外部環圖案130的一部分。因此,在本實例實施例的TSV鍵OTK3中,TSV鍵OTK3的總大小TKS1與TSV鍵OTK3的虛擬排除大小DES1可實質上彼此相等,亦即可為12.69微米。然而,TSV鍵OTK3的總大小TKS1及TSV鍵OTK3的虛擬排除大小DES1不限於上文所闡述的數值。
參考圖6A及圖6B,就第四環圖案RP4的結構而言,本實例實施例的TSV鍵OTK4可與圖1A的TSV鍵OTK1不同。更具體言之,本實例實施例的TSV鍵OTK4可包含第一TSV 110及第四環圖案RP4。第四環圖案RP4可形成為在內部環圖案與外部環圖案之間無分離的一個環圖案。
第四環圖案RP4可配置為與第一TSV 110間隔開第二間隔S2,且可具有矩形環形狀。第二間隔S2可為例如4微米或大於4微米。另外,第四環圖案RP4可具有第二寬度W2。在本實例實施例的TSV鍵OTK4中,例如第二間隔S2可為4.345微米,且第二寬度W2可為1微米。然而,第二間隔S2及第二寬度W2不限於上文所闡述的數值。
第四環圖案RP4可形成於單層中,且可具有自基底101朝上突起的結構。第四環圖案RP4可包含例如多晶矽膜。然而,第四環圖案RP4的結構及材料並不分別限於上文所闡述的突起結構及多晶矽膜。
在本實例實施例的TSV鍵OTK4中,第一TSV 110可為內部量測點IMP,且第四環圖案RP4可為外部量測點OMP2。舉例而言,沿著環繞第一TSV 110的雙點劃線的矩形部分可對應於內部量測點IMP,且沿標記於第四環圖案RP4中間的雙點劃線的矩形部分可對應於外部量測點OMP2。然而,因第四環圖案RP4的寬度較小,故整個第四環圖案RP4可對應於外部量測點OMP2。
另外,在本實例實施例的TSV鍵OTK4中,就功能性而言,第四環圖案RP4可對應於圖1A的TSV鍵OTK1的內部環圖案120,且TSV鍵OTK4可不包含對應於圖1A的TSV鍵OTK1的外部環圖案130的一部分。因此,在本實例實施例的TSV鍵OTK4中,TSV鍵OTK4的總大小TKS與TSV鍵OTK4的虛擬排除大小DES2可實質上彼此相等,亦即可為14.69微米。然而,TSV鍵OTK4的總大小TKS及TSV鍵OTK4的虛擬排除大小DES2不限於上文所闡述的數值。
參考圖7A及圖7B,就第五環圖案RP5的結構而言,本實例實施例的TSV鍵OTK5可與圖6A及圖6B的TSV鍵OTK4不同。更具體言之,本實例實施例的TSV鍵OTK5可包含第一TSV 110及第五環圖案RP5。第五環圖案RP5可形成為在內部環圖案與外部環圖案之間無分離的一個環圖案。
第五環圖案RP5可配置為與第一TSV 110間隔開第二間隔S2,且可具有矩環形狀。第二間隔S2可為例如4微米或大於4微米。另外,第五環圖案RP5可具有第二寬度W2。在本實例實施例的TSV鍵OTK5中,例如第二間隔S2可為4.345微米,且第二寬度W2可為1微米。然而,第二間隔S2及第二寬度W2不限於上文所闡述的數值。
第五環圖案RP5可包含下部第五環圖案120b及上部第五環圖案130b。下部第五環圖案120b可具有***至基底101中的結構。下部第五環圖案120b可包含例如氧化物膜。然而,下部第五環圖案120b的結構及材料並不分別限於上文所闡述的***結構及氧化物膜。上部第五環圖案130b可具有自基底101朝上突起的結構。上部第五環圖案130b可包含例如多晶矽膜。然而,上部第五環圖案130b的結構及材料並不分別限於上文所闡述的突起結構及多晶矽膜。根據實例實施例,第五環圖案RP5可包含環圖案,所述環圖案包含三個或大於三個層。
在本實例實施例的TSV鍵OTK5中,第一TSV 110可為內部量測點IMP,且第五環圖案RP5可為外部量測點OMP2。舉例而言,沿著環繞第一TSV 110的雙點劃線的矩形部分可對應於內部量測點IMP,且沿著標記於第五環圖案RP5中間的雙點劃線的矩形部分可對應於外部量測點OMP2。然而,因第五環圖案RP5的寬度較小,故整個第五環圖案RP5可對應於外部量測點OMP2。
在本實例實施例的TSV鍵OTK5中,就功能性而言,第五環圖案RP5可對應於圖1A的TSV鍵OTK1的內部環圖案120,且TSV鍵OTK5可不包含對應於圖1A的TSV鍵OTK1的外部環圖案130的一部分。因此,在本實例實施例的TSV鍵OTK5中,TSV鍵OTK5的總大小TKS與TSV鍵OTK5的虛擬排除大小DES2可實質上彼此相等,亦即可為14.69微米。然而,TSV鍵OTK5的總大小TKS及TSV鍵OTK5的虛擬排除大小DES2不限於上文所闡述的數值。
參考圖8,就第六環圖案RP6的材料而言,本實例實施例的TSV鍵OTK6可與圖6A或圖7A的TSV鍵OTK4或TSV鍵OTK5不同。更具體言之,本實例實施例的TSV鍵OTK6可包含第一TSV 110及第六環圖案RP6。另外,第六環圖案RP6可形成為在內部環圖案與外部環圖案之間無分離的一個環圖案。
如圖6A的TSV鍵OTK4的第四環圖案RP4,第六環圖案RP6可形成於單層中,且可包含金屬膜,諸如W。另外,如圖7A的TSV鍵OTK5的第五環圖案RP5,第六環圖案RP6亦可形成於雙層中。在此類情況下,下部第六環圖案可包含氧化物膜,且上部第六環圖案可包含金屬膜,諸如W。另外,根據實例實施例,第六環圖案RP6可包含環圖案,所述環圖案包含三個或大於三個層。在此類情況下,環圖案的最上部層可包含金屬膜,諸如W。然而,金屬膜的材料不限於W。
本實例實施例的TSV鍵OTK6的第六環圖案RP6可具有由層間介電160覆蓋的結構。然而,根據實例實施例,第六環圖案RP6可延伸穿過層間介電160。因此,第六環圖案RP6的頂部表面可由層間介電160暴露。
另外,關於第六環圖案RP6與第一TSV 110的間隔、第六環圖案RP6的寬度、第六環圖案RP6的***結構或突起結構、TSV鍵OTK6中的內部量測點及外部量測點、TSV鍵OTK6的總大小及虛擬排除大小以及類似者的描述與關於圖6A或圖7A的TSV鍵OTK4或TSV鍵OTK5所描述相同。
參考圖9,就第七環圖案RP7的結構而言,本實例實施例的TSV鍵OTK7可與圖8的TSV鍵OTK6不同。更具體言之,本實例實施例的TSV鍵OTK7可包含第一TSV 110及第七環圖案RP7。第七環圖案RP7可具有其中四邊形精細圖案配置為彼此間隔開且共同構成矩形環形狀的結構。構成第七環圖案RP7的精細圖案中的每一者可包含金屬膜,諸如W。然而,精細圖案中的每一者的材料不限於金屬膜。精細圖案中的每一者不限於四邊形形狀,且可具有圓形形狀、橢圓形形狀或多邊形形狀。
第七環圖案RP7可配置為與第一TSV 110間隔開第二間隔S2,例如,如在精細圖案的內部邊緣處所測定。第二間隔S2可為例如4微米或大於4微米。另外,構成第七環圖案RP7的精細圖案中的每一者可具有第二寬度W2,且第二寬度W2可為例如1微米。第二間隔S2及第二寬度W2不限於上文所闡述的數值。本實例實施例的TSV鍵OTK7的第七環圖案RP7可具有由層間介電160覆蓋的結構。然而,根據實例實施例,第七環圖案RP7可延伸穿過層間介電160。因此,第七環圖案RP7的頂部表面(亦即精細圖案的頂部表面)可由層間介電160暴露。
另外,關於第七環圖案RP7的***結構或突起結構、TSV鍵OTK7中的內部量測點及外部量測點、TSV鍵OTK7的總大小及虛擬排除大小以及類似者的描述與關於圖6A或圖7A的TSV鍵OTK4或TSV鍵OTK5所描述相同。
參考圖10,就第八環圖案RP8的結構而言,本實例實施例的TSV鍵OTK8可與圖9的TSV鍵OTK7不同。更具體言之,本實例實施例的TSV鍵OTK8可包含第一TSV 110及第八環圖案RP8。第八環圖案RP8可具有其中四邊形精細圖案配置為彼此間隔開且共同構成矩形環形狀的結構。另外,在第八環圖案RP8中,精細圖案可構成三層矩形環。然而,在第八環圖案RP8中,精細圖案的矩形環不限於三層結構,且可具有兩層結構或四層或大於四層結構。構成第八環圖案RP8的精細圖案中的每一者可包含金屬膜,諸如W。然而,精細圖案中的每一者的材料不限於金屬膜。精細圖案中的每一者不限於四邊形形狀,且可具有圓形形狀、橢圓形形狀或多邊形形狀。另外,當精細圖案具有極精細大小時,精細圖案可視為點而區別其形狀區別。
第八環圖案RP8可配置為與第一TSV 110間隔開第三間隔S3,例如,如在精細圖案的內部邊緣處所測定。第三間隔S3可為例如3微米或大於3微米。另外,第八環圖案RP8的總寬度可為第四寬度W4,且第四寬度W4可為例如2微米。此外,構成第八環圖案RP8的精細圖案中的每一者可具有小於0.5微米的寬度。然而,第三間隔S3、第四寬度W4以及精細圖案的寬度不限於上文所闡述的數值。本實例實施例的TSV鍵OTK8的第八環圖案RP8可具有由層間介電160覆蓋的結構。然而,根據實例實施例,第八環圖案RP8可延伸穿過層間介電160。因此,第八環圖案RP8的頂部表面(亦即精細圖案的頂部表面)可由層間介電160暴露。
在本實例實施例的TSV鍵OTK8中,第一TSV 110可為內部量測點IMP,且第八環圖案RP8可為外部量測點OMP3。舉例而言,沿著環繞第一TSV 110的雙點劃線的矩形部分可對應於內部量測點IMP,且沿著標記於第八環圖案RP8中間的雙點劃線的矩形部分可對應於外部量測點OMP3。
另外,關於第八環圖案RP8的***結構或突起結構、TSV鍵OTK8的總大小及虛擬排除大小以及類似者的描述與關於圖6A或圖7A的TSV鍵OTK4或TSV鍵OTK5所描述相同。
參考圖11,就第九環圖案RP9的結構而言,本實例實施例的TSV鍵OTK9可與圖6A、圖7A或圖8的TSV鍵OTK4、TSV鍵OTK5或TSV鍵OTK6不同。更具體言之,本實例實施例的TSV鍵OTK9可包含第一TSV 110及第九環圖案RP9。第九環圖案RP9可具有其中直線形線圖案配置為彼此間隔開且共同構成矩形環形狀的結構。構成第九環圖案RP9的線圖案中的每一者可包含氧化物膜、氮化物膜、氮氧化物膜、多晶矽膜或金屬膜,諸如W。構成第九環圖案RP9的線圖案中的每一者的材料不限於上文所闡述的材料。構成第九環圖案RP9的線圖案中的每一者可包含單層或多層。
第九環圖案RP9可配置為與第一TSV 110間隔開第二間隔S2,且構成第九環圖案RP9的線圖案中的每一者可具有第二寬度W2。第二間隔S2可為例如4微米或大於4微米,且第二寬度W2可為例如1微米。然而,第二間隔S2及第二寬度W2不限於上文所闡述的數值。本實例實施例的TSV鍵OTK9的第九環圖案RP9可具有由層間介電160覆蓋的結構。然而,根據實例實施例,第九環圖案RP9可延伸穿過層間介電160。因此,第九環圖案RP9的頂部表面(亦即線圖案的頂部表面)可由層間介電160暴露。
另外,關於第九環圖案RP9的***結構或突起結構、TSV鍵OTK9中的內部量測點及外部量測點、TSV鍵OTK9的總大小及虛擬排除大小以及類似者的描述與關於圖6A或圖7A的TSV鍵OTK4或TSV鍵OTK5所描述相同。
參考圖12A及圖12B,就第十環圖案RP10的結構而言,本實例實施例的TSV鍵OTK10可與圖1A的TSV鍵OTK1不同。更具體言之,本實例實施例的TSV鍵OTK10可包含第一TSV 110、內部第十環圖案RP10in以及外部第十環圖案RP10out。另外,如圖12A中所繪示,內部第十環圖案RP10in及外部第十環圖案RP10out可分別具有矩形環圖案,且可配置為彼此間隔開。舉例而言,內部第十環圖案RP10in可配置為與第一TSV 110間隔開第一間隔S1。另外,外部第十環圖案RP10out可配置為與內部第十環圖案RP10in間隔開第一間隔S1,同時環繞內部第十環圖案RP10in。第一間隔S1可為2微米或大於2微米。內部第十環圖案RP10in及外部第十環圖案RP10out中的每一者可具有第二寬度W2。在本實例實施例的TSV鍵OTK10中,第一間隔S1可為2.175微米,且第二寬度W2可為約1微米。然而,第一間隔S1及第二寬度W2不限於上文所闡述的數值。
如圖12B中所繪示,內部第十環圖案RP10in可包含下部內部第十環圖案120in及上部內部第十環圖案130in。另外,外部第十環圖案RP10out可包含下部外部第十環圖案120out及上部外部第十環圖案130out。
下部內部第十環圖案120in與下部外部第十環圖案120out可在橫截面視圖中具有相同結構,且可包含相同材料。舉例而言,下部內部第十環圖案120in及下部外部第十環圖案120out中的每一者可具有***結構,且可包含氧化物膜。然而,下部內部第十環圖案120in及下部外部第十環圖案120out中的每一者的結構及材料並不分別限於***結構及氧化物膜。另外,上部內部第十環圖案130in及上部外部第十環圖案130out可分別形成於下部內部第十環圖案120in及下部外部第十環圖案120out上的分別對應於其的突起結構中,且可分別包含多晶矽膜。然而,上部內部第十環圖案130in及上部外部第十環圖案130out中的每一者的結構及材料不限於突起結構及多晶矽膜。
根據實例實施例,上部內部第十環圖案130in及上部外部第十環圖案130out可各自包含金屬膜,諸如W。根據實例實施例,上部內部第十環圖案130in及上部外部第十環圖案130out可延伸穿過層間介電160,且因此上部內部第十環圖案130in及上部外部第十環圖案130out的頂部表面可由層間介電160暴露。根據實例實施例,上部內部第十環圖案130in及上部外部第十環圖案130out可各自具有由層間介電160覆蓋的結構。根據實例實施例,內部第十環圖案RP10in及外部第十環圖案RP10out可各自具有包含三個或大於三個層的環圖案結構。在此類結構中,最上部環圖案可由層間介電160覆蓋,或可延伸穿過層間介電160以具有由層間介電160暴露的頂部表面。
在本實例實施例的TSV鍵OTK10中,第一TSV 110可為內部量測點IMP,且內部第十環圖案RP10in與外部第十環圖案RP10out之間的中間部分(例如中線)可為外部量測點OMP4。更具體言之,沿著環繞第一TSV 110的雙點劃線的矩形部分可對應於內部量測點IMP,且沿著標記於內部第十環圖案RP10in與外部第十環圖案RP10out之間的中間部分的雙點劃線的矩形部分可對應於外部量測點OMP4。
如上文所描述,內部第十環圖案RP10in及外部第十環圖案RP10out可構成第十環圖案RP10。另外,內部第十環圖案RP10in與外部第十環圖案RP10out之間的一部分可為外部量測點OMP4,且外部第十環圖案RP10out可用以防止雜訊信號。根據實例實施例,可省略外部第十環圖案RP10out。
在本實例實施例的TSV鍵OTK10中,假設包含外部第十環圖案RP10out,第一直徑D1為4微米,第一間隔S1為2.175微米,以及第二寬度W2為1微米,TSV鍵OTK10的總大小TKS可為約16.69微米。當排除外部第十環圖案RP10out時,TSV鍵OTK10的虛擬排除大小DES3可為約14.69微米。另外,配置於內部第十環圖案RP10in內部以環繞第一TSV 110的主動層的寬度ACTS可為約8.35微米。然而,TSV鍵OTK10的總大小TKS、TSV鍵OTK10的虛擬排除大小DES3以及主動層的寬度ACTS並不分別限於上文所闡述的數值。
參考圖13,就第十一環圖案RP11的結構而言,本實例實施例的TSV鍵OTK11可與圖12A的TSV鍵OTK10不同。更具體言之,本實例實施例的TSV鍵OTK11可包含第一TSV 110、內部第十一環圖案RP11in以及外部第十一環圖案RP11out。另外,如圖13中所繪示,內部第十一環圖案RP11in及外部第十一環圖案RP11out中的每一者可具有其中直線形線圖案配置為彼此間隔開且共同構成矩形環形狀的結構。舉例而言,構成內部第十一環圖案RP11in的線圖案可配置為與第一TSV 110間隔開第一間隔S1。另外,構成外部第十一環圖案RP11out的線圖案可配置為與構成內部第十一環圖案RP11in的對應線圖案間隔開第一間隔S1,同時環繞內部第十一環圖案RP11in。第一間隔S1可為2微米或大於2微米。構成內部第十一環圖案RP11in及外部第十一環圖案RP11out中的每一者的線圖案可各自具有第二寬度W2。在本實例實施例的TSV鍵OTK11中,第一間隔S1可為2.175微米,且第二寬度W2可為約1微米。然而,第一間隔S1及第二寬度W2不限於上文所闡述的數值。
構成第十一環圖案RP11的線圖案中的每一者可包含氧化物膜、氮化物膜、氮氧化物膜、多晶矽膜或金屬膜,諸如W。構成第十一環圖案RP11的線圖案中的每一者的材料不限於上文所闡述的材料。構成第十一環圖案RP11的線圖案中的每一者可包含單層或多層。
本實例實施例的TSV鍵OTK11的第十一環圖案RP11可具有由層間介電160覆蓋的結構。然而,根據實例實施例,第十一環圖案RP11可延伸穿過層間介電160。因此,第十一環圖案RP11的頂部表面(亦即線圖案的頂部表面)可由層間介電160暴露。
另外,關於第十一環圖案RP11的***結構或突起結構、TSV鍵OTK11中的內部量測點及外部量測點、TSV鍵OTK11的總大小及虛擬排除大小以及類似者的描述與關於圖12A的TSV鍵OTK10所描述相同。
圖14A及圖14B分別為根據實例實施例的包含TSV鍵的半導體裝置的平面視圖及部分橫截面視圖。簡要給出或省略已參考圖1A至圖13所給出的描述。
參考圖14A及圖14B,根據本實例實施例的包含TSV鍵的半導體裝置100(其在下文中簡稱為「半導體裝置」)可包含單元區域CA及周邊區域PA。各種記憶體裝置可配置於單元區域CA中。舉例而言,各種記憶體裝置可配置於單元區域CA中,所述記憶體裝置諸如快閃記憶體、動態隨機存取記憶體(dynamic random access memory;DRAM)、靜態隨機存取記憶體(static random access memory;SRAM)、電可抹除可程式化唯讀記憶體(programmable read-only memory;EEPROM)、相變隨機存取記憶體(phase-change random access memory;PRAM)、磁電阻隨機存取記憶體(magnetoresistive random access memory;MRAM)、鐵電隨機存取記憶體(ferroelectric random access memory;FeRAM)以及電阻性隨機存取記憶體(resistive random access memory;RRAM)。
用於記憶胞的操作的周邊電路及/或用於計算的核心電路以及類似電路可配置於周邊區域PA中。除單元區域CA之外的所有其餘區域可指周邊區域PA。然而,根據實例實施例,周邊區域PA可劃分為配置有周邊電路的周邊電路區域及配置有核心電路的核心電路區域。另外,一般而言,周邊電路區域可配置於晶片的外部部分或中心部分中,且核心電路區域可配置於單元區域CA之間。在下文中,周邊電路區域及核心電路區域將統稱為周邊區域PA而不作區別。
本實例實施例的半導體裝置100可在周邊區域PA中包含多個TSV 110及TSV 110a。TSV 110及TSV 110a可包含第一TSV 110,所述第一TSV 110包含於TSV鍵中,及實際上操作為貫通電極的第二TSV 110a。第一TSV 110連同環圖案可用於TSV的疊對量測,如關於圖1A的TSV鍵OTK1所描述。在圖14A中,如由*所指示,第一TSV 110可配置於周邊區域PA的任意區中。因此,第一TSV 110可配置於晶片的中心部分中的周邊區域PA中、單元區域CA之間的周邊區域PA中、晶片的最外部部分中的周邊區域PA中或類似者中。另一方面,第二TSV 110a可以二維陣列結構配置於晶片的中心部分中的周邊區域PA中。然而,第二TSV 110a的配置位置不限於晶片的中心部分中的周邊區域PA。
本實例實施例的半導體裝置100可包含基底101、積體電路層105、多佈線層170、保護絕緣層180、外部連接端子195以及TSV鍵OTK。關於基底101的描述與關於圖1A的TSV鍵OTK1的彼等描述相同。各種記憶體裝置可配置於積體電路層105中。舉例而言,本實例實施例的半導體裝置100可為DRAM記憶體裝置,且多個DRAM可配置於積體電路層105中。多佈線層170可包含層間介電172及線路174。保護絕緣層180可包含上部保護絕緣層182及下部保護絕緣層184。外部連接端子195可配置於連接至線路174的襯墊192上。外部連接端子195可包含導柱及焊料兩者或僅包含焊料。
TSV鍵OTK可包含TSV 110或TSV 110a及第一環圖案RP1。TSV 110或TSV 110a可延伸穿過基底101。TSV 110或TSV 110a可為第一TSV 110或第二TSV 110a。換言之,TSV鍵OTK可藉由有意形成不操作的第一TSV 110及環圖案RP1來實施,或可藉由僅在作為操作TSV的第二TSV 110a周圍形成第一環圖案RP1來實施。TSV 110或TSV 110a的一個端可連接至線路174,例如M1線路,且另一端可連接至下部襯墊115。根據實例實施例,當TSV 110或TSV 110a為第一TSV 110時,可省略下部襯墊115,且TSV 110或TSV 110a可不連接至M1線路。關於第一環圖案RP1的描述與關於圖1A的TSV鍵OTK1的彼等描述相同。另外,TSV鍵OTK可包含圖4A至圖13B中的TSV鍵OTK2至TSV鍵OTK11的第二環圖案RP2至第十一環圖案RP11,而非第一環圖案RP1。
如上文所描述,第一TSV 110可與作為操作TSV的第二TSV 110a一起形成。因此,就結構、大小、材料以及類似者而言,第一TSV 110可與第二TSV 110a實質上相同。然而,根據實例實施例,第一TSV 110可與第二TSV 110a分開形成,且因此,就結構、大小以及材料中的至少一者而言,第一TSV 110可與第二TSV 110a不同。更具體言之,新近趨勢為第二TSV 110a的大小愈來愈超精細,且當第一TSV 110形成為具有與第二TSV 110a的結構及大小相同的結構及大小時,第一TSV 110可並不充當TSV鍵。因此,在實例實施例中,第一TSV 110可形成為與第二TSV 110a分開設定的大小。作為特定實例,即使當第二TSV 110a的直徑減小至小於4微米時,第一TSV 110可形成為仍具有4微米或大於4微米的直徑。
圖15為根據實例實施例的包含TSV鍵的半導體封裝的橫截面視圖。簡要給出或省略已參考圖1A至圖14B所給出的描述。
參考圖15,本實例實施例的半導體封裝1000可包含基礎晶片200、在基礎晶片200上的四個半導體晶片100-1至半導體晶片100-4以及密封件400。
基礎晶片200可基於諸如矽(Si)晶圓的半導體材料而形成。然而,根據實例實施例,基礎晶片200可包含印刷電路板(printed circuit board;PCB)、玻璃基底或不包含半導體材料的類似者。在下文中,將主要描述基於半導體材料的基礎晶片200。基礎晶片200可包含基底201、上部保護層203、上部襯墊205、裝置層210以及外部連接端子220。然而,當基礎晶片200包含PCB、玻璃基底或不包含半導體材料的類似者時,基礎晶片200可不包含裝置層210。
在本實例實施例的半導體封裝1000中,基礎晶片200可為例如介面晶片,所述介面晶片在裝置層210中包含多個邏輯裝置及/或多個記憶體裝置。因此,基礎晶片200可將信號自堆疊於基礎晶片200上的四個半導體晶片100-1至半導體晶片100-4傳送至其外部,且可將信號及電力自其外部傳送至四個半導體晶片100-1至半導體晶片100-4。基礎晶片200可經由邏輯裝置及記憶體裝置執行邏輯功能及記憶功能兩者。然而,根據實例實施例,基礎晶片200可僅包含邏輯裝置,且因此僅執行邏輯功能。
在本實例實施例的半導體封裝1000中,基礎晶片200可包含第二TSV 230。因此,基礎晶片200可包含TSV鍵,且TSV鍵的第一TSV 110可形成於基礎晶片200中。然而,在圖15中,為方便起見,僅示出對應於操作TSV的第二TSV 230。
四個半導體晶片100-1至半導體晶片100-4中的每一者可為圖14A的半導體裝置100。四個半導體晶片100-1至半導體晶片100-4可經由黏著膜300及外部連接端子195堆疊於基礎晶片200或對應底層半導體晶片上。在四個半導體晶片100-1至半導體晶片100-4當中的最上部位置處的第四半導體晶片100-4可不包含第二TSV 110a。因此,僅三個半導體晶片100-1至半導體晶片100-3可包含TSV鍵OTK1,所述TSV鍵OTK1包含第一TSV 110及第一環圖案RP1。另外,儘管三個半導體晶片100-1至半導體晶片100-3包含第一TSV 110及第二TSV 110a兩者,但為方便起見,僅示出第二TSV 110a。
在本實例實施例的半導體封裝1000中,儘管四個半導體晶片100-1至半導體晶片100-4堆疊於基礎晶片200上,但堆疊於基礎晶片200上的半導體晶片的數目不限於四個。舉例而言,一個至三個或五個或大於五個半導體晶片可堆疊於基礎晶片200上。在本實例實施例的半導體封裝1000中,基礎晶片200可為介面晶片,且四個半導體晶片100-1至半導體晶片100-4中的每一者可為DRAM晶片。因此,本實例實施例的半導體封裝1000可為高頻寬記憶體(high bandwidth memory;HBM)封裝。
圖16A及圖16B分別為根據實例實施例的包含半導體封裝的半導體裝置的透視圖及橫截面視圖,所述半導體封裝包含TSV鍵。圖16B為沿著圖16A的線VII-VII'截取的橫截面視圖。簡要給出或省略已參考圖15所給出的描述。
參考圖16A及圖16B,本實例實施例的半導體裝置10000可包含半導體封裝1000a、***件600、處理器晶片700以及封裝基底500。
半導體封裝1000a可為圖15的半導體封裝1000。因此,半導體封裝1000a可包含基礎晶片200及四個半導體晶片100-1至半導體晶片100-4,且基礎晶片200及三個半導體晶片100-1至半導體晶片100-3可各自包含TSV鍵OTK1,所述TSV鍵OTK1包含第一TSV 110及第一環圖案RP1。
在本實例實施例的半導體裝置10000中,四個半導體封裝1000a可藉由使用外部連接端子220及黏著膜300而堆疊於***件600上。然而,堆疊於***件600上的半導體封裝1000a的數目不限於四個。舉例而言,一個至三個或五個或大於五個半導體封裝1000a可堆疊於***件600上。
***件600可包含基底601、上部保護層603、上部襯墊605、佈線層610、凸塊620以及貫通電極630。半導體封裝1000a及處理器晶片700可經由***件600的媒體堆疊於封裝基底500上。***件600可使半導體封裝1000a及處理器晶片700兩者電連接至封裝基底500。
基底601可包含例如矽基底、有機基底、塑膠基底以及玻璃基底中的一者。然而,基底601的材料不限於上文所闡述的材料。當基底601為矽基底時,***件600可稱為矽***件。另外,當基底601為有機基底時,***件600可稱為面板***件。
貫通電極630可自基底601的頂部表面延伸至底部表面,且因此穿透基底601。另外,貫通電極630可延伸至佈線層610中,且因此電連接至佈線層610的線路。當基底601包含矽時,貫通電極630可稱為TSV。根據實例實施例,***件600可在其中僅包含佈線層,且可不包含貫通電極。
在本實例實施例的半導體裝置10000中,***件600可用以在封裝基底500與半導體封裝1000a或處理器晶片700之間轉換或傳送輸入至其的電信號。因此,***件600可不包含諸如主動元件或被動元件的元件。
處理器晶片700可為GPU/CPU/SOC晶片。根據包含於處理器晶片700中的裝置的類型,半導體裝置10000可劃分為針對伺服器的半導體裝置、針對行動的半導體裝置以及類似者。
儘管未繪示,但半導體裝置10000可包含覆蓋***件600上的半導體封裝1000a及處理器晶片700的側表面及頂部表面的內部密封件。另外,半導體裝置10000可包含覆蓋封裝基底500上的***件600及內部密封件的外部密封件。根據實例實施例,內部密封件及外部密封件可一起形成,且因此可不彼此區別。另外,根據實例實施例,內部密封件可僅覆蓋處理器晶片700的頂部表面,且可不覆蓋半導體封裝1000a的頂部表面。
諸如焊球的外部連接端子510可配置於封裝基底500之下。因此,半導體裝置10000可經由外部連接端子510安裝於諸如系統板或母板的另一外部板上。
出於參考目的,根據本實例實施例的半導體裝置10000的結構稱為2.5D封裝結構,且2.5D封裝結構可為相對於其中所有半導體晶片堆疊在一起且不存在***件的3D封裝結構的相對概念。2.5D封裝結構及3D封裝結構兩者可包含於系統級封裝(system-in-package;SIP)結構中。本實例實施例的半導體裝置10000亦可為一種類型的半導體封裝。然而,由於半導體裝置10000包含半導體封裝1000a,諸如圖15的半導體封裝1000,故術語「半導體裝置」給予半導體裝置10000以在半導體裝置10000與半導體封裝1000a之間進行術語區別。在下文中,相同概念亦可應用於圖17的半導體裝置10000a。
圖17為根據實例實施例的包含半導體封裝的半導體裝置的橫截面視圖,所述半導體封裝包含TSV鍵。簡要給出或省略已參考圖15所給出的描述。
參考圖17,本實例實施例的半導體裝置10000a可包含半導體封裝1000a及半導體封裝1000b、邏輯晶片700a、封裝基底500以及密封件400。
兩個半導體封裝1000a及半導體封裝1000b可藉由使用外部連接端子220及黏著膜300而堆疊於邏輯晶片700a上。兩個半導體封裝1000a及半導體封裝1000b可為相同半導體封裝。舉例而言,兩個半導體封裝1000a及半導體封裝1000b中的每一者可為圖15的半導體封裝1000。因此,半導體封裝1000a及半導體封裝1000b中的每一者可包含基礎晶片200及四個半導體晶片100-1至半導體晶片100-4,且基礎晶片200及三個半導體晶片100-1至半導體晶片100-3可各自包含TSV鍵OTK1,所述TSV鍵OTK1包含第一TSV 110及第一環圖案RP1。根據實例實施例,兩個半導體封裝1000a及半導體封裝1000b可為彼此不同的半導體封裝。舉例而言,兩個半導體封裝1000a及半導體封裝1000b中的一者可為包含除DRAM晶片之外的諸如SRAM晶片的另一類型的記憶體晶片的半導體封裝。
邏輯晶片700a可安裝於封裝基底500上。邏輯晶片700a可包含各種類型的處理器晶片,諸如GPU/CPU/SOC晶片。密封件400可包含內部密封件400a及外部密封件400b。內部密封件400a可覆蓋邏輯晶片700a上的半導體封裝1000a及半導體封裝1000b。另外,外部密封件400b可覆蓋封裝基底500上的邏輯晶片700a、半導體封裝1000a及半導體封裝1000b以及內部密封件400a。諸如焊球的外部連接端子510可配置於封裝基底500之下。因此,半導體裝置10000a可經由外部連接端子510安裝於諸如系統板或母板的另一外部板上。在本實例實施例的半導體裝置10000a中,由於邏輯晶片700a配置於封裝基底500上,且半導體封裝1000a及半導體封裝1000b堆疊於邏輯晶片700a上,故半導體裝置10000a可對應於3D封裝結構。
藉助於概述及審閱,包含TSV的半導體裝置可用於半導體封裝中,且可在此類半導體裝置中的TSV與下部層之間執行疊對量測。
如上文所描述,實例實施例可提供一種用於疊對量測的矽通孔(TSV)鍵,其允許準確量測TSV的疊對;及一種包含TSV鍵的半導體裝置。
本文中已揭露實例實施例,且儘管採用特定術語,但其僅在一般及描述性意義上且不出於限制的目的予以使用及解譯。在一些情況下,如所屬領域中具有通常知識者截至本申請案申請時將顯而易見,除非另外特別指示,否則結合特定實施例描述的特徵、特性及/或元件可單獨使用,或與結合其他實施例描述的特徵、特性及/或元件組合使用。因此,所屬領域中具有通常知識者將理解,可在不脫離如以下申請專利範圍中所闡述的本發明的精神及範疇的情況下在形式及細節上作出各種變化。
100、10000、10000a:半導體裝置
1000、1000a、1000b:半導體封裝
100-1、100-3、100-4:半導體晶片
101、201、601:基底
105:積體電路層
110:第一TSV
110a、230:第二TSV
115:下部襯墊
120:內部環圖案
120a:下部第三環圖案
120b:下部第五環圖案
120in:下部內部第十環圖案
120out:下部外部第十環圖案
130、150:外部環圖案
130a:上部第三環圖案
130b:上部第五環圖案
130in:上部內部第十環圖案
130out:上部外部第十環圖案
160、172:層間介電
170:多佈線層
174:線路
180:保護絕緣層
182:上部保護絕緣層
184:下部保護絕緣層
192:襯墊
195、220、510:外部連接端子
200:基礎晶片
203、603:上部保護層
205、605:上部襯墊
210:裝置層
300:黏著膜
400:密封件
400a:內部密封件
400b:外部密封件
500:封裝基底
600:***件
610:佈線層
620:凸塊
630:貫通電極
700:處理器晶片
700a:邏輯晶片
ACTS:主動層的大小
CA:單元區域
D1:第一直徑
DES、DES1、DES2、DES3:虛擬排除大小
H0:基礎高度
H1:第一高度
H2:第二高度
I-I'、II-II'、III-III'、IV-IV'、V-V'、VI-VI'、VII-VII':線
IMP:內部量測點
OMP、OMP1、OMP2、OMP3、OMP4:外部量測點
OTK1、OTK2、OTK3、OTK4、OTK5、OTK6、OTK7、OTK8、OTK9、OTK10、OTK11:TSV鍵
PA:周邊區域
RP1:第一環圖案
RP10:第十環圖案
RP10in:內部第十環圖案
RP10out:外部第十環圖案
RP11:第十一環圖案
RP11in:內部第十一環圖案
RP11out:外部第十一環圖案
RP2:第二環圖案
RP3:第三環圖案
RP4:第四環圖案
RP5:第五環圖案
RP6:第六環圖案
RP7:第七環圖案
RP8:第八環圖案
RP9:第九環圖案
S1:第一間隔
S2:第二間隔
S3:第三間隔
TKS、TKS1:總大小
W1:第一寬度
W2:第二寬度
W3:第三寬度
W4:第四寬度
藉由參考隨附圖式詳細描述實例實施例,特徵將對所屬領域中具有通常知識者變得顯而易見,在圖式中:
圖1A至圖1C為根據實例實施例的用於疊對量測的矽通孔(TSV)鍵的平面視圖及橫截面視圖。
圖2A至圖2D為包含經各種大小設定的TSV的框中框(box-in-box;BIB)疊對鍵及單元圖案的影像。
圖3為描繪與BIB疊對鍵(BIB overlay key)相比在包含經各種大小設定的TSV的單元圖案上的TSV疊對量測的劣化度的曲線圖。
圖4A至圖13為根據實例實施例的用於疊對量測的TSV鍵的平面視圖及橫截面視圖。
圖14A及圖14B分別為根據實例實施例的包含用於疊對量測的TSV鍵的半導體裝置的平面視圖及部分橫截面視圖。
圖15為根據實例實施例的包含用於疊對量測的TSV鍵的半導體封裝的橫截面視圖。
圖16A及圖16B分別為根據實例實施例的包含半導體封裝的半導體裝置的透視圖及橫截面視圖,所述半導體封裝包含用於疊對量測的TSV鍵。
圖17為根據實例實施例的包含半導體封裝的半導體裝置的橫截面視圖,所述半導體封裝包含用於疊對量測的TSV鍵。
101:基底
110:第一TSV
120:內部環圖案
130:外部環圖案
ACTS:主動層的大小
D1:第一直徑
DES:虛擬排除大小
I-I':線
OTK1:TSV鍵
RP1:第一環圖案
S1:第一間隔
TKS:總大小
W1:第一寬度
W2:第二寬度
Claims (20)
- 一種用於疊對量測的矽通孔(TSV)鍵,所述TSV鍵包括:第一TSV,在垂直於基底的頂部表面的第一方向上延伸穿過所述基底的至少一部分;以及至少一個環圖案,在平行於所述基底的所述頂部表面的第二方向上與所述第一TSV間隔開且環繞所述第一TSV,所述至少一個環圖案在所述第一方向上配置於低於所述第一TSV的頂部表面的層中,其中內部量測點對應於所述第一TSV,外部量測點對應於所述至少一個環圖案,且所述內部量測點及所述外部量測點經配置以提供TSV的疊對量測。
- 如請求項1所述的用於疊對量測的TSV鍵,其中:所述第一TSV的垂直於所述第一方向的水平橫截面具有圓形形狀,且所述至少一個環圖案具有環繞所述第一TSV的圓形環、橢圓形環或多邊形環的形狀。
- 如請求項2所述的用於疊對量測的TSV鍵,其中:所述至少一個環圖案包含一個環圖案,所述第一TSV的外部部分對應於所述內部量測點,且所述一個環圖案對應於所述外部量測點。
- 如請求項2所述的用於疊對量測的TSV鍵,其中:所述至少一個環圖案包含配置為在所述第二方向上彼此間隔開或接觸的兩個環圖案, 所述第一TSV的外部部分對應於所述內部量測點,當所述兩個環圖案配置為彼此間隔開時,所述兩個環圖案之間的一部分對應於所述外部量測點,且當所述兩個環圖案配置為彼此接觸時,最接近於所述第一TSV的內部環圖案對應於所述外部量測點。
- 如請求項1所述的用於疊對量測的TSV鍵,其中:所述至少一個環圖案具有其中多個精細圖案環繞所述第一TSV的形狀,且所述多個精細圖案構成一層環圖案線或兩層或大於兩層環圖案線。
- 如請求項1所述的用於疊對量測的TSV鍵,其中:所述第一TSV的垂直於所述第一方向的水平橫截面具有圓形形狀,且所述圓形形狀的直徑小於7微米。
- 如請求項1所述的用於疊對量測的TSV鍵,其中在所述第二方向上所述第一TSV與所述至少一個環圖案之間的距離等於或大於2微米。
- 如請求項1所述的用於疊對量測的TSV鍵,其中所述至少一個環圖案包含以下中的至少一者:金屬膜、多晶矽膜、氧化物膜、氮化物膜以及氮氧化物膜。
- 如請求項1所述的用於疊對量測的TSV鍵,其中:所述TSV鍵形成於晶片中,所述晶片包含所述基底及多個第二TSV,所述多個第二TSV穿過所述基底的至少一部分且為電操作的,且 所述第一TSV不為電操作的。
- 一種半導體裝置,包括:基底;積體電路層,在所述基底中;多佈線層,在所述積體電路層上;矽通孔(TSV)鍵,被配置以用於疊對量測,所述TSV鍵包含:第一TSV,在垂直於所述基底的頂部表面的第一方向上延伸穿過所述基底的至少一部分;以及至少一個環圖案,在平行於所述基底的所述頂部表面的第二方向上與所述第一TSV間隔開且環繞所述第一TSV,所述至少一個環圖案在所述第一方向上配置於低於所述第一TSV的頂部表面的層中;以及多個第二TSV,在所述第一方向上延伸穿過所述基底的至少一部分,其中內部量測點對應於所述第一TSV,外部量測點對應於所述至少一個環圖案,且所述內部量測點及所述外部量測點經配置以提供TSV的疊對量測。
- 如請求項10所述的半導體裝置,其中:所述第一TSV的垂直於所述第一方向的水平橫截面具有圓形形狀,且所述至少一個環圖案具有環繞所述第一TSV的圓形環、橢圓形環或多邊形環的形狀。
- 如請求項10所述的半導體裝置,其中: 所述至少一個環圖案包含一個環圖案或兩個環圖案,且當所述至少一個環圖案包含所述兩個環圖案時,所述兩個環圖案配置為在所述第二方向上彼此間隔開或接觸。
- 如請求項10所述的半導體裝置,其中:所述第一TSV的垂直於所述第一方向的水平橫截面具有圓形形狀,所述圓形形狀的直徑小於7微米,且在所述第二方向上所述第一TSV與所述至少一個環圖案之間的距離等於或大於2微米。
- 如請求項10所述的半導體裝置,其中:所述第一TSV不為電操作的,所述多個第二TSV連接至所述多佈線層的線路且為電操作的,且所述第一TSV的平面面積大於所述多個第二TSV中的每一者。
- 一種半導體封裝,包括:封裝基底;以及至少一個半導體晶片,堆疊於所述封裝基底上,所述至少一個半導體晶片包含:半導體基底;積體電路層,在所述半導體基底中;多佈線層,在所述積體電路層上;矽通孔(TSV)鍵,被配置以用於疊對量測,所述TSV鍵包含: 第一TSV,在垂直於所述半導體基底的頂部表面的第一方向上延伸穿過所述半導體基底的至少一部分;以及至少一個環圖案,在平行於所述半導體基底的所述頂部表面的第二方向上與所述第一TSV間隔開且環繞所述第一TSV,所述至少一個環圖案在所述第一方向上配置於比所述第一TSV的頂部表面更低的層中;以及多個第二TSV,在所述第一方向上延伸穿過所述半導體基底的至少一部分,其中內部量測點對應於所述第一TSV,外部量測點對應於所述至少一個環圖案,且所述內部量測點及所述外部量測點經配置以提供TSV的疊對量測。
- 如請求項15所述的半導體封裝,其中:所述第一TSV的垂直於所述第一方向的水平橫截面具有圓形形狀,所述至少一個環圖案具有環繞所述第一TSV的圓形環、橢圓形環或多邊形環的形狀,且所述至少一個環圖案包含一個環圖案或兩個環圖案。
- 如請求項15所述的半導體封裝,其中:所述第一TSV的垂直於所述第一方向的水平橫截面具有圓形形狀,所述圓形形狀的直徑小於7微米,且在所述第二方向上所述第一TSV與所述至少一個環圖案之間的距離等於或大於2微米。
- 如請求項15所述的半導體封裝,更包括在所述封裝 基底上的中介晶片(interposer chip),其中:所述至少一個半導體晶片包含動態隨機存取記憶體(DRAM)晶片,且所述半導體封裝為高頻寬記憶體(HBM)封裝。
- 一種用於疊對量測的矽通孔(TSV)鍵,所述TSV鍵包括:第一TSV,在基底上;以及至少一個環圖案,在所述基底上,所述至少一個環圖案具有與所述第一TSV間隔開且環繞所述第一TSV的形狀,其中內部量測點對應於所述第一TSV,外部量測點對應於所述至少一個環圖案,且所述內部量測點及所述外部量測點經配置以提供TSV的疊對量測。
- 如請求項19所述的用於疊對量測的TSV鍵,其中:所述第一TSV的水平橫截面具有圓形形狀,且所述至少一個環圖案具有環繞所述第一TSV的圓形環、橢圓形環或多邊形環的形狀。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020200147096A KR20220060915A (ko) | 2020-11-05 | 2020-11-05 | 오버레이 측정용 tsv 키, 및 그 tsv 키를 포함한 반도체 소자 및 반도체 패키지 |
KR10-2020-0147096 | 2020-11-05 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202220155A TW202220155A (zh) | 2022-05-16 |
TWI777749B true TWI777749B (zh) | 2022-09-11 |
Family
ID=81184382
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW110131556A TWI777749B (zh) | 2020-11-05 | 2021-08-26 | 用於疊對量測的矽通孔鍵以及包含矽通孔鍵的半導體裝置和半導體封裝 |
Country Status (5)
Country | Link |
---|---|
US (1) | US11749614B2 (zh) |
KR (1) | KR20220060915A (zh) |
CN (1) | CN114446908A (zh) |
DE (1) | DE102021117633A1 (zh) |
TW (1) | TWI777749B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112201645B (zh) * | 2020-09-18 | 2024-04-12 | 武汉新芯集成电路制造有限公司 | 套刻标识、晶圆的套刻误差测量方法及晶圆的堆叠方法 |
TWI832655B (zh) * | 2023-01-04 | 2024-02-11 | 力晶積成電子製造股份有限公司 | 晶片堆疊結構 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW201135899A (en) * | 2010-04-08 | 2011-10-16 | Nanya Technology Corp | Electrical alignment mark set and method for using the same |
CN103107146A (zh) * | 2011-10-04 | 2013-05-15 | 三星电子株式会社 | 半导体封装件及其制造方法 |
TW201418895A (zh) * | 2012-11-01 | 2014-05-16 | Ind Tech Res Inst | 量測堆疊對位誤差的方法與系統 |
US20170256501A1 (en) * | 2016-03-07 | 2017-09-07 | Micron Technology, Inc. | Methods of forming semiconductor devices including determining misregistration between semiconductor levels and related apparatuses |
US20200043861A1 (en) * | 2018-06-25 | 2020-02-06 | Taiwan Semiconductor Manufacturing Co., Ltd. | Three-dimensional integrated circuit structures |
Family Cites Families (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100468699B1 (ko) | 1997-12-19 | 2005-04-06 | 삼성전자주식회사 | 반도체 제조 공정의 오버랩 측정용 오버레이 키 |
US20070292776A1 (en) | 2006-06-20 | 2007-12-20 | Hynix Semiconductor Inc. | Overlay vernier key and method for forming contact holes of semiconductor device using the same |
US7528492B2 (en) * | 2007-05-24 | 2009-05-05 | Taiwan Semiconductor Manufacturing Company, Ltd. | Test patterns for detecting misalignment of through-wafer vias |
KR100881199B1 (ko) * | 2007-07-02 | 2009-02-05 | 삼성전자주식회사 | 관통전극을 구비하는 반도체 장치 및 이를 제조하는 방법 |
KR101374338B1 (ko) * | 2007-11-14 | 2014-03-14 | 삼성전자주식회사 | 관통 전극을 갖는 반도체 장치 및 그 제조방법 |
US8928159B2 (en) * | 2010-09-02 | 2015-01-06 | Taiwan Semiconductor Manufacturing & Company, Ltd. | Alignment marks in substrate having through-substrate via (TSV) |
US8528203B2 (en) * | 2011-06-07 | 2013-09-10 | International Business Machines Corporation | Providing selective via plating using laser resin activation |
US8957504B2 (en) | 2013-03-15 | 2015-02-17 | IP Enval Consultant Inc. | Integrated structure with a silicon-through via |
KR102151177B1 (ko) * | 2013-07-25 | 2020-09-02 | 삼성전자 주식회사 | Tsv 구조를 구비한 집적회로 소자 및 그 제조 방법 |
KR20170011366A (ko) * | 2015-07-22 | 2017-02-02 | 삼성전자주식회사 | 반도체 칩 및 이를 가지는 반도체 패키지 |
KR102379165B1 (ko) * | 2015-08-17 | 2022-03-25 | 삼성전자주식회사 | Tsv 구조를 구비한 집적회로 소자 및 그 제조 방법 |
KR102398640B1 (ko) | 2015-11-16 | 2022-05-18 | 에스케이하이닉스 주식회사 | 리저브 캐패시터를 구비한 반도체 집적 회로 장치 |
KR102515965B1 (ko) | 2016-04-29 | 2023-03-31 | 에스케이하이닉스 주식회사 | Tsv 구조체를 갖는 적층형 이미지 센서 |
CN112514059B (zh) * | 2018-06-12 | 2024-05-24 | 隔热半导体粘合技术公司 | 堆叠微电子部件的层间连接 |
US11114383B2 (en) * | 2018-10-23 | 2021-09-07 | Micron Technology, Inc. | Semiconductor devices having integrated optical components |
US11289402B2 (en) * | 2019-02-22 | 2022-03-29 | Samsung Electronics Co., Ltd. | Semiconductor device including TSV and method of manufacturing the same |
TWI714093B (zh) * | 2019-05-21 | 2020-12-21 | 友達光電股份有限公司 | 陣列基板 |
KR20220010852A (ko) * | 2020-07-20 | 2022-01-27 | 삼성전자주식회사 | 반도체 장치 및 반도체 장치의 제조 방법 |
EP3996134B1 (en) * | 2020-09-09 | 2024-06-05 | Changxin Memory Technologies, Inc. | Chip and memory |
-
2020
- 2020-11-05 KR KR1020200147096A patent/KR20220060915A/ko unknown
-
2021
- 2021-06-07 US US17/340,445 patent/US11749614B2/en active Active
- 2021-07-08 DE DE102021117633.6A patent/DE102021117633A1/de active Pending
- 2021-08-26 TW TW110131556A patent/TWI777749B/zh active
- 2021-08-30 CN CN202111004796.4A patent/CN114446908A/zh active Pending
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW201135899A (en) * | 2010-04-08 | 2011-10-16 | Nanya Technology Corp | Electrical alignment mark set and method for using the same |
CN103107146A (zh) * | 2011-10-04 | 2013-05-15 | 三星电子株式会社 | 半导体封装件及其制造方法 |
TW201418895A (zh) * | 2012-11-01 | 2014-05-16 | Ind Tech Res Inst | 量測堆疊對位誤差的方法與系統 |
US20170256501A1 (en) * | 2016-03-07 | 2017-09-07 | Micron Technology, Inc. | Methods of forming semiconductor devices including determining misregistration between semiconductor levels and related apparatuses |
US20200043861A1 (en) * | 2018-06-25 | 2020-02-06 | Taiwan Semiconductor Manufacturing Co., Ltd. | Three-dimensional integrated circuit structures |
Also Published As
Publication number | Publication date |
---|---|
CN114446908A (zh) | 2022-05-06 |
DE102021117633A1 (de) | 2022-05-05 |
US11749614B2 (en) | 2023-09-05 |
US20220139840A1 (en) | 2022-05-05 |
KR20220060915A (ko) | 2022-05-12 |
TW202220155A (zh) | 2022-05-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6399887B2 (ja) | Tsv構造を具備した集積回路素子及びその製造方法 | |
TWI777749B (zh) | 用於疊對量測的矽通孔鍵以及包含矽通孔鍵的半導體裝置和半導體封裝 | |
US11935867B2 (en) | Semiconductor package with memory stack structure connected to logic dies via an interposer | |
US20230282528A1 (en) | Semiconductor package | |
KR20220030685A (ko) | 반도체 패키지 | |
US11996367B2 (en) | Semiconductor device and semiconductor package including the same | |
KR20150084570A (ko) | 적층 반도체 패키지 | |
KR20170026702A (ko) | 반도체 칩, 이의 제조방법, 및 이를 포함하는 반도체 패키지 | |
US20230060360A1 (en) | Semiconductor package and method of fabricating the same | |
US11798929B2 (en) | Semiconductor package | |
US11749630B2 (en) | Interconnect structure and semiconductor chip including the same | |
KR20220042634A (ko) | 반도체 패키지 | |
US20240047389A1 (en) | Semiconductor chip and semiconductor package | |
US20230119548A1 (en) | Semiconductor chip and semiconductor package | |
US20240071942A1 (en) | Semiconductor chip, semiconductor package including the same, and method of fabricating the same | |
US20240096815A1 (en) | Semiconductor package | |
US20230030589A1 (en) | Semiconductor package including chip connection structure | |
US20240186231A1 (en) | Semiconductor package including a redistribution structure | |
KR20240074354A (ko) | 반도체 패키지 및 그 제조 방법 | |
KR20230033074A (ko) | 반도체 패키지 및 그 제조 방법 | |
KR20240109486A (ko) | 반도체 패키지 | |
KR20240103156A (ko) | 반도체 패키지 | |
TW202422810A (zh) | 半導體封裝 | |
KR20240007571A (ko) | 반도체 패키지 및 이의 제조 방법 | |
KR20230045661A (ko) | 반도체 패키지의 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GD4A | Issue of patent certificate for granted invention patent |